TWI246657B - System and method for booting by use of a flash memory - Google Patents
System and method for booting by use of a flash memory Download PDFInfo
- Publication number
- TWI246657B TWI246657B TW092121660A TW92121660A TWI246657B TW I246657 B TWI246657 B TW I246657B TW 092121660 A TW092121660 A TW 092121660A TW 92121660 A TW92121660 A TW 92121660A TW I246657 B TWI246657 B TW I246657B
- Authority
- TW
- Taiwan
- Prior art keywords
- code
- flash memory
- boot
- memory
- data
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4406—Loading of operating system
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Read Only Memory (AREA)
- Stored Programmes (AREA)
Description
1246657 玖、發明說明: 【發明之背景】 本專利申請主張2002年9月24日於韓國智慧財產局登記 之韓國申請專利No. 10-2002-0057930之優先權,在此併為 參考。 【發明所屬之技術領域】 本發明和快閃記憶體啟動之系統及啟動該系統之方法有 關’尤其是和使用利用開機自動讀出功能執行系統啟動之 快閃記憶體啟動的系統及啟動該系統之方法有關。 【先前技術】 啟動”通常是指如電腦及個人數位助理(PDA)之系統開 始或重新開始之作用,及通常是依照儲存於啟動記憶體之 基本輸入/輸出系統(BIOS)處理常式執行。該BI〇s*開機自 我測武(POST)作用初始化及檢查各硬體。若?08丁作用正常 執行,則執行系統所必需之極小程式(啟動載入器)以將作業 系統(OS)軟體載入系統記憶體。〇8軟體尋找系統軟體及硬 體架構資訊,以使該系統可正常作用。 傳統的啟動記憶體主要使用EPR〇m、EEPROM及類似 者。但卻有需要相當時間求變更該啟動程式及亦需要如 ROM寫入器之額外prOM程式化裝置寫入資料的問題。為了 解決這些問題,已考量使用電氣式可寫入/可拭式快閃記憶 體做為啟動記憶體。 另因該快閃記憶體提供之BI〇S包含]7〇型記憶體介面(用 以在區段單元傳送資料),故無法直接執行啟動程式碼。故 86166 1246657 而要用以轉換為一般R0M型記憶體介面之控制邏輯(用以 以位兀組/字元單位傳送資料),及用以暫時儲存自該快閃記 憶體檢索之資料之額外記憶體。 由本發明申請人登記之韓國專利申請No·⑽⑽-丨2356揭 示使用快閃記憶體啟動之系統及啟動該系統之方法。參照 圖丨〇,依照孩專利申請之系統實施例包含控制器丨丨、啟動 器12、快閃記憶體14及系統記憶體16,在其中由系統匯流 排18執行資料傳送。啟動器12包含啟動載入器區段及内部 Ram區段,及快閃記憶體14分為啟動程式碼區、〇s程式碼 區及資料程式碼區。當電源打開,啟動器12接收系統重設 仏唬,將孩啟動程式碼載入内部RAM區段。接著控制器U 執行啟動程式碼使該系統作用。 但此系統仍需如啟動載入區段及内部RAM區段之特定硬 體控制器及記憶體,以執行儲存於該快閃記憶體之啟動程 式碼。故此系統之缺點是系統成本可能增加。 【發明内容】 本發明是要解決先前技術之問題。故本發明之一範例目 的是要啟動系統而無額外之硬體控制器或記憶體。 本發明之另一範例目的是利用使用開機自動讀出功能之 軟體啟動系統。 為達成以上範例目的,本發明提供之系統包含資料暫存 器;快閃記憶體包含開機處理常式程式碼及啟動載入器程 式碼,啟動程式碼及0S程式碼,其中當供電到該系統時, 該開機處理常式程式碼及啟動载入器程式碼由該快閃記憶 86166 1246657 載入資料暫存器;系統記憶體 該開機處理常式程式碼將致動裁入器程=單元,、,由執行 憶體,然後由執行該啟動载 ^碼載入薇系統記 碼載入系統記憶體。貞入^式碼將啟動程式碼及〇s 本發明同時提供啟動系統之方 當供電到該系統時,儲存於快閃記 程式碼及啟動載入器程式碼載入=:;;開機處理常式 器;及使中央處理單元存取載入;之資料暫存 常式程式碼及啟動載入器程之開機處理 程式碼將啟動載人器程式碼載人系統記憶體頂機f理以 啟動載入器程式碼啟動程式及0思^ ’接者由執行 體。 Μ碼及0s私式碼載人系統記憶 及該啟動載入器程式碼最好但非 ,及該快閃記憶體為順序存取型 該開機處理常式程式碼 必需儲存於該快閃記憶體 快閃記憶體。 、本發明考量到中央處理單元及快閃記憶體之介面不同造 成之快閃記憶體無法順序存取,故開機處理常式程式碼及 啟動載人器程式碼之編碼是利用㈣假設對任意位址存取 <程式碼為容許順序存取之程式碼來達成。 另外當供電到該系統時,開機處理常式程式碼及啟動載 入器程式碼由使中央處理單元順序存取快閃記憶體資料, 而未輸入命令及位址而支援軟體啟動。 【實施方式】 在描述本發明之說明非限制實施前,參照圖6至8先描述 86166 1246657 本發明所實施之順序存取型快閃記憶體之接腳架構、功能 及一般讀出作用。然後參照圖9描述和啟動本發明系統有關 之開機自動謂出作用。於如Samsung Electronics Co.,Ltd.出 版和具有元件編號K9F1GXXQ0M及K9F1GXXU0M之裝置 有關之資料手冊("128M X 8位元/64M X 16位元及及閘快閃 記憶體π,2002)中揭示標準順序存取型快閃記憶體,在此引 為參考。 圖6至8分別說明本發明所用之順序存取型快閃記憶體之 Χ8裝置(K9F1G08X0M)之讀出作用流程圖、功能方塊圖、接 腳架構。 圖6中1/〇〇〜1/〇7是做為命令輸入以及位址及資料輸入/輸 出埠。另外可用/忙碌信號ij/万表示該裝置作用狀態。當可 用/忙碌信號/?/万為低,表示進行程式、拭除或隨機讀出作 用。開機讀出生效信號PRE控制開機時執行之自動讀出作 用。 圖7 #員示其特定功能方塊。如圖所示,順序存取型快閃記 憶體包含電氣可拭式及可程式記憶體單元陣列1〇〇 ; 緩衝 态、閂鎖及解碼器110 ; Υ-緩衝器、閂鎖及解碼器丨丨2 ;命 々暫存為114,控制邏輯及咼壓產生器ία ;資料暫存器及 感應放大器11 8 ;快閃記憶體暫存器120及γ閘道122。另包 έ I/O緩衝咨及閂鎖124、總缓衝器126及輸出驅動器128和 資料輸入/輸出連接。該記憶體單元陣列1〇〇有1^頁。記憶體 單元陣列100之頁數通常雖和設計限制有關,但χ8裝置 (K9F1G08X0M)是1056Μ位元記憶體,及具有65,536頁,大 86166 1246657 小各為2112位元組。記憶體單元陣列100之記憶體單元行 (或記憶體單元彼此連接之任意字元線)利用X緩衝器、閂鎖 及解碼器110供應之位址信號選擇,及該記憶體單元之列由 Y缓衝器、問鎖及解碼器112供應之位址信號選擇。該快閃 記憶體之讀出、寫入。程式化及拭去作用由在命令暫存器 114輸入特定命令執行。用以選擇各模式之接腳狀態如下。 如下表所示,當WRITE_ENABLE _信號為低,同時晶 片生效ϋΐ信號為低時,可輸入所有命令,位址及資料。 CLE ALE CE WE RE WP PRE 模式 Η L L 1_jT H X X 讀入 命令輸入 L H L H X X 模式 位址輸入(4時鐘) Η L L ^jT' H H X 寫出 命令輸入 L H L U H H X 模式 位址輸入(4時鐘) L L L XjT H H X 資料輸入 L L L H X X 資料輸出 X X X X H X X 讀出中(忙碌) X X X X X H X 程式中(忙碌) X X X X X H X 拭除中(忙碌) X X⑴ X X X L X 寫入保護 X X H X X 0V/Vcc(2) 0V/Vcc(2) 待機 備註:i.x可為vILaVIH。 2·^及西玉應偏壓為CMOS高或CMOS低以便待機。 如圖8所示,例如當該裝置於讀出模式,該讀出作用之起 86166 -10- 1246657 始化由I/O X接腳寫入一讀出命令(1循環:麵,2循環. 3〇h)於命令暫存器(圖7之114)中,加上4個位址循環(列位址 1及2 ’及仃位址1及2)。此時在所選之頁之資料,在25叫 或更少之資料傳送時心,載人該資料暫存糊7之118)。 然後由順序產生READ—ENABLE両言號脈衝,完成載入, 資料暫存器118之資料存取。 人 本發^所用之快閃記憶體同時提供開機自動讀出功能。開 機自動讀出功能表示和前述—般讀出作用相反,可存取儲存 於該快閃記憶體第一頁之一串資料,而不需輸入命令及位 址° 若使用者設定開機自動讀出功能,當v c c如圖9所示到達預 定電壓(如約UV),自動讀出作用生效。利用高壓產生器叫 及控制邏輯之㈣電㈣測器(未顯示)執行電壓偵測。另外 自動讀出作用之觸發是由開機自動READ enable(pre)信 號控制,及該記憶體作用之控制實質上未干涉中央處理^ 元。即依照該開機自動READ ENABLE(pRE)信號之控制, 可在開機後就順序存取該資料。此時第一頁之資料在資料 傳运時間tR达到絮料暫存器118。然後利用產生read— ENABLE(RE)信號脈衝,自資料暫存器丨丨8順序讀出資料。 本實施例之第一頁是指快閃記憶體之第一頁,即該頁之 位址是0x0000,及第一頁之大小是2112位元組(例如在使用 X8 裝置(K9F1G08X0M)時)。 現在參照附圖1至5詳細描述本發明之說明非限制性實施 例0 86166 -11 - 1246657 如圖1所示,依照本發明之系統,即包含提供開機自動讀 出功能之快閃記憶體之系統200包含中央處理單元210,用 以控制系統200所有作用,順序存取型快閃記憶體212,用 以執行自動讀出作用,即開機時將第一頁資料載入預定資 料暫存詻,及系統記憶體214,包含一種DRAM或SRAM及 需要執行儲存於順序存取型快閃記憶體212之相關啟動程 式碼。貝料傳送是由中央處理單元2 1 〇、順序存取型快閃記 憶體212及系統記憶體214間之系統匯流排216執行。 如圖2所tf ’在此順序存取型快閃記憶體212在第一頁有 開機處理常式程式碼300a及啟動載入器程式碼3〇〇b,位址 由οχοοοο開始以進行記憶體存取,及啟動程式碼3〇2、〇s 程式碼304及應用程式及使用者資料3〇6。開機處理常式程 式碼3〇〇a執行將啟動載入器程式碼300b複製到系統記憶體 214特定區域之功能,及啟動程式碼3〇2及〇§程式碼3〇4載入 系統έ己憶體2 14之功能。 現在簡單描述系統200之作用。當供電到系統200,第一 ’、之貝料即開機處理常式程式碼3〇〇a及啟動載入器程式 碼鳩利用參照圖9描述之開機自動讀出功能載入資料暫 存α“圖7之118)。接著中央處理單元21〇產生脈衝信號,即 READ—ENABLE RE信號,接收開機處理常式程式碼3〇〇a及 執行該程式碼。輸入到中央處理單元2U)之啟動載入器程式 碼鳩,在執行開機處理常式程式碼遍後,載入系統記 憶體214。接著中央處理單元210執行啟動載入器程式碼 口果只際啟動程式碼3〇2載入系統記憶體214。若載 86166 -12· 1246657 入啟動程式碼302完成,利用和傳統系統相同方式執行啟動 程式碼302將系統初始化,及由執行〇s程式碼3〇4驅動系統 200 〇 圖3顯示中央處理單元和快閃記憶體間輸入/輸出關係 問題是中央處理單元210有一般R0M型介面,而順序存取型 快閃記憶體212之介面是命令及位址由1/〇接腳多工,故: 電時無法任意存取順序存取型快閃記憶體2丨2之第一頁。 為了解決此問題,如圖4所示本實施例由使用將在任意位 址存取之假設下編譯之程式碼轉換為一種可順序存取之程 式碼之方法,處理開機處理常式程式碼3〇〇a及啟動載入器 程式碼300b。因系統啟動時,順序存取型快閃記憶體2ι2只 可進行順序記憶體存取,故依此安排開機處理常式程式碼 3 00a及啟動載入器程式碼3〇〇]3之命令及資料。 圖4左上部分顯示資料a利用命令丨移到暫存器丨及資料b 利用命令1移到暫存器2。圖4左下部分之系統匯流排異動記 憶體位址顯示,位址是任意產生。在此,命令丨是將資料由 順序存取型快閃記憶體212移到中央處理單元21 〇之資料暫 存器的控制信號。 另外圖4右上邵分顯示考量順序記憶體存取之程式碼重 新組態。利用命令1存取資料A及產生記憶體位址及 READ一ENABLE RE信號。但因順序存取型快閃記憶體212 介面忽略中央處理單元21 〇產生之記憶體位址,故只利用 READ—ENABLE RE信號將記憶體位址之下一位址資料送到 中央處理單元210。故暫存器1儲存命令1要得到之資料a。 86166 -13- 1246657 2後&中央處理單元210執行命令擷取作用以執行下一命 令’結果和命令1相關之READ-ENABLE瓦互信號及記憶體位 址送到順序存取型㈣記憶體212之介面,及不管記憶體位 址執仃在下-位址2之命令i,故資料B可儲存於暫存器2。 如此中央處理單元21〇雖自任意位址擷取資料,但由增加 READ_ENABLE RE信號之順序位;止檢索之{直,實際上成為 中々而要之B-卩令及資料。此程式碼轉換較佳地利用如視 窗之作用系統包含之程式碼轉換程式或分開預備之程式碼 轉換程式自動執行。 依知、本貝施例之系統啟動達成方式如下。參照圖5,當供 電到系統200時,儲存於順序存取型快閃記憶體212第一頁 (〇X〇〇〇〇)之一串資料,即開機處理常式程式碼300a及啟動載 入器程式碼,先自動移到順序存取型快閃記憶體212之資料 暫存器(圖7之118)(S100)。 然後中央處理單元210存取載入資料暫存器丨丨8之開機處 理常式程式碼300a及啟動載入器程式碼3〇〇b(S 110)。此時利 用中央處理單元210之READ-ENABLE云玉信號順序讀出資 料存取器118之資料。接著開機處理常式程式碼3〇〇a將啟動 載入器程式碼300b複製到系統記憶體214之特定區域,及啟 動載入器程式碼300b執行將啟動程式碼302及OS程式碼304 載入系統記憶體214之功能(S112)。最後依照中央處理單元 210之控制,啟動程式碼302執行基本系統初始化,及〇s程 式碼304執行剩餘之初始化(S 114)。則系統啟動完成。 如上述依照本發明之範例實施例,因使用快閃記憶體做 86166 -14- 1246657 為啟動記憶體無需如R0M之額外記憶體或特定控制邏輯, 牛低。又4時間及系統成本。所以可在許多系統使用快 閃記憶體做為啟動記憶體。 本心月不文上述說明實施例限制。精於本技術者將清楚 。有各種曰代,受更或改良而未偏移本發明之精神及範圍。 【圖式簡單說明】 本晷明以上及其它目的、優點及特性,由以上說明、非 限制實施例,加上附圖而清楚,其中: 圖1疋依照本發明之系統架構; 圖2,、、、員不在本發明貫施例,資料由順序存取型快閃記憶體 移到系統記憶體; 圖3顯示在本發明實施例,中央處理單元和該順序存取型 快閃記憶體間之輸入/輸出關係; 、圖說月依本發明貫施例,將任意存取執行程式碼轉換 為順序存取執行程式碼之方法; 圖5說明依照本參明奋、 ^月焉她例啟動該系統之方法作用流程 圖·》兄月本發明只施例所用快閃記憶體接腳細節及架構; 圖7是本發明實施例所用快閃記憶體方塊圖; 、±圖8之時間圖說明本發明實施例所用快閃記憶體之-顧 磧出作用; 圖9之時間圖說明本發备 ,^ , 七月灵犯例所用快閃記憶體之開機 自動讀出作用;以及 圖說明使用傳統順戽左 /、序存取土快閃記憶體做為啟動記情 86166 -15- 1246657 體之系統架構。 【圖式代表符號說明】 11 控制器 12 啟動器 14 快閃記憶體 16, 214 系統記憶體 18, 216 系統匯流排 100 電氣可拭及可程式記憶體細胞陣列 110 X缓衝器、閂鎖及解碼器 112 Y缓衝器、閂鎖及解碼器 114 命令暫存器 116 控制邏輯及高壓產生器 118 資料暫存器及感應放大器 120 快取記憶體暫存器 122 Y閘道 124 I/O緩衝器及閂鎖 126 總緩衝器 128 輸出驅動器 200 系統 210 中央處理單元 212 順序存取型快閃記憶體 300a 開機處理常式程式碼 300b 啟動載入器程式碼 302 啟動程式碼 86166 -16- 1246657 304 306 OS程式碼 應用程式及使用者資料 86166 -17-
Claims (1)
- 公I翁乘57 —^-^^21660號專利申請案月如修(東)正替換哥 中文申請專利範園替換本(94年8月) 拾、申請專利範圍: l -種使用快閃記憶體啟動之系統,包含: 資料暫存器,· =記憶體,包含開機處理常式程式碼及啟動载入器 ::,啟動程式碼請程式碼,其中該開機處理常式 碼及啟動载人器程式碼在供電到該系統時,由該快 閃圯憶體载入該資料暫存器,· U 、 系統記憶體,·以及 理單元,由執行該開機處理常式程式碼將該資 子盗之啟動載入器程式碼載入該系統記憶體,缺後 =執行該啟動载人器程式碼將os程式碼及啟動程式碼 戟入該系統記憶體。 I 利贿1項之系統,其中該開機處理常式程式 " 動載入器程式碼儲存於該快閃記憶體。 3. ^請專利範圍第1項之系統,其中該快閃記憶體 存取型快閃記憶體。 、 4. 2申巧專利範圍第2項之系統,其中該快閃記憶體是順序 存取型快閃記憶體。 ' 5. 種啟動系統之方法,包含以下步驟: #當供電到該系統時,將儲存於快閃記憶體之開機處理 常式程式碼及啟動載入器程式碼載入該快閃記憶體之 資料暫存器;以及 〜 $許中央處理單元存取載入該資料暫存器之開機處 理常式程式碼及啟動程式碼,使得該啟動載入器程式碼 86166-940812.doc 丄 246657 由執行該 由執行該 栽入該系 6. 为年?月4日修(東)正替換頁 開機處理常式程式碼而載入系統記憶體,接著 啟動載入器程式碼將啟動程式碼及0S程式碼 統記憶體。 碼1=:範圍第5項之方法’其中該開機處理常式程3 :栽入器程式碼儲存於該快閃記憶體。 甲%專利範圍第$項之方法, 存取型快閃記憶體。 -“快閃記憶體是順声 8· 如申請專利範圍第6項之方法 存取型快閃記憶體。 該快閃記憶體是順序86166-940812.doc -2- 許料月OEJ修(吏)正替換頁 1246657 第092121660號專利申請案 土文圖式替換頁(94年8月)圖10 只6166 -10-
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0057930A KR100469669B1 (ko) | 2002-09-24 | 2002-09-24 | 플래시 메모리를 이용하여 부팅되는 시스템 장치 및 그시스템 부팅 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200405198A TW200405198A (en) | 2004-04-01 |
TWI246657B true TWI246657B (en) | 2006-01-01 |
Family
ID=31987527
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW092121660A TWI246657B (en) | 2002-09-24 | 2003-08-07 | System and method for booting by use of a flash memory |
Country Status (5)
Country | Link |
---|---|
US (1) | US20040059906A1 (zh) |
JP (1) | JP2004118826A (zh) |
KR (1) | KR100469669B1 (zh) |
CN (1) | CN100456272C (zh) |
TW (1) | TWI246657B (zh) |
Families Citing this family (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006146485A (ja) * | 2004-11-18 | 2006-06-08 | Toshiba Corp | 携帯端末 |
US7971046B2 (en) | 2005-01-14 | 2011-06-28 | Telefonaktiebolaget L M Ericsson (Publ) | Method and device for initializing a booting procedure of a mobile device |
WO2006074793A1 (en) * | 2005-01-14 | 2006-07-20 | Telefonaktiebolaget Lm Ericsson (Publ) | Method and device for initializing a booting procedure of a mobile device |
US7356680B2 (en) * | 2005-01-22 | 2008-04-08 | Telefonaktiebolaget L M Ericsson (Publ) | Method of loading information into a slave processor in a multi-processor system using an operating-system-friendly boot loader |
CA2597551A1 (en) * | 2005-02-11 | 2006-08-17 | M-Systems Flash Disk Pioneers Ltd. | Nand flash memory system architecture |
US20070016721A1 (en) * | 2005-07-18 | 2007-01-18 | Wyse Technology Inc. | Flash file system power-up by using sequential sector allocation |
KR100667822B1 (ko) | 2005-10-10 | 2007-01-11 | 삼성전자주식회사 | 낸드 플래시 메모리를 이용한 화상형성장치의 초기화제어장치 및 방법 |
JP2007133683A (ja) * | 2005-11-10 | 2007-05-31 | Sony Corp | メモリシステム |
CN100362472C (zh) * | 2005-12-06 | 2008-01-16 | 海信集团有限公司 | 嵌入式设备系统动态引导的方法 |
US8291226B2 (en) | 2006-02-10 | 2012-10-16 | Qualcomm Incorporated | Method and apparatus for securely booting from an external storage device |
KR100678023B1 (ko) * | 2006-02-15 | 2007-02-02 | 삼성전자주식회사 | 이동통신 단말기의 부팅시간 단축 방법 |
EP1840902B1 (en) * | 2006-03-29 | 2009-08-05 | STMicroelectronics S.r.l. | Method and device for detecting possible corruption of sector protection information of a non volatile memory stored in an on board volatile memory array at power-on |
CN100377086C (zh) * | 2006-03-31 | 2008-03-26 | 浙江大学 | 嵌入式系统中直接从文件系统运行程序的实现方法 |
JP2007299227A (ja) * | 2006-04-28 | 2007-11-15 | Toshiba Corp | 情報処理装置及び情報処理装置のブート方法 |
US20070260869A1 (en) * | 2006-05-01 | 2007-11-08 | Symbol Technologies, Inc. | Apparatus and Method for Booting a Computing Device from a NAND Memory Device |
KR100790168B1 (ko) * | 2006-07-14 | 2008-01-02 | 삼성전자주식회사 | 프로세싱 시스템에서 낸드플래시 메모리를 이용하여 부팅을수행하는 방법 및 장치 |
US20090049232A1 (en) * | 2007-08-17 | 2009-02-19 | Sandeep Brahmadathan | Execute-in-place implementation for a nand device |
KR100964636B1 (ko) * | 2007-10-01 | 2010-06-21 | 세메스 주식회사 | 시스템 제어기 및 그 구동 방법 |
US8683213B2 (en) * | 2007-10-26 | 2014-03-25 | Qualcomm Incorporated | Progressive boot for a wireless device |
JP2010134741A (ja) * | 2008-12-05 | 2010-06-17 | Internatl Business Mach Corp <Ibm> | プログラムを実行する方法およびシステム |
CN102279757B (zh) * | 2010-06-11 | 2016-08-17 | 无锡中感微电子股份有限公司 | 一种系统程序启动的方法及装置 |
CN103150000B (zh) * | 2011-12-07 | 2016-01-20 | 神讯电脑(昆山)有限公司 | 低温开机方法及其电子装置 |
KR101429086B1 (ko) * | 2013-03-29 | 2014-08-13 | 대한민국 | 추진 제어 레버 및 추진 제어 레버의 제어방법 |
JP5744118B2 (ja) | 2013-07-17 | 2015-07-01 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
KR102147916B1 (ko) * | 2014-04-14 | 2020-08-26 | 삼성전자주식회사 | 불휘발성 메모리 시스템 및 그것의 동작 방법 |
JP6820162B2 (ja) | 2016-06-27 | 2021-01-27 | 川崎重工業株式会社 | バケットホイール |
CN110083393B (zh) * | 2019-01-30 | 2022-12-16 | 北京品驰医疗设备有限公司 | 快闪存储器和植入式医疗设备 |
CN110060726B (zh) * | 2019-01-30 | 2022-12-16 | 北京品驰医疗设备有限公司 | 快闪存储器的程序检测方法和植入式医疗设备 |
CN110059005B (zh) * | 2019-01-30 | 2022-12-16 | 北京品驰医疗设备有限公司 | 快闪存储器的程序检测方法和植入式医疗设备 |
CN113064652B (zh) * | 2021-04-01 | 2023-03-14 | 海光信息技术股份有限公司 | 用于中央处理单元的启动代码的装置、方法、设备和介质 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5519843A (en) * | 1993-03-15 | 1996-05-21 | M-Systems | Flash memory system providing both BIOS and user storage capability |
US5822581A (en) * | 1995-09-29 | 1998-10-13 | Intel Corporation | Method for CMOS configuration information storage and retrieval in flash |
US5878257A (en) * | 1996-11-15 | 1999-03-02 | Cirrus Logic, Inc. | Self-booting mechanism to allow dynamic system configuration and diagnostic |
KR19980058287A (ko) * | 1996-12-30 | 1998-09-25 | 정장호 | 중앙처리장치의 부팅회로 |
KR19990002308A (ko) * | 1997-06-19 | 1999-01-15 | 김영환 | 셋탑박스의 부팅롬 장치 |
KR20000033437A (ko) * | 1998-11-23 | 2000-06-15 | 홍종만 | 부트스트랩로더 기능 구현 장치 |
US6948099B1 (en) * | 1999-07-30 | 2005-09-20 | Intel Corporation | Re-loading operating systems |
US6601167B1 (en) * | 2000-01-14 | 2003-07-29 | Advanced Micro Devices, Inc. | Computer system initialization with boot program stored in sequential access memory, controlled by a boot loader to control and execute the boot program |
KR20010087868A (ko) * | 2000-03-09 | 2001-09-26 | 김광수 | 리눅스 운영 체제 부팅 방법 |
-
2002
- 2002-09-24 KR KR10-2002-0057930A patent/KR100469669B1/ko not_active IP Right Cessation
-
2003
- 2003-08-06 JP JP2003288200A patent/JP2004118826A/ja active Pending
- 2003-08-07 TW TW092121660A patent/TWI246657B/zh not_active IP Right Cessation
- 2003-08-14 US US10/640,637 patent/US20040059906A1/en not_active Abandoned
- 2003-08-22 CN CNB031538134A patent/CN100456272C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1497462A (zh) | 2004-05-19 |
JP2004118826A (ja) | 2004-04-15 |
US20040059906A1 (en) | 2004-03-25 |
KR100469669B1 (ko) | 2005-02-02 |
KR20040026461A (ko) | 2004-03-31 |
CN100456272C (zh) | 2009-01-28 |
TW200405198A (en) | 2004-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI246657B (en) | System and method for booting by use of a flash memory | |
TW556200B (en) | Improved register interface for flash EEPROM memory arrays | |
US8185728B2 (en) | System boot using NAND flash memory and method thereof | |
US7372735B2 (en) | Non-volatile semiconductor memory device | |
US7787297B2 (en) | Flash memory device and flash memory system | |
US5787493A (en) | Control method and apparatus for direct execution of a program on an external apparatus using a randomly accessible and rewritable memory | |
US7234049B2 (en) | Computer system with NAND flash memory for booting and storage | |
US7123521B1 (en) | Random cache read | |
US7761653B2 (en) | Flash micro-controller with shadow boot-loader SRAM for dual-device booting of micro-controller and host | |
JP5290516B2 (ja) | メモリ・デバイス、メモリ・デバイスを有するシステム、及び埋め込み型デバイスの動作方法 | |
US20070156949A1 (en) | Method and apparatus for single chip system boot | |
US20070233955A1 (en) | Mixed-Mode ROM/RAM Booting Using an Integrated Flash Controller with NAND-Flash, RAM, and SD Interfaces | |
US7240146B2 (en) | Random access interface in a serial memory device | |
KR20080099692A (ko) | 비휘발성 메모리 장치, 그것을 포함한 메모리 시스템 및그것의 읽기 방법 | |
JP4284331B2 (ja) | 不揮発性半導体記憶装置のアクセス方法 | |
JP2007213179A (ja) | 不揮発性半導体記憶装置 | |
JP2006178909A (ja) | メモリコントローラ、フラッシュメモリシステム及びフラッシュメモリの制御方法 | |
CN115083498A (zh) | 存储器装置及其操作方法、配置方法及存储器系统 | |
JPH05189981A (ja) | フラッシュ型eepromおよびそのフラッシュ型eepromを使用した電子計算機システム | |
JPH06119239A (ja) | マイクロコンピュータ | |
JPH11316753A (ja) | マイクロコンピュ―タ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |