TWI237750B - Apparatus to generate a bit clock and a method of generating the bit clock - Google Patents

Apparatus to generate a bit clock and a method of generating the bit clock Download PDF

Info

Publication number
TWI237750B
TWI237750B TW093101128A TW93101128A TWI237750B TW I237750 B TWI237750 B TW I237750B TW 093101128 A TW093101128 A TW 093101128A TW 93101128 A TW93101128 A TW 93101128A TW I237750 B TWI237750 B TW I237750B
Authority
TW
Taiwan
Prior art keywords
edge
counter
bit
bit clock
patent application
Prior art date
Application number
TW093101128A
Other languages
English (en)
Other versions
TW200416515A (en
Inventor
Sung-Hee Hwang
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200416515A publication Critical patent/TW200416515A/zh
Application granted granted Critical
Publication of TWI237750B publication Critical patent/TWI237750B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60NSEATS SPECIALLY ADAPTED FOR VEHICLES; VEHICLE PASSENGER ACCOMMODATION NOT OTHERWISE PROVIDED FOR
    • B60N2/00Seats specially adapted for vehicles; Arrangement or mounting of seats in vehicles
    • B60N2/02Seats specially adapted for vehicles; Arrangement or mounting of seats in vehicles the seat or part thereof being movable, e.g. adjustable
    • B60N2/04Seats specially adapted for vehicles; Arrangement or mounting of seats in vehicles the seat or part thereof being movable, e.g. adjustable the whole seat being movable
    • B60N2/06Seats specially adapted for vehicles; Arrangement or mounting of seats in vehicles the seat or part thereof being movable, e.g. adjustable the whole seat being movable slidable
    • B60N2/07Slide construction
    • B60N2/0722Constructive details
    • B60N2/0727Stop members for limiting sliding movement
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60NSEATS SPECIALLY ADAPTED FOR VEHICLES; VEHICLE PASSENGER ACCOMMODATION NOT OTHERWISE PROVIDED FOR
    • B60N2/00Seats specially adapted for vehicles; Arrangement or mounting of seats in vehicles
    • B60N2/02Seats specially adapted for vehicles; Arrangement or mounting of seats in vehicles the seat or part thereof being movable, e.g. adjustable
    • B60N2/04Seats specially adapted for vehicles; Arrangement or mounting of seats in vehicles the seat or part thereof being movable, e.g. adjustable the whole seat being movable
    • B60N2/06Seats specially adapted for vehicles; Arrangement or mounting of seats in vehicles the seat or part thereof being movable, e.g. adjustable the whole seat being movable slidable
    • B60N2/08Seats specially adapted for vehicles; Arrangement or mounting of seats in vehicles the seat or part thereof being movable, e.g. adjustable the whole seat being movable slidable characterised by the locking device

Landscapes

  • Engineering & Computer Science (AREA)
  • Aviation & Aerospace Engineering (AREA)
  • Transportation (AREA)
  • Mechanical Engineering (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

1237750 五、發明說明(1) 發明所屬之技術領域 =^ #關於_種可產生位元時 盥由一I A & m ^且权特別的是,有關於一種可產生 甶數位資料產生系統所產生的數位眘粗π座生 脈的裝i及其方》。 座玍的數位貝#冋步的位元時 先前技術 如碟片驅動器(disk driver)的可產生數位資料 data)的系統,會產生一個與其產生的數位 ^步:位元時脈(bit ClQCk),而且使用所產生的位元^ 位1,二:部訊號處理。舉例而t,碟片驅動器產生斑數 的位元時脈,並且Μ所產生的位元時脈1 一然而,在可產生位元時脈的習知裝置中,並未考 位貝料疋否包含錯誤。因此,如果數位資料包含錯誤' 所產生的位元時脈同時也會包含錯誤。 5 舉例而言’在碟片驅動器的範例中,如果在碟片上有 =痕、指印、或灰塵,則從碟片所再生的資料可能包含錯 ,。如果所產生的位元時脈包括產生其中包含錯誤的再生 ^料所導致的錯誤,則即使在包含於碟片驅動區中的解碼 器已經在其中包含錯誤的再生資料上執行錯誤修正之後, 碟片驅動器的再生訊號(repr〇(juced signai)仍可能包含 錯誤。 發明内容 有鑑於此,本發明提供可精確地產生與在數位資料產
1237750
位資料同步的 位元時脈的一種裝置與 生系統中所產生的數 方法。 本發明更加提供一種gp你9丄 產生的數&資料包含夢二使疋在&位資料產生系統中所 料同牛的你-斤π π ^守,亦可精確地產生與該數位資 枓同步的位兀時脈的一種裝置與方法。 ^-\更加提供一種可產生位元時脈的裝置與一種可 哇的IΓ日:脈的方☆’該裝置與方法即使是在從碟片所再 ϋ數位貧料包含錯誤時,/亦可精確地產生與該數位資料 同步的位元時脈。
、屋由本發明之說明及實作,可充分了解及學習本發明 之其他特色及/或優點。
根據本發明一實施例,本發明提供一種可產生與一數 位訊號同步的位元時脈的裝置。該裝置包括一個邊緣偵測 器(edge detecting unit)、一個第一邊緣計數器(first edge counter)、一個第二邊緣計數器(secon(j e(jge counter)、一個第一計數器(first counter)、以及一個 位元時脈產生器(bit clock generating unit)。邊緣偵 測器偵測數位訊號的邊緣(e d g e s)。第一邊緣計數器計算 在一個第一週期(f i r s t p e r i 〇 d)期間,所偵測到的邊緣個 數。第二邊緣計數器計算在一個第二週期期間,所偵測到 的邊緣個數。如果該些邊緣是在第一週期期間偵測到,則 第一計數器會重置(reset)並且計算一系統時脈(system clock)。如果第一邊緣計數器與第二邊緣計數器的其中— 記數值與一第一預定值相等,則位元時脈產生器會根據第
13003pif.ptd 第7頁 1237750 五、發明說明(3) 一計數器的記數值 一 interval),彦 4 位元區間(channel bit 根據本發=1:時脈。 在-碟片驅動器中發明提供一種可產生輿從 器、一個第二邊缝斗如固邊緣偵,則器、一個第一邊緣外叙 元時脈產生器。邊緣-個第-計數器、以及一個: 偵測器偵測到—第_邊::二測數位資料的邊緣。在邊 第-週期期間所1-邊緣計數器計算;二象 後,而且該些邊緣 <曰緣個數。在谓測到第-邊緣之 測到,第_ ^绥ΐ疋在與弟一週期不同的其他週期期η i 列巧弟一邊緣計數哭合许瞀a 一哲—、m ^ w 4間偵 的邊緣個數。如果該4b邊缘是在第&期^期間所偵測到 ' 2為會重置並且計算一系統時脈 」則 數器第二邊緣計數器的記數值與一第一緣計 位騎脈產生器會根據第一計數器的記數值盘一 H,則 區間,產生位元時脈,而且該裝置的 疋
時脈鎖定狀態。 曰攸叹疋為位7L 根據本發明一實施例,本發明更加提供一種具 碟片的碟片驅動器。該碟片驅動器包括一個讀取頭 (pickup unit),用來從碟片讀取資料,並且輸出一高 訊號;一個射頻(RF)放大器,用來將高頻訊號放大至a一' 定位準;一個數位訊號處理器(DSP),用來接收放大的訊 號,並且將放大的高頻訊號轉換成一數位訊號 ^ 濾波器~ m —、·姐★ 1… ........π π…购μ 双叹机现;一個數位 (digital filter),用來過濾數位訊號的雜訊; 以
13003pif.ptd 1237750 五、發明說明(4)
Uj:器二用來以與在該過遽過的數位訊號上執行錯 數位訊號!Γ位”脈同步的方式’解碼該過濾、過的 器,用來^ 11裝置包括—個邊緣偵測 來計算在」第=的邊·;—個第—邊緣計數器,用 邊緣計ί器:谓測到的邊緣個數一個第二 緣個數;—個第1::7::,f期期間所偵測到的邊 生之脈鋪;以及-個位元丄 記數值*一ί:ί、ί計數器與第二邊緣計數器的其中之- 值或在-通、首付,值相等’則根據第一計數器的一記數 k位凡區間,產生位元時脈。 數位x資料本產發生明系再另-實施例,本發明提供-種用來在-列步驟:债、、/、個^生位兀時脈的方法。該方法包括下 期期間所訊號的邊緣;藉由計算在-第-週 由計算在一、第 數’建立一第一邊緣記數值;藉 第一邊緣記數值或第二邊緣記=與f 元時脈鎖定:t,將數位資料產生系統的狀態設定為位 器通道位元區間與-第-計數 ^位兀%脈,其中該第一記數值是藉由在每次在 二-欠G: ϊ ί狀態的第一週期期間偵測到邊緣時就計算 -人捋脈訊號的方式所重置盥產生。 畀 立貝料產生系統中所產生的數位訊號同步的位元 13003pif.ptd 第9頁 1237750 五、發明說明(5) 一 時脈的方法。該方法包括下列 脈解開狀態的通道位元區間,產峰彷糟由一個處於位元時 該數位訊號的一第一邊緣,則將=時脈,·如果谓測到 位元時脈鎖定備妥狀態;藉由 :脈解開狀態轉換為 妥^的第一週期期間所債=備 ==值;藉由計算在處於位元時脈鎖定備妥狀= 數值;當第-邊緣記數值或第二邊缘m邊緣記 值相等時,將位元時脈鎖定備妥s轉己=穴-預定 狀離;以;》拍祕始 义两文狀m轉換為位几時脈鎖定 月U及根據第一記數值的其中之一, 其中該第一記數佶县M i产> k 座生位70 ¥脈, 的第-週期期門ϊ = ί 在處於位元時脈鎖定狀態 訊號的^戶:】::=緣的其中之一時就計算一次時脈 顯他目的 '特徵 '和優點能更明 說明如下:、乂較佳只施例,並配合所附圖式,作詳細 實施方式: 以下將參考# ηη 1 4 發明實施例。才本發明範例的所附繪圖,詳細說明本 請參考第1 »下文中,相似參考號碼係代表相似元件。 脈產"/f置包i所示,根據本發明一實施例的一個位元時 102、一個第一個狀態管理器101、一個邊緣偵測器 104、-個第數器1G3、—個第—視窗訊號產生器 個第二視窗訊f# Λ計數器105、一個第二計數器106、一 〜產生器1 0 7、一個第二邊緣計數器1 〇 8、以
13003pif.ptd 第10頁 1237750 五、發明說明(6) 及一個位元時脈產生器1 〇 9。 狀態管理器1 01根據邊緣偵測器102、第一計數器103、 第二計數器106、第一邊緣計數器1 05、及第二邊緣計數器 1 〇 8的監視輸出結果,設定位元時脈產生裝置的目前狀 悲’並且將所設定的目前狀態,告知第一計數器1 〇 3、第 一視窗訊號產生器104、第一邊緣計數器1〇5、第二計數器 106、第二視窗訊號產生器1〇7、第二邊緣計數器1〇8、以 及位元時脈產生器1 09。根據本發明一實施例,位元時脈 產生裝置的狀態可設定為位元時脈解開狀態、位元時脈鎖 定備妥狀態、和位元時脈鎖定狀態。 如第2圖所示,當位元時脈產生裝置的狀態是處於一位 元時脈解開狀態20 1時,如果邊緣偵測器丨02並未偵測到任 一缺陷(亦即detected edge = 0),則狀態管理器1〇丨會將其 繼續保持在位元時脈解開狀態2 〇 1。 然而,當位元時脈產生裝置的狀態是處於一位元時脈 解開狀態201時,如果邊緣偵測器丨〇2偵測到至少一缺陷 (亦即defected edge = l),則狀態管理器1〇1會將位元時脈 解開狀悲2 0 1轉換為位元時脈鎖定備妥狀態2 〇 2。 在位το時脈鎖定備妥狀態2 〇 2中,如果第一計數器丨〇 3 與,二計數器106的記數值,是分別小於一預定值…,而❾ 且第一邊緣計數器105與第二邊緣計數器1〇8的記數值是 分別小於一預定值N2,則狀態管理器丨〇 i會將其繼續保持 在位元時脈鎖定備妥狀態2 〇 2。 然而,在位元時脈鎖定備妥狀態2〇2中,如果第一計數
1237750 五、發明說明(7) Γ理0 器T的記數值與預定值n"目等,則狀態 二為1〇1曰將位疋時脈鎖定備妥 。在位元時脈鎖定備妥狀態202中為 2汁數WG5或第二邊緣計數器】G8的記數值鱼預定疆 ^,則狀態管理器1〇1會將位元 換為位元時脈鎖定狀態2〇3。 -文狀恶202轉 數值在Λ元一時Λ鎖定狀態2 〇 3中’如果第一計數器1 〇 3的記 ;預疋值Ν3 ,則狀態管理器1 01會將l#捭 定狀,3'然而,如果第- 轉換為二元Β±,ί恶官理器1 〇 1會將位元時脈鎖定狀態203 解開狀態201…,預定咖可為 在位兀時脈解開狀態2〇1中,第i圖的位元 置會操作狀態管理器101、邊緣偵測器1〇 穿 103、及位元時脈產生器109,以產生位元時:。⑽ 、泰续較明嘉確Λ說,邊緣偵測器102會们則-輸入數位 iLi;測器102會偵測輸入數位訊號的上升邊緣或 下降邊緣。舉例而言’如果邊緣偵測器i02被設定成用來 ί = ϊ邊緣’則邊緣偵測器102可偵測輸入數位訊號的 mr同理’如果邊緣偵測器102被設定成用來偵測1 2邊緣,則邊緣偵測器102可偵測輸入數位訊號的上升 遭緣。 S1 &如Λ邊緣偵測器102並未彳貞測到輸入數位訊號的邊緣, 則狀悲管理器1〇1會繼續保持在位元時脈解開狀態2〇1。 13003pif.ptd 第12頁 1237750
五、發明說明(8)
通 數 在位元時脈解開狀態201中,第—計數器1〇3是經 道位元區間(或一通道位元單元)重 。 $直興计异糸統時脈個 時脈產生器1 〇 9會產 當輸入數位訊號的 位元時脈產生器1 〇 9 重置時,產生位元時 在位元時脈解開狀態202中,位元 生如第3圖所示的位元時脈。換言之, 邊緣還未被邊緣偵測器1 02偵測到時, 會在每次第一計數器被通道位元區間 脈0 、蠢Λ位Λ時脈解開狀態2〇ι中,當輪入數位訊號的1中一 邊緣被邊緣偵測器丨02第一次偵測到時能 哭、 將位元時脈解開狀離2 鑪拖糸- 心吕里器1 0 1會 。楚一 Λ 轉為疋時脈鎖定備妥狀態 H *鲚βΛ數器1 03是由與所偵測到的邊緣同步而重置盥 汁异糸統時脈個數。 /』里I /、 “:二:’而代之的是,如果該些邊緣是在 會ΐ ί週期期間偵測到,則第-計數器103會被 ίΐ : 視:訊號產生器104會根據第-計數器103的記 數值產生一第一視窗訊號。 伯第吝斗視15虎產生器104根據第一計數器103的記數 值:產生如第4圖所示的第-視窗訊號。其中,第一視窗 期可根據輸入數位訊號的一最小值了而定第在J:圖 Uii位訊號的最小值τ係為2Τ。因此,第-視窗訊 t ^德M i產生在第—個τ,而是產生在第一計數器被重 、弟一個τ。如果該些邊緣並不是在第一視窗訊號
第13頁 1237750 五 、發明說明(9) 週期=偵測到,則位元時脈產生器1〇9 、 示的通道位元區間產生位元時脈。 々弟4圖所 然而⑹果该些邊緣是在第一視窗訊號週期 測,則苐-計數器103會如第4圖所示被重置。因曰’所偵 4圖中的點士401所標示’第-視窗訊號的邏輯狀態會改:第 而且位兀時脈產生器丨09會不考慮通道位元區間θ交, 元時脈。 V座生位 每當該些邊緣的其中之一在第一視窗訊號週期 邊緣债測器102债測到時,第一邊緣計數器1〇5的記H被 會加一。第一邊緣計數器105的記數值,接下來合 就 狀態管理器1 01。 θ捉供至 在偵測到用來重置第一計數器丨03的第一邊緣之後,如 果該些邊緣的其中之一是在一個非第一週期的週期期間 一次被偵測到,則第二計數器1 〇 6會以與所偵測到的邊 同步的方式重置與計异系統時脈個數。因此,第二計數写 1 0 6分別接收一個用來指示是否偵測到該些邊緣的其中之1 一的訊號,以及邊緣偵測器102與第一視窗訊號產^器1〇4 所輸出的第一視窗訊號。第二計數器1 0 6是在第4圖的點 402上重置。 ·、、 第一視窗訊號產生器1 〇 7根據第二計數器1 〇 6的一記數 值,使用與第一視窗訊號產生器1 〇 4相同的方式,產°生一 第二視窗訊號。因此,所產生的第二視窗訊號會如第4圖 所示。 如果該些邊緣是在其中第二視窗訊號產生器1〇7產生第
1237750 五、發明說明(10) 二視窗訊號的一第二視窗訊號週期期間偵測到,則第二計 數器1 0 6會以與所偵測到的邊緣同步的方式重置與計算系 統時脈個數。因此,如第4圖的點4 03所標示,第二視"窗訊 號的邏輯狀態會改變。因此,第二計數哭1 〇 6合接收第-視窗訊號產生mo?所產生的第二視窗數訊。:6 θ接收第- 每當該些邊緣在第二視窗訊號週期期間被邊緣偵測器 1 02偵測到時,第二邊緣計數器丨〇8的記數值就會加一。 在可產生如第1圖所示的位元時脈的裝置的位元時脈鎖 定備妥狀態202中,狀態管理器101、邊緣偵測器1〇2、第 一計數器103、第一視窗訊號產生器1〇4、第一邊緣計數器 1 0 5、第一邊緣计數器1 〇 6、第二視窗訊號產生器1 〇 7、 二邊緣計數器108、以及位元時脈產生器1〇9,會以上述方 式運=。此外,每當第一計數器丨〇 3被重置時,位元時脈 士 5器1 0 9就會產生位元時脈。如果第一計數器i 〇 3並未被 重置,則位元時脈產生器丨〇9會在通道位元區間期間產生 位兀時脈。換言之,位元時脈產生器1〇9會將第一計數器 1〇3 =記數值設定成具有較通道位元區間還高的優先權 親第Λ時Λ鎖定備妥狀態202中,狀態管理器101會監 =器105與第二邊緣計數器108的記數值。如 、、汁數器105或第二邊緣計數器108的記數值等於 202,隸拖A #广/ 〇會將元時脈鎖定備妥狀態 轉換為位疋時脈鎖定狀態20 3。 數值換口:匕第^圖所不’如果第一邊緣計數器1 05的記 就疋母畜在第一視窗訊號週期期間偵測到該些邊
1237750 五、發明說明(11) 緣的其中之一 B卑古备、I丄 鸽 _ 于就曰加一的記數值與預定值相等時,狀態 I ' : 1就會將位元時脈鎖定備妥狀態202,轉換為位元 時脈鎖定狀態2〇3。 、在位70時脈鎖定備妥狀態202中,如果在第一視窗訊號 週期期間並未俄測到任何邊緣,而且第一計數器丨〇 3的記 數值與預定值N1相同,或是如果在第二視窗訊號週期期間 ,未偵測到任何邊緣,而且第二計數器1 〇 6的記數值與預 疋值N1相同,則狀態管理器1 0 1會將位元時脈鎖定備妥狀 態2〇2,轉換成位元時脈解開狀態2〇1。 脅文 在位元日守脈鎖疋狀態2 〇 3中,每當在第一視窗訊號週期 期間偵測到該些邊緣的其中之一時,第一計數器1〇3就會 以與在位70時脈鎖定備妥狀態2 〇 2中的相同方式重置。 、、位-兀時脈產生器1〇9根據第一計數器103的記數值或通 區:曰’ ”產生位元時脈。換言之,使用與在位元時脈 鎖疋備女狀悲202中相同的方式,每當在第一計數器ι〇3的 記數週期期間,和/或使用通道位元區間重置第一 時,時脈產生器1〇9就會產生位元時脈。位元時脈產生 器1 09會將第一計數器i 03的記數值設定成具有較在位元 脈鎖定狀態203中的通道位元區間還高的優先權。 在位元時脈產生裝置的位元時脈鎖定狀態2〇3 管理器101、邊緣偵測器102、第—計數器1()3 h 視窗訊號產生器1 04,會以上述方式運作。 A乐一 因此,第1圖所示的位元時脈產生裝置會忽略 及第二視窗訊號週期的其他週期期間所偵測到的邊緣。一 1237750 五、發明說明(12) 第6圖係繪示根據本發明一實施例,具有一位元時脈產 生裝置的一碟片驅動器的範例。 系統控制器6 0 8控制一個伺服器6 0 9,以使得該伺服器 60 9可控制一馬達61〇轉動一碟片6〇ι與一讀取頭6〇2。讀取 頭6 0 2從碟片6 〇 1讀取資料,並且輸出一高頻訊號。 射頻放大器6 03將讀取頭6〇2輸出的高頻訊號,放大至 一 1定位準,並且將放大過的訊號,輸出至一數位訊號處 理Is ( DSP) 6 0 4。數位訊號處理器6 〇 4將放大過的高頻訊 號轉換成一數位訊號。數位濾、波器6 0 5過渡數位訊號的 雜訊:解碼器606以與在該過濾過的數位訊號上執行錯誤桫 修正器的一輸入位元時脈同步的方式,解碼該過濾過的數 位訊號。 /立το時脈產生裝置6〇7是以第1圖所示的方式架構。如 果系統控制器608包括第i圖的狀態管理器丨〇 i的功能,則 位兀時脈產生裝置60 7可不需包括狀態管理器1〇1。
因此,即使;k其中包含刮痕、指印、或灰塵的碟片6 W 上再生的資料包含錯誤時,碟片驅動器亦可精確與安全地 經由位兀時脈產生裝置6〇7,產生位元時脈。因此,可減 少解碼器60 6對包含錯誤的再生資料執行錯誤修正的工作 負荷。 第7圖係繪示用來說明根據本發明一實施例的一個位元 時脈訊號產生方法的流程圖。 如果數位訊號是輸入位元時脈產生裝置6〇7,則在步驟 7(H中,位元時脈產生裝置m決定《Η㈣^人數㈣
第17頁 1237750 五、發明說明(13) ' --- 號邊緣。如果決定並未偵測到邊緣,則在步驟7〇2中,位 元時脈產生裝置6 0 7的狀態會設定為位元時脈解開狀態。 在步驟703中,位元時脈產生裝置6〇7用通道位元區間&重置 第一計數器103,並且產生一位元時脈。 、在步驟7〇4中,位元時脈產生裝置6〇7決定是否偵測到 邊緣。如果決定並未偵測到邊緣,則位元時脈產生裝置 60 7退回步驟703,並且用通道位元區間產生時脈訊號。 然而,如果在步驟701或步驟704中決定偵測到輸入數 位Λ號的邊緣’則在步驟7 〇 5中’位元時脈產生裝置6 〇 7將 位7L時脈解開狀態,設定為位元時脈鎖定備妥狀態。 因此,在步驟706中,位元時脈產生裝置6〇7重置第一 叶數器103。在步驟7〇7中,第一計數器1〇3計算系統時脈 個數。 在步驟708中,位元時脈產生裝置6〇7根據第一計數器 1 03的記數值,產生第一視窗訊號,並且根據通道位元區 間與第一計數器1 〇 3的記數值,產生位元時脈。其中,位 疋時脈產生裝置60 7將第一計數器丨03的記數值設定成具有 較通道位元區間還高的優先權。
•在步驟70 9中,位元時脈產生裝置6〇7決定是否偵測到 輸入數位訊號的其他邊緣。如果在步驟7〇9中決定並未谓 测到輸入訊號的其他邊緣,則在步驟7丨〇中,位元時脈產 生裝置607決定第一計數器1〇3的記數值是否小於預定值 Ν1 °如果決定第一計數器103的記數值是小於預定值N1, 則位元時脈產生裝置6〇7退回步驟7 〇9。
13003pif.ptd 第18頁 1237750 五、發明說明(14) 然而,在步驟7 1 0中,如果、、灰宁楚 值並不小於預定㈣,則位十數器103的記數 7Λ0 幻伹70恰脈產生裝置6 0 7退回步驟 f υ ζ 〇 在步驟709中,如果決定偵測到邊緣,則在步驟711 中,位元時脈產生裝置607決定該些邊緣的其中之 =第=窗訊號週期期間所❹卜如果決定該些邊緣是 苐視®汛唬週期期間所偵泪卜則在步 裝置607重置第一計數器1〇3,並且計算由第一邊 緣计數器1 0 5所偵測的邊緣個數。 •上1:713: ’位元時脈產生裝置607決$第-邊緣計 ;Γο 值是否小於預定值N2。如果第-邊緣計數 於預定則2,則在步驟714中,位元時 時ΐΐ=7。會將位元時脈鎖定備妥狀態,轉換為位元 在步驟7 1 3中,如要筮 . ,§ ^ μ y —如果弟一邊緣计數器105的記數值小於 在牛驟71 i 時脈產生裝置607前進到步驟718。 it # iH # ,如果決定該些邊緣是在非第一視窗訊號 生穿置607。、卜'間所偵測,則在步驟715中,位元時脈產 5=Λ疋疋否已經產生第二視窗訊號。如果決定目 ^ ^ 6 0 7 Λ7-1 ; ;; ^ ; 71 6 ^ ^ 產生裝置m根ί;:!在步驟717中’位元時脈 訊號。 據第一计數器1 06的記數值,產生第二視窗 在步驟71 8 Φ , . + ’位兀呀脈產生裝置6 〇 7決定是否偵測到
13003pif.ptd 第19頁 1237750 五、發明說明(15) 邊緣。如果決定並未偵測到邊緣,則在步驟71 9中,位元 時脈產生裝置決定第一計數器1〇3或第二計數器的 記數值是否小於預定值N1。如果決定第一計數器1 〇 3或第 二計數器1 0 6的記數值並不小於預定值N1,則位元時脈產 生裝置60 7退回步驟702。 然而,在步驟7 1 9中,如果決定第一計數器1 〇 3或第二 计數器1 0 6的$己數值小於預定值ν 1,則位元時脈產生單元 607退回步驟718。 在步驟715中,如果決定第二視窗訊號是在步驟72〇中 產生,則位元時脈產生裝置607決定該些邊緣是否是在第❿ 二視窗訊號週期期間所偵測。如果決定該些邊緣是在非第 二視窗訊號週期的週期期間所偵測,則位元時脈產生裝置 6 0 7會忽略在步驟721中所偵測到的邊緣,並且退回步驟 70 9 ° 然而,如果決定該些邊緣是在第二視窗訊號週期期間 所偵測,則在步驟722中,位元時脈產生裝置6〇7重 二 計數器106,而且第二邊緣計數器1〇8計算由第二邊緣計數 器1 08所偵測的邊緣個數。在步驟723中,位元時脈產生 置6 0 7決定第二邊緣計數器! 〇 8的記數值是否^、於預定值、 N2。如果決定第二邊緣計數器1〇8的記數值是小於預定值 N2,則位兀時脈產生裝置6〇7前進到步驟718。 在步驟723中’如果決定第:邊緣計數器108的 §己數值並不小於預定謂’則位元時脈產生裝置607前進 到V驟714,並且將位元時脈鎖定備妥狀態,轉換成位元
13003pif.ptd 第20頁 五、發明說明(16) 時脈鎖定狀態。 在位元時脈產生裝置607被設定成位元時脈狀熊 ίί:Γ二中,位元時脈產生裝置60 7根據通道位;區 間或第彳數益1 03的記數值,產生位元時脈。其中,位 元時脈產生裝置607將該第一計數器1〇3的 值、 有較通道位元區間還高的優先權。 值又疋為八 f步驟725中,如果決定還未偵測到 7二中二元,脈產生裝置6°7決定第-計數器二記數 = ·。如果決定第一計數器103的記數值 疋小於預疋值Ν3,則位元時脈產生裝置6〇7前進到步驟 725 °然而’如果第—計數器m的記數值並不小於預定值 N3,則位7L時脈產生裝置6〇7退回步驟7〇2。 如果在^驟725中決定偵測到該些邊緣,則在步驟726 中,位疋捋脈產生裝置607決定該些邊緣是否 窗訊號週期期間所偵測。如果在步驟m中決定;:邊、; 是在非第-視窗訊號週期的一周期期間-元 會忽略在步驟m中所偵測到的邊緣,並且 退回步驟7 2 5。 然而,如果在步驟726中決定呤此、喜給曰士松 _ τ厌疋鑌些邊緣疋在第一視窗訊 號週期期間所偵測,則在步驟728中,位元時脈產生 60 7重置第一計數器1〇3,前進到步驟724,並且產生^元 時脈。 該些預定值Nl、Ν2、 根據本發明一實施例 及Ν 3疋在系統設計時所決定。 ’可藉由使用複數個視窗訊號偵 1237750 發明說明(】7) 測數位訊號的邊緣, 脈。因此,本李續汀? 與數位訊號同步的位元時 安全地二ίί 错由使用所產生的位元時脈,精確且 女王地執仃内部訊號處理。 雖然本發明已以較佳實施例揭露 限宗太欢α口, 丄於丹亚并用Μ 限疋本發明,任何熟習此技藝者,在不 :範圍内’當可作各種之更動與潤飾,因此本:日月之精神 範圍當視後附之申請專利範圍所界定者為準。$之保護
13003pif.ptd 第22頁 1237750 圖式簡單說明 圖式簡單說明 第1圖係繪示根據本發明一實施例的一個位元時脈產生 裝置的功能方塊圖。 第2圖係繪示由第1圖的狀態管理器所管理的一個位元 時脈產生裝置的狀態圖。 第3圖係繪示一個如第1圖所示處於位元時脈鎖定狀態 的位元時脈產生裝置的時序圖。 第4圖係繪示一個如第1圖所示處於位元時脈鎖定備妥 狀態的位元時脈產生裝置的時序圖。 第5圖係繪示一個如第1圖所示處於位元時脈鎖定狀態 的位元時脈產生裝置的時序圖。 第6圖係繪示根據本發明一實施例,具有位元時脈產生 裝置的一碟片驅動器的方塊圖。 第7A、7B圖係繪示用來說明根據本發明一實施例的一 個位元時脈訊號產生方法的流程圖。 圖式標記說明: 101 狀態管 理 器 102 邊緣偵 測 器 103 第- -計 數 器 104 第- -視 窗 訊 號 產 生 器 105 第- -邊 緣 計 數 器 106 第二 二計 數 器 107 第二 二視 窗 訊 號 產 生 器 108 第二 二邊 緣 計 數 器
13003pif.ptd 第23頁 1237750 圖式簡單說明 1 0 9 :位元時脈產生器 601 :碟片 6 0 2 :讀取頭 6 0 3 :射頻放大器 6 0 4 :數位訊號處理器 6 0 5 :數位濾波器 6 0 6 :解碼器 6 0 7 :位元時脈產生裝置 6 0 8 :系統控制器 6 0 9 :伺服器 6 1 0 :馬達 7 0 1〜7 2 9 :流程步驟
13003pif.ptd 第24頁

Claims (1)

1237750 六、申請專利範圍 置,包括種用來產生與-數位訊號同步的-位元時脈之裝 -第彖t'則器’用來偵測該數位訊號的複數個、墓、 測到一的該些邊緣的一個數;十#在一苐一週期期間所偵 第二邊緣計數器,用曾 測到_的^些邊緣的一個數;D ^在一弟一週期期間所偵 一你- 糸統時脈的一個數;以及 與該第;;時缘脈十產/哭器’當該第一邊緣計數器的-記數值 值相等時,根據兮繁 °己數值的,、中之一與一第一預定 區間,產生數器的一記數值或在-通道位元 計數器忽略月在專非利广第圍第1項所述之裝置,其中該第-邊緣 邊緣,而且週期的一週期期間所偵測到的該些 期期門所扁 緣計數器忽略在非該第二週期的·^周 .-V ^ s=Z ^ - 申請專利範圍第丨項所述之裝置,其中該位元時 產生器將該第一計數器的該記數值,設定為具有較該通 位元區間還高的一優先權。 4·如申請專利範圍第2項所述之褒置,其中如果該第 計數器被重置,則該位元時脈彦生器產生與該通道位元隱 間無關的該位元時脈。 5 ·如申請專利範圍第1項所述之叙置,其中該第/邁期 功^間所偵測到的該些邊緣。 時脈 道 IM 13003pif.ptd 1237750
是根據該第—計數器的該記數值所設定。 侈測琴貞+厂專μ ®第5項所㉛之裝置中如果該邊緣 二偵:到該數位訊號的一第—邊、緣,則該第一計數器 ^ ^並且計算該系統時脈的該個數,#中該第-計數 ^疋在母次在該第一週期期間偵測到該第一邊緣時所重 罝0 7·如申請專利範圍第6項所述之裝置,更加包括: 一第一視窗訊號產生器,根據該第一計數器的該記數 值’產生當成指示該第一週期的一訊號的一第一視窗訊 號’並且將該第一視窗訊號,輸出至該第一邊緣計數器。j 8 ·如申請專利範圍第7項所述之裝置,更加包括: 一是在非 計 偵測到該第一邊緣之後的該第一視窗訊號週期的一週期期 間所偵測,則會重置第二計數器’計算該系統時脈的該個 數,並且在每次在該第二週期期間偵測到該些邊緣的其中 之一時重置。 、 9 ·如申請專利範圍第8項所述之裝置,其中該第二週期 是根據該第二計數器的該記數值所設定。 / 10·如申請專利範圍第8項所述之裝置,更加包括: 一第二視窗訊號產生器,根據該第二計數器的該記數 值,產生一當成指示該第二週期的一訊號的第二視窗訊 號,並且將該第二視窗訊號,輸出至w亥第一邊緣計數器。 11 ·如申請專利範圍第8項所述之褒置’更加包括: 一狀態管理器,用來監視該第一計數器、該第二計數
13003pif.ptd
1237750 六、申請專利範圍 器、該邊緣偵測器、該第一邊緣計數器、以及該第二邊緣 計數器的輸出,並且管理該位元時脈產生裝置的一狀態。 1 2 ·如申請專利範圍第11項所述之裝置,其中該狀態係 為一位元時脈解開狀態、一位元時脈鎖定備妥狀態、以及 /位元時脈鎖定狀態的其中之一。 13·如申請專利範圍第丨2項所述之裝置,其中如果該數 位訊號的該些邊緣是由該邊緣偵測器所偵測、在該位元時 脈鎖定備妥狀態下,該第一計數器與該第二計數器的該些 記數值的其中之一與一第二預定值相等、或是在該位元時 脈鎖定狀態下,該第一計數器的該記數值與一第吞預定值Φ 相等’則該狀態管理器將該位元時脈產生裝置的該狀態, 設定為該位元時脈解開狀態。 1 4 ·如申請專利範圍第1 2項所述之裝置,其中如果該第 一邊緣是由在該位元時脈解開狀態下的該邊緣偵測器所偵 測’則該狀態管理器將該位元時脈產生裝置的該狀態,設 定為該位元時脈鎖定備妥狀態,而且如果在該位元時脈鎖 定備妥狀態下,該第一計數器與該第二計數器的該些記數 值的其中之一與該第一預定值相等,則將該位元時脈產生 裝置的邊狀態,設定為該位元時脈鎖定狀態。 · 1 5 ·如申請專利範圍第1 4項所述之裝置,其中在該位元 時脈鎖定備妥狀態中,該位元時脈產生器根據該第一計數 器的”亥5己數值與該通道位元區間’產生該位元時脈。 1 6·如申請專利範圍第1 2項所述之裝置,其中在該位元 時脈解開狀態中,該位元時脈產生器藉由該通道位元區
第27頁 1237750 六 、申請專利範圍 間,產生該位元時脈。 1八如申請專利範圍第丨項所述之 器 狀態管理器,如果該第―邊緣;哭〒加包括: 5的該些記數值的其中之—與該數與該第二邊緣 將該位7L時脈產生裝置的一狀 二〜預定值相等 你能。 …没定為兮你;+ 則 狀L 位7""時脈鎖定 片再生的 1 8 · —種可產生斑從一碑μ 机你杳钮门 米月驅動器中的 數位貝枓同步的一位元時脈之裝置,勺的一 一 一邊緣偵測器’用來偵測該數位^括: 一第一邊緣計數器,用來計算兮二的複數個邊緣. ^ ^ ^ - it#, „ Fe1 ^ ^ ^ ^ n 個數; 的該些邊緣的一 一第二邊緣計數器,用來計算在 — m fai ^ 5lJ i,J 二週期期間所偵測到的該些邊緣的一個數; 深的一第 一第一計數器,當該邊緣是在該第一週期期間戶 時,計算一系統時脈個數;以及 斤谓 >則 一位元時脈產生器,如果該第一計數器與該第一 ^ 、 ^ —計翁 器的違§己數值與一第一預定值相等’而且該裝置的— 被設定成該位元時脈鎖定狀態,則根據該第一計數器的^ 些記數值的其中之一與一通道位元區間,產生該位元時x 脈。 1 9·如申請專利範圍第1 8頊所述之裝置,其中該位元時 脈產生器將該第一計數器的該記數值’設定成具有較該通
1237750 六、申請專利範圍 道位7L區間退rfj的一優先權。 2 〇 · —種具有一碟片之碟片駆動器,包括·· 一讀取頭,用來從該碟片讀取資料,並且輪出一高頻 訊號; 一射頻放大器,用來將該高頻訊號放大至一預定位 準; 一數位訊號處理器,用來接收該放大過的訊號,並且將該 放大過的高頻訊號,轉換成一數位訊號; 一數位濾波器,用來過濾該數位訊號的一雜訊; 一解碼器,以與一用來對該過濾過的數位訊號執行錯 4 誤修正的一輸入位元時脈同步的方式,解碼該過濾過的數 位訊號;以及 一位元時脈產生裝置,包括: 一邊緣偵測器,用來偵測該數位資料的複數個邊 緣; 一第一邊緣計數器,用來計算在一第一週期期間所 偵測到的該些邊緣的一個數; 一第二邊緣計數器,用來計异在一第二週期期間所 偵測到的該些邊緣的一個數; 、 第一計數器,當該些邊緣是在該第一週期期間所 偵測時,計算一系統時脈個數;以及 、一位元時脈產生器,如果該第一邊緣計數器與該第 邊緣叶數器的該些記數值的其中之一與一第一預定值相 則根據該第一計數器的的一記數值或一通道位元區
13003pif.ptd
1237750
六、 申請專利範圍 間,產生該位元時脈。 2 1 ·如申請專利範圍第2 〇項所述之碟片驅動器,其中該 第/邊緣計數器忽略在非該第〆遁期的一週期期間所偵測 到的该些邊緣’而且該第二邊緣計數器忽略在非該第二週 期的一周期期間所偵測到的該呰邊緣。 2 2 ·如申請專利範圍第2 0項所述之碟片驅動器,其中該 位元時脈產生器將該第一計數器的該記數值,設定為具有 較該通道位元區間還高的一優先權。 2 3 ·如申請專利範圍第2 1項所述之碟片驅動器,其中如 果該第一計數器被重置,則該位元時脈產生器產生與該通4 道位元區間無關的該位元時脈。 24·如申請專利範圍第20項所述之碟片驅動器,其中該 第^ 一週期疋根據該第一計數器的㊁亥s己數值所設定。 25.如申請專利範圍第24項所述之碟片驅動器,其中如 果該邊緣偵測器债測到該數位訊號的一第一邊緣,則該第 一計數器會重置,並且計算該系統時脈的該個數,其中該 第一計數器是在每次在該第一週期期間偵測到該第二邊^ 時所重置。 ' 26·如申請專利範圍第25項所述之碟片驅動器, 括: 更加包
一第一視窗訊號產生器,根據該第一計數器的該記數 值,產生當成指示該第一週期的一訊號的一第^ 一視Λ窗訊 號,並且將該第一視窗訊號,輸出至該第一邊緣叶數器。 27·如申請專利範圍第26項所述之碟片驅動器°,更二包
13003pif.ptd
1237750 六、申請專利範圍 括: 一第二計數器,其中如果該些邊緣的其中之一是在非 偵測到該第一邊緣之後的該第一視窗訊號週期的一週期期 間所偵測,則會重置第二計數器,計算該系統時脈的該個 數,並且在每次在該第二週期期間偵測到該些邊緣的其中 之一時重置。 2 8.如申請專利範圍第27項所述之碟片驅動器,更加包 括: 一第二視窗訊號產生器,根據該第二計數器的該記數 值,產生一當成指示該第二週期的一訊號的第二視窗訊 號,並且將該第二視窗訊號,輸出至該第二邊緣計數器。 2 9.如申請專利範圍第2 7項所述之碟片驅動器,更加包 括: 一狀態管理器,用來監視該第一計數器、該第二計數 器、該邊緣偵測器、該第一邊緣計數器、以及該第二邊緣 計數器的輸出,並且管理該位元時脈產生裝置的一狀態。 3 0. —種用來在一數位資料處理系統中產生一位元時脈 之方法,包括下列步驟: 偵測一數位訊號的複數個邊緣; 藉由計算在一第一週期期間所偵測到的該些邊緣的一 個數,產生一第一邊緣記數值; 藉由計算在一第二週期期間所偵測到的該些邊緣的一 個數,產生一第二邊緣記數值; 如果該第一邊緣記數值與該第二邊緣記數值的其中之
13003pif.ptd 第31頁 1237750 六、申請專利範圍 一與一第一預定值相等,則將該數位資料產生系統的一狀 態,設定為一位元時脈鎖定狀態;以及 使用一通道位元區間與一第一記數值的其中之一,產 生為位元時脈,其中該第一記數值是在每次當處於該位元 時脈鎖定狀態的該第一週期期間偵測到該些邊緣時,計算 一系統時脈個數所重置與產生。 3 1 ·如申請專利範圍第3 0項所述之方法,其中該第一週 期是用根據當偵測到一第一邊緣時所建立的—第一記數值 所產生的一第一視窗訊號設定。 3 2 ·如申請專利範圍第3丨項所述之方法,其中該第二週 期是用根據一第二記數值所產生的一第二視窗訊號所設 定,其中該第二記數值是藉由當在非該第一週期的一週期 期間偵測到該第一邊緣,計算該系統時脈個數所重置與建 立’而且該第二記數值是在每次在該第二週期期間偵測到 該些邊緣的其中之一時重置。 、、 33·如申請專利範圍第3〇項所述之方法,更加包括: 忽略在非該第一週期與非該第二週期的該些週期期間 所偵測到的該些邊緣。 / 34·如申請專利範圍第30項所述之方法,其中產生今位 元時脈是在給予該第一記數值一優先權時執行。 μ 35. —種用來產生與在一數位資料處理系統中所產生 一數位訊號同步的一位元時脈之方法,包括下列步驟· 用一處於一位元時脈解開狀態的一通道位元區間^吝座上 /«V - α 士 η〆 … 座生舌亥
13003pif.ptd
1237750 六 、申請專利範 圍
脈第—邊緣’則將該位元時 —狀L ’轉換為一位元時脈鎖定備妥狀態; Μ错由叶算處於該位元時脈鎖定備妥狀態的一第一週期 數=所偵測到的複數個邊緣的一個數,產生一第一邊緣記 ^ —週期 二邊緣記 置藉由計算處於該位元時脈鎖定備妥狀態的一 /月間所偵測到的複數個邊緣的一個數,產生一 數值; ~如果該第一邊緣記數值或該第二邊緣記數值與一第一 預定值相等,則將該位元時脈鎖定備妥狀態,轉換為一位钃> 元時脈鎖定狀態;以及 根據該些第一記數值的其中之一,產生該位元時脈, f中該第一記數值是藉由在每次在處於該位元時脈鎖定狀 悲的該第一週期期間偵測到該些邊緣的其中之一時,計算 一系統時脈個數所重置與產生。 3 6 ·如申請專利範圍第3 5項所述之方法,更加包括: 忽略在非該第一週期與非該第二週期的該些週期期間 所偵測到的該些邊緣。 37·如申請專利範圍第35項所述之方法,更加包括: 如果該第一邊緣記數值與該第二邊緣記數值都不等於 該第一預定值,則當繼續維持該位元時脈鎖定備妥狀態的 同時,根據該通道位元區間與該第一記數值的其中之一, 產生該位元時脈。 3 8 ·如申請專利範圍第3 5項所述之方法,其中該第一週
13003pif.ptd 1237750 六、申請專利範圍 期是用根據該第一 而且該第一記數值 系統時脈個數所重 3 9 ·如申請專利 期是用根據一第二 定,其中該第二記 一邊緣,計算該系 記數值是在每次在 之一時,計算該系 4 0 ·如申請專利 70時脈是在給予該 優先權時執行。 記數值所 是藉由當 置與產生 範圍第38 記數值所 數值是藉 統時脈個 該第二週 統時脈個 範圍第35 第一 記數 產生的/第一視窗訊號設定;_ί,] β镇一邊緣時,計算該 偵測到該弟 ^ ^ 丈決,其中該第二週 項所述之方凌,、 ^ 產生的一第二視窗訊號所設 由當在該第一週期侦測到該第 數所重置與建立’而且該第二 期期間偵測到該些邊緣的其中 數所重置與建立。 項所述之方法’其中產生該位 值較該通道位元區間還高的一
TW093101128A 2003-01-21 2004-01-16 Apparatus to generate a bit clock and a method of generating the bit clock TWI237750B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030004098A KR20040067118A (ko) 2003-01-21 2003-01-21 비트 클록 발생 장치 및 방법

Publications (2)

Publication Number Publication Date
TW200416515A TW200416515A (en) 2004-09-01
TWI237750B true TWI237750B (en) 2005-08-11

Family

ID=36081265

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093101128A TWI237750B (en) 2003-01-21 2004-01-16 Apparatus to generate a bit clock and a method of generating the bit clock

Country Status (8)

Country Link
US (1) US7242658B2 (zh)
EP (1) EP1586095A1 (zh)
JP (1) JP2006517047A (zh)
KR (1) KR20040067118A (zh)
CN (1) CN1739157A (zh)
MY (1) MY138892A (zh)
TW (1) TWI237750B (zh)
WO (1) WO2004066300A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI490515B (zh) * 2013-12-20 2015-07-01 Chroma Ate Inc 自動測試設備以及時脈同步方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5127342B2 (ja) * 2007-07-26 2013-01-23 株式会社東芝 受信装置および方法
TWI357223B (en) * 2008-08-20 2012-01-21 Mstar Semiconductor Inc Decoding apparatus and method
CN104730362A (zh) * 2013-12-20 2015-06-24 致茂电子股份有限公司 自动测试设备以及时脉同步方法
CN106227293A (zh) * 2016-07-24 2016-12-14 泰凌微电子(上海)有限公司 一种系统时钟
CN109639396B (zh) * 2018-12-19 2021-03-16 惠科股份有限公司 数据的传输方法、装置及计算机可读存储介质

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56160157A (en) * 1980-04-22 1981-12-09 Sony Corp Bit clock reproducing circuit
JP3492713B2 (ja) * 1991-09-03 2004-02-03 松下電器産業株式会社 タイミング再生装置
US5396109A (en) * 1991-09-26 1995-03-07 Olympus Optical Co., Ltd. Bit clock regenerating circuit and data regenerating method
US5526332A (en) * 1993-06-22 1996-06-11 Matsushita Electric Industrial Co., Ltd. Reference clock generator for sampled servo type disk unit and disk unit
JPH0758736A (ja) * 1993-08-20 1995-03-03 Matsushita Electric Ind Co Ltd タイミング再生装置
FR2748171B1 (fr) * 1996-04-30 1998-07-17 Motorola Inc Procede de generation d'un signal d'horloge pour une utilisation dans un recepteur de donnees, generateur d'horloge, recepteur de donnees et systeme d'acces telecommande pour vehicules
JPH1145519A (ja) 1997-05-29 1999-02-16 Sony Corp 周波数復調回路およびそれを有する光ディスク装置
US6269058B1 (en) * 1999-01-04 2001-07-31 Texas Instruments Incorporated Wide capture range circuitry
US6341355B1 (en) * 1999-03-16 2002-01-22 Lsi Logic Corporation Automatic clock switcher

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI490515B (zh) * 2013-12-20 2015-07-01 Chroma Ate Inc 自動測試設備以及時脈同步方法

Also Published As

Publication number Publication date
MY138892A (en) 2009-08-28
WO2004066300A1 (en) 2004-08-05
US20040151094A1 (en) 2004-08-05
CN1739157A (zh) 2006-02-22
TW200416515A (en) 2004-09-01
EP1586095A1 (en) 2005-10-19
JP2006517047A (ja) 2006-07-13
US7242658B2 (en) 2007-07-10
KR20040067118A (ko) 2004-07-30

Similar Documents

Publication Publication Date Title
TWI237750B (en) Apparatus to generate a bit clock and a method of generating the bit clock
JPS5816545B2 (ja) デ−タ記録再生装置
US20140340999A1 (en) Medication reminder method and system
US4646167A (en) Time code decoder
GB2181313A (en) Digital time interval measuring apparatus
Perrott et al. Dynamic minimum audible angle: binaural spatial acuity with moving sound sources.
JP5539637B2 (ja) リニアタイムコードデータを生成するシステムおよび方法
US3879752A (en) Combined sector pulse and data detection system
TWI277962B (en) Method and apparatus for generating sampling clock for burst cutting area of an optical disc
TWI273578B (en) Optical disc device and estimating method of optical disc
US8848849B1 (en) SPDIF clock and data recovery with sample rate converter
US7212733B2 (en) Image signal processing device
TWI245983B (en) Clock generation apparatus
JP2553072B2 (ja) 同期回路
TW200419536A (en) Jitter detection apparatus and jitter detection method
JPS5943860B2 (ja) フレ−ム同期信号検出回路
JPS6126986A (ja) ストライプ判別回路
CN100470659C (zh) 光盘数据检测系统及方法
JP2717577B2 (ja) セクタマーク検出装置
JPH03283056A (ja) 磁気ディスク装置
JPS60151876A (ja) 情報再生装置
TWI307083B (en) System and method of detecting digital pattern of optical disc
JPS62257675A (ja) 磁気デイスク装置
JPH0294090A (ja) 磁気記録再生装置
JP2022537629A (ja) ポータブルデジタル記録デバイスの時間の追跡および確認

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees