TWI229551B - Solid-state imaging apparatus - Google Patents

Solid-state imaging apparatus Download PDF

Info

Publication number
TWI229551B
TWI229551B TW092131540A TW92131540A TWI229551B TW I229551 B TWI229551 B TW I229551B TW 092131540 A TW092131540 A TW 092131540A TW 92131540 A TW92131540 A TW 92131540A TW I229551 B TWI229551 B TW I229551B
Authority
TW
Taiwan
Prior art keywords
memory
pixel
unit
conversion
signal
Prior art date
Application number
TW092131540A
Other languages
English (en)
Other versions
TW200420121A (en
Inventor
Keiji Mabuchi
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200420121A publication Critical patent/TW200420121A/zh
Application granted granted Critical
Publication of TWI229551B publication Critical patent/TWI229551B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/14Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices
    • H04N3/15Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by means of electrically scanned solid-state devices for picture signal generation
    • H04N3/155Control of the image-sensor operation, e.g. image processing within the image-sensor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/767Horizontal readout lines, multiplexers or registers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Facsimile Heads (AREA)

Description

1229551 玖、發明說明: 【發明所屬之技術領域】 本發明係有關具有將複數之像素以2次元排列而設置之 伶素丨n列°卩並由此像素陣列部之各像素取出信號,進行 信號處理之方式之例如:CM0S影像感測器等固體攝像裝 置。 ' 【先前技術】 奴而έ,CMOS影像感測器係採用M〇s製程製作,故與 CCD影像感測器不同,可於設置像素陣列部之同一晶片 上’以單晶片搭載AD轉換電路。 且,作為以單晶片搭載此AD轉換電路之型態,後述之3 種類型係為人所知。 圖6係表不以單晶片搭載此種AD轉換電路之影像 ,測器之構成例之說明圖。其中,圖中之斜線區塊2〇〇a、 200B、200C為表示AD轉換電路之3種配置例者,實際的電 路係採用任1種配置例。 百先,根據此圖6,說明以往之CM〇s影像感測器之構成。 如圖所不,此CM〇S影像感測器係將像素陣列部210、V 選擇包‘ 220、行化號處理部230、η選擇電路240及輸出部 250搭載於1個晶片上者。 V禾陣列部21〇係以2次元排列狀(行列狀)設置多數之像 素者。 V迅擇電路220係將像素陣列部21〇之各像素,一面以列單 位於垂直方向(行方向)依序選擇,一面驅動之電路。 87772 1229551 行信號處理部230係對應像素陣列部210之各像素行而設 置,依序接受各像素211之信號,並進行固定模式雜訊 (FPN : Fixed Pattern Noise)除去或增益調整等處理之電路。 Η選擇電路240係以列方向依序選擇行信號處理部230,將 藉由此行信號處理部230處理之各像素之信號輸出至輸出 線241者。 輸出部250接受來自輸出線241之像素信號,進行最終的 信號處理,並作為圖像信號輸出。 且,此種CMOS影像感測器中,以單晶片配置AD轉換電 路之型態係如其次之3種。 首先,以圖6所示之斜線區塊200A所示之配置例係於各像 素211設置AD轉換電路,於各像素進行AD轉換,由各像素 2 11輸出數位化之像素信號者(以下稱像素位準AD)(例如: 美國專利第5461425號公報)。 又,以圖6所示之斜線區塊200B所示之配置例係於各行信 號處理電路230設置AD轉換電路,於各行進行AD轉換,由 各行信號處理電路230輸出數位化之像素信號者(以下稱行 位準AD)(例如:曰本國特許第253234號公報)。 又,以圖6所示之斜線區塊200C所示之配置例係於輸出部 250設置AD轉換電路,對於輸出線241導引之信號依序進行 AD轉換,由輸出部250將數位化之像素信號輸出至晶片外 者(以下稱為晶片位準AD)。此僅同等於將AD轉換電路連接 於類比輸出之裝置者。 然而,上述3種AD轉換具有以下問題。 87772 1229551 ⑴像素位準AD可同時將全部像素AD轉換,故古 速處理’然而,AD轉換電路配置於各像素内,目:- 像素之規模變大,像素陣列部之面積及光學系統變 另-方面開口率(像素中之光電二極體 度變低等缺點。 n )文低,敦 (2)行位準AD相較於像素位準八〇,像素 化,然而,為了輸出!—,必須進行二列= 數(例如:數百〜數千次)之辦換,故具有低速的缺點Γ 又,於&時間進行八1)轉換,故必須使電路之頻帶 雜gfl因此變大。 又,AD轉換係於㈣之期間,持續依序處理列,故旧、 的列與最後的列在AD轉換之時間上產生㈣時間的偏^刀 因此:適於想儘量使全晝面之時間差縮小之情況(例如左壤 衫具韦勁怨之被照體之情況)。 ⑶晶片位準AD具有與行位準AD相同的性質 素變簡單,然而,為了輸心貞份之像素,必須進行按昭; 素數之次數(例如:_+貧〜齡# 、 I十禹〜數百萬次)2AD轉換,故呈 比行位準AD更低速的缺點。 、令 又’於短時間進行AD轉換,故必須使電路之頻帶 雜訊變得比行位準AD更大。又,AD轉換係叫貞之ς間,’ 持續依序處理像素信號’故最初的像素與最後的料 轉換之時間上產生u貞時間的偏差,因此不適於想儘^ 畫面之時間差縮小之情況。 & /二 因此本毛明之目的在於提供一種固體攝像裝置,其係 87772 ^29551 驭光學系統大型化之狀況下,迅速 ,並且可同時輪出藉由AD轉換之高 可在不導致像素陣列部 且低負擔地進行AD轉換 畫質之數位圖像信號。 【發明内容】 部:::成可㈣,本發明之特徵在於具有:像素陣列 其係以二次元排列設置複數之像素者;ΑΓ)記憶體部, ^㈣應前述像素陣列部之像素排列,以2次元排列設置複 ,之早位記憶體’於各單位記憶體設置AD轉換電路者;像 :列评伯電路’其係掃描前述像素陣列部,並將各像素 ,類比信號讀出至前述細己憶體部I ;及記憶體掃描電 ^ ’其係掃描前述AD記憶體部,並輸出各單位記憶體之數 位信號者。 本發明之固體攝像裝置係於各對應2次元排列之像素陣 列部之AD記憶體部的各單位記憶體設置八1)轉換電路,於 八〇記憶體部將由各像素讀出之信號AD轉換。 【實施方式】 以下’說明本發明之固體攝像裝置之實施型態例。 圖11糸表不以單晶片搭載本發明之實施型態例之AD轉換 電路之CMOS影像感測器之構成例之說明圖。 如圖所示,此CMOS影像感測器係將像素陣列部11 〇、v 選擇電路120、AD記憶體部(記憶體區塊)13〇、記憶體v選 擇電路140、Η選擇電路150及輸出部160搭載於1個晶片上 者0 像素陣列部110係以2次元排列狀(行列狀)設置多數之像 87772 -9- 1229551 ,卜〜 '於分像減檢出之類比像素信號,利用設置於各 V素仃之輸出信號線(垂直信號線)輸出者。 广者二像素111之電路構成可使用各種型態、,例如具 G1奐兀件(先電二極體等);傳輸電晶體,其係將該 2轉換71:件之產生電荷讀出至浮動擴散⑽)部者;放大 :晶體:其係將藉由傳輸至FD部之信號電荷所產生之電壓 :::渙為電性信號而輸出# ;選擇電晶體,其係將此放 曰曰體之輸出與輸出信號線(垂直信號線)連接者;及重設 電晶體,其係重設FD部之電位者。 V選擇電路120係以列單位,於垂直方向(行方向)依序- 面爾素陣列部110之各像素,一面驅動者,其構成像素 陣列掃描電路。 A⑽隐體部13Q係以對應像素陣列部uQ之各像素排列 人凡相Su i單位記憶體13丨而構成,依序儲存經由垂 f信號線讀出之類比像素信號,並進行包含AD轉換之各種 ^埋(例如:藉由CDS之固體圖案雜訊除去或增益調整等) 4。再者,各單位記憶體131係藉由DRAM而構成。 + ^,此AD記憶體部13〇之各單位記憶體ΐ3ι係設置AD轉換 二路1j2褚由此八1)轉換電路132,將由各像素讀出之類比 4京4號轉換為數位像素信號。 再者,圖1所示之構成係表示使像素陣列部11〇之各像素 i 11與AD記憶、體部13〇之各單位記憶體131對應之例,然 而,亦可後數(N22)之像素與丨個單位記憶體為N對l之對應 之構成。此時’藉由1個單位記憶體,依序進行複數(N個) 87772 -10- 1229551 之像素之處理。在此,單位記憶體若與對應像素陣列部u〇 之像素行之數目之行數至少排列2列的話,相較於上述以往 技術之攝像裝置,藉由將來自全畫面份之像素之信號同時 AD轉換,可縮短將來自全晝面份之像素之信號AD轉換所需 之時間。 例如:如圖2所示’設置具有像素陣列部之列數之一半列 數之AD記憶體部的情況,藉由將來自全像素數之各一半像 素之信號同時AD轉換,可縮短將來自全晝面份之像素之信 號AD轉換所需之時間。 又’降低解像度’進行為了高速攝像之加速讀出之情況, 可大幅縮短將1幀份之信號AD轉換所需之時間,可進行更 進一步之高速攝像。於圖2之固體攝像裝置,例如:若將來 自上下2列之像素之信號相加並讀出,在ad記憶體部可1次 將來自1幀份之像素之信號AD轉換。又,增加相加之列數、 或圖2所示以外之例如:將ad記憶體部之列數設置未滿像 京陴列部之列數之一半且2列以上之情況,亦可進行相同之 動作。 又’本例中,AD記憶體部130之各單位記憶體之排列係 直接與1圖像幀對應,以此幀單位進行AD轉換,故本例之 AD轉換方式稱為幀記憶體位準ad。 吕己憶體V選擇電路140係進行AD記憶體部130之各單位記 憶體13 1之掃描與驅動,並輸出在各單位記憶體13 1處理之 數位像素信號之電路。 Η選擇電路15〇係以列方向依序選擇AI)記憶體部130,並 87772 -11 - I229551 將藉由此⑽己憶體部130處理之數位像素信號輸出至輪出 線⑸者。丹者,記憶體¥選擇電路⑽及η選擇電路150構 成記憶體掃描電路。 輸出部160接受來自輸出線⑸之數位像素信號,進行最 終信號處理’並作為數位圖像信號而輸出至晶片外。 本例之賴記憶體位準仙中,可將像素陣列部ιι〇之像素 “虎在短時間傳輸至仙己憶體部130,其後,將全像素之 信號同時AD轉換。故,與以往之像素位準AD不同,不會發 i像京因AD轉換電路而變大,或開口率下降之狀況,又, ⑹丁料A D、晶片位準A D不同,㈠貞進行^次卿換即可, 占乂可南速處理。又,可棒 > 了 L丨又進仃各個AD轉換處理,故可降 低AD轉換電路之頻帶,降低雜訊。 圖3係表示本例之她己憶體部13〇之單位記憶體⑶之電 路例之電路圖,圖主— 之時間圖。叫…例之-記憶體部13〇之驅動例 I先’根據圖3說明單位記憶體131之構成。 17〇本=位記憶體⑶係由⑶S(相關雙重取樣)電路 重心準I ’厂了經由垂直信號線13 3,取得由各像素讀出之 準_信號位準電墨之差分,除去各像幸產,之 = = 轉換即圖1所示二轉 、 ),其係將籍由此CDS電路170產生之差八 斜(_誕比較,輪出數位錢值者所構成。再 87772 電厂堅為相當於〇位準信號之電壓,並使用依輸 …-電壓,偏向負之信號位準電麗之類型的像素電 -12- 1229551 路。 且’如圖3所示,CDS電路170具有開關(SWl、SW2) 171、 172、電容器(C1、C2)173、174及差動放大器π。 又’、於圖示例,八〇轉換電路18〇為具有1〇位元之資料寬 度之h况之構成例,每各位元具有轉換用之電晶體(Tr〇〜 Tr9) 181、取樣用之電容器182及輸出用之電晶體1§3。 以下,以圖4說明本例iAD記憶體部13〇之動作。再者, 斜電壓為類比電壓信號,故圖4之波形圖中係以不同於其他 "ί吕5虎之比例表示。 (1)由像素陣列部110讀出至八〇記憶體部(記憶體區塊) 130之讀出期間[Τ1] 在此,由像素陣列部110之每丨列讀出信號,寫入對應各 像素之AD記憶體部ι3〇之單位記憶體13:[。 1列份之動作如下。 (1丨)首先,於在垂直信號線133,由像素丨丨丨讀出重設位 準之期間’開啟開關171、172。 在此,電容器173之開關171側之電位成為重設位準,於 。亥相反側,由於藉由斜信號之供給線配線:斜配線) 191所供給之斜電壓施加於差動放大器丄乃之+輸入端子, 故错由開關172之開啟,差動放大器175之一輸入端子及輸 出端子係被斜電壓夾緊。 d-2)其次,開關172關閉之後,於垂直信號線133讀出像 素之信號位準。此時,差動放大器175之一輸入端子係經由 電容益173,產生比例於重設位準與信號位準之差之負方向 87772 -13- 1229551 之電位變動,除去像素之固定模式變動之信號電壓係被輸 入。 結果,差動放大器175之輸出成為高位準,電晶體18ι開 啟。 (1-3)其次,若關閉開關17ι,將與垂直信號線133分開, 並保持此狀態。 隹此期間,斜信號為高位準。又,電晶體1 8 i之驅動用時 鐘配線(ck配線)192及電晶體183之驅動用時鐘配線(字元 (word)配線)193均為低位準。 於各列重複此動作,將1幀之信號載入AD記憶體部。 (2) AD轉換期間[T2] 其次,一面使斜電壓由高向低轉變,一面將電晶體18丨之 驅動用時鐘ck [0]〜Ck [9]以10位元往上計數而驅動。當斜 電壓變得比(1)所保持之差動放大器175之—輸入端子電壓 低日7,差動放大器175之輸出反轉,當時之化[〇]〜ck [9] 的值(高/低)係分別由電容器182所保持,亦即收納10位元之 AD轉換結果。 再者’斜電壓及ck [〇]〜ck [9]係分別於Ad記憶體部之全 區域成為共同,故丨幀份之信號同時被ad轉換。又,電容 裔182板寫入高/低,故原理上此為dram。 (3) 記憶體存取期間[T3]
其次’驅動電晶體183之字元配線193,由作為資料輸出 線之位元(bit)配線194讀出想由AD記憶體部讀出之像素之 信號。再者,讀出方法及讀出電路構成均與通常之DRAM 87772 -14- 1229551 々目同即可。又’母i列依序讀出亦可,僅讀出^部分亦可, 或者完全隨機存取亦可。 又,為了獲得下—個巾貞的資訊,由上述(1)之讀出動作開 始進仃相同之動作。此為每丨列的動作,故即使於讀出至 AD 5己fe體部之期fa1 ’尚未輪到讀取之列亦可進行存取。以 下重複此等動作。 糸而,於个具有以往之幀記憶體之cm〇s影像感測器,即 便同時讀出1列至行信號處理部,其後,依序選擇各行之行 信號處理電路,將信號導弓丨至水平信號線,並每⑽輸出之 期間需要數倍〜數十倍,其後才終於移動到下1列。 相對於此,本例之方式中,僅讀出每i列就完成讀出至 記憶體部130,故該讀出所需之時間以數分之丨〜數十分之工 之设日彳間即結束。此乃由於讀出各列之時間偏差變短,故 全畫面之時間差變小數倍〜數十倍。若具有此時間差,攝 影移動之被照體時,由於時間差而被照體變形,然而,根 據本例之方式,具有使此變形縮小數倍〜數十倍的效果。 當然,由像素讀出係與以往之〇:%〇3影像感測器相同,故本 例可適用於以往之CMOS影像感測器使曝光時間同時化,以 除去變形之習知方法。 又,本例之方式中,1幀份之信號係同時被AD轉換,故 轉換在短時間内結束。 並且,由AD記憶體部130之讀出係成為於幀記憶體之存 取,故無須各列依照順序,讀出順序完全自由。當然,與 通常之DRAM相同,亦可使用字元線及位元線,由外部寫 87772 -15 - 1229551 入別的信號。 二於讀出各像素之信號前之適當時間重設像素,施加 %子U等係與以往之CM0S影像感測器相同。 ’上述例中’像素電路之類㈣假定為依序輪出曹 2準電壓(相當於信號0之電壓),及相對於重設位準電處 1向負之信號位準電壓者、然而,當然亦可 , 型之像素電路。 、犬貝 又,AD記憶體部之構成亦可進行各種變形。例如·亦可 如上述,分配1個AD轉換電路對應複數像素。 々又,AD轉換電路亦可採用振動換流器型比較器或“型。 又,記憶體不採用DRAM,採用SRAM型等亦可。 & 又’本發明之固體攝像裝置亦可包含上述構成以外之構 ^例如圖5所示,攝像部301與光學系統_或信號處 &曰曰片j〇2組合之相機模組類型之固體攝像裝置如3亦可。 再者,像素陣列部或AD記憶體部之2次元排列之列與行 實質上並無區別,若將像素或單位記憶體排列於大致直行 之2方向的話’因觀看固體攝像裝置之方向之不同,像素列 亦為像素# ’單位記憶體列亦為單位記憶體行,又,相反 亦同。 產業上之利用可能性 根據以上說明之本發明之固體攝像裝置,在各對應2次元 排列之像素陣列部之AD記憶體部之各單位記憶體設 轉換電路,於AD記憶體部將由各像辛續出 / 诈I α貝出之&號AD轉換, 故能以2次元排列之AD轉換電路分散進行仙轉換,進行相 87772 -16- 1229551 較於上述行位準AD轉換或晶片位準八〇轉換更高速之人〇轉 換,又,可降低AD轉換電路之頻帶,獲得雜訊少之信號。 又,像素内不設置AD轉換電路’故可使像素電路之構成 簡化,使像素之開π率變大,構成高感度之像素陣列部, 亚且可於短時間内,由像素陣列部將像素信號讀入AD記憶 體部,故可使1個晝面内之處理時間差變小,即使拍攝具有; 動態之被照體,變形亦變少,可獲得良好畫質之圖像。 並且,由AD記憶體部之讀出係成為於鴨記憶體之存取, 故無須各列按照順序,讀出順序完全自由。並且,與通常 之DRAM相同,可使用字元線及位元線由外部寫人別的信 號。 【圖式簡單說明】 圖1係表示以單晶片搭載本發明之實施型態例之a d轉換 電路之CMOS影像感測器之構成例之說明圖。 圖2係說明AD轉換電路之其他例。 圖3係表示圖1所示之八1)記憶體部之單位記憶體之電路 例之電路圖。 間圖。 體攝像裝 圖4係表不圖1所不之ad記憶體部之驅動例之時 圖5係表示本發明之一例之相機模組類型之固
圖6係表不以早晶片搭載以技之a d链你& 祆Μ彺之轉換電路之CM〇s影 像感測器之構成例之說明圖。 【圖式代表符號說明】 11 〇、21 〇 像素陣列部 87772 -17 - 1229551 11卜 211 像素 120、 220 V選擇電路 130 AD記憶體部(記憶體區塊) 131 單位記憶體 132、 180 AD轉換電路 133 垂直信號線 140 記憶體V選擇電路 150、 240 Η選擇電路 151、 241 輸出線 160、 250 輸出部 170 CDS電路 171、 172 開關 173、 174 電容器 175 差動放大器 181、 183 電晶體 182 電容器 191 斜配線(斜信號之供給線) 192 ck配線(驅動用時鐘配線) 193 字元配線(驅動用時鐘配線) 194 位元配線(資料輸出線) 200A 、200B 、 200C 斜線區域 230 行信號處理部 ck [0]〜ck [9] 驅動用時鐘 87772 -18 -

Claims (1)

1229551 拾、_請專利範圍: 捏固體攝像裝置,其特徵在於包含·· 像素陣列部,其係以2次元排列設置複數之像素者; ,AD記憶體部’其係對應前述像素陣列部之像素排 :2二凡排列设置複數之單位記憶體,於各單位記 μ月旦5又1 AD轉換電路者; ^京陣列娜描電路’其係掃描前述像素陣列部,並將 各像素之類比信號讀出至前述AD記憶體部者;及, 口己憶體掃描電路,盆择墙 A 八仏田則述AD記憶體部,並輸 早位纪憶體之數位信號者。 2.::申:專利範圍第,項之固體攝像裝置,其中具有輪出 其係將由前述AD #,陰_ w k, k ADZ憶體部輸出之數位信 處理,並輸出至裝置外者。 以 3·如申晴專利範圍第1項之固體攝像裝置,其中前述像素 陣列部之各像素與前α β, 口^ 丁、 1對请應。 G U月且4之各早位記憶體係 4 ’如申凊專利範圍第1項之囡雕嚷你糾 陣列部之久” 體攝像裝置’其中前述像素 体京與珂述AD記憶體部各單 N對!(❿2)對應。 5 ·如申睛專利範圍第1項之固俨蜷務狀 #夸暗石h 貝之固月豆懾像裝置,其中藉由前述 仏京丨皁列清描電路 情體m ㈣京1单列部將信號讀出至ad記 ^ ,、夂於AD記憶體部進行AD轉換,其次萨由7 憶體掃描電技,、隹〜 /人蜻由圮 6 , φ 仃由AD記憶體部之信號之輪出。 6.如申請專利笳in句,= 木項之固體攝像裝置,其中前述八〇記 87772 1229551 憶體部之AD轉換係在全單位記憶體同時進行。 如申請專利範圍第1項之固體攝像裝置,复由 一卞虫W述像 素陣列部向AD記憶體部之信號之讀出係以像素列單立 進行,前述AD記憶體部之AD轉換係全單位記情體同日士 進行。 〜版。日寺 8 如申請專利範圍第1項之固體攝像裝置,盆由义 5刖迷早位 記憶體係由DRAM組成。 9 一種固體攝像裝置,其係包含: 像素陣列部,其係以2次元排列設置複數之像素者· AD 5己丨思體部,其係儲存由前述像素陣列部讀出之广 號並進行AD轉換者; ° 前述AD記憶體部包含至少2次元排列之複數之單位 記憶體,且; 10 前述複數之單位記憶體係將來自前述像素陣列部之 至J 2列份之像素之信號同時ad轉換。 .如申請專利範圍第9項之固體攝像裝置,其中前述複數 2單位記憶體部係將由前述像素陣列部加法算讀出2 仏號同時AD轉換。 [如申請專利範圍第9項之固體攝像裝置’其中前述單位 :己:體係對於來自前述像素陣列部之信號, 古處理及AD轉換。 87772
TW092131540A 2002-11-13 2003-11-11 Solid-state imaging apparatus TWI229551B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002329727A JP4601897B2 (ja) 2002-11-13 2002-11-13 固体撮像装置及びその駆動方法

Publications (2)

Publication Number Publication Date
TW200420121A TW200420121A (en) 2004-10-01
TWI229551B true TWI229551B (en) 2005-03-11

Family

ID=32310578

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092131540A TWI229551B (en) 2002-11-13 2003-11-11 Solid-state imaging apparatus

Country Status (6)

Country Link
US (1) US7639296B2 (zh)
JP (1) JP4601897B2 (zh)
KR (1) KR100996662B1 (zh)
CN (1) CN100336382C (zh)
TW (1) TWI229551B (zh)
WO (1) WO2004045204A1 (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4492250B2 (ja) 2004-08-11 2010-06-30 ソニー株式会社 固体撮像素子
JP4589131B2 (ja) * 2005-01-24 2010-12-01 株式会社フォトロン 画像センサおよびその画像読み出し方法
JP5247007B2 (ja) 2005-06-09 2013-07-24 キヤノン株式会社 撮像装置及び撮像システム
JP5340374B2 (ja) * 2005-06-09 2013-11-13 キヤノン株式会社 撮像装置及び撮像システム
JP2006217658A (ja) * 2006-04-24 2006-08-17 Sony Corp 固体撮像装置及びその駆動方法
JP4404074B2 (ja) * 2006-06-30 2010-01-27 ソニー株式会社 固体撮像装置及びデータ伝送方法並びに撮像装置
EP2190185B1 (en) * 2007-09-05 2013-11-06 Tohoku University Solid-state image sensor
JP5142749B2 (ja) * 2008-02-14 2013-02-13 キヤノン株式会社 撮像装置、撮像装置の制御方法及び撮像システム
JP4978818B2 (ja) * 2008-06-10 2012-07-18 国立大学法人東北大学 固体撮像素子及びその駆動方法
JP2010068231A (ja) * 2008-09-10 2010-03-25 Toshiba Corp アナログ信号処理回路
JP4891308B2 (ja) * 2008-12-17 2012-03-07 キヤノン株式会社 固体撮像装置及び固体撮像装置を用いた撮像システム
JP5365223B2 (ja) * 2009-01-29 2013-12-11 富士通セミコンダクター株式会社 撮像装置、撮像装置の信号処理方法およびイメージセンサチップ
JP2010268080A (ja) * 2009-05-12 2010-11-25 Canon Inc 固体撮像装置
JP5383465B2 (ja) 2009-12-16 2014-01-08 キヤノン株式会社 光電変換装置、焦点検出装置及び撮像システム
TWI462265B (zh) * 2010-11-30 2014-11-21 Ind Tech Res Inst 影像擷取裝置
WO2013005389A1 (ja) * 2011-07-01 2013-01-10 パナソニック株式会社 固体撮像装置、固体撮像装置の駆動方法および撮像装置
TWI583195B (zh) 2012-07-06 2017-05-11 新力股份有限公司 A solid-state imaging device and a solid-state imaging device, and an electronic device
KR102336666B1 (ko) 2017-09-15 2021-12-07 삼성전자 주식회사 메모리 장치 및 이를 포함하는 메모리 시스템
JP6704944B2 (ja) 2018-02-09 2020-06-03 キヤノン株式会社 撮像装置、撮像システム、移動体

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2737947B2 (ja) * 1988-08-31 1998-04-08 キヤノン株式会社 撮像装置
JPH0548460A (ja) 1991-06-05 1993-02-26 Matsushita Electric Ind Co Ltd A/d変換器とこれを用いたセンサ及び3次元集積回路
JPH06217203A (ja) 1993-01-20 1994-08-05 Olympus Optical Co Ltd 固体撮像装置
US5461425A (en) 1994-02-15 1995-10-24 Stanford University CMOS image sensor with pixel level A/D conversion
EP0938810B1 (en) * 1996-11-12 2002-08-28 California Institute Of Technology Semiconductor imaging sensor with on-chip encryption
US6606122B1 (en) * 1997-09-29 2003-08-12 California Institute Of Technology Single chip camera active pixel sensor
US6847398B1 (en) * 1998-03-31 2005-01-25 Micron Technology, Inc. Latched row logic for a rolling exposure snap
JPH11298797A (ja) 1998-04-13 1999-10-29 Mitsubishi Electric Corp 画像検出装置
JP3792894B2 (ja) 1998-05-27 2006-07-05 キヤノン株式会社 固体撮像素子及び固体撮像装置
US6870565B1 (en) * 1998-11-24 2005-03-22 Micron Technology, Inc. Semiconductor imaging sensor array devices with dual-port digital readout
JP4560152B2 (ja) 1999-07-08 2010-10-13 浜松ホトニクス株式会社 固体撮像装置
JP4265038B2 (ja) * 1999-08-02 2009-05-20 ソニー株式会社 画像処理装置
JP3903361B2 (ja) 1999-08-13 2007-04-11 日本放送協会 固体撮像装置
US7136097B1 (en) * 1999-10-04 2006-11-14 Hamamatsu Photonics K.K. Camera system for high-speed image processing including selection of at least one frame based on processed results
US7268814B1 (en) * 1999-10-05 2007-09-11 California Institute Of Technology Time-delayed-integration imaging with active pixel sensors
JP3713418B2 (ja) 2000-05-30 2005-11-09 光正 小柳 3次元画像処理装置の製造方法
US6885331B2 (en) * 2003-09-15 2005-04-26 Micron Technology, Inc. Ramp generation with capacitors

Also Published As

Publication number Publication date
TW200420121A (en) 2004-10-01
JP2004165992A (ja) 2004-06-10
KR20050071658A (ko) 2005-07-07
CN100336382C (zh) 2007-09-05
CN1711753A (zh) 2005-12-21
KR100996662B1 (ko) 2010-11-25
WO2004045204A1 (ja) 2004-05-27
US20060103748A1 (en) 2006-05-18
US7639296B2 (en) 2009-12-29
JP4601897B2 (ja) 2010-12-22

Similar Documents

Publication Publication Date Title
TWI229551B (en) Solid-state imaging apparatus
JP5965674B2 (ja) 固体撮像装置および撮像装置
JP5664175B2 (ja) 固体撮像装置とその駆動方法、及び電子機器
JP5953028B2 (ja) 固体撮像装置、撮像装置、および信号読み出し方法
CN109996016B (zh) 成像器件和电子设备
EP2099215A1 (en) Solid-state imaging device, method for driving solid-state imaging device, and imaging device
JP2009141631A (ja) 光電変換装置及び撮像装置
EP1014683B1 (en) Image pickup apparatus
JP2006352843A (ja) 撮像装置及び制御方法
JP2008259179A (ja) 固体撮像装置及び固体撮像装置の駆動方法
JP6100074B2 (ja) 光電変換装置及び撮像システム
JP2014039159A (ja) 固体撮像装置および駆動方法、並びに電子機器
JP2012257095A (ja) 固体撮像装置、撮像装置、および信号読み出し方法
JP5802432B2 (ja) 固体撮像装置、撮像装置および信号読み出し方法
WO2014064837A1 (ja) 固体撮像装置、撮像装置および信号読み出し方法
JP2013017124A (ja) 固体撮像装置、撮像装置、および信号読み出し方法
JP5080127B2 (ja) 固体撮像装置、並びにそれを用いたビデオカメラ及びデジタルスチルカメラ
US10531018B2 (en) Image sensor for suppressing readout time of image signal and focus detection signal, control method therefor, and image capturing apparatus
JP4506794B2 (ja) 固体撮像装置及びその駆動方法
WO2021199658A1 (ja) 撮像装置およびその制御方法
US11425319B2 (en) Solid-state imaging device and imaging system
JP2013168720A (ja) 固体撮像装置および撮像装置
JP2006217658A (ja) 固体撮像装置及びその駆動方法
JPWO2017085848A1 (ja) 固体撮像装置および撮像装置
JP2017022578A (ja) 撮像装置及び撮像素子の制御方法

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent