TWI226044B - Signal process circuit and demodulation circuit - Google Patents

Signal process circuit and demodulation circuit Download PDF

Info

Publication number
TWI226044B
TWI226044B TW091116446A TW91116446A TWI226044B TW I226044 B TWI226044 B TW I226044B TW 091116446 A TW091116446 A TW 091116446A TW 91116446 A TW91116446 A TW 91116446A TW I226044 B TWI226044 B TW I226044B
Authority
TW
Taiwan
Prior art keywords
signal
counting
processing
circuit
potential
Prior art date
Application number
TW091116446A
Other languages
English (en)
Inventor
Akira Mashimo
Original Assignee
Teac Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Teac Corp filed Critical Teac Corp
Application granted granted Critical
Publication of TWI226044B publication Critical patent/TWI226044B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/24Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Optical Recording Or Reproduction (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

1226044 A7 9526pif.doc/008 B7 五、發明說明(丨) 技術領域 (請先閱讀背面之注意事項再填寫本頁) 本發明有關於一種信號處理電路和解調電路,且特別 是有關於一種可以對相移鍵控(PSK)調制後的搖擺信號 實施二値化處理、並且從所獲得的輸入信號中去除雜訊成 分的信號處理電路,以及對該搖擺信號實施解調制處理用 的解調電路。 背景技術 在習知技術中在諸如CD和DVD等等的記錄型光碟 上,實施資訊記錄/再生的凹紋通常是沿徑向方向盤延設 置而形成爲搖擺的。光碟裝置具備有在安裝有光碟時與該 光碟的表面相對設置的光學掃描頭。光學掃描頭可以藉由 將鐳射光束照射在光碟上的方式,將資訊記錄在光碟上, 並且可以藉由接收從光碟發出的反射光束的方式,而輸& 與記錄在光碟上的資訊相對應的再生信號。在由光學掃描 頭再生出的資訊中,包含有由形成於光碟上的搖擺所產生 的信號(下面亦稱爲搖擺信號)。光碟裝置藉由光學掃描 頭從再生出的資訊中抽取出搖擺信號。 經濟部智慧財產局員工消費合作社印製 因爲光碟上的搖擺係根據以數位資料所繪示出顯示光 碟位置之位址資訊等而形成爲正弦波形式,所以由光學掃 描頭抽取出的搖擺信號亦爲正弦波形信號。因此,爲了得 到根據搖擺信號所表示光碟位置用的位址資訊等,就需要 將該正弦波形搖擺信號正確地變換爲數位資料。 第8圖爲繪示在習知技術中將正弦波信號變換爲數位 信號用的一種信號處理電路100的方塊結構示意圖。第9 4 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1226044 Λ7 9526pif.doc/008 [37 五、發明說明(》) 圖爲繪示第8圖之信號處理電路100用的時間曲線圖。如 第8圖所示,信號處理電路100具有雙邊緣檢測電路102 ° 如第9圖(A)所示,使用光學掃描頭抽取出的正弦波形 搖擺信號會供給至雙邊緣檢測電路102中。雙邊緣檢測電 路102先將作爲搖擺信號所供給的正弦波信號與零電位實 施比較。然後,如第9圖(B)所示,在正弦波信號的趣 位高於零電位的情況下,給出高電位信號;另〜方 弦波信號的電位低於零電位的情況下,給出低電位信 而生成出二値化信號,進而生成出如第9圖(C)所二=’ 由該二値信號的上升邊緣和下降邊緣構成的脈衝狀隹隹% x 緣 信號。 雙邊緣檢測電路102連接計數處理電路1〇4、 金背雙^ 路1〇6與數位低通濾波器(LPF) 1〇8。由雙邊緣檢測 102生成出的雙邊緣信號供給至計數處理電路1Ω/ 電路106和數位低通濾波器(LPF) 108中。基淮 衝信號也供給至計數處理電路104處。計數處理鍇 一 足电路1〇4 經濟部智慧財產局員工消費合作社印製 (請先閱讀背面之>t意事項再填寫本頁) 如第9圖(D)所示,可以對基準時鐘脈衝信號的數 施計數,並且在供給雙邊緣檢測電路102之雙邊綠^ 實 情況下,對基準時鐘脈衝信號的計數値實施歸零處_。 J 計數處理電路104與閂鎖電路106相連接。抑 理電路104輸出的計數値會供給至閂鎖電路1〇6。昨A ^ 路1〇6在雙邊緣檢測電路1〇2供給有雙邊緣信號時,、% 數値實施閂鎖處理。而且,閂鎖電路106連接數位{氏、、PT 波器(LPF) 1〇8。由閂鎖電路1〇6輸出的計數値即供 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1226044 Λ7 9526pif.doc/008 B7 五、發明說明(勺) 數位低通濾波器(LPF) 108中。數位低通濾波器(LPF) 108在雙邊緣檢測電路102供給有雙邊緣信號時,對由閂 鎖電路106給出的計數値實施如數位化處理一般的低通濾 波處理,以去除其中的雜訊成分。對數字位低通濾波器 (LPF) 108處理後的信號實施解調制處理,進而抽取出 由搖擺信號變換出的位址資訊等。 第10圖爲繪示由光碟裝置所抽取出並造成光碟上的 搖擺產生的正弦波形搖擺信號隨時間變化的曲線示意圖。 而且,第11圖爲繪示對於形成在光碟上的搖擺按照光碟 位址資訊等實施相移鍵控(PSK)調制的情況下,由光碟 裝置抽取出的搖擺信號隨時間變化的曲線示意圖。 因爲,通常起因於光碟上所形成的搖擺之正弦波形搖 擺信號上會重疊有雜訊成分,所以搖擺信號在如第10圖 所示的零電位附近會若干次交叉渡過零電位。而且,在對 搖擺實施相移鍵控(PSK)調制的情況下’根據搖擺所產 生的搖擺信號會如第11圖所示,在出現相位反轉時,即 使在應該保持在零電位以下狀態的情況下也可能會超過零 電位,相反的,在應該保持在零電位以上狀態的情況下也 可能會低於零電位。 在習知技術中,此種信號處理電路100是藉由以搖擺 信號與零電位實施比較的方式而實現一値化處理’進而依 據其上升邊緣數目和下降邊緣數目’而從搖擺信號中抽出 所變換的位址資訊等,然而這種邊緣數目會受到雜訊成分 的影響。因此,如果採用這種習知技術’是難以根據搖擺 6 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 1 r 1 ------1--訂---------線- 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 1226044 Λ7 9526pif.doc/008 B7 五、發明說明(l/:) 信而正確的檢測出位址資訊等。 有鑑於上述之問題點,本發明的目的就是提供一種能 夠在對二値輸入信號處於高電位/低電位的期間,能夠對 雜訊成分實施去除,以進行正確檢測的信號處理電路,以 及一種可以局精度地對實施相位調制後的調制信號實施解 調制處理的解調電路。 爲了能夠實現上述目的,本發明提供了一種如申請專 利範圍第1項所述的信號處理電路,其可以對二値輸入信 號中的雜訊成分實施去除處理的信號處理電路,這種信號 處理電路具備有: 在上述輸入信號的極性反轉之後的預定時間內,對上 述輸入信號處於高電位狀態和/或低電位狀態的累計時間 實施計數處理的累計時間計數處理裝置;以及 對應從上述述累計時間計數處理電路所計數出的上述 累計時間,而輸出高電位信號和/或低電位信號用的信號 輸出裝置。 在申請專利範圍第1項之發明中,藉由在二値輸入信 號極性反轉之後的預定時間內,對處於高電位狀態和/或 低電位狀態的累計時間實施計數處理。然後,可以根據此 累計時間而以高電位信號和/或低電位信號作爲輸出信 號。如果在輸入信號處於高電位狀態和/或低電位狀態的 累計時間超過一定長度的情況下,對高電位信號和/或低 電位信號實施輸出的話,便可以除去在由低電位狀態變化 爲高電位狀態時或由高電位狀態變化爲低電位狀態時的雜 7 I紙張尺度適用中國國家標準(CNS)A4規格(21G X 297公餐) -------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 五、發明說明(<) 訊成分。而且,當將累計時間的計數値限制在輸入信號極 性反轉之後的預定時間裏時,還可以對諸如相位反轉過程 中的雜訊成分實施去除處理。因此,就本發明而言,藉由 在二値輸入信號之高電位狀態和/或低電位狀態的期間除 去雜訊成分,而可以實施正確檢測。 在此情況下,本發明還提供了一種如申請專利範圍第 2項所述的信號處理回路,這種信號處理回路是就申請專 利範圍第1項所述的信號處理電路而言,上述累計時間計 數處理電路可以更具有輸出上述輸入信號相對應的預定時 鐘脈衝信號用的累計用閘電路部;對由上述累計用閘電路 部所輸出的預定時鐘脈衝信號實施計數處理的累計用計數 處理部;以及在上述輸入信號的極性反轉之後經過預定時 間之情況下,對上述累計用計數處理部的計數値實施歸零 處理的累計用歸零處理部;而且上述信號輸出裝置對應上 述累計用計數處理部的計數値,而輸出高電位信號和/或 低電位信號。 而且,本發明還提供了一種如申請專利範圍第3項所 述的信號處理回路,這種信號處理回路是就申請專利範圍 第2項所述的信號處理電路而言,上述累計用歸零處理電 路具備有在上述輸入信號的極性反轉時設置高電位狀態之 保持部、對應上述保持部的狀態,而輸出預定時鐘脈衝信 號的歸零用閘電路部、以及對由上述歸零用閘電路部給出 的預定時鐘脈衝信號實施計數處理,並且對應上述計數値 而對上述累計用計數處理電路的計數値實施歸零處理的歸 8 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------_-----------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 1226044 9 52 6pif.doc/00 8 五、發明說明(4 ) 零用計數處理部。 (請先閱讀背面之注意事項再填寫本頁) 而且,本發明還提供了一種如申請專利範圍第4項所 述的信號處理回路,這種信號處理回路是在就申請專利範 圍第3項所述的信號處理電路而言,上述歸零用計數處理 部更對應上述計數値,對所述保持電路的高電位狀態實施 復位設置並且對自身的計數値實施歸零處理。 經濟部智慧財產局員工消費合作社印製 而且’本發明還提供了一種如申請專利範圍第5項所 述的信號處理電路,這種信號處理電路是就申請專利範圍 第2項所述的信號處理電路而言,上述累計用閘電路部更 具備有僅在上述輸入信號處於高電位狀態時輸出預定基準 時鐘脈衝信號的第一累計用閘電路部與僅在上述輸入信號 輸出處於低電位狀態時輸出預定基準時鐘脈衝信號的第二 累計用閘電路部。上述累計用計數處理部更具備有對從上 述第一累計用閘電路部輸出的預定時鐘脈衝信號實施計數 處理的第一累計用計數處理部與對從上述第二累計用閘電 路部輸出的預定時鐘脈衝信號實施計數處理的第二累計用 計數處理部。上述累計用歸零處理部更具備有當上述輸入 信號在處於上升狀態經過預定時間之情況下,對上述第一 累計用計數處理部的計數値實施歸零處理的第一累計用歸 零處理部;以及當上述輸入信號處於下降狀態經過預定時 間之情況下,對上述第二累計用計數處理部的計數値實施 歸零處理的第二累計用歸零處理部。 而且,本發明還提供了一種如申請專利範圍第6項所 述的信號處理電路,這種信號處理電路是就申請專利範圍 9 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 1226044
9526pif.doc/00S 五、發明說明(7 ) 第5項所述的信號處理電路而言,上述第一累計用歸零處 理部具備有當上述輸入信號上升時設置高電位狀態用的第 一保持部、對應上述第一保持部的狀態而輸出預定時鐘脈 衝信號的第一歸零用閘電路部、對從上述第一歸零用閘電 路部所輸出的預定時鐘脈衝信號實施計數處理,並且對應 上述計數値而對上述第一累計用計數處理部的計數値實施 歸零處理的第一歸零用計數處理部。上述第二累計用歸零 處理部具備有對應上述輸入信號下降時設置高電位狀態用 的第二保持部、對應上述第二保持部的狀態而輸出預定時 鐘脈衝信號的第二歸零用閘電路部、對從上述第二零用閘 電路部所輸出的預定時鐘脈衝信號實施計數處理,並且對 應上述計數値而對上述第二累計用計數處理部的計數値實 施歸零處理的第二歸零用計數處理電路。 而且,本發明還提供了一種如申請專利範圍第7項所 述的信號處理電路,這種信號處理電路是就申請專利範圍 第6項所述的信號處理電路而言,上述第一歸零用計數處 理部對應上述計數値,而對上述第一保持部的高電位狀態 實施復位設置並且對自身的計數値實施歸零處理;而且上 述第二歸零用計數處理部對應上述計數値,而對上述第二 保持部的高電位狀態實施復位設置並且對自身的計數値實 施歸零處理。 而且,爲了能夠實現上述目的,本發明還提供了一種 如申請專利範圍第8項所述的對實施相位調制後的調制信 號實施解調制處理的解調電路,這種解調電路可以具備 10 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------’---ί--裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 452 經濟部智慧財產局員工消費合作社印製 1226044 A7 9526pif.doc/008 n7 五、發明說明(》) 有·· 取預定基準電位作爲閾値對上述調制信號實施二値化 處理用的二値化處理電路; 在藉由上述二値化處理電路而經二値化之信號的極性 反轉之後的預定時間內,對該信號的高電位狀態和/或低 電位狀態的累計時間實施計數處理用的累計時間計數處理 裝置; 對應藉由上述累計時間計數處理裝置所計數出的上述 累計時間,而生成出高電位信號和/或低電位信號用的信 號生成裝置;以及 對應藉由上述信號生成裝置所輸出的信號脈衝寬度, 對輸出信號的極性實施反轉的極性反轉裝置。 在申請專利範圍第8項所述的解調電路中,可以對實 施相位調制後的調制信號實施二値化處理,並且在此信號 極性反轉之後的預定時間內,對信號處於高電位狀態和/ 或低電位狀態的累計時間實施計數處理。然後,對應根據 其累計時間所生成出的高電位信號和/或低電位信號的脈 衝寬度,使輸出信號的極性反轉。如果在二値化信號處於 高電位狀態和/或低電位狀態的累計時間超過一定長度的 情況下,生成出高電位信號和/或低電位信號,便可以除 去從低電位狀態變化爲高電位狀態時或從高電位狀態變化 爲低電位狀態時的雜訊成分。而且,如果將累計時間的計 數値限制在信號極性反轉之後的預定時間裏時,還可以在 相位反轉時除去雜訊成分。因此,就本發明而言,可以藉 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 Λ7 9526pif.doc/008 β7 五、發明說明(q ) 由對經相位調制後的調制信號除去雜訊成分,而實施高精 度的解調制處理。 爲讓本發明之上述和其他目的、特徵和優點能更明顯 易懂,下文特舉一較佳實施例,並配合所附圖式,作詳細 說明如下: 圖式之簡單說明: 第1圖爲繪示設置有本發明一實施例的信號處理電路 與解調電路的光碟裝置的方塊結構示意圖。 第2圖爲繪示在本實施例的光碟裝置上安裝光碟的結 構示意圖。 第3圖爲繪示本實施例的光碟裝置中的搖擺信號處理 電路用的方塊結構示意圖。 第4圖爲繪示在本實施例的搖擺信號處理電路的相移 鍵控(PSK)調制電路中所實施的控制流程示意圖。 第5圖爲繪示本實施例中的搖擺信號處理電路中雜訊 成分去除部之方塊結構不意圖。 第6圖爲繪示第5圖所示的雜訊成分去除部的動作波 形示意圖。 第7圖爲說明本實施例中的搖擺信號處理電路從相移 鍵控(PSK)調制後的搖擺信號中取得數位解調制信號的 方法示意圖。 第8圖爲繪示習知從正弦波信號變換爲數位信號之一 種信號處理電路的方塊結構示意圖。 第9圖爲繪示第8圖所示之信號處理電路之時間曲線 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) , r i ---------i --------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 1226044 9526pif. doc/008 五、發明說明((ύ) 示意圖。 (請先閱讀背面之注意事項再填寫本頁) 第10圖爲繪不由光碟裝置抽取出的、由光碟上的搖 擺產生的正弦波形搖擺信號隨時間變化的曲線示意圖。 第11圖爲繪示光碟上所形成的搖擺在相移鍵控 (PSK)調制的情況下,由光碟裝置所抽取出的搖擺信號 隨時間變化的曲線示意圖。 圖式之標示說明: 10 :光碟裝置 12 : D V D — R/R W 光碟 14 :凹紋(資訊軌道) 16 :搖擺 20 :主軸電動機 22 :主軸電動機伺服電路 24 :光學系統 24a :光學掃描頭 26 :螺線電動機 28 :傳送伺服電路 30 :焦點/尋軌伺服電路 經濟部智慧財產局員工消費合作社印製 32 : RF放大器 34 : CD編碼/解碼電路 36 :搖擺信號處理部 40 : CD —ROM編碼/解碼電路
42、48 : RAM 44 :介面/緩衝控制部 13 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 五、發明說明(丨丨)
46 :主電腦 50 : CPU 54 :脈衝信號生成部 56 :雜訊成分去除部 58 : PSK解調電路 62、72、76、86 : ( AND)及閘電路 64 :高閘電路電位信號計數處理器 66、68、82 : (RS)復位/置位型正反器 74、88 :計數處理器 80 :低閘電路電位信號計數處理器 1〇〇 :信號處理電路 102 :雙邊緣檢測電路 104 :計數處理電路 106 :閂鎖電路 108 :數位低通濾波器(LPF) 200、202、204、206、208 :步驟 實施例 第1圖爲繪示本發明一較佳實施例之具有信號處理電 路和解調電路的光碟裝置1〇的方塊結構示意圖。第2圖 爲繪示安裝在本實施例的光碟裝置10上的光碟的結構示 意圖。 在本實施例中,光碟裝置10例如是是一種D V D -R/RW光碟等用的驅動裝置,當安裝有諸如D V D - R /RW光碟(下面簡稱爲光碟)12等時,光碟裝置10可 14 --------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 1226044 A7 9526pif.doc/008 B7 五、發明說明(\l) 以對光碟12實施資訊的記錄/再生。如第2圖所示,安裝 在光碟裝置1〇上的光碟12具備有作爲實施信號記錄/再 生用的資訊軌道的凹紋14。凹紋14按照預定的周期盤延 設置在光碟I2上的徑向方向上。換句話說,在光碟12上 形成有呈正弦波形式的搖擺16。呈正弦波形式的搖擺I6 具有對應顯示光碟12上資訊軌道位置之絕對位址資訊的 相位反轉部位。 如第1圖所示,光碟裝置1〇還配置有主軸電動機20。 主軸電動機20用於使安裝在光碟裝置10上的光碟12轉 動。主軸電動機20與主軸伺服電路22相連接。主軸伺服 電路22可以向主軸電動機20發出使光碟12按預定轉動 速度轉動的驅動指令。 光碟裝置10設置有光學系統24。該光學系統24具有 光學掃描頭24a,此光學掃描頭24a設置於與安裝在光碟 裝置10上的光碟12表面柑對之位置上:。光學掃描頭24a 可以藉由將鐳射光束照射在光碟12上,將資訊記錄在光 碟12中,並且可以藉由接收來自光碟12之反射光,輸出 與記錄在光碟12上的資訊相對應的再生信號。 光碟裝置10配置有螺線電動機26。螺線電動機26可 以使構成光學系統24用的底座沿著光碟12的徑向方向移 動。螺線電動機26與傳送伺服電路28相連接。傳送伺服 電路28可以對螺線電動機26發出使光學系統24用的底 座移動至預定徑向位置處的驅動指令。 光學系統24配置有對光學系統24實施焦點/尋軌控 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------I-----i ! !訂—— — — — — — — ^ Γ請先閱讀背面之注意事項再填寫本頁} 經濟部智慧財產局員工消費合作社印製 1226044 Λ7 9526pif.doc/008 β7 五、發明說明(ο ) 制用的焦點·尋軌執行元件(圖中未示出)。焦點•尋軌 執行元件與焦點/尋軌伺服電路30相連接。伺服電路30 可以按照預定的規則,對該執行元件發出使光學系統24 實施焦點/尋軌的驅動指令。如此,藉由對螺線電動機26 和焦點/尋軌執行元件實施驅動的方式,便可以對光學系 統24照射至光碟12上的鐳射光束照射位置實施控制。 光學系統24與射頻(RF)放大器32相連接。由光學 掃描頭24a所輸出之對應記錄在光碟12上的資訊之再生 信號,供給至射頻(RF)放大器32。射頻(RF)放大器 32增幅再生信號。射頻(RF)放大器32與編碼/解碼電路 34相連接。以射頻(RF)放大器32增幅後的再生信號中 的主丨g號被供給至編碼/解碼電路34中。編碼/解碼電路34 從來自射頻(RF)放大器32所供給的信號中,抽取出各 種伺服信號,並將這些信號輸出至各伺服電路中。 光學系統24與搖擺信號處理電路36相連接。從光學 掃描頭24a輸出的再生信號,包含有由形成在光碟12上 的搖擺16產生的正弦波形信號(下面將這種信號簡稱爲 搖擺信號)。爲了對搖擺16的相位實施反轉,需要對來 自光學掃描頭24a之搖擺信號實施相移鍵控(PSK)調制 處理。搖擺信號處理電路36可以從光學掃描頭24a輸出 的再生信號中,抽出呈正弦波形的搖擺信號,進而按照如 後所詳細描述的方式對這些信號實施處理。搖擺信號處理 電路36與如上所述的編碼/解碼電路34相連接。編碼/解 碼電路34可以從來自搖擺信號處理電路36所供給的信號 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------------1--訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 Λ7 9526pif.doc/008 _B7 五、發明說明(丨…) 中,抽取出表示光碟12上軌道位置用的位址資訊。 編碼/解碼電路34與編碼/解碼電路40相連接。編碼/ 解碼電路40可以對安裝在光碟裝置1〇上的光碟12所固 有的糾錯編碼(ECC : Error Correcting Code) ’實施編 碼/解碼、資訊標題位置檢測等的處理。編碼/解碼電路40 還具有隨機存取記憶體(RAM )42。隨機存取記憶體(RAM) 42係作爲在編碼/解碼電路40實施處理作業用的儲存區 域。 編碼/解碼電路4〇與介面/緩衝控制部44相連接。介 面/緩衝控制部44與主電腦46相連接’以進行與主電腦46 之間資料的接收、發送以及資料緩衝等之控制。在介面/ 緩衝控制部44設置有隨機存取記憶體(RAM) 48。隨機 存取記憶體(RAM) 48係作爲介面/緩衝控制部44實施處 理作業用的儲存區域。 編碼/解碼電路34、40和介面/緩衝控制部44與中央 處理器(CPU) 50相連接。中央處理器(CPU) 5〇可以依 據主電腦46給出的指令,對整個光碟裝置10實施控制。 具體的言,就是可以對如上述的主軸電動機伺服電路22、 傳送伺服電路28和焦點/尋軌伺服電路3〇實施控制,並 且可以對光學系統24中的鐳射光束實施控制。在第1圖 中,爲了說明方便並沒有繪製出記錄系統。 第3圖爲繪不本實施例的光碟裝置1〇中的搖擺信號 處理電路36的方塊結構構示意圖。搖擺信號處理電路36 具有脈衝信號生成部54。從光學系統24中的光學掃描頭 17 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公釐) ------1---^ — --------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 1226044 Λ7 9526pif.doc/008 B7 五、發明說明(G) 24a再生出的搖擺信號會供給至脈衝信號生成54處。脈衝 信號生成部54先將搖擺信號作爲所供給的正弦波形相移 鍵控(PSK)調制信號與零電位實施比較。然後,對於相 移鍵控(PSK)調制信號的電位高於的情況下,輸出 高電位信號;另一方面,對於相移鍵控(PSK)調制信號 的電位低於的情況下’輸出低電位信號,從而以二 値變換處理將搖擺信號變換爲數位資料而生成脈衝信號。 以下,這種脈衝信號即稱爲二値化搖擺信號。 脈衝信號生成部54上的輸出端子和雜訊成分去除部56 相連接。由脈衝信號生成部54所生成的二値化搖擺信號 供給至雜訊成分去除部56中。從中央處理器(CPU) 50 輸出的之具有預定時間間隔的基準時鐘脈衝信號也供給至 雜訊成分去除部56。這種雜訊成分去除部56具有如下述 之可除去所供給的二値化搖擺信號中的雜訊成分的功能。 雜訊成分去除部56的輸出端子與相移鍵控(PSK)解調部 58相連接。由中央處理器(CPU) 50給出的基準時鐘脈 衝信號也供給至相移鍵控(PSK)解調部58。相移鍵控 (PSK)解調部58對從雜訊成分去除部56所供給的數位 式相移鍵控(PSK)調制信號實施解調制處理,並且將該 解調制信號作爲搖擺信號處理電路36的輸出信號而輸出 至編碼/解碼電路34處。 第4圖爲繪示本實施例的搖擺信號處理電路36中的 相移鍵控(PSK)解調部58進行控制程序之流程示意圖。 當如第4圖所示的程序開始運行時,首先實施的是步驟200 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) I F > —-----丨丨丨訂·--------線一 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 五、發明說明(A ) 的處理。 在步驟200中,根據以雜訊成分去除部56實施雜訊 成分去除處理後的二値化搖擺信號,各自測定在高電位狀 態和低電位狀態下的脈衝寬度T。在步驟2〇2中,對於以 雜訊成分去除部56實施雜訊成分去除處理後的二値化搖 擺信號,判斷是否出現有由低電位狀態變化至高電位狀態 時的處於上升邊緣狀態。在出現肯定的判定結果之前’重 復實施步驟202中的處理。對於判定結果爲出現二値化搖 擺信號處於上升邊緣的情況下,接著進行步驟2〇4。 在步驟204中,對以上述步驟200所測定出的脈衝寬 度T是否大於預定値T0實施判定。由於’在對二値化搖 擺信號實施相移鍵控(PSK)調制時,二値化搖擺信號通 常包含有比常規脈衝寬度更寬的脈衝寬度。因此’對於出 現有比常規脈衝寬度更寬的脈衝信號的情況下’可以判斷 相位出現了反轉。 在此,預定値T0係爲可以判斷相位反轉的最小脈衝 寬度T,並且可以將其設定爲大於由光碟12上的搖擺16 產生之經相移鍵控(PSK)調制後的搖擺信號半周期的値。 由於在Τ-Τ0不成立的情況下,可判斷相位沒有出現反 轉,因此,應該使數位式解調制信號仍然保持爲先前的値。 然後,對於爲這種判定結果的情況下,實施如步驟206所 述的處理。對於T-T0成立的情況下,判斷相位出現反轉’ 所以在數位式解調制信號處於高電位時應反轉極性至低電 位,在處於低電位時應反轉極性至高電位。因此’對於爲 19 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------‘---^ — --------訂---------線· (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 Λ7 9526pif.doc/008 37 五、發明說明(ο ) 這種判定結果的情況下,進行步驟208所實施處理。 步驟206對數位式解調制信號實施保持其極性的處 理,具體而言,就是對於數位式解調制信號處於高電位的 情況下仍保持爲高電位,對於數位式解調制信號處於低電 位的情況下仍保持爲低電位。步驟208對數位式解調制信 號實施極性反轉的處理,具體而言,就是對於數位式解調 制信號處於高電位的情況下將其反轉爲低電位,對於數位 式解調制信號處於低電位的情況下將其反轉爲高電位。當 步驟206和步驟208的處理結束時,結束本次的程序運行。 如果採用如第4圖所示的程序,便可以對應利用雜訊 成分去除部56實施雜訊成分去除處理後的二値化搖擺信 號的脈衝寬度T之長短生成解調制信號。具體而言,就是 對於二値化搖擺信號的脈衝寬度T比較短的情況下,輸出 保持先前極性的信號,對於脈衝寬度T比較長的情況下, 輸出極性反轉後的信號。因此如果採用本實施例,便可以 將相移鍵控(PSK)調制後的搖擺信號解調制爲適當的數 位資料,進而可以依據該解調制信號,對繪示光碟12上 資訊軌道位置用的絕對位址資訊實施檢測。 第5圖爲繪示本實施例中的搖擺信號處理電路36的 雜訊成分去除部56的方塊結構示意圖。雜訊成分去除部56 具有(AND)及閘電路62。(AND)及閘電路62上的輸 入端子與脈衝信號生成部54上的輸出端子相連接,並且 與中央處理器(CPU) 50上輸出基準時鐘脈衝信號用的端 子相連接。(AND)及閘電路62對應脈衝信號生成部54 20 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂---------線· (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 A7 9526pif.doc/008 〇7 五、發明說明(β) 所生成的二値化搖擺信號,具體而言’就是當二値化搖擺 信號處於高電位時,允許由中央處理器(CPU) 50輸出的 基準時鐘脈衝信號通過。 (AND)及閘電路62上的輸出端子與高閘電路電位 信號計數處理器64上的時鐘脈衝信號輸入端子相連接。 通過(AND)及閘電路62的基準時鐘脈衝信號被供給至 高閘電路電位信號計數處理器64。高閘電路電位信號計數 處理器64具有對由(AND)及閘電路62所供給的基準時 鐘脈衝信號實施計數之機能。高閘電路電位信號計數處理 器64上的輸出端子(^與(RS)復位/置位型正反器66上 的置位設置端子相連接。高閘電路電位信號計數處理器64 將對基準時鐘脈衝信號實施計數所獲得的計數値中第i欄 的値Qi供給至(RS)復位/置位型正反器66上的置位端 子。而且,高閘電路電位信號計數處理器64上的輸出端 子Q〇與(RS)復位/置位型正反器68上的置位端子相連 接。高閘電路電位信號計數處理器64將對基準時鐘脈衝 信號實施計數獲得的計數値中的第〇欄的値Q〇,供給至 (RS)復位/置位型正反器68上的置位端子。 (RS)復位/置位型正反器66上的非反轉輸出端子Q 與作爲雜訊成分去除電路56輸出端子的編碼/解碼電路34 相連接,並且和或型(OR)閘電路70相連接。或型(OR) 閘電路70的輸出端子與(RS)復位/置位型正反器68上 的復位(Reset)端子相連接,並且與高閘電路電位信號計 數處理器64上的歸零端子相連接。(RS)復位/置位型正 21
本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 五、發明說明(θ ) 反器68上的非反轉輸出端子Q和(AND)及閘電路72相 連接。由中央處理器(CPU) 50輸出的基準時鐘脈衝信號 供給至(AND)及閘電路72中。(AND)及閘電路72在 (RS)復位/置位型正反器68上的非反轉輸出端子Q處於 局電位狀態時,允許基準時鐘脈衝信號通過。 (AND)及閘電路72上的輸出端子與計數處理器74 上的基準時鐘脈衝信號輸入端子相連接。通過(AND)及 閘電路72的基準時鐘脈衝信號被供給至計數處理器74。 計數處理器74具備有可以對通過(AND)及閘電路72後 的基準時鐘脈衝信號實施計數處理之機能。計數處理電路 74上的輸出端子% (j>i)與上述或型(OR)閘電路70 相連接。計數處理器74將對基準時鐘脈衝信號實施計數 獲得的計數値中的第j欄的値Qj供給至或型(OR)閘電 路70。因此,對於(RS)復位/置位型正反器66上的非反 轉輸出端子Q和計數處理器74上的第j欄的値(¾中任何 一個爲高電位的情況下,或型(OR)閘電路70輸出高電 位信號,對於(RS)復位/置位型正反器66上的非反轉輸 出端子Q和計數處理電路74上的第j欄的値%均爲低電 位的情況下,或型(OR)閘電路70輸出低電位信號。而 且,或型(OR)閘電路70上的輸出端子還與計數處理電 路74上的歸零端子相連接。 換句話說,就是(RS)復位/置位型正反器68在高閘 電路電位信號計數處理器64中的第0欄中的値Q。處於上 升狀態時,對非反轉輸出端子Q實施置位設置(即設置爲 22 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------A__w^--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 464 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 五、發明說明(π ) 高電位),而且在(RS)復位/置位型正反器66上的非反 轉輸出端子Q處於上升狀態或計數處理器74上的第j欄 中的値Qj處於上升狀態時,對反轉輸出變換端子q實施 復位設置(即設置爲低電位)。當(RS)復位/置位型正 反器66上的非反轉輸出端子Q和計數處理器74上的第j 欄中的値(¾中任何一個處於高電位狀態時,對高閘電路 電位信號計數處理器64和計數處理器74實施歸零處理。 雜訊成分去除部56具有(AND)及閘電路76。(AND) 及閘電路76的輸入端子通過反相器78而與脈衝信號生成 部54上的輸出端子相連接,並且與輸出中央處理器(CPU) 50之基準時鐘脈衝信號用的端子相連接。反相器78對從 脈衝信號生成部54輸出的脈衝信號實施二値變換獲得的 搖擺信號實施反轉處理,並且將此反轉信號供給至(AND) 及閘電路76。(AND)及閘電路76對應來自反相器78的 信號,具體而言,就是當脈衝信號生成部54所生成的二 値化搖擺信號處於低電位時,允許由中央處理器(CPU) 50輸出的基準時鐘脈衝信號通過。 (AND)及閘電路76的輸出端子與低閘電路電位信 號計數處理器80的時鐘脈衝信號輸入端子相連接。通過 (AND)及閘電路76的基準時鐘脈衝信號供給至低閘電 路電位信號計數處理器80。低閘電路電位信號計數處理器 80具有可以對由(AND)及閘電路76所供給的基準時鐘 脈衝信號實施計數處理之機能。低閘電路電位信號計數處 理器80的輸出端子Qi與上述(RS)復位/置位型正反器66 23 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 !226〇44 _ 9526pif.doc/008 i、發明說明( >丨) 的復位端子相連接。低閘電路電位信號計數處理器80將 對基準時鐘脈衝信號實施計數獲得的計數値中的第i欄的 値Qi,供給至(RS)復位/置位型正反器66上的復位端子。 換句話說,就是(RS)復位/置位型正反器66在高閘 電路電位信號計數處理器64中的第i欄中的値Qi處於上 升狀態時,對非反轉輸出端子Q實施置位設置(即設置爲 高電位),對反轉輸出變換端子Q實施復位設置(即設置 爲低電位)。而且,(RS)復位/置位型正反器66當低閘 電路電位信號計數處理電路80中的第i欄的値處於上 升狀態時,對非反轉輸出端子Q實施復位設置,對反轉輸 出變換端子Q實施置位設置。 而且,低閘電路電位信號計數處理器80的輸出端子 Q〇與(RS)復位/置位型正反器82上的置位端子相連接。 低閘電路電位信號計數處理器80將對基準時鐘脈衝信號 實施計數獲得的計數値中的第〇欄的値Q〇供給至(RS) 復位/置位型正反器82上的置位端子。 (RS)復位/置位型正反器66上的反轉輸出變換端子 Q與或型(OR)閘電路84相連接。或型(OR)閘電路84 上的輸出端子與(RS)復位/置位型正反器82上的復位設 置端子相連接,並且與低閘電路電位信號計數處理器80 上的歸零端子相連接。(RS)復位/置位型正反器82上的 非反轉輸出端子Q和(AND)及閘電路86相連接。由中 央處理器(CPU) 50給出的基準時鐘脈衝信號供給至 (AND)及閘電路86中。(AND)及閘電路86在(RS) 24 -------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 五、發明說明(u ) 復位/置位型正反器82上的非反轉輸出端子Q處於高電位 狀態時,允許基準時鐘脈衝信號通過。 (AND)及閘電路86上的輸出端子與計數處理器88 上的時鐘脈衝信號輸入端子相連接。通過(AND)及閘電 路86的基準時鐘脈衝信號供給至計數處理器88。計數處 理器88具備有可以對通過(AND)及閘電路86後的基準 時鐘脈衝信號實施計數之機能。計數處理器88上的輸出 端子(¾ (j>i)與上述或型(OR)閘電路84相連接。計數 處理器88將對基準時鐘脈衝信號實施計數獲得的計數値 中的第j欄的値Qj供給至或型(OR)閘電路84。因此, 對於(RS)復位/置位型正反器66的反轉輸出變換端子q 和計數處理電路88上的第j欄的値Qj中任何一個爲高電 位的情況下,或型(OR)閘電路84輸出高電位信號,另 一方面,對於(RS)復位/置位型正反器66上的反轉輸出 變換端子Q和計數處理器88上的第j欄的値q均處於低 電位的情況下,或型(〇R)閘電路84輸出低電位信號。 而且,或型(OR)閘電路84上的輸出端子與計數處理器 88上的歸零端子相連接。 換句話說,就是(RS)復位/置位型正反器82在低聞 電路電位信號計數處理器80中的第0欄中的値Q。處於上 升狀態時,對非反轉輸出端子Q實施置位設置(即設置爲 高電位),而且在(RS)復位/置位型正反器66上的反轉 輸出變換端子Q處於上升狀態或計數處理電路88上的第j 欄中的値(¾處於上升狀態時,對非反轉輸出端子Q實施 25 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.d〇c/〇〇8 五、發明說明(A) 復位設置(即設置爲低電位)。而且,當(RS)復位/置 位型正反器66上的反轉輸出變換端子q和計數處理電路 88上的第j欄中的値Qj中任何一個處於高電位狀態時, 對低閘電路電位信號計數處理電路80和計數處理電路88 實施歸零處理。 以下請參照第6圖,以對如第5圖所示的雜訊成分去 除部56的動作方式進行說明。 第6圖爲繪示如第5圖所示的雜訊成分去除部56的 動作波形示意圖。其中第6圖(A)繪示的是脈衝信號生 成部54的輸出波形,第6圖(B)繪示的是基準時鐘脈衝 信號波形,第6圖(C)繪示的是(AND)及閘電路62的 輸出波形,第6圖(D)繪示的是反相器68的輸出波形, 第6圖(E)繪示的是(AND)及閘電路76的輸出波形, 第6圖(F)繪示的是(RS)復位/置位型正反器68的非 反轉輸出波形,第6圖(G)繪示的是計數處理器74上輸 出端子Q的波形,第6圖(H)繪示的是(RS)復位/置 位型正反器82的非反轉輸出波形,第6圖(I)繪示的是 g十數處理益8 8上輸出端子的波形,第6圖(J )繪示的 是高閘電路電位信號計數處理器64上輸出端子的波 形,第6圖(K)繪示的低閘電路電位信號計數處理器80 上輸出端子的波形,第6圖(L)繪示的是(RS)復位 /置位型正反器66的非反轉輸出波形,第6圖(M)繪示 的是(RS)復位/置位型正反器66的反轉輸出波形。 當以脈衝信號生成部54生成的脈衝狀二値化搖擺信 26 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公f ) -------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 468 經濟部智慧財產局員工消費合作社印製 1226044 Λ7 9526pif.doc/008 β7 五、發明說明(w) 號保持在低電位的狀態(如第6圖所示的時刻11之前) 時,(RS)復位/置位型正反器66上的非反轉輸出端子Q 保持爲低電位,反轉輸出變換端子Q保持爲高電位。在這 種情況下,解除高閘電路電位信號計數處理器64和計數 處理器74的歸零狀態,解除(RS)復位/置位型正反器68 的復位設置狀態,並且使低閘電路電位信號計數處理器80 和計數處理器88處於歸零狀態,使(RS)復位/置位型正 反器82處於復位設置狀態。 當此種狀態到達如第6圖(A)所示的時刻tl時,呈 脈衝狀的二値化搖擺信號將變化爲高電位,並且藉由 (AND)及閘電路62僅僅在此期間允許如第6圖(C)所 示的基準時鐘脈衝信號通過,而使高閘電路電位信號計數 處理器64開始對時鐘脈衝信號實施計數。而且,在呈脈 衝狀的搖擺信號由高電位變化爲低電位的情況下,(AND) 及閘電路62不允許基準時鐘脈衝信號通過,而使高閘電 路電位信號計數處理器64中止對時鐘脈衝信號的計數。 當高閘電路電位信號計數處理器64開始對基準時鐘 脈衝信號實施計數處理時,第一時鐘脈衝將使高閘電路電 位{目號目十數處理益64上的輸出Q。處於局電位狀悲。當尚 閘電路電位信號計數處理器64上的輸出α處於高電位狀 態時,就會供給高電位信號至(RS)復位/置位型正反器68 上的置位端子,使(RS)復位/置位型正反器68上的非反 轉輸出端子Q反轉至如第6圖(F)所示的高電位。當(RS) 復位/置位型正反器68上的非反轉輸出端子Q處於高電位 27 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) r4 C χΛ Η Ό ^ -----------^__w^--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) A7 B7 1226044 9526pif.doc/008 五、發明說明(〆) 時,(AND)及閘電路72允許基準時鐘脈衝信號通過, 而且計數處理器74開始對基準時鐘脈衝信號實施計數處 理。 當計數處理器74將例如是第4欄的値(¾ (j=4)供給 至或型(OR)閘電路70時,計數處理器74在對基準時 鐘脈衝信號計數的計數値達到16之前,一直向或型(〇R) 閘電路70供給低電位信號。而且’搖擺信號的半周期會 變的比計數處理器74對基準時鐘脈衝信號計數的計數値 達到16時的時間更長。當高閘電路電位信號計數處理器64 將例如是第3欄的値Q3 (卜3〈j)供給至(RS)復位/置 位型正反器66上的置位端子時,在高閘電路電位信號計 數處理器64對基準時鐘脈衝信號計數的計數値達到8之 前,一直向(RS)復位/置位型正反器66上的置位端子供 給低電位信號。 在計數處理器74之時鐘脈衝信號計數的計數値達到 16之前,且高閘電路電位信號計數處理器64對時鐘脈衝 信號計數的計數値達到8的情況下(如第6圖所示的時刻 t2),高閘電路電位信號計數處理器64上的輸出端子Q3 處於高電位狀態,並且向(RS)復位/置位型正反器66上 的置位元設置端子處供給如第6圖(J)所示的高電位信 號。當向(RS)復位/置位型正反器66上的置位端子供給 高電位信號時,(RS)復位/置位型正反器66上的非反轉 輸出端子Q將反轉至如第6圖(L)所示的高電位,反轉 輸出變換端子Q將反轉至如第6圖(M)所示的低電位。 28 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------------------^---------^ —.^wi (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 Λ7 9526pif.doc/008 B7 五、發明說明(〉〔) 當(RS)復位/置位型正反器66上的非反轉輸出端子 Q處於高電位時,高閘電路電位信號計數處理器64和計 數處理器74均處於歸零狀態,而且(RS)復位/置位型正 反器68處於復位設置狀態。當(RS)復位/置位型正反器 66上的反轉輸出變換端子Q處於低電位時,解除低閘電 路電位信號計數處理器80和計數處理電路88的歸零處理 狀態,並且解除(RS)復位/置位型正反器82的復位設置 狀態。 隨後,當從脈衝信號生成部54輸出的脈衝狀二値化 搖擺信號由高電位狀態變化爲低電位狀態時,.(AND)及 閘電路76僅僅在該時刻允許如第6圖(E)所示的基準時 鐘脈衝信號通過,低閘電路電位信號計數處理器80開始 對時鐘脈衝信號實施計數。而且,在呈脈衝狀的搖擺信號 由低電位變化爲高電位的情況下,(AND)及閘電路76 不允許基準時鐘脈衝信號通過,所以低閘電路電位信號計 數處理器80將中止對時鐘脈衝信號的計數。 當低閘電路電位信號計數處理器80開始對基準時鐘 脈衝信號實施計數處理時,第一時鐘脈衝(如第6圖所示 的時刻t3)將使低閘電路電位信號計數處理器80上的輸 出Q〇處於高電位狀態。當低閘電路電位信號計數處理器80 上的輸出Q〇處於高電位狀態時,向(RS)復位/置位型正 反器82上的置位端子處供給高電位信號,使(RS)復位/ 置位型正反器82上的非反轉輸出端子Q反轉至如第6圖 (H)所示的高電位。當(RS)復位/置位型正反器82上 29 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) --------訂---------線. 經濟部智慧財產局員工消費合作社印製 1226044 A7 9526pif.doc/008 B7 五、發明說明(β) (請先閱讀背面之注意事項再填寫本頁) 的非反轉輸出端子Q處於高電位時,(AND )及閘電路68 允許基準時鐘脈衝信號通過,而且計數處理器88開始對 基準時鐘脈衝信號實施計數處理。 計數處理器88與計數處理器74相類似,在將例如是 第4欄的値Q4 (j=4)供給至或型(OR)閘電路84時, 在計數處理器88對基準時鐘脈衝信號計數的計數値達到 16之前,一直向或型(OR)閘電路84供給低電位信號。 而且,搖擺信號的半周期比計數處理器88對基準時鐘脈 衝信號計數的計數値達到16時的時間更長。低閘電路電 位信號計數處理器80與高閘電路電位信號計數處理器64 相類似,當其將例如是第3欄的値Q3(i=3〈j)供給至(RS) 復位/置位型正反器82上的置位端子時,低閘電路電位信 號計數處理器80在基準時鐘脈衝信號計數的計數値達到8 之前,一直向(RS)復位/置位型正反器82上的置位端子 供給低電位信號。 經濟部智慧財產局員工消費合作社印製 於是,計數處理器88在時鐘脈衝信號計數的計數値 達到16之前,且低閘電路電位信號計數處理器80在時鐘 脈衝信號計數的計數値達到8的情況下(如第6圖所示的 時刻t4),低閘電路電位信號計數處理器80上的輸出端 子Q3處於高電位狀態,並且向(RS)復位/置位型正反器 66上的復位端子處供給如第6圖(K)所示的高電位信號。 當向(RS)復位/置位型正反器66上的復位端子處供給高 電位信號時,(RS)復位/置位型正反器66上的非反轉輸 出端子Q將反轉至如第6圖(L)所示的低電位,反轉輸 30 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1226044 A7 9526pif.doc/008 β7 五、發明說明(>?) 出變換端子Q將反轉至如第6圖(M)所示的高電位。 當(RS)復位/置位型正反器66上的非反轉輸出端子 Q處於低電位時,解除高閘電路電位信號計數處理器64 和計數處理器74的歸零狀態,並且解除(RS)復位/置位 .:型正反器68的復位設置狀態。當(RS)復位/置位型正反 器66上的反轉輸出變換端子Q處於高電位時,使低閘電 ’路電位信號計數處理器80和計數處理器88處於歸零狀 態,並且使(RS)復位/置位型正反器.82處於復位設置狀 肯皀〇 隨後,在時刻t5中使二値化搖擺信號變化至高電位 狀態,此時(AND)及閘電路62僅僅在該時刻允許基準 時鐘脈衝信號通過,高閘電路電位信號計數處理器64開 始對時鐘脈衝信號實施計數。而且,第一時鐘脈衝將使 (RS)復位/置位型正反器68上的非反轉輸出端子Q處於 高電位,所以(AND)及閘電路72僅僅在該時刻允許基 準時鐘脈衝信號通過,計數處理器74開始對時鐘脈衝信 號實施計數。 在高閘電路電位信號計數處理器64開始對時鐘脈衝 信號實施計數之後,如果在二値化搖擺信號處於低電位狀 態期間中止基準時鐘脈衝信號的計數,另一方面計數處理 器74在開始對基準時鐘脈衝信號實施計數處理之後,即 使或型(OR)閘電路70的輸出未被限定在高電位狀態(換 句話說就是,(RS)復位/置位型正反器66上的非反轉輸 出端子Q未被限定在高電位狀態,或者是當計數處理器74 3 1 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ---------訂---------線· 經濟部智慧財產局員工消費合作社印製 473 經濟部智慧財產局員工消費合作社印製 1226044 A7 9526pif.doc/008 B7 五、發明說明(y ) 對基準時鐘脈衝信號的計數到達至16時’其輸出Q3不能 被限定在高電位狀態),也不中止或中斷該計數處理器對 基準時鐘脈衝信號的計數處理。因此,即使高聞電路電位 信號計數處理器64和計數處理器74同時開始對基準時鐘 脈衝信號實施計數處理,計數處理器74的輸出4也將比 高閘電路電位信號計數處理器64的輸出Qi,更早地處於 高電位狀態。 而且,在高閘電路電位信號計數處理器64對時鐘脈 衝信號計數的計數値達到8之前,且計數處理器74對時 鐘脈衝信號計數的計數値達到16的情況下(如第6圖所 示的時刻t6),計數處理器74上的輸出端子Q4處於高電 位狀態,並且向或型(〇R)閘電路7〇處供給如第6圖(G) 所示的高電位信號。在這種情況下,即使(RS)復位/置 位型正反器66上的非反轉輸出端子Q未處於高電位狀態’ 或型(OR)閘電路70上的輸出端子也將處於高電位狀態’ 從而使高閘電路電位信號計數處理器64和計數處理器74 均處於歸零狀態,而且使(RS)復位/置位型正反器68處 於復位設置狀態。當計數處理器74處於歸零狀態時’由 於計數處理器74上的輸出端子Qj處於低電位,所以供給 至或型(OR)閘電路70處的信號處於低電位。因此’計 數處理器74的高電位輸出將使高閘電路電位信號計數處 理器64和計數處理器74均處於歸零狀態,並且使(RS) 復位/置位型正反器68處於復位設置狀態,隨後解除各器 件的相應狀態。 32 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 1226044 9526pif.doc/008 五、發明說明ο ) 同樣的’低閘電路電位信號計數處理器80在開始實 施計數處理之後,在二値化搖擺信號處於高電位狀態期間 停止對基準時鐘脈衝信號計數,另一方面,計數處理器88 開始對基準時鐘脈衝信號實施計數處理之後,即使或型 (OR)閘電路84的輸出未被限定在高電位狀態(換句話 說就是,(RS)復位/置位型正反器66上的反轉輸出變換 5而子Q未被限定在筒電位狀態,或者是當計數處理器8 8 對基準時鐘脈衝信號的計數到達至16時,其輸出Qj未被 限定在高電位狀態),也不會中止或中斷該計數處理器對 基準時鐘脈衝信號的計數處理。因此,即使低閘電路電位 信號計數處理器80和計數處理器88同時開始對基準時鐘 脈衝信號實施計數處理,計數處理器88的輸出Qj也將比 低閘電路電位信號計數處理器80的輸出Qi,更早地處於 高電位狀態。 而且’在低閘電路電位信號計數處理器80對時鐘脈 衝信號計數的計數値達到8之前,且計數處理器88對時 鐘脈衝信號計數的計數値達到16的情況下,計數處理器88 上的輸出端子Q4處於高電位狀態,並且向或型(OR)閘 電路84處供給高電位信號。對於這種情況下,即使(RS) 復位/置位型正反器66上的反轉輸出變換端子Q未處於高 電位狀態’或型(OR)閘電路84上的輸出端子也將處於 高電位狀態,從而使低閘電路電位信號計數處理器80和 計數處理器88均處於歸零狀態,使(rS)復位/置位型正 反器82處於復位設置狀態。而且,當計數處理器88處於 33 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ,ί ! !丨訂 i 丨 ί !-線- 經濟部智慧財產局員工消費合作社印製 475 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 五、發明說明(w) 歸零狀態時,由於計數處理器88上的輸出端子Q4處於低 電位,所以供給至或型(〇R)閘電路84處的信號處於低 電位。因此,計數處理器8 8的局電位輸出將使低聞電路 電位信號計數處理器8 〇和計數處理器8 8均處於細零狀 態,並且使(RS)復位/置位型正反器82處於復位設置狀 態,隨後解除各器件的相應狀態。 如果採用這種構成形式,可以在藉由變換脈衝信號所 獲得的二値化搖擺信號只處於高電位狀態時’利用高聞電 路電位信號計數處理器64對時鐘脈衝信號的次數實施計 數處理,並且在該次數到達預定値的情況下,判定搖擺信 號處於高電位狀態。而且’可以在搖擺信號只處於低電位 狀態時,利用低閘電路電位信號計數處理器80對基準時 鐘脈衝信號的次數實施計數處理,並且在該次數到達預定 値的情況下,判定搖擺信號處於低電位狀態。 換句話說,就是判定搖擺信號是否處於高電位狀態用 的時鐘脈衝信號次數,在搖擺信號處於低電位狀態時並不 會增加,而僅僅是其處於高電位狀態時的積累結果,判定 搖擺信號是否處於低電位狀態用的基準時鐘脈衝信號次 數,在搖擺信號處於高電位狀態時並不會增加,而僅僅是 其處於低電位狀態時的積累結果。而且,當這種基準時鐘 脈衝信號的累積數目到達預定數目時,即二値化搖擺信號 在高電位狀態或低電位狀態的累計時間到達預定時間時, 判定二値化搖擺信號處於高電位狀態或低電位狀態。 因此,在本實施例中,即使在從脈衝信號生成部54 34 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------:---— ιφ^------Ρ丨訂---------線 Φ (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/〇〇8 五、發明說明(u ) 輸出的脈衝信號實施二値化變換而獲得的二値化搖擺信號 中包含有雜訊成分的情況下,也不會對一次雜訊成分造成 的二値化搖擺信號極性反轉實施認定,並且可以避免由於 一次雜訊成分產生的基準時鐘脈衝信號次數的計數値,與 二値化搖擺信號的狀態無關的現象出現。因此,脈衝信號 生成部54可以從變換後的二値化搖擺信號中生成出去除 雜訊成分之後的信號,從而可以減輕雜訊成分對二値化搖 擺信號處於高電位狀態的時間和低電位狀態的時間實施檢 測時所產生的影響。 然而’如上述一般,光碟12上搖擺16的相位是被反 轉了的,所以需要對光學掃描頭24a給出的搖擺信號實施 相移鍵控(PSK)調制。在搖擺信號上重疊有雜訊成分。 因此,搖擺信號在實施相位反轉時,在應該保持在小於零 電位狀態的情況下可能會超過零電位,而在應該保持在大 於零電位狀態的情況下又可能會低於零電位,從而可能使 雜訊成分重疊在由脈衝信號生成部54給出的二値化搖擺 信號上。 由於在搖擺信號實施相位反轉的過程中會產生雜訊成 分,所以當開始對判定搖擺信號是否處於高電位狀態的時 鐘脈衝信號實施計數處理時,或是對判定搖擺信號是否處 於低電位狀態的時鐘脈衝信號實施計數處理時,所檢測出 的二値化搖擺信號處於高電位狀態的時間和處於低電位狀 態的時間會受到該雜訊成分的影響,使其難以被正確地檢 測出。因此,爲了能夠對二値化搖擺信號處於高電位狀態 35 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------ΦΜ ------訂---------線· (請先閱讀背面之注意事項再填寫本頁) 47? 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 五、發明說明) 的時間和處於低電位狀態的時間實施高精度檢測,就需g 在相位反轉過程中有效地去除雜訊成分。 在相位反轉過程中出現有雜訊成分之後,在半周期中 搖擺信號將仍保持在未超過零電位或是超過零電位的狀 態。在本實施例中,可以如上所述一般,在二値化搖擺信 號處於高電位狀態或低電位狀態的累計時間達到預定時間 的情況下,判定搖擺信號處於高電位或是低電位。因此, 如果對判定搖擺信號狀態的累計時間是否到達預定時間的 時間實施監測,並且在由開始累計至經過一定時間之後所 述累計時間仍未達到預定時間的情況下,如果對該累計時 間實施復位設置處理的話,便可以判定該開始累計爲在相 位反轉過程中起因於之雜訊成分的影響,從而可以除去這 種雜訊成分。 在本實施例的構成形式中,在計數處理器64解除歸 零狀態之後,可以藉由使從脈衝信號生成部54輸出的二 値化搖擺信號處於高電位狀態,並且在使計數處理器64 開始實施計數處理之狀況下,藉由從此時點開始以計數處 理器74對基準時鐘脈衝信號進行計算在經過預定時間之 前,且計數處理器64對基準時鐘脈衝信號的計數値未達 到8的情況下,在計數處理器74對基準時鐘脈衝信號的 計數値達到16的時刻對計數處理器64中的計數値實施歸 零處理。同樣的,可以在解除計數處理器80的歸零狀態 之後,使從脈衝信號生成部54輸出的二値化搖擺信號處 於低電位狀態,並且使計數處理器80開始實施計數處理 36 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------------^丨訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008
五、發明說明(MM 之狀況下,藉由從此時點開始以計數處理器88對基準時 鐘脈衝信號進行計算在經過該預定時間之前,且計數處理 器80對基準時鐘脈衝信號的計數値未達到8的情況下, 在計數處理器88對基準時鐘脈衝信號的計數値達到16的 時刻對計數處理器80中的計數値實施歸零處理。 換句話說,就是通過二値化搖擺信號的高電位上升邊 緣或下降邊緣(即極性反轉),開始對二値化搖擺信號的 狀態實施時間累計之後,對於即使經過一定時間該累計時 間也未達到預定時間的情況下,對該累計時間實施復位設 置處理。對於作爲相移鍵控(PSK)調制後的搖擺信號實 施二値化處理,出現有由雜訊成分產生的相位反轉的情況 下,也可以隨後在半周期中像常規那樣,使其保持在高電 位狀態或低電位狀態。因此,對在相位反轉過程中由雜訊 成分產生的二値化搖擺信號的高電位狀態或低電位狀態開 始實施時間累計的情況下,該累計時間在隨後的時間裏幾 乎不會被增加。 因此,在開始對二値化搖擺信號的高電位狀態或低電 位狀態實施時間累計之後,如果對該累計時間的復位設置 時間實施適當設定,則即使開始對在相位反轉過程中由雜 訊成分產生的累計時間實施累計處理,也可以排除該雜訊 成分的影響,而對搖擺信號處於高電位狀態的時間和處於 低電位狀態的時間實施檢測。因此,就本實施例而言’藉 由對在相位反轉過程中由雜訊成分產生並重疊在二値化搖 擺信號上的雜訊成分實施可靠去除的方式,便可以對該信 37 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公餐) ---------------1--丨訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 A7 9526pif.doc/〇〇8 B7 五、發明說明(w ) 號處於高電位狀態的時間和處於低電位狀態的時間實施正 確的檢測。 第7圖爲說明由作爲本實施例中的搖擺信號處理電路 36實施相移鍵控(PSK)調制後的搖擺信號中,獲取出數 位解調制信號用的方法示意圖。其中第7圖(A)爲繪示 相移鍵控(PSK)調制後的搖擺信號時間波形示意圖,第 7圖(B)爲繪示由脈衝信號生成電路54生成出的二値化 搖擺信號時間波形示意圖,第7圖(C)爲繪示由雜訊成 分去除部56去除雜訊成分後的二値化搖擺信號時間波形 示意圖,第7圖(D)爲繪示由相移鍵控(PSK)解調電 路58解調制後的搖擺信號時間波形示意圖, 如第7圖(A)所示,實施相移鍵控(PSK)調制後 的搖擺信號爲取零電位作爲閾値實施二値化處理後獲得的 結果信號,即使對於在如第7圖(B)所示的由低電位變 化至高電位或由高電位變化至低電位且實施相位反轉時’ 產生有重疊在二値化搖擺信號上的雜訊成分的情況下,也 可以如第7圖(C)所示,藉由當該二値化搖擺信號處於 高電位狀態的累計時間或處於低電位狀態的累計時間到達 預定時間時,判定該二値化搖擺信號處於高電位狀態或低 電位狀態的方式,去除電位變化時出現的雜訊成分’而且 藉由對該累計時間到達預定時間之前的時間實施監測的方 式,還可以去除相位反轉時出現的雜訊成分。採用這種方 式,便可以藉由搖擺信號處理電路36中的雜訊成分去除 部56,生成出由相移鍵控(PSK)調制後的搖擺信號中去 38 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------------訂-----1---線 (請先閱讀背面之注意事項再填寫本頁) .經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 五、發明說明(4 ) 除掉雜訊成分後的二値化搖擺信號。 當雜訊成分去除部56生成出去除雜訊成分後的二値 化搖擺信號時,該信號的脈衝寬度爲與相移鍵控(PSK) 調制後的搖擺信號相對應的適當間隔。因此,相移鍵控 (PSK)解調電路58可以依據二値化搖擺信號的脈衝寬 度’生成出適當解調制信號。就本實施例而言,可以從相 移鍵控(PSK)調制後的搖擺信號中解調制出適當的數位 資料,從而可以對表示光碟12上資訊軌道位置用的絕對 位址資訊實施正確的檢測。 而且在上述的實施例中,相移鍵控(PSK)解調電路 58是按照如第4圖所示的程序對輸入信號實施解調制處理 的,然而本發明並不僅限於此,本發明還可以採用其他方 式,比如說還可以採用對應雜訊成分去除部56所輸出的 實施雜訊成分去除後的二値化搖擺信號的脈衝寬度的長 短,實施解調制處理。 而且,上述的實施例是應用在需要對表示光碟12 ± 資訊軌道位置的絕對位址實施正確檢測,進而在對相移鍵 控(PSK)調制後的搖擺信號實施解調制處理的過程中去 除二値化搖擺信號中雜訊成分的光碟裝置10。然而本發明 並不僅限於此,本發明還可以應用於對二値化信號實施雜 訊成分去除用的各種設備中,特別是可以應用在諸如對丰目 位調制信號實施解調制處理的通信裝置等的各種裝置中。 技術效果 如上所述,如果採用如申請專利範圍第1項至第7項 39 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------‘---rl^w,-----h 丨訂---------線· (請先閱讀背面之注意事項再填寫本頁) 1226044 9526pif.doc/008 五、發明說明(/)) 所述的構成方案,可以藉由對雜訊成分實施去除的方式’ 對經二値化之輸入信號處於高電位狀態/低電位狀態的時 間實施正確的檢測。 而且,如果採用如申請專利範圍第8項所述的構成方 案,還可以對實施相位調制而獲得的調制信號實施高精度 的解調制處理。 綜上所述,雖然本發明已以較佳實施例揭露如上,然 其並非用以限定本發明,任何熟習此技藝者,在不脫離本 發明之精神和範圍內,當可作各種之更動與潤飾,因此本 發明之保護範圍當視後附之申請專利範圍所界定者爲準。 ------!-----------:丨訂---------線# (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 40 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

1226044 _9526pif.doc/008 六、申請專利範圍 (請先閱讀背面之注意事項再填寫本頁) 1. 一種信號處理電路,其係爲可以對經二値化之一輸 入信號中的雜訊成分實施去除處理的該信號處理電路,該 信號處理電路包括: 一累計時間計數處理裝置,該累計時間計數處理裝置 在該輸入信號的極性反轉之後的預定時間裏,計算該輸入 信號處於高電位狀態和/或低電位狀態的一累計時間;以 及 一信號輸出裝置,該信號輸出裝置對應該累計時間計 數處理電路所計數出的該累計時間,而輸出高電位信號和 /或低電位信號。 2. 如申請專利範圍第1項所述之信號處理電路,其中 該累計時間計數處理裝置包括= 一累計用閘電路部,該累計用閘電路部對應該輸入信 號而輸出一預定時鐘脈衝信號; 一累計用計數處理部,.該累計用計數處理部對從該累 計用閘電路部輸出的該預定時鐘脈衝信號實施計數處理; 以及 經濟部智慧財產局員工消費合作社印製 一累計用歸零處理部,該累計用歸零處理部在該輸入 . 信號的極性反轉之後經過預定時間之情況下,對該累計用 計數處理部的計數値實施歸零處理; 其中,該信號輸出裝置對應該累計用計數處理部的計 數値,而輸出高電位信號和/或低電位信號。 3. 如申請專利範圍第2項所述之信號處理電路,其中 該累計用歸零處理部包括: 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) 六 經濟部智慧財產局員工消費合作社印製 1226044 9526pif.doc/008 申請專利範圍 一保持部,該保持部在該輸入信號的極性反轉時,對 高電位狀態實施置位設置; 一歸零用閘電路部,該歸零用閘電路部對應該保持部 的狀態,而輸出該預定時鐘脈衝信號;以及 歸零用計數處理部,該歸零用計數處理部對從該歸零 用閘電路部所輸出的該預定時鐘脈衝信號實施計數處理, 並且對應該計數値而對該累計用計數處理部的計數値實施 歸零處理。 4. 如申蕭專利範圍第3項所述的信號處理電路,其中 該歸零用計數處理部對應該計數値,而對該保持部的高電 位狀態實施復位設置並且對自身的計數値實施歸零處理。 5. 如申請專利範圍第2項所述的信號處理電路,其中 該累計用閘電路部包括: 一第一累計用閘電路部,該第一累計用閘電路部僅在 該輸入信號處於高電位狀態時輸出該預定基準時鐘脈衝信 號;以及 一第二累計用閘電路部,該第二累計用閘電路部僅在 該輸入信號處於低電位狀態時輸出預定基準時鐘脈衝信號 的; 該累計用計數處理電路包括z 一第一累計用計數處理部,該第一累計用計數處理不 具有對從該第一累計用閘電路部輸出的該預定時鐘脈衝信 號實施計數處理;以及 一第二累計用計數處理部,該第二累計用計數處理部 42 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A v λ ------1 费-------,,—tr--------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1226044 I D8 _9526pif.doc/008 _^____— 一 六、申請專利範圍 對從該第二累計用閘電路部輸出的該預定時鐘脈衝信號實 施計數處理; 該累計用歸零處理部包括: 一第一累計用歸零處理部,該第一累計用歸零處理部 在從該輸入信號上升後經過預定時間之情況下,對該第一 累計用計數處理部的計數値實施歸零處理;以及 一第二累計用歸零處理部,該第二累計用歸零處理部 在從該輸入信號下降後經過預定時間之情況下,對該第二 累計用計數處理部的計數値實施歸零處理。 6.如申請專利範圍第5項所述的信號處理電路,其中 該第一累計用歸零處理部包括: 一第一保持部,該第一保持部在該輸入信號上升時對 高電位狀態實施置位處理; 一第一歸零用閘電路部,該第一歸零用閘電路部對應 該第一保持部的狀態而輸出該預定時鐘脈衝信號;以及 一第一*歸零用計數處理部’該第一' 歸零用計數處理部 對從該第一歸零用閘電路部所輸出的該預定時鐘脈衝信號 實施計數處理,並且對應該計數値對該第一累計用計數處 理部的計數値實施歸零處理; ' 該第二累計用歸零處理部包括: 一第二保持部,該第二保持部在該輸入信號下降時對 高電位狀態實施置位處理; 一第二歸零用閘電路部,該第二歸零用聞電路部對應 該第二保持部的狀態而輸出該預定時鐘脈衝信號; 43 I--I--I — · I------^«IIIIIII i^wi (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 226044 as pQ _9526pif.doc/〇Q8__ D8 六、申請專利範圍 一第一歸零用計數處理部,該第二歸零用計數處理 f從該第二歸零用閘電路部所輸出的該預定時鏟脈衝信= 實施計數處理,並且對應該計數値對該第二累計用計 理部的計數値實施歸零處理。 I 7·如申請專利範圍第6項所述的信號處理電路,其中 該第一歸零用計數處理部更對應該計數値,對該第〜保护 部的局電位狀態實施復位設置並且對自身的計數値實* 零處理;以及 ~ ^ 該第二歸零用計數處理部更對應該計數値,對該第一 保持部的高電位狀態實施復位設置並且對自身的計數値二 施歸零處理。 " 1^胃 8·—種解調電路,其係爲對經相位調制後的一調制侉 號實施解調制處理的該解調電路,該解調電路包括:㈡ 一一値化處理電路,該二値化處理電路以預定基淮_ 位作爲閾値對該調制信號實施二値化處理; 电 累π十時間ρ十數裝置,I亥累I十時間g十數裝置在經由琴 一値化處理電路所二値化後之信號出現極性反轉之後的預 定時間裏,對該信號的高電位狀態和/或低電位狀態的累 計時間實施計數處理; 一信號生成裝置,該信號生成裝置對應藉由該累計時 間計數裝置所計數出的該累計時間,而生成出高電位信號 和/或低電位信號; 一極性反轉裝置,該極性反轉裝置對應從該信號生成 裝置所輸出的信號脈衝寬度,對輸出信號的極性實施反 44 (請先閱讀背面之注意事項再填寫本頁) --------訂--------線· 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(2】〇 X 297公餐) 1226044 _9526pif.doc/008 六、申請專利範圍 轉。 (請先閱讀背面之注意事項再填寫本頁) 0-------^訂---------線· 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公釐)
TW091116446A 2001-09-17 2002-07-24 Signal process circuit and demodulation circuit TWI226044B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001281778A JP4048747B2 (ja) 2001-09-17 2001-09-17 信号処理回路および復調回路

Publications (1)

Publication Number Publication Date
TWI226044B true TWI226044B (en) 2005-01-01

Family

ID=19105538

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091116446A TWI226044B (en) 2001-09-17 2002-07-24 Signal process circuit and demodulation circuit

Country Status (5)

Country Link
US (1) US7120110B2 (zh)
JP (1) JP4048747B2 (zh)
KR (1) KR100507563B1 (zh)
CN (1) CN1259654C (zh)
TW (1) TWI226044B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3774444B2 (ja) * 2003-03-27 2006-05-17 株式会社東芝 記録情報評価方法と装置及びその情報記録媒体
JP2006236404A (ja) * 2005-02-22 2006-09-07 Nec Electronics Corp 光ディスク再生装置及び光ディスク再生方法
JP4281717B2 (ja) * 2005-07-19 2009-06-17 ティアック株式会社 光ディスク装置
US20110153320A1 (en) * 2009-12-18 2011-06-23 Electronics And Telecommunications Research Institute Device and method for active noise cancelling and voice communication device including the same
KR102077044B1 (ko) * 2017-03-25 2020-02-13 엘지전자 주식회사 무선 통신 시스템에서 위상 잡음 제거를 위한 ptrs 할당 방법 및 그 장치

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4926072A (en) * 1987-09-18 1990-05-15 Aisin Seiki Kabushikikaisha Noise elimination circuit
US5748891A (en) * 1994-07-22 1998-05-05 Aether Wire & Location Spread spectrum localizers
US5963582A (en) * 1996-05-24 1999-10-05 Leica Geosystems Inc. Mitigation of multipath effects in global positioning system receivers
KR100345817B1 (ko) * 1997-03-25 2002-07-24 산요 덴키 가부시키가이샤 정보 재생 장치와 정보 기록 장치 및 기준 마크 검출 회로
KR100595161B1 (ko) * 1999-07-09 2006-07-03 엘지전자 주식회사 광 기록재생기의 비기록 영역 검출 방법
JP2002190114A (ja) * 2000-12-21 2002-07-05 Pioneer Electronic Corp 情報記録再生装置、情報記録再生方法及び情報記録媒体
JP3724398B2 (ja) * 2001-02-20 2005-12-07 ティアック株式会社 信号処理回路及び信号処理方法
JP3785972B2 (ja) * 2001-09-06 2006-06-14 ティアック株式会社 信号処理回路

Also Published As

Publication number Publication date
KR20030024561A (ko) 2003-03-26
JP2003091935A (ja) 2003-03-28
US7120110B2 (en) 2006-10-10
CN1259654C (zh) 2006-06-14
JP4048747B2 (ja) 2008-02-20
KR100507563B1 (ko) 2005-08-17
CN1409298A (zh) 2003-04-09
US20030055637A1 (en) 2003-03-20

Similar Documents

Publication Publication Date Title
TWI299490B (en) Method and device for protecting a servo in reading signals on a defect disc
TWI226044B (en) Signal process circuit and demodulation circuit
JP2638520B2 (ja) 光情報記録媒体再生装置
JP2002324360A (ja) 信号処理回路及び信号処理方法
TWI250510B (en) Signal process circuit
JP2003157623A (ja) 光ディスクに記録されるウォブル信号をエンコーディングする装置及び方法と、その光ディスクで読み出されたウォブル信号をデコーディングする装置及び方法
TWI235993B (en) Signal process circuit
TWI221609B (en) Address information recording device and recording method and reproducing device and reproducing method
JP4048956B2 (ja) 光ディスク装置
TW468159B (en) Apparatus for and method of scanning an information carrier
CN100377219C (zh) 光盘抖动信号的调制解调装置及方法
US7522492B2 (en) Circuit and method for detecting address in pre-groove (ADIP) signal in wobble detection system of optical disc apparatus
TW463159B (en) Signal detection analysis device and method of optical storage medium
JP3680118B2 (ja) 磁気記録装置
JP4012765B2 (ja) 磁気ストライプリーダ
JP2553730B2 (ja) データ書き込み装置
JPH08161753A (ja) 光学的情報再生装置
JPH02252104A (ja) 磁気データ読取装置
JPH08306134A (ja) 2値化信号補正回路
JP2002124043A (ja) 位相変調デコードクロック生成回路、位相反転検出回路、位相反転パターン検出回路、デコード回路及び位相変調信号を搭載した記録媒体の位相変調信号再生装置
JPH05258464A (ja) 2値化方法及びその装置
JPS62177759A (ja) デ−タ再生装置
JPH0410221A (ja) 光ディスク装置
JPS6350980A (ja) 欠陥検出装置
JPH01248301A (ja) 磁気記録媒体およびそのセキュリティ情報の記録再生方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees