TWI225632B - Precharge method and precharge voltage generation circuit of signal line - Google Patents

Precharge method and precharge voltage generation circuit of signal line Download PDF

Info

Publication number
TWI225632B
TWI225632B TW091137263A TW91137263A TWI225632B TW I225632 B TWI225632 B TW I225632B TW 091137263 A TW091137263 A TW 091137263A TW 91137263 A TW91137263 A TW 91137263A TW I225632 B TWI225632 B TW I225632B
Authority
TW
Taiwan
Prior art keywords
signal
precharge
potential
data
circuit
Prior art date
Application number
TW091137263A
Other languages
English (en)
Other versions
TW200303514A (en
Inventor
Sang-Ho Park
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200303514A publication Critical patent/TW200303514A/zh
Application granted granted Critical
Publication of TWI225632B publication Critical patent/TWI225632B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

1225632
先前技術 第1圖是習知LCD裝置圖。參考第1圖,習知LCD裝置1 包括複數個上方源極驅動電路丨丨〜丨5,複數個下方源極驅 動電路23〜27,薄膜電晶體(TFT)-LCD面板21與複數個閘極 驅動雷政1 7〜1 Q。 如本發明之領域所習知,閘極驅動電路1 了驅動T F T之 閘極電極,源極驅動電路丨丨透過信號線29而提供既定信號 電壓至该TFT之信號。目前單組(bank)陣列與雙組陣列這 兩種方式來排列源極驅動電路。 在單組陣列中’複數個上方源極驅動電路丨丨〜丨5排列 於TFT-LCD面板21之上方,或複數個下方源極驅動電路 23〜27排列於TFT-LCD面板21之下方以驅動信號線29。 在雙組陣列中’複數個上方源極驅動電路1 1〜1 5排列 於TFT-LCD面板21之上方,而複數’個下方源極驅動電路 23〜27排列於TFT-LCD面板21之下方以驅動信號線29。 當使用高解析度大尺寸LCD面板時,因為信號線2 9之 短擺動速率與大負載的關係,必需使用雙組陣列。 然而,雙組陣列所需要之印刷電路板(pCB )雙倍於單 組陣列之所需。因此,在雙組陣列中,晶片尺寸與元件數
10623pif2.ptc 第7頁 1225632
,91137^63 五、發明說明 量會增加。 發明内容 為解決上述問題,本發明的目的就是在提供一種利用 不管下一輸出信號電位為何,將連接至一輔助源極驅動電 路之一信號線預充電至一下一輸出信號之電位之可穩定輸 出仏唬之擺動速率(slew rate)之預充電電壓產生方法與 預充電電壓產生電路。 ^ 根據本發明之觀點之一提供一種信號線預充電方法, 以在一預充電模式下將連接至一輔助源極驅動電路之一作 號線預充電至一既定電位,該方法包括:回應於輪入資^ 之極性反相信號與該輸入資料之最高效位元之組合,輪出 從具不同電位之預充電電壓間所選擇出之一電位之步驟· 於一預充電時序控制信號,予1充電該信號線至所 k擇之该電位之步驟。 ) 在根據本發明之信號線預充電方法中,較好是可 该^充電時序控制信號之該致能時間,且該信號線連^至 一薄膜電晶體(TFT)之該源極。 裏連接至 根據本發明之另一種信號線預充電方法包 一資料之一结 1 #第 、心一弟一極性反相信號之步驟;比較該第_極 :目::2與4 P遺該$ —資料輸入之苐。資料t 一第二極性反 目b虮之步驟;如果該比較結果代表該第一極性反相 之相位不同於該第二極性反相信號之位,回 』 眘料夕兮哲 〜y、成第二 貝討之遠弟二極性反相信號與該最高效位元之組合, 仗具=同電位之預充電電壓間所選擇出之一電位之步驟; 、―°應、於—預充電時序控制信號,預充電連接至一輔助
1225632
IgM ^1?37263 曰 修正 五、發明說明(ax if
I 源極驅動電路之一信號線至所選擇之該電位之步 另外,本發明提供一種信號線預充電方法, 第一極性反相信號與該第一資料之該最高 極性反相信號與尾隨該第一資 極性反相信號,以及 弟二貢料之該袁南效 驟。 包括:儲 存弟 效位元 料輸入 一資料 驟;如 於該第 元不同 之該第 不同電 回應於 驅動電 在 中,較 且該信 根 電模式 信號線 定電位 號與該 資料之 之步驟 之第二 之該最 果該比 二極性 於該第 二極性 位之預 一預充 路之一 ;比較 資料之 高效位 較結果 反相信 二資料 反相信 充電電 電時序 信號線 發明之 該第 一第 元與該 代表該 號之相 之該最 號與該 壓間所 控制信 至所選 信號線 預充電 根據本 好是可控制該 號線連接至一薄膜電 據本發 第一極性反相信號之 位且該第一資料之該 高效位元,回應於該 最高效位元之組合, 選擇出之一電位之步 號,預充電連接至一 擇之該電位之步驟。 預充電方法之該另一 比較該第 位元之步 相位相同 袁南效位 第二資料 輸出從具 驟;以及 輔助源極 實施例 能時間, 下將連 之 輔 ,該方 輸入資 位之預充電電 電時序 信號線 外,本 〆預充 路之一 另 明之另 接至複 助源極 法包括 料之該 壓間所 控制信 至所選 發明提 —種信 時序控制信號之該致 晶體(TFT)之該源極。 號線預充電方法,其在一預充 助源極驅動電路I C中之關於該 路I C之各信號線預充電至 數個輔 驅動電 :回應於一輸入資料之一極 最高效位元之組合,輸出從 選擇出之一電位之步驟;以 號,預充電連接至一輔助源 擇之該電位之步驟。 供一種信號線預充電方法, 既 性反相信 具不同電 及回應於 極驅動電 以在一預
10623pi f2.ptc 第9頁 1225632 「ϊ: 4夫 '.’λ 雨i :人91137263 2ΛΪIt 修正 一〒, 五、發明說明(4) 充電模式下將連接至複 該信號線之 線預充電至 一輔助源極 一既定電位 第一^虽性反 隨該第一資 驟;如果該 於該第二極 二極性反相 位之預充電 一預充電時 路之一信號 相信號之步 料輸入之第 比較結果代 性反相信號 信號與該最 電壓間所選 序控制信號 線至所選擇 根據本發明之另一 路,以在一預充電模式 一信號線預充電至一既 括: 相信 電位 路, 位至 致能 入信 於該 充電 一預充電電壓選擇 輸入資料之 電電壓間所 號與該 之預充 其回應 該信號 較好是 且回應 號而失 輸入信 根據本 模式下 於一預充電 線。 ,該預充電 於該預充電 能,且該預 號而受控。 發明之另一 將連接至一 13 數彳固輔 驅動電 ,該方 驟;比 二資料 表該第 之電位 高效位 擇出之 ,預充 之該電 觀點, 下將連 定電位 電路, 最南效 選擇出 時序控 助源極驅動電路I C中 路I C並送出一信號之 法包括:儲 較該第一極 之一第二極 一極性反相 ,回應於該 元之組合, 一電位之步 電連接至一 位之步驟。 提供一種預 接至一輔助 ,該預充電 其回應於輸 位元之組合 存第一資 性反相信 性反相信 信號之電 第二資料 輸出從具 驟;以及 輔助源極 之關於 各信號 料之一 號與尾 號之步 位不同 之該第 不同電 回應於 驅動電 充電電壓產生電 源極驅動電路之 電壓產生電路包 入資料之極性反 ,輸出從具不同 之一電位;以及一輸出電 制信號,輸出所選擇之該電 時序控制信號回應 電壓產生電路之外 充電時序控制信號 種預充電電壓產生 輔助源極驅動電路 於一時脈信號而 部所輸入之一輸 之致能時間回應 電路,以在一預 之一信號線預充
10623pi f2.ptc 第10頁 1225632 貝 修正 曰 祭 案號丨37263 五、發明說明(5) (一一一^ 電至一既定電位,該電路包括:一墊;一預充電時間控制 電路,其回應於一時脈信號與透過該墊輸入之一輸入信號 之組合,輸出一預充電時間控制信號;一預充電電壓選擇 電路,其回應於輸入資料之極性反相信號與該輸入資料之 最高效位元之組合,輸出從具不同電位之預充電電壓間所 選擇出之一電位;以及一輸出電路,其回應於該預充電時 序控制信號,輸出所選擇之該電位至該信號線。 根據本發明之另一觀點,提供一種模組,其上安置有 串聯之複數個輔助源極驅動電路I C,其中各輔助源極驅動 電路1C包括:一預充電電壓產生電路,其連接至相關於該 輔助源極驅動電路I C之一信號線並預充電該信號線至一既 定電位;且該預充電電壓產生電路包括:一預充電電壓選 擇電路,其回應於輸入資料之極性反相信號與該輸入資料 之最高效位元之組合,在一預充電模式下輸出從具不同電 位之預充電電壓間所選擇出之一電位;以及一輸出電路, 其回應於一預充電時序控制信號,輸出所選擇之該電位至 該信號線。 為讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂,下文特舉一較佳實施例,並配合所附圖式,作詳 細說明如下: 實施方式: 第2圖是第1圖之源極驅動電路信號線之等效電路圖, 且該等效電路30可由複數個電阻R與複數個等效電阻Ceq所 表示。 第3圖是根據本發明之一較佳實施例之LCD裝置圖。第
10623pif2.ptc 第11頁 1225632 月曰 —“·一----- 案號 I 91137263 五、發明說明(6) , 3圖之LCD裝置40包括複數個源極驅動電路41〜45,TFT-LCD 面板5 1,複數個輔助源極驅動電路5 3〜5 7,複數個閘極驅 動電路47〜49以及外部電阻Rext。第3圖之LCD裝置是一模 組之一例。 源極驅動電路4 1透過信號線6 9連接至輔助源極驅動電 路53,且該些TFT之各源極連接至信號線69。 輔助源極驅動電路53透過墊59連接至LCD裝置外之外 部電阻Rext。外部電阻Rext連接於電源電壓VDI)與墊59之 間。外部電阻為一可變電阻。開關電晶體6 5與電容c i η連 接於墊59與接地VSS之間。回應於時脈信號以尺之致能(比 如,”高電位”),開關電晶體65將輸入信號CNTR下拉至接 地電壓VSS。 54 各辅助源極驅動電路53〜57具一預充電電壓產生電路 預充電電壓產生電路54包括預充電時序控制電路7〇, 模式選擇信號80,預充電電壓選擇電路9()與 100 ° 電路70〜m之結構與操作將參考第6〜9圖而描述。 ^電阻Rext可控制預充電時序控制信號pREcNT之致能周 如果辅助源極驅動電路53〜57安裝於 模組中,輔助源極驅動電路5 Ί 、弟圖所不之一個 接至電源電㈣D,墊59電性Hi9 $過外部電阻連 之金屬線而連接至輔助源極驅透過上 電性連接至墊61,。 之墊59 ,且墊59, #6 1 it iijPCB上之金屬線而逯接δ結 -------接至辅助源極驅動電路 10623pif2.ptc 第12頁 1225632 一案號:911375 五、發明說明(7) 修正 57之墊59,,且墊59,,電性連接至墊61,,。墊61,,是浮接 的。亦即,該些輔助源極驅動電路53〜57透過PCb上之金屬 線而串聯至外部電阻Rext。 第4圖是根據本發明之一較佳實施例之預充電電壓產 生電路之方塊圖。參考第3與4圖,預充電電壓產生電路54 包括預充電時序控制電路7〇,模式選擇信號8〇,預充電電 壓選擇電路9 0與輸出電路1〇〇。 _回應於時脈信號(^1(與透過外部電阻1^}^輸入至墊59 之輸入仏號CNTR之組合,預充電時序控制電路7〇輸出預充 電犄序控制信號PRECNT至輸出電路1〇〇。預充電電壓產生 電路54之預充電時序控制信號PRECNT之致能時間是由電阻 Rext之一個電阻與電容Cin之一個電容所決定。 回應於時脈信號CLK,模式選擇電路8〇合併極性反相 信號POL^相位改變與最高效位元MSB(D<1:6>)之改變,且 輸出一模式選擇信號M0D。模式選擇信號M〇D決定是否要預 充電信號線6 9。 回應於目前輸入資料之極性反相信號p〇L與 MSB(D<1 :6>)之組合,預充電電壓選擇電路⑽從具不同電 位之四個預充電電壓VPREHH , vpREHL,vpRELH,vpRELL間 選擇一個電位VSEL,且輸出所選蘀之電位VSEL至輸出電路 100。回應於在預充電模式内之預充電時序控制信號 PRECNT,輸出電路丨00輸出所選擇之電壓”^至信號線 6 9 ° 在此 預充電板式"代表一種操作模式,其可用從具 不同電位^四個預充^電壓VPREHH,VPREHL,VPRELH與
10623pif2.ptc 第13頁 1225632 修正 案號91137( 五、發明說明(8) VPRELL中所選出之電位VSEL來進行預充電。 第5圖是第3圖之輔助源極驅動 ,^,t ,70* „ -ex ^ 動電路53〜57。《,在此例中,預充電時 PRECENT之致能時間是由外部電阻Re 1〇波 第5圖之等效電路70,之外部電阻R & 源電壓VDD之間,而等效電容^。二^ 予双4合Ltotal連接於墊59與接地vss 之間。串聯之輔助源極驅動電路53~57之整體電容值由 效電容Ctotal所表示。 開關電晶體65由NM0S電晶體所形成,且其連接於 與接地vss之間。。時脈信號CLK輸入至開關電晶體65之源 極。同樣,反相器63將墊59之信號反相,並輸出預充 序控制信號PRECENT。 第6圖是第5圖之輸出入信號之時序圖。底下將參考 5與6圖而描述等效電路7〇,。 如果時脈信號CLK未被致能(比如,”低,,邏輯電位), 電晶體65被關閉,控制信號CNTR維持於電源電壓VDD,因 此,預充電時序控制信號PRECENT未被致能。 如果時脈信號CLK被致能(比如,”高”邏輯電位),電 晶體65被導通,透過墊59所輸入之輸入信號被下拉至接地 電位vss,因此,預充電時序控制信號PRECENT被致能。接 著,如果時脈信號C L K未被致能(比如,轉態至"低"邏輯電 位),電晶體65被關閉,控制信號CNTR隨著時間經過而逐 漸增加至電源電壓VDD。 當反相器63之動作點(trip point)是VDD/2時,如果 --------- 10623pif2.ptc 第14頁 1225632 案號 ^9Π372^ 百
Jli 曰 修正 五、發明說明(9) *—i.—^IS—一^, 輪入信號CNTR增加至高達VDD/2,反相器之輸出信號,亦 即預充電時序控制信號PRECENT被致能。因而,預充電時 序控制信號PRECENT之致能時間(或時期)可由連接至墊59 之外部電阻R e X t所控制。 第7圖是根據本發明之一較佳實施例之預充電電壓產 生電路之電路圖。底下將參考第4與7圖來描述預充電電壓 產生電路5 4之結構。 ,式選擇電路8 0包括兩個正反器81與85,第一邏輯閘 3咕第一邏輯閘8 7,第三邏輯閘8 9。正反器8 1回應於時脈 口 =CU之上升邊緣而栓鎖極性反相信號P0L,而正反器85 回應於時脈信號CLK之上升邊緣而栓鎖MSB(D<1.6>)。。 出rU輯問83由綱閑所形成,以比較正反器81之輸 出HQL與目前正在輸人之極性反相信細L。 如,ΐί資;)=,,言號_表在現有資料(比 :生丄輸入之資料(比如,第二資料)之極 第二邏輯閘87由x〇r閘戶斤报★ ± 出信號PD與目前正在輸/成,以比較正反器85之輸 正…之輸出信號心= 。仏 料,,)前所剛輸入之資料f #在現有—貝料(底下稱為,,現有資 貝枓,而現有資料可稱為第二資 第二邏輯閘8 9由nOR閘所 h 出信號與第二邏輯閘8 7之/ 對第邏輯閘8 3之輪 輸出結模式選摆:ΐ =虎進行_邏輯運算,並 圓“瞧果第—邏輯閛83之 如 料 前
10623pif2.ptc 1麵
1225632
輸出信號是”高”邏輯電位,前一資 之相位不同於現有資料之極性反相 第二邏輯閘8 7之輸出信號是”高,,邏 MSB PD不同於現有資料之MSb CD。 電至預充電電位。 料之極性反相信號C P 0 L 信號PPOL之相位。如果 輯電位,前一資料之 因而’信號線69可預充 預充電電壓選擇電路90包括第—選擇電路91與第二選 擇電路93。回應於第一選擇信號(比如,現有資料之極性 反相信號(POL)),第一選擇電路91從第一預充電電壓 VPRELL,第二預充電電,第三預充電電壓vpREHL 與,四預充電電壓PREHH之中輸出第一預充電電壓vpRELL 第一預充電電壓PRELH,或者第三預充電電壓wrehl盘 第四預充電電壓PREHH。第一選擇電路91可由具4個輸入端 與2個輸出端之多工器MUX所形成。 第7圖之VPREH_代表第三預充電電壓vpREHL盥第四預 ,電電壓PREHH ;而VPREL—代表第一預充電電壓vpREU與 第一預充電電壓PRELH。同樣,第一預充電電壓vpmll可 稱為第一預充電電壓;而第二預充電電壓vpRELL可稱 二預充電電壓。 ^ 卜 回應於現有資料之MSB(D<1:6>),第二選擇電路93從 第一預充電電壓VPRELL與第二預充電電壓pRELI1 ;或者第 二預充電電壓VPREHL與第四預充電電壓prehh之間輸出一 個電壓VSEL。第二選擇電路93可由具2個輸入端與/個輸^出 端之多工器MUX所形成。 輸出電路100包括兩個反相器101與107,第_傳輸問 1 0 3與第二傳輸閘1 〇 5。回應於模式撰搂佶赌Μ Ω η 给
1225632 五、發明刻(^^^^魅 輸閘103傳輸預充電電壓選擇電路9〇之輸出信號vsel至第 一傳輸閘105。回應於預充電時序控制信號pRECENT,第二 傳輸閘105輸出第一傳輸閘103之輸出信號。 第8圖是第7圖之輪出入信號之時序圖。第9圖是根據 ^ ^明之一較佳實施例之預充電電壓產生方法之流程圖。 =第7〜9圖,㈣代表現有資料之極性反相信號,而 ΡΡ=代表栓鎖於正反器81内之前一資料之極性反相信號, :樣’CD代表現有貢料之MSB,而pD代表栓鎖於正反器85 内之前一資料之MSB。 在根據本發明之預充電電壓產生電路與方法令,在預 充電模式下之時脈信號(^之每個上升邊緣,在步驟91〇中 比較CPOL與PPOL,在步驟9 2 0中比較⑶與⑼,且從具不同 電位之預充電電壓中選出一個預充電電壓,並輸出至第3 圖之源極驅動電路信號線69。然而,如果在步驟91〇中之 =Γ中與PP:之i〇R邏輯運算結果是"低"邏輯電位L且在步 驟920中之對CD與PD之遍邏輯運算結果是"低"邏輯電位 L,預充電電壓產生電路54在預充電模式下並不運作。亦 倉^預充電電壓產生電路54不運作或在步驟92〇中被失 首先,假設在時脈信號CLK之第_上斗、息^士 _
與PD為π低π邏輯電位,而CP〇L與CD為”古”、r結士 ’ 〇L 邏輯電路83之輸出信號是’I高"邏輯㈣第一 之給屮广节a ,,古,,、铒冤位而弟二邏輯電路87 m唬疋” 4軏電位。因而,因為模式 人步驟910之決定結果為"高"邏輯電位,預充電電 在步驟93"決定CP0L之狀態。因為步動 \ 第17頁 l〇623pi f2.ptc 1225632
定結果為,CPOL為"高”邏輯電位,所以預充電電壓選擇電 路90在步驟950中決定DC之狀態。因為步驟950中之決定結 果為,CP0L·為’’高’’邏輯電位,所以預充電電壓選擇電路 輸出第三預充電電壓VPREHL。 回應於為”高”邏輯電位之第一邏輯電路83之輸出信號 以及為π高"邏輯電位之第二邏輯電路87之輸出信號,第三 邏輯電路89輸出具有”低,,邏輯電位之模式選擇信號!^〇1)。" 低”邏輯電位之模式選擇信號MOD代表預充電模式。
因為在預充電模式下,第一傳輸閘1〇3回應於第三邏 輯電路89之輸出信號MOD而導通,第一傳輸閘103輸出預充 電電壓選擇電路90之輸出信號VPREHL至第二傳輸閘105。 同樣’回應於致能之預充電時序控制信號pRECENT, 第二傳輸閘1 05輸出預充電電壓選擇電路90之輸出信號電 壓PREHL。因此,在步驟953中,輸出電路1〇〇因為預充電 日寸序控制化之致能期而輸出預充電電壓選擇電 路90之輸出信號VPREHL至第3圖之信號線69,使得偉號線 69利用第三預充電電壓VPREHL預充電。 ° ;b "
如果預充電時序控制信號PRECENT未被致能且第二傳 輸閘105也未被致能,信號線69為浮接,因而維; 充電電壓VPREHL。 一 接著,將描述在第二上升邊緣2中之預充電電壓產生 電路與方法。在此例中,PP0L,以叽與⑼為”高,,邏輯電 位:而⑶為,,低,’邏輯電位。因為第一邏輯電路⑼之輸出信 號是π低π邏輯電位而第二邏輯電路87之輸出信號是”言"邏 輯電位,第三邏輯電路89之輸出信號是,,低,,邏^ ^位^。=
1225632
修正
案號 91137263 五、發明說明(13) L 而,預充電電壓產生電路可運作於此預充電模式下。 同樣,因為步驟910之決定結果為”低’,邏輯電位[, 步驟92 0中比較CD與PD。因為步驟92〇之決定結果為"高" 輯電位Η,所以在步驟930中決定cp〇L之狀態。因為ci;〇l : "高,’邏輯電位,而CD是,,低”邏輯電位,預充電電壓產生^ 路54在步驟951中輸出第一預充電電壓vpREHH。因而,信 號線利用第一預充電電壓VPREHH來預充電。 ° 因此,回應於為’’低”邏輯電位之第三邏輯電路89之輸 出k號从(^,第一傳輸閘1〇3輸出預充電電壓選擇電路 輸出信號VPREHH至第二傳輸閘。 同樣,回應於為”高”邏輯電位之預充電時序控制信妒 PRECENT,第二傳輸閘105輸出預充電電壓選擇電路⑽之^ 出信號電壓PREHH至信號線69。 a 因此,在步驟953中,輸出電路100因為預充電時序控 制彳a號PRECENT之致能期而輸出預充電電壓選擇電路之 輸出信號VPREHH至第3圖之信號線69。如果預充電時序控 制仏號PRECENT未被致能且第二傳輸閘1〇5也未被致能,信 號線69為洋接,因而維持於第一預充電電壓”⑽即。 接著,將描述在第三上升邊緣3中之預充電電壓產生 電路與方法。在此例中,PP0L為”高"邏輯電位,cp〇L與⑶ 為π低π邏輯電位,PD為,,高"邏輯電位。 、 參考第9圖,因為步驟910之決定結果為,,高,,邏輯電位 π Η” ,在步驟9 3 0中之決定結果為”低"邏輯電位” L,,,且在 步驟9 4 0中之決定結果為,,高π邏輯電位"H,,,輸出電路丨 輸出第二預充電電壓VprELH至信號線69。因而,信號線被 10623pif2.ptc 第19頁 1225632 修 _♦遂Hi舒2献 >、丨年9月丨劣曰 修正____ 五、發明說明(ιΐ^ί二' 第二預充電電壓VPRELH預充電或預放電。 亦即,回應於現有資料之極性反相信號POL與現有資 料之MSB(D<1:6>),第7圖之預充電電壓選擇電路90輸出第 二預充電電壓VPRELH至第一傳輸閘103。 因為相關於時脈信號CLK之第四上升邊緣4至第六上升 邊緣6之預充電電壓產生方法可由參考第7與8圖描敘之時 脈信號CLK之第一上升邊緣1至第三上升邊緣3之預充電電 壓產生方法而了解,其描述在此省略。 因而,根據本發明之預充電方法與預充電電壓產生電 路可不管下一輸出之電位而維持固定之擺動速率。 _ 第1 0圖顯示習知單組陣列之源極驅動電路之輸出電 壓。參考第2與1〇圖,第1〇圖之輸出波形顯示源極驅動電 路1 1之輸出端之波形,以及當開關s/w打開時之節點a與b 之輸出波形。節點B之信號之擺動速率之增加高於節點A之 信號之擺動速率。 第Π圖顯示習知雙組陣列之源極驅動電路之輸出電 第2與11圖,第11圖之輸出波形代表預充電電壓 設疋至弟一電壓VL蛊篦-雷厫七μ主π ^ .^ ^ ^ 1 π ^ 、弟一電£VH之^況。苐1 1圖之節點β 之波^比弟1 〇圖之節點Β之波形更差。 雷路二_ S ί t ί本發明之較佳實施例之預充電電壓產生 圖2考第2與12圖’當開,短路 54輸出最佳預充電電J,】路運作,預充電電壓產生電路 固定的。 口而所有輸出波形之擺動速率是
第20頁 ί225632
案號 五、發明說明(〗5); 1. 據本發明之預充電電慶彦4 電方法與模組之描述將省略Ρ路而輕易了解,信號線預充 如上述’在根據本發明之 生電路中,回應於極性反相 ,與預充電電垄產 …,連接至輔助源極巧現有資科测 率。 ,翰出佗號之短與固定擺動速 同樣,根據本發明之預充電方法盥 '數i減少,使得測試時間縮短且良率增加。p⑶尺寸 減少,且源極驅動電路I c之成本也減少。因' 電方法與預充電電壓產生電路中,信號線操作於 預充電時間内,電流消耗也減少。 、 雖然本發明已以一較佳實施例揭露如上,然其並 以限定本發明,任何熟習此技藝者,在不脫離本發明=二 神和範圍内,當可作些許之更動與潤飾,因此本4明7 護範圍當視後附之申請專利範圍所界定者為準。x 呆
1225632 修正 案號 91137263 圖式簡單說明 u 第1圖是習知LCD裝置圖。 第2圖是第1圖之源極驅動電路信號線之等效電路圖。 第3圖是根據本發明之一較佳實施例之LCD裝置圖。 第4圖是根據本發明之一較佳實施例之預充電電壓產 生電路之方塊圖。 第5圖是第3圖之輔助源極驅動電路之等效電路圖。 第6圖是第5圖之輸出入信號之時序圖。 第7圖是根據本發明之一較佳實施例之預充電電壓產 生電路之電路圖。 第8圖是第7圖之輸出入信號之時序圖。 第9圖是根據本發明之一較佳實施例之預充電電壓產 生方法之流程圖。 第1 0圖顯示習知單組陣列之源極驅動電路之輸出電 壓。 第1 1圖顯示習知雙組陣列之源極驅動電路之輸出電 壓。 第1 2圖是根據本發明之較佳實施例之預充電電壓產生 電路之輸出信號時序圖。 圖式標示說明 : 1 , 40 : LCD 裝置 1 1〜1 5,2 3〜2 7,4卜4 5 :源極驅動電路 1 7〜1 9,4 7〜4 9 :閘極驅動電路 21 ,51 ··薄膜電晶體(TFT)-LCD面板 2 9,6 9 :信號線
10623pif2.ptc 第22頁 1225632 案號911372 年兄月Θ曰 修正 圖式簡單說明 13 3 0 :等效電路 5 3〜5 7 :輔助源極驅動電路 54 :預充電電壓產生電路 墊 59,59’ ,59,,,61,61’ ,61 " 6 5 :開關電晶體 7 0 :預充電時序控制電路 7 0 ’ :等效電路 8 0 :模式選擇信號 8 1與8 5 :正反器 ❿ 8 3,8 7,8 9 :邏輯閘 90 :預充電電壓選擇電路 91與93 :選擇電路 100 :輸出電路 1 0 1與1 0 7 :反相器 1 0 3與1 0 5 :傳輸閘
10623pif2.ptc 第23頁

Claims (1)

1225632
?263 年9月/3曰 修正 六、申請專利範 1 . 一種信號 接至一輔助源極 位,該方法包括 回應於輸入 效位元之組合, 出之一電位之步 回應於 選擇之該電 2.如申 預充電時序 位之 請專 控制 3.如申請專 膜電 信號 連接至一薄 4. 一種 儲存第一資 比較該第一 二資料之一第二 比較 性反 信號 如果該 於該第二極 二極性反相 位之預充電 回應於 源極驅動電 5 ·如申 預充電時序 電壓 一預 路之 請專 控制 線預充電方法,以在一預充電模式下將連 驅動電路之一信號線預充電至一既定電 資料之極性反相信號與該輸入資料之最高 輸出從具不同電位之預充電電壓間所選擇 驟;以及 充電時序控制信號,預充電該信號線至所 步驟。 利範圍第1項所述之方法,更包括控制該 信號之該致能時間之步驟。 利範圍第1項所述之方法,其中該信號線 晶體(TFT)之該源極。 線預充電方法,包括: 料之一第一極性反相信號之步驟; 極性反相信號與尾隨該第一資料輸入之第 極性反相信號之步驟; 結果代表該第一極性反相信號之相位不同 相信號之相位,回應於該第二資料之該第 與該最高效位元之組合,輸出從具不同電 間所選擇出之一電位之步驟;以及 充電時序控制信號,預充電連接至一輔助 一信號線至所選擇之該電位之步驟。 利範圍第4項所述之方法,更包括控制該 信號之該致能時間之步驟。
10623pif2.ptc 第24頁 1225632 _卜秦號91137263 六、申請專利挺 年气月β 曰 修正 敗 t!'、. 6. 如申請專利範圍第4項所述之方法,其中該信號線 連接至一薄膜電晶體(TFT)之該源極。 7. —種信號線預充電方法,包括: 儲存第一資料之一第一極性反相信號與該第一資料之 該最南效 比較 二資料之 最高效位 如果 於該第二 元不同於 之該第二 不同電位 回應 源極驅動 8. 如 預充電時 9. 一 位元之步驟; 該第一極性反 一第二極性反 元與該第二資 該比較結果代 極性反相信號 該第二資料之 相信號與尾隨該第 相信號,以及比較 料之該最局效位元 表該第一極性反相 之相位且該第一資 該最高效位元,回 與該最高效位元之 極性反相信號 之預充電電壓間所選擇出之一電 於一預充電時 電路之一信號 申請專利範圍 序控制信號之 種信號線預充 個輔助源極驅 動電路IC之各 接至複數 助源極驅 括: 回應於一輸入資料 該最高效位元之組合, 所選擇出之一電位之步 序控制信號,預充 線至所選擇之該電 第7項所述之方法 該致能時間之步驟 電方法,以在一預 動電路IC中之關於 信號線預充電至一 一資料輸入之第 該第一資料之該 之步驟; 信號之相位相同 料之該最南效位 應於該第二資料 組合,輸出從具 位之步驟;以及 電連接至一輔助 位之步驟。 更包括控制該 〇 充電模式下將連 該信號線之一輔 既定電位,包 之一極性反相信號與該輸入資料之 輸出從具不同電位之預充電電壓間 驟;以及
I0623pif2.ptc 第25頁 1225632 案號911378§3q 9夂年R月/j>曰 修正 六、申請專利範圍 回應於一預充電時序控制信號,預充電連接至一輔助 源極驅動電路之一信號線至所選擇之該電位之步驟。 1 0.如申請專利範圍第9項所述之方法,更包括回應於 安置於該模組上之一可變電阻,控制該預充電時序控制信 號之該致能時間之步驟。 1 1 . 一種信號線預充電方法,以在一預充電模式下將 連接至複數個輔助源極驅動電路I C中之關於該信號線之一 輔助源極驅動電路I C並送出一信號之各信號線預充電至一 既定電位,包括: 儲存第一資料之一第一極性反相信號之步驟; 比較該第一極性反相信號與尾隨該第一資料輸入之第 二資料之一第二極性反相信號之步驟; 如果該比較結果代表該第一極性反相信號之電位不同 於該第二極性反相信號之電位,回應於該第二資料之該第 二極性反相信號與該最高效位元之組合,輸出從具不同電 位之預充電電壓間所選擇出之一電位之步驟;以及 回應於一預充電時序控制信號,預充電連接至一輔助 源極驅動電路之一信號線至所選擇之該電位之步驟。 1 2.如申請專利範圍第1 1項所述之方法,更包括回應 於安置於該模組上之一可變電阻·.,控制該預充電時序控制 信號之該致能時間之步驟。 1 3. —種信號線預充電方法,以在一預充電模式下將 連接至複數個輔助源極驅動電路I C中之關於該信號線之一 輔助源極驅動電路I C並送出一信號之各信號線預充電至一
10623pi f2.ptc 第26頁 1225632 :二七‘:说貝 91137263 年Ί月曰 修正 六、申請專利範 既定電位,包括: 儲存第一資料之一第一極性反相信號與該第一資料之 該最而效位元之步驟, 比較該第一極性反相信號與尾隨該第一資料輸入之第 二資料之一第二極性反相信號,以及比較該第一資料之該 最高效位元與該第二資料之該最高效位元之步驟; 如果該比較結果代表該第一極性反相信號之電位相同 於該第二極性反相信號之電位且該第一資料之該最高效位 元不同於該第二資料之該最高效位元,回應於該第二資料 之該第二極性反相信號與該最高效位元之組合,輸出從具 不同電位之預充電電壓間所選擇出之一電位之步驟;以及 回應於一預充電時序控制信號,預充電連接至一輔助 源極驅動電路之一信號線至所選擇之該電位之步驟。 14. 一種預充電電壓產生電路,以在一預充電模式下 將連接至一輔助源極驅動電路之一信號線預充電至一既定 電位,該電路包括: 一預充電電壓選擇電路,其回應於輸入資料之極性反 相信號與該輸入資料之最高效位元之組合,輸出從具不同 電位之預充電電壓間所選擇出之一電位;以及 一輸出電路,其回應於一預充電時序控制信號,輸出 所選擇之該電位至該信號線。 1 5.如申請專利範圍第1 4項所述之預充電電壓產生電 路,其中該預充電時序控制信號回應於一時脈信號而致能 且回應於該預充電電壓產生電路之外部所輸入之一輸入信
10623pif2.ptc 第27頁 1225632 六、申請專利範圍
換頁 1$ 年9月/3> 修正 號而失能,且該預充電時序控制信號之致能時間回應於該 輸入信號而受控。 1 6.如申請專利範圍第1 4項所述之預充電電壓產生電 路,其中該輸出電路包括一傳輸閘,其回應於該預充電時 序控制信號而輸出所選擇之該電位至該信號線。 17. —種預充電電壓產生電路,以在一預充電模式下 將連接至一輔助源極驅動電路之一信號線預充電至一既定 電位,該電路包括: 一墊; 一預充電時間控制電路,其回應於一時脈信號與透過 該墊輸入之一輸入信號之組合,輸出一預充電時間控制信 號; 一預充電電壓選擇電路,其回應於輸入資料之極性反 相信號與該輸入資料之最高效位元之組合,輸出從具不同 電位之預充電電壓間所選擇出之一電位;以及 所選擇 18 路,其 關於連 阻值。 19 模組, 其 一輸出電路,其回應於該預充電時序控制信號,輸出 之該電位至該信號線。 如申請專利範圍第1 7項所述之預充電電壓產生電 中該預充電時序控制信號之該致能時間之控制係相 接於一電源電壓與該墊間之一可變外部電阻之一電 .一種安置有串聯之複數個輔助源極驅動電路I C的 包括: 中各輔助源極驅動電路I C包括:一預充電電壓產生
10623pi f2.ptc 第28頁 1225632 年分月i 日 案號:』113现3 修正 臀 ^ 夂通 六、申請專利範圍1〜〜一…一—**——· 電路,其連接至相關於該輔助源極驅動電路I C之一信號線 並預充電該信號線至一既定電位,且該預充電電壓產生電 路包括: 一預充電電壓選擇電路,其回應於輸入資料之極性反 相信號與該輸入資料之最高效位元之組合,在一預充電模 式下輸出從具不同電位之預充電電壓間所選擇出之一電 位;以及 一輸出電路,其回應於一預充電時序控制信號,輸出 所選擇之該電位至該信號線。 2 0.如申請專利範圍第1 9項所述之模組,其中該預充 電時序控制信號之該致能時間係由串聯至事聯之該些源極 驅動電路I C之一可變外部電阻之一電阻值所控制。 2 1. —種安置有串聯之複數個輔助源極驅動電路I C的 模組,包括: 一TFT-LCD 面板; 該些源極驅動電路1C係排列於該TFT-LCD面板之該上 方部份之該列方向;以及 複數個源極驅動電路1C係排列於該TFT-LCD面板之該 下方部份之該列方向; 其中各輔助源極驅動電路I C包括:一預充電電壓產生 電路,其連接至相關於該輔助源極驅動電路I C之一信號線 並預充電該信號線至一既定電位,且該預充電電壓產生電 路包括: 一預充電時間控制電路,輸出一預充電時間控制信
10623pif2.ptc 第29頁 1225632 91^1796W ^孓年3月β日 修正 六、申請專利範圍 號,該預充電時間控制信號之該致能時間回應於一時脈信 號與一輸入信號之組合而受控; 一預充電電壓選擇電路,其回應於輸入資料之極性反 相信號與該輸入資料之最高效位元之組合,在一預充電模 式下輸出從具不同電位之預充電電壓間所選擇出之一電 位;以及 一輸出電路,其回應於一預充電時序控制信號,輸出 所選擇之該電位至該信號線。
10623pi f2.ptc 第30頁
TW091137263A 2002-02-22 2002-12-25 Precharge method and precharge voltage generation circuit of signal line TWI225632B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0009572A KR100421053B1 (ko) 2002-02-22 2002-02-22 신호선의 프리차지 방법 및 프리차지 전압발생회로

Publications (2)

Publication Number Publication Date
TW200303514A TW200303514A (en) 2003-09-01
TWI225632B true TWI225632B (en) 2004-12-21

Family

ID=27751914

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091137263A TWI225632B (en) 2002-02-22 2002-12-25 Precharge method and precharge voltage generation circuit of signal line

Country Status (4)

Country Link
US (1) US6756957B2 (zh)
JP (1) JP4372424B2 (zh)
KR (1) KR100421053B1 (zh)
TW (1) TWI225632B (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3968713B2 (ja) * 2003-06-30 2007-08-29 ソニー株式会社 フラットディスプレイ装置及びフラットディスプレイ装置の試験方法
ATE484051T1 (de) 2004-06-01 2010-10-15 Lg Display Co Ltd Organische elektrolumineszenzanzeige und ansteuerverfahren dafür
KR100747263B1 (ko) * 2004-06-09 2007-08-07 엘지전자 주식회사 유기 전계발광 표시장치와 그 구동방법
KR101157251B1 (ko) * 2005-06-28 2012-06-15 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
US20070040791A1 (en) * 2005-08-08 2007-02-22 Feng-Ting Pai Overdrive source driver for liquid crystal display
KR100746288B1 (ko) * 2005-11-21 2007-08-03 삼성전자주식회사 신호선 프리차아지 회로, 상기 회로를 포함하는 액정 표시장치의 구동장치 및 액정 표시 시스템
US8243542B2 (en) 2005-11-30 2012-08-14 Samsung Electronics Co., Ltd. Resistance variable memory devices and read methods thereof
KR100745601B1 (ko) 2005-11-30 2007-08-02 삼성전자주식회사 상 변화 메모리 장치 및 그것의 읽기 방법
JP2007157317A (ja) 2005-11-30 2007-06-21 Samsung Electronics Co Ltd 相変化メモリ装置及びそれの読み出し方法
US7668007B2 (en) 2005-11-30 2010-02-23 Samsung Electronics Co., Ltd. Memory system including a resistance variable memory device
KR100761109B1 (ko) * 2006-05-19 2007-09-21 엘지전자 주식회사 전계발광표시장치와 그 구동방법
KR100819946B1 (ko) * 2006-07-06 2008-04-10 엘지.필립스 엘시디 주식회사 전계발광표시장치 및 그 구동방법
JP4501952B2 (ja) * 2007-03-28 2010-07-14 セイコーエプソン株式会社 電気光学装置、その駆動方法および電子機器
KR20080107855A (ko) 2007-06-08 2008-12-11 삼성전자주식회사 표시 장치 및 이의 구동 방법
KR101224459B1 (ko) * 2007-06-28 2013-01-22 엘지디스플레이 주식회사 액정표시장치
JP2009015178A (ja) * 2007-07-06 2009-01-22 Nec Electronics Corp 容量性負荷駆動回路、容量性負荷駆動方法および液晶表示装置の駆動回路
KR101469096B1 (ko) * 2008-06-27 2014-12-15 삼성전자주식회사 게이트 드라이버 및 그 구동 방법과 이를 적용한디스플레이 패널 구동 장치
KR20100011285A (ko) * 2008-07-24 2010-02-03 삼성전자주식회사 프리 디코더를 구비하는 디스플레이 구동회로 및 그구동방법
JP2011197457A (ja) * 2010-03-19 2011-10-06 Toshiba Corp 液晶表示装置およびデータ駆動装置
KR101794651B1 (ko) 2010-12-31 2017-11-08 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
KR101971447B1 (ko) * 2011-10-04 2019-08-13 엘지디스플레이 주식회사 유기발광 표시장치 및 그 구동방법
CN104143307B (zh) * 2014-06-30 2017-03-08 上海天马微电子有限公司 Tft阵列基板及其驱动方法和显示装置
KR102304807B1 (ko) * 2014-08-18 2021-09-23 엘지디스플레이 주식회사 액정표시장치
KR20170029046A (ko) 2015-09-04 2017-03-15 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US20170309217A1 (en) * 2016-04-22 2017-10-26 Silicon Works Co., Ltd. Display driving device and display device including the same
CN112470211A (zh) * 2018-05-30 2021-03-09 深圳市柔宇科技股份有限公司 显示面板、显示装置和驱动方法
US10741242B2 (en) * 2018-09-07 2020-08-11 Samsung Electronics Co., Ltd. Memory devices including voltage generation circuit for performing background calibration
CN109188801A (zh) * 2018-09-26 2019-01-11 武汉天马微电子有限公司 一种显示面板及其制备方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3482683B2 (ja) * 1994-04-22 2003-12-22 ソニー株式会社 アクティブマトリクス表示装置及びその駆動方法
JP3568615B2 (ja) * 1994-07-08 2004-09-22 富士通ディスプレイテクノロジーズ株式会社 液晶駆動装置,その制御方法及び液晶表示装置
JP3110980B2 (ja) * 1995-07-18 2000-11-20 インターナショナル・ビジネス・マシーンズ・コーポレ−ション 液晶表示装置の駆動装置及び方法
JPH1097224A (ja) * 1996-09-24 1998-04-14 Toshiba Corp 液晶表示装置
JP2990082B2 (ja) * 1996-12-26 1999-12-13 日本電気アイシーマイコンシステム株式会社 液晶駆動回路及びその制御方法
JP3856919B2 (ja) * 1997-08-29 2006-12-13 株式会社東芝 液晶表示装置
JPH11161239A (ja) * 1997-11-28 1999-06-18 Toshiba Corp 液晶駆動回路
US6531996B1 (en) * 1998-01-09 2003-03-11 Seiko Epson Corporation Electro-optical apparatus and electronic apparatus
JP3681580B2 (ja) * 1999-07-09 2005-08-10 株式会社日立製作所 液晶表示装置
JP2001166740A (ja) * 1999-12-03 2001-06-22 Nec Corp 液晶表示装置の駆動回路
JP4240779B2 (ja) * 2000-07-31 2009-03-18 ソニー株式会社 液晶プロジェクタと調整方法

Also Published As

Publication number Publication date
KR100421053B1 (ko) 2004-03-04
US6756957B2 (en) 2004-06-29
TW200303514A (en) 2003-09-01
KR20030069652A (ko) 2003-08-27
US20030161189A1 (en) 2003-08-28
JP4372424B2 (ja) 2009-11-25
JP2003255917A (ja) 2003-09-10

Similar Documents

Publication Publication Date Title
TWI225632B (en) Precharge method and precharge voltage generation circuit of signal line
TWI292137B (en) Gate driving apparatus and method for liquid crystal display
TWI376098B (en) A shift register
CN101192391B (zh) 半导体电路、扫描电路及采用该扫描电路的显示装置
US6275070B1 (en) Integrated circuit having a high speed clock input buffer
KR100419816B1 (ko) 신호 전위 변환 회로
US6778627B2 (en) Shift-register circuit
TW201227655A (en) Gate driving circuit on array applied to chareg sharing pixel
KR100406548B1 (ko) 반도체메모리장치의 비트라인프리차지 회로 및 방법
TW200400516A (en) Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
US10096346B2 (en) Current-mode sense amplifier
TW200425641A (en) Level shift circuit
TW201212041A (en) Memory write operation methods and circuits
JP2012133887A (ja) 半導体メモリのコラム選択信号制御装置及び方法
TW200527365A (en) Driving circuit of liquid crystal display
Hu et al. Integrated a-Si: H gate driver with low-level holding TFTs biased under bipolar pulses
JP4776396B2 (ja) 断熱充電メモリ回路及びデータ書き込み方法
US3644907A (en) Complementary mosfet memory cell
JP3927953B2 (ja) 振幅変換回路
TW200947394A (en) Scan driver
US7012841B1 (en) Circuit and method for current pulse compensation
CN111587458B (zh) 用于在半导体器件中提供偏置信号的装置和方法
US11776595B2 (en) Memory device with source line control
US9704567B1 (en) Stressing and testing semiconductor memory cells
TWI355638B (en) Shift register and liquid crystal display device

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees