TWI222074B - Non-volatile semiconductor memory device for connecting to serial advanced technology attachment cable - Google Patents
Non-volatile semiconductor memory device for connecting to serial advanced technology attachment cable Download PDFInfo
- Publication number
- TWI222074B TWI222074B TW092121947A TW92121947A TWI222074B TW I222074 B TWI222074 B TW I222074B TW 092121947 A TW092121947 A TW 092121947A TW 92121947 A TW92121947 A TW 92121947A TW I222074 B TWI222074 B TW I222074B
- Authority
- TW
- Taiwan
- Prior art keywords
- sata
- advanced technology
- technology attachment
- serial advanced
- serial
- Prior art date
Links
- 238000005516 engineering process Methods 0.000 title claims abstract description 81
- 239000004065 semiconductor Substances 0.000 title claims abstract description 25
- 230000015654 memory Effects 0.000 claims abstract description 45
- 230000004044 response Effects 0.000 claims abstract description 3
- 230000005540 biological transmission Effects 0.000 claims description 21
- 230000006870 function Effects 0.000 claims description 9
- 238000004891 communication Methods 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 2
- 241000282376 Panthera tigris Species 0.000 claims 1
- 238000001514 detection method Methods 0.000 claims 1
- 238000012546 transfer Methods 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000010276 construction Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 125000004122 cyclic group Chemical group 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 210000004072 lung Anatomy 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0661—Format or protocol conversion arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
- G06F3/0613—Improving I/O performance in relation to throughput
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Read Only Memory (AREA)
- Information Transfer Systems (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Description
玖、發明說明: 發明所屬之技術領域 本發明是有關於一種半導體記憶元件,且特別是有 關於一種藉由序列先進技術附件(SATA)介面連接到主平台 之非揮發性記憶元件。 先前技術 過去,非揮發性記憶元件是以唯讀記憶體(ROMs)的 形式存在。資料一旦寫入唯讀記憶體(ROM),所寫入的資 料就只能讀出。資料無法由此種元件寫入或抹除。可抹除 可程式唯讀記憶體(EPROMs)近來的發展使非揮發性記憶 元件達到轉捩點,這是因爲他們提供完整的效用,就如同 是可寫、可讀以及可抹除的記憶體。由於具備小型、低耗 電以及高穩定性的好處,此種非揮發性半導體記憶體已經 被廣泛應用於例如數位相機及個人數位助理(PDA)之可攜 式電子設備。 近年來,非揮發性半導體記憶元件的應用已經明顯 地增加。因此,需要有高速且高容量之非揮發性半導體記 憶元件。爲了利用此種非揮發性記憶元件,因此需要有一 種支援高資料傳輸速度之介面。 “序列先進技術附件(ΑΤΑ)規格1.1版”(以下稱 爲”SATA”)是一種由包括APT科技、DELL電腦、IBM、 Intel、Maxtor、Seagate科技等等之電子產業所標準化之 介面形式。上述序列先進技術附件(SATA)介面通常使用於 例如硬碟機之大量儲存元件。序列先進技術附件(SATA)目 前支援1.5Gbps(十億位元/秒)之第一代資料傳輸速度,但 11990pif.doc/008 6 1222074 是預期將可支援6.0Gbps(十億位元/秒)之第三代資料傳輸 速度。上述序列先進技術附件(SATA)介面已經具備與例如 加強整合型電子裝置規範(E-IDE)之現存先進技術附件 (ΑΤΑ)介面相同的應用水準,使得以先進技術附件(ΑΤΑ)爲 基礎的軟體能夠直接操作於上述序列先進技術附件(SATA) 介面。 發明內容 本發明提供一種連接到序列先進技術附件(SATA)排 線之非揮發性半導體記憶元件,此排線爲支援高資料傳輸 速度之介面。 於一實施例中,連接到序列先進技術附件(SATA)排 線之序列先進技術附件(SATA)儲存元件包括:至少一個非 揮發性半導體記憶體,用以儲存資料於其中;一序列先進 技術附件(SATA)轉接器,連接到上述序列先進技術附件 (SATA)排線,用以在上述序列先進技術附件(SATA)排線上 傳送/接收資料信號;一記憶體控制器,用以控制上述非 揮發性半導體記憶體,以響應從上述序列先進技術附件 (SATA)轉接器傳送之資料信號;以及一序列先進技術附件 (SATA)元件控制器,連接在上述序列先進技術附件(SATA) 轉接器與上述記憶體控制器之間,用以接合在上述序列先 進技術附件(SATA)轉接器與上述記憶體控制器之間所傳送 /接收之信號。 上述序列先進技術附件(SATA)轉接器及上述序列先 進技術附件(SATA)元件控制器可能包括:一序列實體介面 裝置方塊,用以將經由上述序列先進技術附件(SATA)排線 11990pif.doc/008 7 所接收之電性信號轉換成爲邏輯信號;一序列數位連結控 制方塊,用以從上述序列實體介面裝置方塊接收上述邏輯 信號以處理上述邏輯信號並產生適合於序列先進技術附件 (SATA)通訊協定通訊之資料;以及一序列數位傳輸控制方 塊,連接在上述序列數位連結控制方塊與上述記憶體控制 器之間,用以接合在上述序列數位連結控制方塊與上述記 憶體控制器之間的資料傳送/接收。 上述序列數位傳輸控制方塊包括一個用以產生於上 述非揮發性半導體記憶體寫入/讀出資料所需之控制値之 影子暫存器方塊。 上述記憶體控制器包括:一讀出器,用以讀出儲存 於上述影子暫存器方塊之控制値;一命令偵測器,用以由 上述讀出器所讀出之控制値來偵測命令;一設定器,用以 設定一特殊功能暫存器以響應上述命令偵測器所偵測之命 令,以便對應於儲存在上述影子暫存器方塊之控制値;一 記憶體介面方塊,用以根據上述特殊功能暫存器之設定內 容來控制上述非揮發性半導體記憶體之資料寫入/讀出/抹 除操作;以及一資料處理器,連接在上述影子暫存器方塊 與上述記憶體介面方塊之間,用以管理想要寫入上述非揮 發性半導體記憶體之資料或由上述非揮發性半導體記憶體 所讀出之資料。 爲了讓本發明之上述和其他目的、特徵、和優點能 更明顯易懂,下文特舉其較佳實施例,並配合所附圖式予 以詳細說明,其中不同圖式中的相同參考數字表示相同元 件。所附圖式未必按照實際尺寸比例,部分將特別予以強 11990pif.doc/008 8 1222074 調以便說明本發明之原理。 實施方式 第1圖繪示根據本發明之一種與主系統連接之非揮 發性記億元件。 參照第1圖,記憶體系統10包括與以序列先進技術 附件(SATA)爲基礎之儲存元件200通訊之主平台100。例 如,主平台1〇〇可能包括一種需要資料儲存元件之電子設 備,例如個人數位助理(PDA)、數位相機、電腦系統、行 動電話等等。 主平台100經由序列先進技術附件(SATA)排線300 連接到序列先進技術附件(SATA)儲存元件200。主平台100 經由序列先進技術附件(SATA)主轉接器102連接到序列先 進技術附件(SATA)排線300。序列先進技術附件(SATA)儲 存元件200經由序列先進技術附件(SATA)轉接器201連接 到序列先進技術附件(SATA)排線300。主平台100更包括 一個用以控制及管理所有在序列先進技術附件(SATA)排線 300上傳輸之序列先進技術附件(SATA)通訊協定之主控制 器 101。 序列先進技術附件(SATA)儲存元件200包括一個用 以供應在序列先進技術附件(SATA)儲存元件200與序列先 進技術附件(SATA)排線300之間的介面之序列先進技術附 件(SATA)元件控制器202。記憶體控制器203於非揮發性 半導體記憶元件204寫入/讀出資料。例如,非揮發性半 導體記憶元件204可能包括用以儲存資料於其中之記憶模 組陣列。 11990pif.doc/008 9 1222074 現在將參照第2圖說明序列先進技術附件(SATA)通 訊分層架構。於第2圖中,與”實體層”有關之實線表示主 平台1〇〇與序列先進技術附件(SATA)儲存元件200之實體 連接,而與’’連結層、傳輸層以及應用層’’有關之虛線表示 其邏輯連接。於這種方式,主平台1〇〇與序列先進技術附 件(SATA)儲存元件200彼此分層地對應。可明瞭的是以下 將說明主平台100之分層110-113,這些可等效應用至序 列先進技術附件(SATA)儲存元件200之分層210-213。 根據序列先進技術附件(SATA)通訊協定之通訊當中 執行重要操作的方塊包括序列數位傳輸控制方塊112以及 序列數位連結控制方塊111。序列數位連結控制方塊111 控制有關序列線路之操作,而序列數位傳輸控制方塊112 則控制有關主平台100之操作。 序列實體介面裝置方塊110包括連接到序列先進技術 附件(SATA)排線300之轉接器102(見第1圖)。序列實體 介面裝置方塊110將電性序列信號轉換成邏輯平行資料, 反之亦然。 序列數位連結控制方塊111將控制作爲實體層之實體 介面裝置方塊110並且管理作爲傳輸層之序列數位傳輸控 制方塊112之介面。例如,序列數位連結控制方塊U1執 行8位元/10位元編碼、擾碼(scrambling)以及循環冗餘碼 檢查(CRC)以確保序列線路傳輸。 序列數位傳輸控制方塊112用以建構及解除訊框資訊 結構(frame information structure,FIS)。上述訊框資訊結構 (FIS)是一種從位於應用層之主軟體控制緩衝記憶體直接記 10 11990pif.doc/008 憶體存取(DMA)引擎方塊113傳送命令之訊框。於序列數 位傳輸控制方塊112,將提供錯誤報告給應用層113及連 結層111並且控制資料傳送/接收。 現在將參照第3圖詳細說明第2圖之序列先進技術 附件(SATA)儲存元件200。 參照第3圖,序列先進技術附件(SATA)儲存元件200 包括一個對應於第1圖所示之序列先進技術附件(SATA)轉 接器201以及序列先進技術附件(SATA)元件控制器202之 序列先進技術附件(SATA)引擎220。例如,序列先進技術 附件(SATA)引擎220具有第2圖之序列先進技術附件(SATA) 通訊分層架構,亦即序列實體介面裝置方塊210、序列數 位連結控制方塊211以及序列數位傳輸控制方塊212。例 如,方塊210-212之每一個具有與上述第2圖之主平台100 之相對應部分相同的功能。 記憶體控制器203對應於應用層213並且包括影子 暫存器方塊(shadow register block,SRB)讀出器231、命令 偵測器232、特殊功能暫存器(SFR)設定器233、資料處理 器234以及記憶體介面235。 記憶體控制器203經由嵌入序列數位傳輸控制方塊 212之影子暫存器方塊(SRB)連接到序列數位傳輸控制方塊 212。序列數位傳輸控制方塊212根據訊框資訊結構(FIS) 之建構及解除來儲存資料於上述影子暫存器方塊(SRB)。 影子暫存器方塊(SRB)讀出器231讀出儲存於影子暫存器 方塊(未顯示)之資料,並且傳送非揮發性半導體記憶體204 之狀態資訊至序列數位傳輸控制方塊212 ’使得上述狀態 11990pif.doc/008 11 1222074 資訊能夠肺於i:雜子暫絲細。下鄕i表顯示儲 存於影子暫存器方塊之胃半斗。 <第1表> 偏移 讀 寫 0 ______ _m 叫埠 1 錯誤 特徵 2 _ 3 ——__ 4 _ 5 ——. _ 6 ----- _左頭部 7 狀態 命令 Eh 替換狀態 元件控制 如第1表所示’影子暫存器方塊具備所有於非揮發 性記億體204寫入/讀出資料所需之値。因此,可得知記 憶體控制器203的所有操作都是藉由讀取儲存於影子暫存 器方塊之値來啓動。
命令偵測器232偵測包含於由影子暫存器方塊(SRB) 讀出器231所讀出之內容之命令之類型。特殊功能暫存器 (SFR)設定器233根據命令偵測器232所偵測之命令來設 定特殊功能暫存器(SFR)之資料,以便對應於影子暫存器 方塊之資料。資料處理器234對於除了控制信號以外的資 料實施錯誤糾正碼(ECC),並且管理想要儲存於非揮發性 半導體記憶體204之資料或從非揮發性半導體記憶體204 讀出之資料。記憶體介面方塊235於非揮發性半導體記憶 11990pif.doc/008 12 1222074 體204寫入/讀出資料或由此抹除資料。 上述功能性方塊可能以各式各樣的組態來實施,例 如,包括以軟體爲基礎的組態、以硬體爲基礎的組態以及 其所有組合。 根據本發明,能夠了解到支援序列先進技術附件 (SATA)通訊協定介面之序列先進技術附件(SATA)非揮發性 半導體記憶體能夠高速傳輸資料。
雖然本發明已經以其較佳實施例揭露如上,然其並 非用以限定本發明,任何熟習此技藝者,在不脫離本發明 之精神的情況下,當可作些許之更動與潤飾,因此本發明 之權利保護範圍當視後附之申請專利範圍所界定者爲準。 圖式簡單說明 第1圖是根據本發明之非揮發性記憶元件與主系統 之間的互連之方塊圖。 第2圖是序列先進技術附件(SATA)通訊分層架構之 方塊圖。 第3圖是序列先進技術附件(SATA)儲存元件之詳細
功能方塊圖。 圖式標記說明 10 記憶體系統 100 主平台 101 序列先進技術附件(SATA)主控制器 102 序列先進技術附件(SATA)轉接器 110 序列實體介面裝置方塊 111 序列數位連結控制方塊 11990pif.doc/008 13 1222074 112 序列數位傳輸控制方塊 113 主軟體控制緩衝記憶體直接記憶體存取(DMA) 引擎方塊 200 序列先進技術附件(SATA)儲存元件 201 序列先進技術附件(SATA)轉接器 202 序列先進技術附件(SATA)元件控制器 203 記憶體控制器 204 非揮發性半導體記憶體 210 序列實體介面裝置方塊 211 序列數位連結控制方塊 212 序列數位傳輸控制方塊 213 元件軟體控制緩衝記憶體直接記億體存取 (DMA)引擎方塊 220 序列先進技術附件(SATA)引擎 231 影子暫存器方塊(SRB)讀出器 232 命令偵測器 233 特殊功能暫存器(SFR)設定器 234 資料處理器 235 記憶體介面 300 序列先進技術附件(SATA)排線 11990pif.doc/008 14
Claims (1)
- 拾、申請專利範圍: 1. 一種序列先進技術附件(SATA)儲存元件,連接到一 序列先進技術附件(SATA)排線,該儲存元件包括: 至少一個非揮發性半導體記憶元件,用以儲存資料 於該元件中; 一序列先進技術附件(SATA)轉接器,用以在該序列 先進技術附件(SATA)排線上傳輸資料信號,該序列先進技 術附件(SATA)轉接器連接到該序列先進技術附件(SATA)排 線, 一記憶體控制器,用以控制該非揮發性半導體記憶 元件,以響應在該序列先進技術附件(SATA)轉接器傳輸之 資料信號;以及 一序列先進技術附件(SATA)元件控制器,連接在該 序列先進技術附件(SATA)轉接器與該記憶體控制器之間, 用以接合在該序列先進技術附件(SATA)轉接器與該記憶體 控制器之間的資料信號。 2. 如申請專利範圍第1項所述之序列先進技術附件 (SATA)儲存元件,其中該序列先進技術附件(SATA)轉接器 及該序列先進技術附件(SATA)元件控制器包括: 一序列實體介面裝置方塊,用以將在該序列先進技 術附件(SATA)排線上所傳輸之電性信號轉換成爲邏輯信 5虎, 一序列數位連結控制方塊,用以從該序列實體介面 裝置方塊接收該些邏輯信號以處理該些邏輯信號並產生適 合於序列先進技術附件(SATA)通訊協定通訊之資料;以及 11990pif.doc/008 15 1222074 一序列數位傳輸控制方塊,用以在該序列數位連結 控制方塊與該記憶體控制器之間接合,該序列數位傳輸控 制方塊連接在該序列數位連結控制方塊與該記憶體控制器 之間。 3. 如申請專利範圍第2項所述之序列先進技術附件 , (SATA)儲存元件,其中該序列數位傳輸控制方塊包括一個 用以產生於該非揮發性半導體記憶元件傳輸資料所需之控 制値之影子暫存器方塊。 4. 如申請專利範圍第3項所述之序列先進技術附件 _ (SATA)儲存元件,其中該記憶體控制器包括: 一讀出器,用以讀出儲存於該影子暫存器方塊之該 些控制値; 一命令偵測器,用以由該讀出器所讀出之該些控制 値來偵測一命令; 一設定器,用以設定一特殊功能暫存器以響應該命 令偵測器所偵測之該命令,以便對應於儲存在該影子暫存 器方塊之該些控制値; 一記憶體介面方塊,用以根據該特殊功能暫存器之 該些設定來控制該非揮發性半導體記憶元件之資料寫入/ 讀出/抹除操作;以及 一資料處理器,用以管理想要寫入該非揮發性半導 體記憶元件之資料或由該非揮發性半導體記憶元件所讀出 之資料,該資料處理器連接在該影子暫存器方塊與該記憶 體介面方塊之間。 11990pif.doc/008 16
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0052481A KR100487539B1 (ko) | 2002-09-02 | 2002-09-02 | 직렬 에이티에이 케이블과 연결되는 불휘발성 반도체메모리 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200404295A TW200404295A (en) | 2004-03-16 |
TWI222074B true TWI222074B (en) | 2004-10-11 |
Family
ID=31973618
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW092121947A TWI222074B (en) | 2002-09-02 | 2003-08-11 | Non-volatile semiconductor memory device for connecting to serial advanced technology attachment cable |
Country Status (4)
Country | Link |
---|---|
US (1) | US6853573B2 (zh) |
JP (1) | JP2004094948A (zh) |
KR (1) | KR100487539B1 (zh) |
TW (1) | TWI222074B (zh) |
Families Citing this family (51)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7496691B2 (en) * | 2003-07-28 | 2009-02-24 | Lsi Corporation | Standard ATA queuing automation in serial ATA interface for creating a frame information structure (FIS) corresponding to command from transport layer |
TWI269968B (en) * | 2004-04-22 | 2007-01-01 | Mediatek Inc | Method for processing the noise in the SATA |
US7865803B2 (en) * | 2004-04-30 | 2011-01-04 | Mediatek Inc. | Method for processing noise interference in data accessing device with serial advanced technology attachment (SATA) interface |
TWI242716B (en) * | 2004-04-30 | 2005-11-01 | Mediatek Inc | Method for processing interference of noise |
KR100615694B1 (ko) * | 2004-08-16 | 2006-08-25 | 삼성전자주식회사 | 복수개의 기능블럭을 제어하는 제어시스템 |
KR100640588B1 (ko) * | 2004-09-24 | 2006-11-01 | 삼성전자주식회사 | Sata 인터페이스와 ata 인터페이스를 선택적으로사용하는 비휘발성 메모리 저장 장치 |
KR100594305B1 (ko) * | 2004-12-17 | 2006-06-30 | 삼성전자주식회사 | 시리얼 ata 인터페이스를 이용하여 광학 디스크드라이버의 프로그램 코드를 업데이트하는 장치 및 그 방법 |
US7970953B2 (en) * | 2005-06-30 | 2011-06-28 | Intel Corporation | Serial ATA port addressing |
KR100718813B1 (ko) * | 2005-08-19 | 2007-05-18 | (주)콜로써스 | 시리얼 에이티에이 외장형 스토리지 장치의 메인보드와인터페이스 카드의 연결구조 |
WO2007036050A1 (en) * | 2005-09-30 | 2007-04-05 | Mosaid Technologies Incorporated | Memory with output control |
US7747833B2 (en) | 2005-09-30 | 2010-06-29 | Mosaid Technologies Incorporated | Independent link and bank selection |
US20070076502A1 (en) * | 2005-09-30 | 2007-04-05 | Pyeon Hong B | Daisy chain cascading devices |
US7652922B2 (en) | 2005-09-30 | 2010-01-26 | Mosaid Technologies Incorporated | Multiple independent serial link memory |
US20070165457A1 (en) * | 2005-09-30 | 2007-07-19 | Jin-Ki Kim | Nonvolatile memory system |
US11948629B2 (en) | 2005-09-30 | 2024-04-02 | Mosaid Technologies Incorporated | Non-volatile memory device with concurrent bank operations |
JP2007110349A (ja) * | 2005-10-12 | 2007-04-26 | Artray Co Ltd | Sataカメラシステム |
KR100786996B1 (ko) | 2006-02-16 | 2007-12-20 | 삼성전자주식회사 | 컴퓨터 시스템 및 그 제어방법 |
US20070214277A1 (en) * | 2006-03-07 | 2007-09-13 | Ahmed Ali U | Peer-to-peer network communications using SATA/SAS technology |
US8069328B2 (en) * | 2006-03-28 | 2011-11-29 | Mosaid Technologies Incorporated | Daisy chain cascade configuration recognition technique |
US8364861B2 (en) * | 2006-03-28 | 2013-01-29 | Mosaid Technologies Incorporated | Asynchronous ID generation |
US8335868B2 (en) * | 2006-03-28 | 2012-12-18 | Mosaid Technologies Incorporated | Apparatus and method for establishing device identifiers for serially interconnected devices |
US7551492B2 (en) | 2006-03-29 | 2009-06-23 | Mosaid Technologies, Inc. | Non-volatile semiconductor memory with page erase |
WO2007112555A1 (en) * | 2006-03-31 | 2007-10-11 | Mosaid Technologies Incorporated | Flash memory system control scheme |
KR100829788B1 (ko) | 2006-07-07 | 2008-05-16 | 삼성전자주식회사 | 커맨드 디코딩 시스템, 플래시 메모리 커맨드 디코딩시스템 및 이를 이용한 방법 |
US7904639B2 (en) | 2006-08-22 | 2011-03-08 | Mosaid Technologies Incorporated | Modular command structure for memory and memory system |
US8407395B2 (en) | 2006-08-22 | 2013-03-26 | Mosaid Technologies Incorporated | Scalable memory system |
US8700818B2 (en) * | 2006-09-29 | 2014-04-15 | Mosaid Technologies Incorporated | Packet based ID generation for serially interconnected devices |
US7817470B2 (en) * | 2006-11-27 | 2010-10-19 | Mosaid Technologies Incorporated | Non-volatile memory serial core architecture |
US7853727B2 (en) | 2006-12-06 | 2010-12-14 | Mosaid Technologies Incorporated | Apparatus and method for producing identifiers regardless of mixed device type in a serial interconnection |
US8271758B2 (en) | 2006-12-06 | 2012-09-18 | Mosaid Technologies Incorporated | Apparatus and method for producing IDS for interconnected devices of mixed type |
US7818464B2 (en) * | 2006-12-06 | 2010-10-19 | Mosaid Technologies Incorporated | Apparatus and method for capturing serial input data |
US8010709B2 (en) * | 2006-12-06 | 2011-08-30 | Mosaid Technologies Incorporated | Apparatus and method for producing device identifiers for serially interconnected devices of mixed type |
US8331361B2 (en) | 2006-12-06 | 2012-12-11 | Mosaid Technologies Incorporated | Apparatus and method for producing device identifiers for serially interconnected devices of mixed type |
US7529149B2 (en) * | 2006-12-12 | 2009-05-05 | Mosaid Technologies Incorporated | Memory system and method with serial and parallel modes |
US8984249B2 (en) * | 2006-12-20 | 2015-03-17 | Novachips Canada Inc. | ID generation apparatus and method for serially interconnected devices |
US8010710B2 (en) | 2007-02-13 | 2011-08-30 | Mosaid Technologies Incorporated | Apparatus and method for identifying device type of serially interconnected devices |
US8122202B2 (en) | 2007-02-16 | 2012-02-21 | Peter Gillingham | Reduced pin count interface |
EP2109862A4 (en) * | 2007-02-16 | 2010-08-04 | Mosaid Technologies Inc | SEMICONDUCTOR DEVICE AND METHOD FOR REDUCING ELECTRICAL CONSUMPTION IN AN INTERCONNECTED DEVICE SYSTEM |
WO2008101316A1 (en) * | 2007-02-22 | 2008-08-28 | Mosaid Technologies Incorporated | Apparatus and method for using a page buffer of a memory device as a temporary cache |
US7796462B2 (en) * | 2007-02-22 | 2010-09-14 | Mosaid Technologies Incorporated | Data flow control in multiple independent port |
US8086785B2 (en) | 2007-02-22 | 2011-12-27 | Mosaid Technologies Incorporated | System and method of page buffer operation for memory devices |
US7913128B2 (en) | 2007-11-23 | 2011-03-22 | Mosaid Technologies Incorporated | Data channel test apparatus and method thereof |
US7983099B2 (en) | 2007-12-20 | 2011-07-19 | Mosaid Technologies Incorporated | Dual function compatible non-volatile memory device |
US7940572B2 (en) | 2008-01-07 | 2011-05-10 | Mosaid Technologies Incorporated | NAND flash memory having multiple cell substrates |
US8594110B2 (en) | 2008-01-11 | 2013-11-26 | Mosaid Technologies Incorporated | Ring-of-clusters network topologies |
US8037235B2 (en) * | 2008-12-18 | 2011-10-11 | Mosaid Technologies Incorporated | Device and method for transferring data to a non-volatile memory device |
US8194481B2 (en) | 2008-12-18 | 2012-06-05 | Mosaid Technologies Incorporated | Semiconductor device with main memory unit and auxiliary memory unit requiring preset operation |
US8468417B2 (en) * | 2009-02-18 | 2013-06-18 | Micron Technology, Inc. | Data integrity in memory controllers and methods |
US8521980B2 (en) | 2009-07-16 | 2013-08-27 | Mosaid Technologies Incorporated | Simultaneous read and write data transfer |
US8331084B2 (en) | 2010-05-13 | 2012-12-11 | General Electric Company | Apparatus for securing electronic equipment |
US8825967B2 (en) | 2011-12-08 | 2014-09-02 | Conversant Intellectual Property Management Inc. | Independent write and read control in serially-connected devices |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09244961A (ja) * | 1996-03-08 | 1997-09-19 | Mitsubishi Electric Corp | フラッシュata−pcカード |
KR100281102B1 (ko) * | 1997-04-25 | 2001-03-02 | 김영환 | 플래쉬메모리를사용한에이티에이(ata)카드 |
KR19990054769A (ko) * | 1997-12-26 | 1999-07-15 | 구자홍 | 플레쉬 롬을 내장한 마이크로 프로세서에서의 프로그램 데이터 저장방법 |
US6182162B1 (en) * | 1998-03-02 | 2001-01-30 | Lexar Media, Inc. | Externally coupled compact flash memory card that configures itself one of a plurality of appropriate operating protocol modes of a host computer |
JP4164192B2 (ja) * | 1999-05-12 | 2008-10-08 | 株式会社ルネサステクノロジ | 半導体装置を搭載する記憶装置 |
KR200229996Y1 (ko) * | 2001-02-21 | 2001-07-19 | 주식회사 새로텍 | 다수의 인터페이스를 지원하는 외장형 저장장치 |
DE10214701B4 (de) * | 2002-04-03 | 2004-08-05 | Advanced Micro Devices, Inc., Sunnyvale | ATA- und SATA-Gemässes Controllerbauelement, Verfahren zum Betreiben und integrierter Schaltkreischip |
US6807600B2 (en) * | 2002-07-24 | 2004-10-19 | Intel Corporation | Method, system, and program for memory based data transfer |
TWI221225B (en) * | 2002-08-29 | 2004-09-21 | Via Tech Inc | Physical layer structure adapted to provide parallel and serial ATA interfaces |
US6791779B1 (en) * | 2002-09-30 | 2004-09-14 | Western Digital Technologies, Inc. | Disk drive having a connection-blocking device for use with a serial advanced technology attachment (SATA) power receptacle |
-
2002
- 2002-09-02 KR KR10-2002-0052481A patent/KR100487539B1/ko active IP Right Grant
-
2003
- 2003-06-04 US US10/453,989 patent/US6853573B2/en not_active Expired - Lifetime
- 2003-08-11 TW TW092121947A patent/TWI222074B/zh not_active IP Right Cessation
- 2003-08-22 JP JP2003299315A patent/JP2004094948A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
JP2004094948A (ja) | 2004-03-25 |
KR20040021043A (ko) | 2004-03-10 |
KR100487539B1 (ko) | 2005-05-03 |
US20040042244A1 (en) | 2004-03-04 |
TW200404295A (en) | 2004-03-16 |
US6853573B2 (en) | 2005-02-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI222074B (en) | Non-volatile semiconductor memory device for connecting to serial advanced technology attachment cable | |
TWI684102B (zh) | 記憶體系統中的鏈路糾錯 | |
TWI595488B (zh) | 具有雙模式插腳輸出之快閃記憶體控制器 | |
US8935464B2 (en) | Solid-state disk with wireless functionality | |
TWI596486B (zh) | 記憶體儲存裝置、記憶體控制器及資料串傳送與識別方法 | |
TWI312464B (zh) | ||
TWI326826B (en) | Spi device | |
RU2004128074A (ru) | Прямой свопинг памяти между флэш-памятью nand и sram с кодированием с коррекцией ошибок | |
KR20150079492A (ko) | 멀티모드 핀아웃을 갖는 플래시 메모리 컨트롤러 | |
US20130283081A1 (en) | Memory Array Power Cycling | |
JP2009510560A5 (zh) | ||
TW200415464A (en) | SATA flash memory device | |
TW201337554A (zh) | 程式化記憶胞與資料讀取方法、記憶體控制器與儲存裝置 | |
KR20200093362A (ko) | 메모리 시스템 및 그것의 동작 방법 | |
TW201426303A (zh) | 資料讀取方法、記憶體控制器與記憶體儲存裝置 | |
US9324444B2 (en) | Data storage device | |
TW201945935A (zh) | 整理指令記錄方法、記憶體控制電路單元與記憶體儲存裝置 | |
TW202137004A (zh) | 資料轉移方法與記憶體儲存裝置 | |
CN105320620B (zh) | 存储器存储装置及控制方法、存储器控制电路单元及模块 | |
TW201502977A (zh) | 指令執行方法、連接器與記憶體儲存裝置 | |
US20070279983A1 (en) | Semiconductor memory device and data transmission method thereof | |
US20240232010A9 (en) | Storage device for providing event data and operation method of storage device | |
CN104298468B (zh) | 指令执行方法、连接器与存储器储存装置 | |
TWI844172B (zh) | 資料儲存方法、記憶體儲存裝置及記憶體控制電路單元 | |
JP4314460B2 (ja) | データ転送方法、データ転送装置およびデータ転送システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |