CN105320620B - 存储器存储装置及控制方法、存储器控制电路单元及模块 - Google Patents
存储器存储装置及控制方法、存储器控制电路单元及模块 Download PDFInfo
- Publication number
- CN105320620B CN105320620B CN201410376413.XA CN201410376413A CN105320620B CN 105320620 B CN105320620 B CN 105320620B CN 201410376413 A CN201410376413 A CN 201410376413A CN 105320620 B CN105320620 B CN 105320620B
- Authority
- CN
- China
- Prior art keywords
- connecting interface
- interface unit
- unit
- control circuit
- host system
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Power Sources (AREA)
Abstract
本发明提供一种存储器存储装置及控制方法、存储器控制电路单元及模块。存储器存储装置包括一第一连接接口单元及一第二连接接口单元、一存储器控制电路单元及一介接电路。第一连接接口单元及第二连接接口单元电性连接至存储器控制电路单元的输入输出通道。介接电路设置于第一连接接口单元及第二连接接口单元至少其中之一与存储器控制电路单元之间。介接电路用以提供第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的一电性连接状态的判断信息。存储器控制电路单元用以参考判断信息以提供不同的操作功能给至少一主机系统。
Description
技术领域
本发明是有关于一种存储器存储装置、存储器控制电路单元、存储器控制电路模块以及存储器存储装置的控制方法,且特别是有关于一种包括多接头的存储器存储装置及控制方法、存储器控制电路单元及模块。
背景技术
数码相机、手机与MP3在这几年来的成长十分迅速,使得消费者对存储媒体的需求也急速增加。由于可复写式非易失性存储器(rewritable non-volatile memory)具有数据非易失性、省电、体积小、无机械结构、读写速度快等特性,最适于便携式电子产品,例如笔记本电脑。U盘就是一种以闪存存储器作为存储媒体的便携式存储装置。因此,近年闪存存储器产业成为电子产业中相当热门的一环。
一般而言,随身碟U盘通常仅具有单一个接头与一主机系统连接。在此接头与主机系统连接时,主机系统通过随身碟U盘的连接接口单元来存取随身碟U盘内部所存储的数据。为了因应多元化的使用需求,随身碟U盘的设计也可包括多个接头以与不同的主机系统连接。在此种设计中,随身碟U盘的存储器控制电路单元必需要判断至少一接头当中的哪个已与主机系统电性连接,也就是要判断主机系统所提供的信号是由至少一接头当中的哪个输入至随身碟U盘之中。除此之外,在判断哪一个接头与主机系统电性连接之后,随身碟U盘的存储器控制电路单元还必须可提供不同的操作功能给主机系统,始可满足多元化的使用需求。目前现有技术针对此种存储器存储装置的控制方法的开发付之阙如。
发明内容
本发明提供一种存储器存储装置及控制方法、存储器控制电路单元及模块,可提供不同的操作功能给连接接口单元的接头所连接的主机系统。
本发明的一种存储器存储装置包括一第一连接接口单元及一第二连接接口单元、一存储器控制电路单元、一可复写式非易失性存储器模块以及至少一介接电路。第一连接接口单元及第二连接接口单元用以电性连接到至少一主机系统。存储器控制电路单元包括一输入输出通道。第一连接接口单元及第二连接接口单元电性连接至存储器控制电路单元的输入输出通道。可复写式非易失性存储器模块电性连接至存储器控制电路单元,并且用以存储至少一主机系统所写入的数据。至少一介接电路设置于第一连接接口单元及第二连接接口单元至少其中之一与存储器控制电路单元之间。至少一介接电路用以提供第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的一电性连接状态的判断信息。存储器控制电路单元用以参考判断信息以提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的存储器控制电路单元用以参考判断信息来判断至少一主机系统是否电性连接至第一连接接口单元或第二连接接口单元。依据至少一主机系统电性连接至第一连接接口单元或第二连接接口单元,存储器控制电路单元对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的存储器控制电路单元用以参考判断信息来判断至少一主机系统与第一连接接口单元及第二连接接口单元的电性连接状态。依据不同的电性连接状态,存储器控制电路单元对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的存储器控制电路单元所提供的不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
在本发明一范例实施例中,当至少一主机系统电性连接至第一连接接口单元及第二连接接口单元时,上述的存储器控制电路单元对至少一主机系统宣告存储器存储装置为相同的电子装置,并提供不同的操作功能给至少一主机系统。存储器控制电路单元所提供的不同的操作功能包括对存储器存储装置不同的操作权限。
在本发明一范例实施例中,上述的第一连接接口单元及第二连接接口单元各自经由一第一种类信号传递路径电性连接至存储器控制电路单元的输入输出通道。至少一介接电路设置在第一种类信号传递路径至少其中之一。至少一介接电路输出至少一判断信号至存储器控制电路单元,以让存储器控制电路单元据此判断第一连接接口单元及第二连接接口单元是否电性连接到至少一主机系统。至少一判断信号包括判断信息。
在本发明一范例实施例中,上述的第一种类信号传递路径适于传递第一连接接口单元及第二连接接口单元的电源信号及数据信号两者至少其中之一。
在本发明一范例实施例中,上述的至少一介接电路包括一限流电路以及一分压电路。限流电路电性连接在第一连接接口单元或第二连接接口单元与存储器控制电路单元之间。限流电路用以限制所连接的第一连接接口单元或第二连接接口单元所提供的一信号的传递方向由第一连接接口单元或第二连接接口单元传递至存储器控制电路单元之间。分压电路电性连接在第一连接接口单元或第二连接接口单元与存储器控制电路单元之间。分压电路用以对第一连接接口单元或第二连接接口单元所提供的信号进行一分压操作,以输出包括判断信息的一判断信号至存储器控制电路单元。
在本发明一范例实施例中,上述的存储器存储装置还包括至少一信号检测单元。至少一信号检测单元电性连接至第一连接接口单元及第二连接接口单元至少其中之一以及至少一介接电路。至少一信号检测单元用以检测第一连接接口单元及第二连接接口单元至少其中之一所提供的至少一模拟信号,并且将所检测的至少一模拟信号转换为适于存储器控制电路单元的至少一判断信号。至少一判断信号包括判断信息。
在本发明一范例实施例中,上述的至少一信号检测单元包括一电位检测电路。电位检测电路用以比较至少一模拟信号的电位与一参考电压的电位,并且依据比较结果将所检测的至少一模拟信号转换为适于存储器控制电路单元的至少一判断信号。
在本发明一范例实施例中,上述的存储器存储装置还包括至少一开关单元。至少一开关单元用以利用多个第二种类信号传递路径,分别电性连接至第一连接接口单元、第二连接接口单元及存储器控制电路单元。存储器控制电路单元利用至少一控制信号来控制至少一开关单元的一导通状态,以让第一连接接口单元及第二连接接口单元其中之一利用第二种类信号传递路径,传递信号至存储器控制电路单元。
在本发明一范例实施例中,上述的第二种类信号传递路径适于传递连接接口单元的高速传递信号及数据信号两者至少其中之一。
本发明的一种存储器控制电路单元,用于控制一可复写式非易失性存储器模块。存储器控制电路单元包括一主机接口、一存储器接口以及一存储器管理电路。主机接口包括一输入输出通道。第一连接接口单元及第二连接接口单元电性连接至主机接口的输入输出通道。第一连接接口单元及第二连接接口单元用以电性连接到至少一主机系统。存储器接口电性连接至可复写式非易失性存储器模块。存储器管理电路电性连接至主机接口与存储器接口。至少一介接电路设置于第一连接接口单元及第二连接接口单元至少其中之一与存储器控制电路单元之间。至少一介接电路用以提供第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的一电性连接状态的判断信息。存储器管理电路用以参考判断信息以提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的存储器管理电路用以参考判断信息来判断至少一主机系统是否电性连接至第一连接接口单元或第二连接接口单元。依据至少一主机系统电性连接至第一连接接口单元或第二连接接口单元,存储器管理电路对至少一主机系统宣告存储器控制电路单元所属的一存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的存储器管理电路用以参考判断信息来判断至少一主机系统与第一连接接口单元及第二连接接口单元的电性连接状态。依据不同的电性连接状态,存储器管理电路对至少一主机系统宣告存储器控制电路单元所属的一存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的存储器管理电路所提供的不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
在本发明一范例实施例中,当至少一主机系统电性连接至第一连接接口单元及第二连接接口单元时,上述的存储器控制电路单元对至少一主机系统宣告存储器控制电路单元所属的一存储器存储装置为相同的电子装置,并提供不同的操作功能给至少一主机系统。存储器控制电路单元所提供的不同的操作功能包括对存储器存储装置不同的操作权限。
在本发明一范例实施例中,上述的第一连接接口单元及第二连接接口单元各自经由一第一种类信号传递路径电性连接至主机接口的输入输出通道。至少一介接电路设置在第一种类信号传递路径至少其中之一。至少一介接电路输出至少一判断信号至存储器管理电路,以让存储器管理电路据此判断第一连接接口单元及第二连接接口单元是否电性连接到至少一主机系统。至少一判断信号包括判断信息。
在本发明一范例实施例中,上述的第一种类信号传递路径适于传递第一连接接口单元及第二连接接口单元的电源信号及数据信号两者至少其中之一。
在本发明一范例实施例中,上述的至少一介接电路包括一限流电路以及一分压电路。限流电路电性连接在第一连接接口单元或第二连接接口单元与存储器控制电路单元之间。限流电路用以限制所连接的第一连接接口单元或第二连接接口单元所提供的一信号的传递方向由第一连接接口单元或第二连接接口单元传递至存储器控制电路单元之间。分压电路电性连接在第一连接接口单元或第二连接接口单元与存储器控制电路单元之间。分压电路对第一连接接口单元或第二连接接口单元所提供的信号进行一分压操作,以输出包括判断信息的一判断信号至存储器管理电路。
在本发明一范例实施例中,上述的存储器控制电路单元还包括至少一信号检测单元。至少一信号检测单元电性连接至第一连接接口单元及第二连接接口单元至少其中之一以及至少一介接电路。至少一信号检测单元用以检测第一连接接口单元及第二连接接口单元至少其中之一所提供的至少一模拟信号,并且将所检测的至少一模拟信号转换为适于存储器管理电路的至少一判断信号。至少一判断信号包括判断信息。
在本发明一范例实施例中,上述的至少一信号检测单元包括一电位检测电路。电位检测电路用以比较至少一模拟信号的电位与一参考电压的电位,并且依据比较结果将所检测的至少一模拟信号转换为适于存储器管理电路的至少一判断信号。
在本发明一范例实施例中,上述的存储器控制电路单元还包括至少一开关单元。至少一开关单元用以利用多个第二种类信号传递路径,分别电性连接至第一连接接口单元、第二连接接口单元及存储器控制电路单元。存储器管理电路利用至少一控制信号来控制至少一开关单元的一导通状态,以让第一连接接口单元及第二连接接口单元其中之一利用第二种类信号传递路径,传递信号至存储器控制电路单元。
在本发明一范例实施例中,上述的第二种类信号传递路径适于传递第一连接接口单元及第二连接接口单元的高速传递信号及数据信号两者至少其中之一。
本发明的一种存储器存储装置的控制方法,用于控制一存储器存储装置。存储器存储装置包括一第一连接接口单元及一第二连接接口单元以及一可复写式非易失性存储器模块。第一连接接口单元及第二连接接口单元用以电性连接到至少一主机系统。存储器存储装置的控制方法包括如下步骤。根据至少一判断信号,判断第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的一电性连接状态。存储器存储装置还包括至少一介接电路。至少一介接电路设置于第一连接接口单元及第二连接接口单元至少其中之一与存储器控制电路单元之间。至少一介接电路用以输出至少一判断信号。依据第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的电性连接状态,提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,在提供不同的操作功能给至少一主机系统的步骤中,依据至少一主机系统电性连接至第一连接接口单元或第二连接接口单元,对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在提供不同的操作功能给至少一主机系统的步骤中,依据至少一主机系统与第一连接接口单元及第二连接接口单元的不同的电性连接状态,对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的所提供的不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
在本发明一范例实施例中,当至少一主机系统电性连接至第一连接接口单元及第二连接接口单元时,在提供不同的操作功能给至少一主机系统的步骤中,对至少一主机系统宣告存储器存储装置为相同的电子装置,并提供不同的操作功能给至少一主机系统。存储器控制电路单元所提供的不同的操作功能包括对存储器存储装置不同的操作权限。
在本发明一范例实施例中,上述的第一连接接口单元及第二连接接口单元用以输出电源信号、数据信号及高速传递信号三者其中之一。在判断第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的电性连接状态的步骤中,是根据连接接口单元所输出的电源信号、数据信号及高速传递信号三者其中的一来判断连接接口单元是否电性连接至主机系统。
本发明的一种存储器存储装置包括一第一连接接口单元及一第二连接接口单元、一存储器控制电路模块以及一可复写式非易失性存储器模块。第一连接接口单元及第二连接接口单元用以电性连接到至少一主机系统。存储器控制电路模块包括多个输入输出通道。第一连接接口单元及第二连接接口单元电性连接至存储器控制电路模块不同的输入输出通道。可复写式非易失性存储器模块电性连接至存储器控制电路模块,并且用以存储至少一主机系统所写入的数据。依据第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的一电性连接状态,存储器控制电路模块对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的存储器控制电路模块用以判断至少一主机系统与第一连接接口单元及第二连接接口单元的电性连接状态。依据不同的电性连接状态,存储器控制电路模块对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的存储器控制电路模块所提供的不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
在本发明一范例实施例中,上述的存储器控制电路模块包括至少一存储器控制电路单元。至少一存储器控制电路单元电性连接至第一连接接口单元及第二连接接口单元。至少一存储器控制电路单元用以利用第一连接接口单元及第二连接接口单元至少其中之一所传递的电源信号、数据信号及高速传递信号三者其中之一来判断第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的电性连接状态。
在本发明一范例实施例中,上述的存储器控制电路模块包括一第一存储器控制电路单元以及一第二存储器控制电路单元。第一存储器控制电路单元电性连接至第一连接接口单元。第一存储器控制电路单元用以利用第一连接接口单元所传递的电源信号、数据信号及高速传递信号三者其中之一来判断第一连接接口单元是否电性连接到至少一主机系统。第二存储器控制电路单元电性连接至第二连接接口单元。第二存储器控制电路单元用以利用第二连接接口单元所传递的电源信号、数据信号及高速传递信号三者其中之一来判断第二连接接口单元是否电性连接到至少一主机系统。
在本发明一范例实施例中,上述的第一存储器控制电路单元与第二存储器控制电路单元之间,以一协调信号沟通。当第一存储器控制电路单元与第二存储器控制电路单元其中之一者存取可复写式非易失性存储器模块所存储的数据时,第一存储器控制电路单元与第二存储器控制电路单元其中的另一者不存取可复写式非易失性存储器模块所存储的数据。
本发明的一种存储器控制电路模块设置于一存储器存储装置。存储器控制电路模块包括至少一存储器控制电路单元。至少一存储器控制电路单元包括多个输入输出通道。第一连接接口单元及第二连接接口单元电性连接到至少一存储器控制电路单元中不同的输入输出通道。至少一存储器控制电路单元用以判断第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的一电性连接状态。依据电性连接状态,至少一存储器控制电路单元对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的至少一存储器控制电路单元用以判断至少一主机系统与第一连接接口单元及第二连接接口单元的电性连接状态。依据不同的电性连接状态,至少一存储器控制电路单元对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的至少一存储器控制电路单元所提供的不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
在本发明一范例实施例中,上述的至少一存储器控制电路单元用以利用第一连接接口单元及第二连接接口单元至少其中之一所传递的电源信号、数据信号及高速传递信号三者其中之一来判断第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的电性连接状态。
在本发明一范例实施例中,上述的至少一存储器控制电路单元包括一第一存储器控制电路单元以及一第二存储器控制电路单元。第一存储器控制电路单元电性连接至第一连接接口单元。第一存储器控制电路单元用以利用第一连接接口单元所传递的电源信号、数据信号及高速传递信号三者其中之一来判断第一连接接口单元是否电性连接到至少一主机系统。第二存储器控制电路单元电性连接至第二连接接口单元。第二存储器控制电路单元用以利用第二连接接口单元所传递的电源信号、数据信号及高速传递信号三者其中之一来判断第二连接接口单元是否电性连接到至少一主机系统。
在本发明一范例实施例中,上述的第一存储器控制电路单元与第二存储器控制电路单元之间,以一协调信号沟通。当第一存储器控制电路单元与第二存储器控制电路单元其中之一者存取可复写式非易失性存储器模块所存储的数据时,第一存储器控制电路单元与第二存储器控制电路单元其中的另一者不存取可复写式非易失性存储器模块所存储的数据。
本发明的一种存储器存储装置的控制方法,用于控制一存储器存储装置。存储器存储装置包括一第一连接接口单元及一第二连接接口单元以及一可复写式非易失性存储器模块。第一连接接口单元及第二连接接口单元用以电性连接到至少一主机系统。存储器存储装置的控制方法包括如下步骤。判断第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的一电性连接状态。依据第一连接接口单元及第二连接接口单元至少其中之一与至少一主机系统之间的电性连接状态,对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,在提供不同的操作功能给至少一主机系统的步骤中,依据第一连接接口单元及第二连接接口单元与至少一主机系统之间的电性连接状态,对至少一主机系统宣告存储器存储装置为不同的电子装置,并提供不同的操作功能给至少一主机系统。
在本发明一范例实施例中,上述的所提供的不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
在本发明一范例实施例中,上述的第一连接接口单元及第二连接接口单元用以输出电源信号、数据信号及高速传递信号三者其中之一。在判断第一连接接口单元及第二连接接口单元与至少一主机系统之间的电性连接状态的步骤中,是根据连接接口单元所输出的电源信号、数据信号及高速传递信号三者其中之一来判断第一连接接口单元及第二连接接口单元与至少一主机系统之间的电性连接状态。
基于上述,在本发明的范例实施例中,存储器控制电路单元用以依据连接接口单元与主机系统之间的电性连接状态,以对应不同的连接接口单元,提供不同的操作功能给连接接口单元所连接的主机系统。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1A是根据一范例实施例所示出的主机系统与存储器存储装置的示意图;
图1B是根据一范例实施例所示出的电脑、输入/输出装置与存储器存储装置的示意图;
图1C是根据一范例实施例所示出的主机系统与存储器存储装置的示意图;
图2是示出图1A所示的存储器存储装置的概要方块图;
图3是根据一范例实施例所示出的存储器控制电路单元的概要方块图;
图4示出本发明一范例实施例的存储器存储装置的概要示意图;
图5A示出本发明另一范例实施例的存储器存储装置的概要示意图;
图5B示出图5A的介接电路内部的电路概要示意图;
图6A示出本发明另一范例实施例的存储器存储装置的概要示意图;
图6B示出图6A的介接电路内部的电路概要示意图;
图7示出本发明另一范例实施例的存储器存储装置的概要示意图;
图8示出本发明一范例实施例的电位检测电路的概要示意图;
图9示出本发明另一范例实施例的电位检测电路的概要示意图;
图10示出本发明另一范例实施例的存储器存储装置的概要示意图;
图11示出本发明另一范例实施例的存储器存储装置的概要示意图;
图12示出本发明另一范例实施例的存储器存储装置的概要示意图;
图13示出本发明一范例实施例的存储器存储装置的控制方法的步骤流程图;
图14示出本发明另一范例实施例的存储器存储装置的控制方法的步骤流程图。
附图标记说明:
1001:主机系统;
1101:电脑;
1102:微处理器;
1104:随机存取存储器;
1106:输入/输出装置;
1108:系统总线;
1110:数据传输接口;
1202:鼠标;
1203:第一存储器控制电路单元;
1204:键盘;
1205:第二存储器控制电路单元;
1206:显示器;
1208:打印机;
1212:U盘;
1214:存储卡;
1216:固态硬盘;
1310:数码相机;
1312:SD卡;
1314:MMC卡;
1316:记忆棒;
1318:CF卡;
1320:嵌入式存储装置;
100、400、500、600、700、1000、1100、1200:存储器存储装置;
102A、402A、502A、602A、1202A:第一连接接口单元;
102B、402B、502B、602B、1202B:第二连接接口单元;
104、404、504、604、704、1207:存储器控制电路单元;
106、1209:可复写式非易失性存储器模块;
202:存储器管理电路;
204:主机接口;
206:存储器接口;
252:缓冲存储器;
254:电源管理电路;
256:错误检查与校正电路;
501、601A、601B、701A、701B:分压电路;
503、603A、603B、703A、703B:限流电路;
506、606A、606B、706A、706B:介接电路;
610:开关单元;
708A、708B:信号检测单元;
800、900:电位检测电路;
801、OP:放大器;
901:反向放大器;
P507、P509、P607、P609、P707、P709:第一种类信号传递路径;
P611、P613、P615、P617:第二种类信号传递路径;
R1、R2、R3、R4、R5、R6、R7、R8:电阻;
D1、D2:二极管;
S1、S2、S3、S4、S5、S4’、S5’:判断信号;
D+/D-:数据信号;
VBUS:电源信号;
Vctrl:控制信号;
Vref:参考电压;
StdA_SSRX+/StdA_SSRX-:高速传递信号;
GND、GND_A、GND_B:接地信号;
L:协调信号;
S300、S310、S400、S410:步骤。
具体实施方式
一般而言,存储器存储装置(也称,存储器存储系统)包括可复写式非易失性存储器模块与控制器(也称,控制电路或存储器控制电路单元)。通常存储器存储装置是与主机系统一起使用,以使主机系统可将数据写入至存储器存储装置或从存储器存储装置中读取数据。
图1A是根据一范例实施例所示出的主机系统与存储器存储装置的示意图。图1B是根据一范例实施例所示出的电脑、输入/输出装置与存储器存储装置的示意图。图1C是根据一范例实施例所示出的主机系统与存储器存储装置的示意图。
请参照图1A,主机系统1001一般包括电脑1101与输入/输出(input/output,简称I/O)装置1106。电脑1101包括微处理器1102、随机存取存储器(random access memory,简称RAM)1104、系统总线1108与数据传输接口1110。输入/输出装置1106包括如图1B的鼠标1202、键盘1204、显示器1206与打印机1208。必须了解的是,图1B所示的装置非限制输入/输出装置1106,输入/输出装置1106可还包括其他装置。
在本发明实施例中,存储器存储装置100是通过数据传输接口1110与主机系统1001的其他元件耦接。通过微处理器1102、随机存取存储器1104与输入/输出装置1106的运作可将数据写入至存储器存储装置100或从存储器存储装置100中读取数据。例如,存储器存储装置100可以是如图1B所示的U盘1212、存储卡1214或固态硬盘(Solid State Drive,简称SSD)1216等的可复写式非易失性存储器存储装置。存储器存储装置100(如图1B所示的U盘1212)虽然仅例示一个与主机系统1001连接的接头,惟在本发明其他范例实施例中,存储器存储装置100也可包括多个接头,用以与相同或不同类型的主机系统电性连接。
一般而言,主机系统1001为可实质地与存储器存储装置100配合以存储数据的任意系统。虽然在本范例实施例中,主机系统1001是以电脑系统来作说明,然而,在本发明另一范例实施例中主机系统1001可以是数码相机、摄像机、通信装置、音频播放器或视频播放器等系统。例如,在主机系统为数码相机(摄像机)1310时,可复写式非易失性存储器存储装置则为其所使用的SD卡1312、MMC卡1314、记忆棒(memory stick)1316、CF卡1318或嵌入式存储装置1320(如图1C所示)。嵌入式存储装置1320包括嵌入式多媒体卡(Embedded MMC,简称eMMC)。值得一提的是,嵌入式多媒体卡是直接耦接于主机系统的基板上。
图2是示出图1A所示的存储器存储装置的概要方块图。
请参照图2,以双接头的存储器存储装置100为例,存储器存储装置100包括第一连接接口单元102A、第二连接接口单元102B、存储器控制电路单元104与可复写式非易失性存储器模块106。第一连接接口单元102A、第二连接接口单元102B分别包括一接头。第一连接接口单元102A、第二连接接口单元102B分别通过存储器存储装置100的双接头电性连接至一至多个相同或不同种类的主机系统。
在本范例实施例中,第一连接接口单元102A、第二连接接口单元102B至少是兼容于通用串行总线(Universal Serial Bus,简称USB)标准。然而,必须了解的是,本发明不限于此,第一连接接口单元102A、第二连接接口单元102B也可以是符合并行高级技术附件(Parallel Advanced Technology Attachment,简称PATA)标准、电气和电子工程师协会(Institute of Electrical and Electronic Engineers,简称IEEE)1394标准、高速外设连接接口(Peripheral Component Interconnect Express,简称PCI Express)标准、串行高级技术附件(Serial Advanced Technology Attachment,简称SATA)标准、安全数字(Secure Digital,简称SD)接口标准、超高速一代(Ultra High Speed-I,简称UHS-I)接口标准、超高速二代(Ultra High Speed-II,简称UHS-II)接口标准、记忆棒(Memory Stick,简称MS)接口标准、多媒体存储卡(Multi Media Card,简称MMC)接口标准、嵌入式多媒体存储卡(Embedded Multimedia Card,简称eMMC)接口标准、通用闪存存储器(UniversalFlash Storage,简称UFS)接口标准、小型闪存(Compact Flash,简称CF)接口标准、集成驱动电子接口(Integrated Device Electronics,简称IDE)标准或其他适合的标准。第一连接接口单元102A、第二连接接口单元102B可与存储器控制电路单元104封装在一个芯片中,或者第一连接接口单元102A、第二连接接口单元102B是布设于一包含存储器控制电路单元104的芯片外。在多接头的存储器存储装置的范例实施例中,至少一连接接口单元符合的接口标准可以是全部相同、部分相同或全部不同。例如,第一连接接口单元102A、第二连接接口单元102B的接口标准可以是两者都符合第二代通用串行总线(USB 2.0)标准,或者两者都符合第三代通用串行总线(USB 3.0)标准,或者其中之一符合USB 2.0标准、其中的另一符合USB 3.0标准。或者第一连接接口单元102A、第二连接接口单元102B的接口标准也可以是前述接口标准中任意两者的组合。
存储器控制电路单元104用以执行以硬件型式或固件型式实作的多个逻辑门或控制指令,并且根据主机系统1001的指令在可复写式非易失性存储器模块106中进行数据的写入、读取与擦除等运作。
可复写式非易失性存储器模块106是耦接至存储器控制电路单元104,并且用以存储主机系统1001所写入的数据。可复写式非易失性存储器模块106具有实体擦除单元。例如,实体擦除单元可属于同一个存储器晶粒(die)或者属于不同的存储器晶粒。每一实体擦除单元分别具有复数个实体程序化单元,并且属于同一个实体擦除单元的实体程序化单元可被独立地写入且被同时地擦除。例如,每一实体擦除单元是由128个实体程序化单元所组成。然而,必须了解的是,本发明不限于此,每一实体擦除单元是可由64个实体程序化单元、256个实体程序化单元或其他任意个实体程序化单元所组成。
更详细来说,实体擦除单元为擦除的最小单位。也即,每一实体擦除单元含有最小数目之一并被擦除的记忆胞。实体程序化单元为程序化的最小单元。即,实体程序化单元为写入数据的最小单元。每一实体程序化单元通常包括数据比特区与冗余比特区。数据比特区包含多个实体存取地址用以存储使用者的数据,而冗余比特区用以存储系统的数据(例如,控制信息与错误更正码)。在本范例实施例中,每一个实体程序化单元的数据比特区中会包含4个实体存取地址,且一个实体存取地址的大小为512字节(byte,B)。然而,在其他范例实施例中,数据比特区中也可包含8个、16个或数目更多或更少的实体存取地址,本发明并不限制实体存取地址的大小以及个数。例如,实体擦除单元为实体区块,并且实体程序化单元为实体页面或实体扇。
图3是根据一范例实施例所示出的存储器控制电路单元的概要方块图。
请参照图3,存储器控制电路单元104包括存储器管理电路202、主机接口204与存储器接口206。
存储器管理电路202用以控制存储器控制电路单元104的整体运作。具体来说,存储器管理电路202具有多个控制指令,并且在存储器存储装置100运作时,此些控制指令会被执行以进行数据的写入、读取与擦除等运作。以下说明存储器管理电路202的操作时,等同于说明存储器控制电路单元104的操作,以下并不再赘述。
在本范例实施例中,存储器管理电路202的控制指令是以固件型式来实作。例如,存储器管理电路202具有微处理器单元(未示出)与只读存储器(未示出),并且此些控制指令是被烧录至此只读存储器中。当存储器存储装置100运作时,此些控制指令会由微处理器单元来执行以进行数据的写入、读取与擦除等运作。
在本发明另一范例实施例中,存储器管理电路202的控制指令也可以程序码型式存储于可复写式非易失性存储器模块106的特定区域(例如,存储器模块中专用于存放系统数据的系统区)中。此外,存储器管理电路202具有微处理器单元(未示出)、只读存储器(未示出)及随机存取存储器(未示出)。特别是,此只读存储器具有开机码(boot code),并且当存储器控制电路单元104被致能时,微处理器单元会先执行此开机码来将存储于可复写式非易失性存储器模块106中的控制指令载入至存储器管理电路202的随机存取存储器中。之后,微处理器单元会运转此些控制指令以进行数据的写入、读取与擦除等运作。
此外,在本发明另一范例实施例中,存储器管理电路202的控制指令也可以一硬件型式来实作。例如,存储器管理电路202包括微控制器、存储器管理单元、存储器写入单元、存储器读取单元、存储器擦除单元与数据处理单元。存储器管理单元、存储器写入单元、存储器读取单元、存储器擦除单元与数据处理单元是耦接至微控制器。其中,存储器管理单元用以管理可复写式非易失性存储器模块106的实体擦除单元;存储器写入单元用以对可复写式非易失性存储器模块106下达写入指令以将数据写入至可复写式非易失性存储器模块106中;存储器读取单元用以对可复写式非易失性存储器模块106下达读取指令以从可复写式非易失性存储器模块106中读取数据;存储器擦除单元用以对可复写式非易失性存储器模块106下达擦除指令以将数据从可复写式非易失性存储器模块106中擦除;而数据处理单元用以处理欲写入至可复写式非易失性存储器模块106的数据以及从可复写式非易失性存储器模块106中读取的数据。
主机接口204是耦接至存储器管理电路202并且用以接收与识别主机系统1001所传送的指令与数据。也就是说,主机系统1001所传送的指令与数据会通过主机接口204来传送至存储器管理电路202。在本范例实施例中,主机接口204是兼容于SATA标准。然而,必须了解的是本发明不限于此,主机接口204也可以是兼容于PATA标准、IEEE 1394标准、PCIExpress标准、USB标准、SD标准、UHS-I标准、UHS-II标准、MS标准、MMC标准、eMMC标准、UFS标准、CF标准、IDE标准或其他适合的数据传输标准。在多个连接接口单元的存储器存储装置100中,主机接口204的实施范例可以是一至多个主机接口,耦接至存储器管理电路202,并且用以分别或共同接收与识别主机系统1001所传送的指令与数据。在本发明的范例实施例中,存储器控制电路单元104可包括一至多个输入输出通道。在单一个输入输出通道的范例实施例中,此输入输出通道例如可设置在主机接口204中。在复数个输入输出通道的范例实施例中,此些输入输出通道例如可全部设置在主机接口204中,或者一对一的各自设置在多个主机接口中。
存储器接口206是耦接至存储器管理电路202并且用以存取可复写式非易失性存储器模块106。也就是说,欲写入至可复写式非易失性存储器模块106的数据会经由存储器接口206转换为可复写式非易失性存储器模块106所能接受的格式。
在本发明一范例实施例中,存储器控制电路单元104还包括缓冲存储器252、电源管理电路254与错误检查与校正电路256。
缓冲存储器252是耦接至存储器管理电路202并且用以暂存来自于主机系统1001的数据与指令或来自于可复写式非易失性存储器模块106的数据。
电源管理电路254是耦接至存储器管理电路202并且用以控制存储器存储装置100的电源。
错误检查与校正电路256是耦接至存储器管理电路202并且用以执行错误检查与校正程序以确保数据的正确性。具体来说,当存储器管理电路202从主机系统1001中接收到写入指令时,错误检查与校正电路256会为对应此写入指令的数据产生对应的错误更正码(error correcting code,简称ECC),并且存储器管理电路202会将上述的数据与错误更正码写入至可复写式非易失性存储器模块106中。之后,当存储器管理电路202从可复写式非易失性存储器模块106中读取数据时也会读取对应的错误更正码,并且错误检查与校正电路256会依据此错误更正码对所读取的数据执行错误检查与校正程序。
图4示出本发明一范例实施例的存储器存储装置的概要示意图。请参考图4,为清楚说明本范例实施例,图4仅示出存储器存储装置400的存储器控制电路单元404、第一连接接口单元402A、第二连接接口单元402B。应注意的是,在存储器存储装置400的硬件架构上,第一连接接口单元402A、第二连接接口单元402B例如各自包括一个接头,用以电性连接到至少一个主机系统。
在本范例实施例中,利用所包括的接头,第一连接接口单元402A、第二连接接口单元402B用以电性连接到至少一个主机系统。因此,第一连接接口单元402A、第二连接接口单元402B与主机系统的电性连接状态包括但不限于第一连接接口单元402A电性连接至一主机系统,第二连接接口单元402B未连接至任何主机系统;第一连接接口单元402A未连接至任何主机系统,第二连接接口单元402B电性连接至一主机系统;第一连接接口单元402A电性连接至一第一主机系统,第二连接接口单元402B电性连接至一第二主机系统;以及第一连接接口单元402A、第二连接接口单元402B电性连接至同一个主机系统。
在本范例实施例中,存储器控制电路单元404包括一输入输出通道,第一连接接口单元402A、第二连接接口单元402B电性连接至此输入输出通道。存储器控制电路单元404用以参考第一连接接口单元402A及第二连接接口单元402B至少其中之一与主机系统之间的电性连接状态的判断信息,以对应不同的第一连接接口单元402A、第二连接接口单元402B提供不同的操作功能给所连接的主机系统。此处与第一连接接口单元402A及第二连接接口单元402B至少其中之一电性连接的主机系统可以是一至多个相同或不同的主机系统。也就是说,若第一连接接口单元电性连接至主机系统,存储器控制电路单元404用以提供一第一操作功能给主机系统。若第二连接接口单元402B电性连接至主机系统,存储器控制电路单元404用以提供一第二操作功能给主机系统,其中第一操作功能与第二操作功能不同。因此,存储器控制电路单元404可依据主机系统与第一连接接口单元402A及第二连接接口单元402B至少其中之一之间的电性连接状态,提供不同的操作功能给所连接的主机系统。
举例而言,依据主机系统电性连接至第一连接接口单元402A或第二连接接口单元402B,存储器控制电路单元404对所连接的主机系统宣告此存储器存储装置400为不同的电子装置,并提供不同的操作功能给所连接的主机系统。存储器控制电路单元404所宣告的电子装置的种类包括但不限于USB磁盘驱动器、USB光盘驱动器、USB键盘或者USB读卡器。因此,对应不同的第一连接接口单元402A、第二连接接口单元402B,存储器控制电路单元404所提供的不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。信息安全认证功能例如是存储器存储装置400与所对应的主机系统连接时,必须要执行的密码认证功能。另外,在一实施例中,当第一连接接口单元402A及第二连接接口单元402B同时电性连接至同一个主机系统,或同时各自电性连接至不同的主机系统时,存储器控制电路单元404也可对所连接的主机系统宣告此存储器存储装置400为不同的电子装置,并提供不同的操作功能给所连接的主机系统。
在本范例实施例中,主机系统、第一连接接口单元402A及第二连接接口单元402B三者之间电性连接状态还可包括第一连接接口单元402A及第二连接接口单元402B都连接至相同的或不同的主机系统。在此例中,存储器控制电路单元404对主机系统宣告存储器存储装置400为相同的电子装置,即都宣告为存储器存储装置400,并提供不同的操作功能给所连接的主机系统。存储器控制电路单元404所提供的不同的操作功能包括对存储器存储装置400不同的操作权限,例如可存取的存储器空间不同或只读、可读写的权限不同。
换句话说,在本范例实施例中,存储器控制电路单元404对应电性连接至不同连接接口单元的主机系统提供不同的功能。此处不同的功能包含有对主机系统宣告存储器存储装置400为不同的电子装置,以及对主机系统宣告存储器存储装置400为相同的电子装置,即都宣告为存储器存储装置,但可存取的存储器空间不同或可操作的权限不同。
在本范例实施例中,第一连接接口单元402A、第二连接接口单元402B可以是全部都符合同一种传输接口标准,或者也可以是其中之一符合一第一传输接口标准,而其中的另一符合一第二传输接口标准。举例而言,第一连接接口单元402A、第二连接接口单元402B例如是全部符合USB 2.0的传输接口标准,或者例如是全部符合USB 3.0的传输接口标准。或者,第一连接接口单元402A例如是符合USB 1.1的传输接口标准,而第二连接接口单元402B例如是符合SATA标准的传输接口标准。或者,第一连接接口单元402A例如是符合USB3.0的传输接口标准,而第二连接接口单元402B例如是符合eMMC标准的传输接口标准。也就是说,本发明对第一连接接口单元402A、第二连接接口单元402B所符合的传输接口标准不加以限制。
在本范例实施例中,存储器控制电路单元404例如是利用至少一判断信号来判断第一连接接口单元402A、第二连接接口单元402B是否电性连接到至少一主机系统。在USB2.0的传输接口标准中,存储器存储装置400经由第一连接接口单元402A、第二连接接口单元402B的接头与所对应的主机系统电性连接时,其间的传递信号至少包括电源信号VBUS、数据信号D+/D-及第一接地信号GND。在此标准中,至少一判断信号例如是根据USB 2.0的电源信号VBUS或数据信号D+/D-来产生。在USB 3.0的传输接口标准中,存储器存储装置400经由第一连接接口单元402A、第二连接接口单元402B的接头与所对应的主机系统电性连接时,其间的传递信号至少包括电源信号VBUS、数据信号D+/D-、高速传递信号StdA_SSRX+/StdA_SSRX-、第一接地信号GND及第二接地信号GND_DRAIN。在此标准中,至少一判断信号例如是根据USB 3.0的电源信号VBUS、数据信号D+/D-或高速传递信号StdA_SSRX+/StdA_SSRX-来产生。
换句话说,本范例实施例的存储器控制电路单元404可以分辨电源信号VBUS或数据信号D+/D-是由第一连接接口单元402A、第二连接接口单元402B的接头当中的哪个输入至存储器存储装置400,来判断第一连接接口单元402A、第二连接接口单元402B是否电性连接到至少一主机系统,从而提供不同的操作功能给第一连接接口单元402A、第二连接接口单元402B所连接的主机系统。
图5A示出本发明另一范例实施例的存储器存储装置的概要示意图。请参考图5A,本范例实施例的存储器存储装置500类似于图4的存储器存储装置400,惟两者之间主要的差异例如在于存储器存储装置500还包括至少一介接电路(Interfacing Circuit)506。介接电路506用以提供第一连接接口单元502A及第二连接接口单元502B至少其中之一与至少一主机系统之间的一电性连接状态的判断信息。因此,存储器控制电路单元504用以参考判断信息以提供不同的操作功能给所连接的主机系统。
为清楚说明本范例实施例,图5A仅示出存储器存储装置500的存储器控制电路单元504、第一连接接口单元502A、第二连接接口单元502B以及介接电路506。应注意的是,在本范例实施例中,存储器控制电路单元504例如包括一个输入输出通道,第一连接接口单元502A、第二连接接口单元502B皆连接至存储器控制电路单元504的同一输入输出通道。因此,存储器存储装置500还包括介接电路506,用以输出一包括判断信息的判断信号S1,以协助存储器控制电路单元504判断是哪一个连接接口单元与主机系统连接。
在本范例实施例中,第一连接接口单元502A、第二连接接口单元502B各自经由第一种类信号传递路径P507、P509电性连接至存储器控制电路单元504。在本范例实施例中,介接电路506是设置在第二连接接口单元502B与存储器控制电路单元504之间的第一种类信号传递路径P509上。惟本发明并不限于此,在其他范例实施例中,介接电路506也可设置在第一连接接口单元502A与存储器控制电路单元504之间的第一种类信号传递路径P507上。在本范例实施例中,第一种类信号传递路径例如适于用以传递USB 2.0或USB 3.0的电源信号VBUS的电性传递路径。惟本发明并不限于此,在其他范例实施例中,第一种类信号传递路径例如也可以是适用于传递USB 2.0或USB 3.0的数据信号D+/D-的电性传递路径。
在本范例实施例中,若第二连接接口单元502B电性连接至所对应的主机系统时,介接电路506根据从第二连接接口单元502B所接收的电源信号VBUS或数据信号D+/D-来产生并输出一判断信号S1至存储器控制电路单元504,以让存储器控制电路单元依据判断信号S1来判断第二连接接口单元502B是否电性连接至主机系统。因此,存储器控制电路单元504用以参考第一连接接口单元502A及第二连接接口单元502B至少其中之一与主机系统之间的电性连接状态的判断信息,以提供不同的操作功能给至少一主机系统。
图5B示出图5A的介接电路内部的电路概要示意图。请参考图5A及图5B,本范例实施例的介接电路506例如包括一限流电路503以及一分压电路501。
在本范例实施例中,限流电路503例如包括一二极管D1。限流电路503也可是由晶体管或其他元件组成的限流电路。限流电路503用以电性连接在第二连接接口单元502B与存储器控制电路单元504之间,并且限制第二连接接口单元502B所提供的电源信号VBUS或数据信号D+/D-由第二连接接口单元502B传递至存储器控制电路单元504。在本范例实施例中,分压电路501例如包括两个串联耦接的电阻R1及R2。分压电路501用以电性连接在第二连接接口单元502B与存储器控制电路单元504之间,并且对第二连接接口单元502B所提供的电源信号VBUS或数据信号D+/D-进行分压操作,以输出包括判断信息的判断信号S1至存储器控制电路单元504。以第二连接接口单元502B所提供的5伏特的电源信号VBUS为例,分压电路501对电源信号VBUS进行分压,以将电源信号VBUS调整为例如3.3伏特的判断信号S1,以适于存储器控制电路单元504的电压输入范围。
在本范例实施例中,分压电路501可以是设置于存储器控制电路单元504外的外部元件,也可以是内建于存储器控制电路单元504内的内部元件。此外,在图5A及图5B的范例实施例中,是以一个介接电路506耦接在连接第二连接接口单元502B与存储器控制电路单元504之间作为例示说明,但本发明并不限于此,在另一范例实施例中,存储器存储装置也可以包括多个介接电路。
图6A示出本发明另一范例实施例的存储器存储装置的概要示意图。图6B示出图6A的介接电路内部的电路概要示意图。请参考图6A及图6B。为清楚说明本范例实施例,图6A仅示出存储器存储装置600的存储器控制电路单元604、第一连接接口单元602A、第二连接接口单元602B以及介接电路606A、606B。图6B示出介接电路606A和606B内部的电路,包括:分压电路601A和601B、限流电路603A和603B、二极管D1和D2、电阻R1~R4、接地信号GND_A和GND_B。应注意的是,在本范例实施例中,存储器存储装置600是包括多个介接电路606A、606B。
在本范例实施例中,介接电路606A、606B分别设置在第一种类信号传递路径P607、P609上。存储器控制电路单元604分别利用介接电路606A、606B所产生的判断信号S2、S3来判断第一连接接口单元602A、第二连接接口单元602B是否电性连接至所对应的主机系统,其判断原理类似于图5A及图5B的范例实施例。此处的判断信号S2、S3包括第一连接接口单元602A及第二连接接口单元602B至少其中之一与至少一主机系统之间的电性连接状态的判断信息。也即,存储器控制电路单元604分别利用介接电路606A、606B将所接收的电源信号VBUS或数据信号D+/D-调整为适于存储器控制电路单元604的电压输入范围的判断信号S2、S3。接着,若第一连接接口单元602A、第二连接接口单元602B电性连接至所对应的主机系统,存储器控制电路单元604再根据所连接的第一连接接口单元602A、第二连接接口单元602B的不同,提供不同的操作功能给第一连接接口单元602A、第二连接接口单元602B所连接的主机系统。
另外,在图6A及图6B的范例实施例中,存储器存储装置600的电路区块及元件的配置组态及其操作方式、功效可由图5A及图5B实施例的叙述中获致足够的教示、建议与实施说明,因此不再赘述。应注意的是,在本范例实施例中,存储器存储装置600是包括两个介接电路606A、606B,但本发明对介接电路的数量并不加以限制。设计者可依实际设计需求在存储器存储装置中配置一至多个介接电路。再者,介接电路606A、606B的内部架构也不用以限制本发明,在配置一至多个介接电路的范例实施例中,一至多个介接电路的内部架构可以全部相同、部分相同或全部不同。
图7示出本发明另一范例实施例的存储器存储装置的概要示意图。请参考图7,为清楚说明本范例实施例,图7仅示出存储器存储装置700的存储器控制电路单元704、介接电路706A、706B以及信号检测单元708A、708B。介接电路706A、706B包括分压电路701A和701B、限流电路703A和703B、二极管D1和D2、电阻R1~R4、接地信号GND_A和GND_B。应注意的是,在本范例实施例中,存储器存储装置700还包括信号检测单元708A、708B。信号检测单元708A、708B用以检测连接接口单元(未示出)所提供的多个模拟信号。
在本范例实施例中,模拟信号包括但不限于USB 3.0的高速传递信号StdA_SSRX+/StdA_SSRX-。信号检测单元708A、708B分别电性连接至介接电路706A、706B的分压电路701A、701B。信号检测单元708A、708B分别将所检测到的模拟信号转换为适于存储器控制电路单元704的判断信号S4’、S5’。因此,此处的判断信号S4’、S5’包括第一连接接口单元702A及第二连接接口单元702B至少其中之一与至少一主机系统之间的电性连接状态的判断信息。在模拟信号为高速传递信号StdA_SSRX+/StdA_SSRX-的范例实施例中,高速传递信号StdA_SSRX+/StdA_SSRX-的频率相对于电源信号VBUS或数据信号D+/D-的频率较高,因此,信号检测单元708A、708B转换信号的方法至少包括对高速传递信号StdA_SSRX+/StdA_SSRX-进行一降频操作等技术手段。接着,再由分压电路701A、701B将经降频处理后的高速传递信号调整为适于存储器控制电路单元704的电压输入范围的判断信号S4、S5。之后,若存储器存储装置700的连接接口单元的电性连接至所对应的主机系统,存储器控制电路单元704再根据连接接口单元的不同,提供不同的操作功能给连接接口单元所连接的主机系统。因此,信号检测单元708A、708B可用以检测高速传递信号StdA_SSRX+/StdA_SSRX-是来自存储器存储装置700的连接接口单元当中的哪个,从而获得连接接口单元是否连接至主机系统的信息。
在本范例实施例中,介接电路706A、706B分别设置在第一种类信号传递路径P707、P709。在本范例实施例中,第一种类信号传递路径例如适于用以传递USB 2.0或USB 3.0的电源信号VBUS的电性传递路径。惟本发明并不限于此,在其他范例实施例中,第一种类信号传递路径例如也可以是适用于传递USB 2.0或USB 3.0的数据信号D+/D-的电性传递路径。
在本范例实施例中,信号检测单元708A、708B例如分别包括一电位检测电路。此电位检测电路用以比较模拟信号的电位与一参考电压的电位,并且依据比较结果将所检测的模拟信号转换为适于存储器控制电路单元704的判断信号S4’、S5’。
图8示出本发明一范例实施例的电位检测电路的概要示意图。请参照图8,在本范例实施例中,电位检测电路800包括一放大器801,其非反向端接收模拟信号,例如是高速传递信号StdA_SSRX+/StdA_SSRX-。放大器801的反向端接收参考电压Vref。放大器801作为一比较电路,当模拟信号的电位高于参考电压Vref的电位时,放大器801在其输出端输出高电位的判断信号S4’或S5’。
图9示出本发明另一范例实施例的电位检测电路的概要示意图。请参照图9,在本范例实施例中,电位检测电路900包括一反向放大器901,和由电阻R7、R8所组成的一分压电路。反向放大器901由电阻R5、R6和放大器OP组成。该分压电路耦接至反向放大器901,用以接收参考电压Vref,并将参考电压Vref分压,以在放大器OP的非反向端建立一低于模拟信号的基准电压。放大器OP的非反向端接收基准电压。放大器OP的反向端经由电阻R6接收模拟信号,例如是高速传递信号StdA_SSRX+/StdA_SSRX-。当模拟信号的电位高于基准电压的电位时,反向放大器901在其输出端输出低电位的判断信号S4’或S5’。
应注意的是,图8及图9所例示的电位检测电路的电路结构仅用以说明信号检测单元708A、708B的至少一种范例实施例,并不用以限定本发明。
图10示出本发明另一范例实施例的存储器存储装置的概要示意图。请参考图6A、图6B及图10,本范例实施例的存储器存储装置1000类似于图6A及图6B的存储器存储装置600,惟两者之间主要的差异例如在于存储器存储装置1000还包括至少一开关单元610。在本范例实施例中,开关单元610利用第二种类信号传递路径P611、P613,分别电性连接至所对应的连接接口单元(未示出)以及存储器控制电路单元604。
在本范例实施例中,存储器控制电路单元604利用至少一控制信号Vctrl来控制开关单元610的导通状态,以让所对应的连接接口单元利用第二种类信号传递路径P611、P613,传递信号至存储器控制电路单元604。在本范例实施例中,连接接口单元传递的信号例如是USB 2.0或USB 3.0的数据信号D+/D-,惟本发明并不限于此,在另一实施例中,连接接口单元传递的信号例如是USB 3.0的高速传递信号StdA_SSRX+/StdA_SSRX-。
在本范例实施例中,第一种类信号传递路径P607、P609例如适于用以传递USB 2.0或USB 3.0的电源信号VBUS的电性传递路径。惟本发明并不限于此,在其他范例实施例中,第一种类信号传递路径例如也可以是适用于传递USB 2.0或USB 3.0的数据信号D+/D-的电性传递路径。
在本范例实施例中,存储器存储装置1000的多个连接接口单元其中之一电性连接至主机系统时,例如表示第一种类信号传递路径P607以及第二种类信号传递路径P611分别接收到电源信号VBUS及数据信号D+/D-。此际,存储器控制电路单元604利用控制信号Vctrl来控制开关单元610,以断开连接接口单元其中的另一与存储器控制电路单元604之间的第二种类信号传递路径P613。在此例中,与其中的另一连接接口单元连接的主机系统,被禁止存取存储器存储装置1000内所存储的数据。
反之,在本范例实施例中,存储器存储装置1000的其中的另一连接接口单元电性连接至主机系统时,例如表示第一种类信号传递路径P609以及第二种类信号传递路径P613分别接收到电源信号VBUS及数据信号D+/D-。此际,存储器控制电路单元604利用控制信号Vctrl来控制开关单元610,以断开存储器存储装置1000的其中之一连接接口单元与存储器控制电路单元604之间的第二种类信号传递路径P611。在此例中,与存储器存储装置1000的其中之一连接接口单元连接的主机系统,被禁止存取存储器存储装置1000内所存储的数据。因此,在本范例实施例中,存储器存储装置1000在多个连接接口单元都有信号输入时,可利用开关单元610来断开连接接口单元其中之一与存储器控制电路单元604的信号传递路径。
另外,在图10的范例实施例中,存储器存储装置1000的电路区块及元件的配置组态及其操作方式、功效可由图6A及图6B实施例的叙述中获致足够的教示、建议与实施说明,因此不再赘述。
图11示出本发明另一范例实施例的存储器存储装置的概要示意图。请参考图10及图11,本范例实施例的存储器存储装置1100类似于图10的存储器存储装置1000,惟两者之间主要的差异例如在于存储器存储装置1100的连接接口单元(未示出)利用第二种类信号传递路径P615、P617所传递的信号例如是USB 3.0的高速传递信号StdA_SSRX+/StdA_SSRX-。藉此,存储器控制电路单元604可获得连接接口单元是否连接至主机系统的信息,之后再利用控制信号Vctrl来控制开关单元610的导通状态。
另外,在图11的范例实施例中,存储器存储装置1100的电路区块及元件的配置组态及其操作方式、功效可由图6A、图6B及图10实施例的叙述中获致足够的教示、建议与实施说明,因此不再赘述。
在上述范例实施例中,存储器存储装置例如是包括一个存储器控制电路单元。在其他范例实施例中,存储器存储装置例如也可以是包括一个存储器控制电路模块,此存储器控制电路模块包括一至多个存储器控制电路单元。在此种存储器存储装置中,两连接接口单元电性连接至一存储器控制电路模块中不同的输入输出通道。对电性连接至不同的连接接口单元的主机系统,存储器控制电路模块可做不同的宣告。存储器控制电路模块可能包括两个存储器控制电路单元或单一个存储器控制电路单元。
图12示出本发明另一范例实施例的存储器存储装置的概要示意图。请参考图2及图12,本范例实施例的存储器存储装置1200类似于图2实施例的存储器存储装置100,惟两者之间主要的差异例如在于存储器控制电路模块1207包括一第一存储器控制电路单元1203、一第二存储器控制电路单元1205。存储器控制电路模块1207包括多个输入输出通道。第一连接接口单元1202A、第二连接接口单元1202B分别电性连接至存储器控制电路模块1207的不同输入输出通道。在本范例实施例中,第一存储器控制电路单元1203及第二存储器控制电路单元1205分别利用第一连接接口单元1202A及第二连接接口单元1202B所传递的电源信号VBUS、数据信号D+/D-及高速传递信号StdA_SSRX+/StdA_SSRX-三者其中之一来判断第一连接接口单元1202A、第二连接接口单元1202B是否电性连接至对应的主机系统。存储器控制电路单元1207的第一存储器控制电路单元1203和第二存储器控制电路单元1205之间,以一协调信号L沟通,以分时存取可复写式非易失性存储器模块1209所存储的数据。
在本范例实施例中,依据至少一主机系统与第一连接接口单元1202A、第二连接接口单元1202B之间的一电性连接状态,存储器控制电路单元1207对所连接的主机系统宣告存储器存储装置1200为不同的电子装置,并提供不同的操作功能给所连接的主机系统。
具体而言,在本范例实施例中,第一存储器控制电路单元1203用以电性连接至第一连接接口单元1202A。第一存储器控制电路单元1203利用第一连接接口单元1202A所传递的电源信号VBUS、数据信号D+/D-及高速传递信号StdA_SSRX+/StdA_SSRX-三者其中之一来判断第一连接接口单元1202A及第二连接接口单元1202B至少其中之一与至少一主机系统之间的电性连接状态,也即判断第一连接接口单元1202A是否电性连接至一所对应的主机系统。第二存储器控制电路单元1205用以电性连接至第二连接接口单元1202B。第二存储器控制电路单元1205利用第二连接接口单元1202B所传递的电源信号VBUS、数据信号D+/D-及高速传递信号StdA_SSRX+/StdA_SSRX-三者其中之一来判断第一连接接口单元1202A及第二连接接口单元1202B至少其中之一与至少一主机系统之间的电性连接状态,也即判断第二连接接口单元1202B是否电性连接至另一所对应的主机系统。当第一存储器控制电路单元1203与第二存储器控制电路单元1205其中之一者存取可复写式非易失性存储器模块所存储的数据时,第一存储器控制电路单元1203与第二存储器控制电路单元1205其中的另一者不存取可复写式非易失性存储器模块所存储的数据。也就是说,第一存储器控制电路单元1203与第二存储器控制电路单元1205之间,以协调信号L沟通,以分时或不同时存取可复写式非易失性存储器模块1209所存储的数据。因此,在本范例实施例中,存储器存储装置1200可利用不同的存储器控制电路单元来存取不同的接口传输信号。
在本范例实施例中,第一连接接口单元1202A或第二连接接口单元1202B符合USB2.0的传输接口标准时,第一连接接口单元1202A或第二连接接口单元1202B所传递的电气信号包括电源信号VBUS及数据信号D+/D-两者其中之一。在本范例实施例中,第一连接接口单元1202A或第二连接接口单元1202B符合USB 3.0的传输接口标准时,第一连接接口单元1202A或第二连接接口单元1202B所传递的电气信号包括电源信号VBUS、数据信号D+/D-及高速传递信号StdA_SSRX+/StdA_SSRX-三者其中之一。
在本范例实施例中,第一连接接口单元1202A及第二连接接口单元1202B可以是全部都符合同一种传输接口标准,或者也可以是其中之一符合一第一传输接口标准,而其中的另一符合一第二传输接口标准。举例而言,第一连接接口单元1202A及第二连接接口单元1202B例如是全部符合USB2.0的传输接口标准,或者例如是全部符合USB 3.0的传输接口标准。或者,第一连接接口单元1202A例如是符合USB 1.1的传输接口标准,而第二连接接口单元1202B例如是符合SATA标准的传输接口标准。或者,第一连接接口单元1202A例如是符合USB 3.0的传输接口标准,而第二连接接口单元1202B例如是符合eMMC标准的传输接口标准。也就是说,本发明对第一连接接口单元1202A及第二连接接口单元1202B所符合的传输接口标准不加以限制。
在本范例实施例中,虽然是以存储器控制电路模块包括两个存储器控制电路单元来例示说明,惟本发明并不限于此,在其他实施例中,存储器控制电路模块也可仅包括单一个存储器控制电路单元。包括单一个存储器控制电路单元的存储器控制电路模块,其电路区块及元件的配置组态及其操作方式、功效可由图12实施例的叙述中获致足够的教示、建议与实施说明,因此不再赘述。
图13示出本发明一范例实施例的存储器存储装置的控制方法的步骤流程图。请参考图5A、图5B及图13,本范例实施例的存储器存储装置的控制方法例如至少适用于图5A和图5B的存储器存储装置500。本范例实施例的存储器存储装置的控制方法包括如下步骤。在步骤S300中,存储器控制电路单元504根据判断信号S1来判断第一连接接口单元502A及第二连接接口单元502B至少其中之一与主机系统之间的电性连接状态。此处与第一连接接口单元502A及第二连接接口单元502B至少其中之一电性连接的主机系统可以是一至多个相同或不同的主机系统。在本范例实施例中,介接电路506用以输出判断信号S1。接着,在步骤S310中,存储器控制电路单元504依据第一连接接口单元502A及第二连接接口单元502B至少其中之一与主机系统之间的电性连接状态,提供不同的操作功能给所连接的主机系统。
图14示出本发明另一范例实施例的存储器存储装置的控制方法的步骤流程图。请参考图12及图14,本范例实施例的存储器存储装置的控制方法例如适用于图12的存储器存储装置1200。本范例实施例的存储器存储装置的控制方法包括如下步骤。在步骤S400中,存储器控制电路单元1207判断第一连接接口单元1202A及第二连接接口单元1202B至少其中之一与主机系统之间的一电性连接状态。此处与第一连接接口单元1202A及第二连接接口单元1202B至少其中之一电性连接的主机系统可以是一至多个相同或不同的主机系统。接着,在步骤S410中,存储器控制电路单元1207依据第一连接接口单元1202A及第二连接接口单元1202B至少其中之一与主机系统之间的电性连接状态,对所连接的主机系统宣告存储器存储装置1200为不同的电子装置,并提供不同的操作功能给所连接的主机系统。
另外,本发明的范例实施例的存储器存储装置的控制方法可以由图1至图12实施例的叙述中获致足够的教示、建议与实施说明,因此不再赘述。
综上所述,在本发明的范例实施例中,存储器控制电路单元可依据连接接口单元与主机系统之间的电性连接状态,以对应不同的连接接口单元,提供不同的操作功能给连接接口单元所连接的主机系统,不同的操作功能包括对所连接的主机系统做相同或不同的宣告。此外,在一范例实施例中,存储器存储装置在多个连接接口单元都有信号输入时,可利用开关单元来断开连接接口单元其中之一与存储器控制电路单元的信号传递路径。在一范例实施例中,存储器存储装置可利用不同的存储器控制电路单元来存取不同的接口传输信号。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
Claims (30)
1.一种存储器存储装置,其特征在于,包括:
一第一连接接口单元及一第二连接接口单元,用以电性连接到至少一主机系统;
一存储器控制电路单元,包括一输入输出通道,该第一连接接口单元及该第二连接接口单元电性连接至该存储器控制电路单元的该输入输出通道;
一可复写式非易失性存储器模块,电性连接至该存储器控制电路单元,并且用以存储该至少一主机系统所写入的数据;以及
至少一介接电路,设置于该第一连接接口单元及该第二连接接口单元至少其中之一与该存储器控制电路单元之间,用以提供该第一连接接口单元及该第二连接接口单元至少其中之一与该至少一主机系统之间的一电性连接状态的判断信息,
其中该存储器控制电路单元用以参考该判断信息以提供不同的操作功能给该至少一主机系统。
2.根据权利要求1所述的存储器存储装置,其特征在于,该存储器控制电路单元用以参考该判断信息来判断该至少一主机系统是否电性连接至该第一连接接口单元或该第二连接接口单元,依据该至少一主机系统电性连接至该第一连接接口单元或该第二连接接口单元,该存储器控制电路单元对该至少一主机系统宣告该存储器存储装置为不同的电子装置,并提供该不同的操作功能给该至少一主机系统。
3.根据权利要求1所述的存储器存储装置,其特征在于,该存储器控制电路单元用以参考该判断信息来判断该至少一主机系统与该第一连接接口单元及该第二连接接口单元的该电性连接状态,依据不同的该电性连接状态,该存储器控制电路单元对该至少一主机系统宣告该存储器存储装置为不同的电子装置,并提供该不同的操作功能给该至少一主机系统。
4.根据权利要求1所述的存储器存储装置,其特征在于,该存储器控制电路单元所提供的该不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
5.根据权利要求1所述的存储器存储装置,其特征在于,当该至少一主机系统电性连接至该第一连接接口单元及该第二连接接口单元时,该存储器控制电路单元对该至少一主机系统宣告该存储器存储装置为相同的电子装置,并提供该不同的操作功能给该至少一主机系统,其中该存储器控制电路单元所提供的该不同的操作功能包括对该存储器存储装置不同的操作权限。
6.根据权利要求1所述的存储器存储装置,其特征在于,该第一连接接口单元及该第二连接接口单元各自经由一第一种类信号传递路径电性连接至该存储器控制电路单元的该输入输出通道,其中该至少一介接电路设置在该些第一种类信号传递路径至少其中之一,该至少一介接电路输出至少一判断信号至该存储器控制电路单元,以让该存储器控制电路单元据此判断该第一连接接口单元及该第二连接接口单元是否电性连接至该至少一主机系统,其中该至少一判断信号包括该判断信息。
7.根据权利要求6所述的存储器存储装置,其特征在于,该些第一种类信号传递路径适于传递该第一连接接口单元及该第二连接接口单元的电源信号及数据信号两者至少其中之一。
8.根据权利要求1所述的存储器存储装置,其特征在于,该至少一介接电路包括:
一限流电路,电性连接在该第一连接接口单元或该第二连接接口单元与该存储器控制电路单元之间,并且用以限制所电性连接的该第一连接接口单元所提供的一信号的传递方向由该第一连接接口单元传递至该存储器控制电路单元,或用以限制所电性连接的该第二连接接口单元所提供的一信号的传递方向由该第二连接接口单元传递至该存储器控制电路单元;以及
一分压电路,电性连接在该第一连接接口单元或该第二连接接口单元与该存储器控制电路单元之间,并且用以对该第一连接接口单元或该第二连接接口单元所提供的该信号进行一分压操作,以输出包括该判断信息的一判断信号至该存储器控制电路单元。
9.根据权利要求1所述的存储器存储装置,其特征在于,还包括:
至少一信号检测单元,电性连接至该第一连接接口单元及该第二连接接口单元至少其中之一以及该至少一介接电路,并且用以检测该第一连接接口单元及该第二连接接口单元至少其中之一所提供的至少一模拟信号,并且将所检测的该至少一模拟信号转换为适于该存储器控制电路单元的至少一判断信号,其中该至少一判断信号包括该判断信息。
10.根据权利要求9所述的存储器存储装置,其特征在于,该至少一信号检测单元包括:
一电位检测电路,用以比较该至少一模拟信号的电位与一参考电压的电位,并且依据比较结果将所检测的该至少一模拟信号转换为适于该存储器控制电路单元的该至少一判断信号。
11.根据权利要求1所述的存储器存储装置,其特征在于,还包括:
至少一开关单元,用以利用多个第二种类信号传递路径,分别电性连接至该第一连接接口单元、该第二连接接口单元及该存储器控制电路单元,
其中该存储器控制电路单元利用至少一控制信号来控制该至少一开关单元的一导通状态,以让该第一连接接口单元及该第二连接接口单元其中之一利用该些第二种类信号传递路径,传递信号至该存储器控制电路单元。
12.根据权利要求11所述的存储器存储装置,其特征在于,该些第二种类信号传递路径适于传递该些连接接口单元的高速传递信号及数据信号两者至少其中之一。
13.一种存储器控制电路单元,其特征在于,用于控制一可复写式非易失性存储器模块,该存储器控制电路单元包括:
一主机接口,包括一输入输出通道,一第一连接接口单元及一第二连接接口单元电性连接至该主机接口的该输入输出通道,其中该第一连接接口单元及该第二连接接口单元用以电性连接到至少一主机系统;
一存储器接口,用以电性连接至该可复写式非易失性存储器模块;以及
一存储器管理电路,电性连接至该主机接口与该存储器接口,
其中至少一介接电路设置于该第一连接接口单元及该第二连接接口单元至少其中之一与该存储器控制电路单元之间,用以提供该第一连接接口单元及该第二连接接口单元至少其中之一与该至少一主机系统之间的一电性连接状态的判断信息,并且该存储器管理电路用以参考该判断信息以提供不同的操作功能给该至少一主机系统。
14.一种存储器存储装置的控制方法,其特征在于,用于控制一存储器存储装置,其中该存储器存储装置包括一第一连接接口单元及一第二连接接口单元以及一可复写式非易失性存储器模块,并且该第一连接接口单元及该第二连接接口单元用以电性连接到至少一主机系统,该存储器存储装置的控制方法包括:
根据至少一判断信号,判断该第一连接接口单元及该第二连接接口单元至少其中之一与该至少一主机系统之间的一电性连接状态,其中该存储器存储装置还包括至少一介接电路,设置于该第一连接接口单元及该第二连接接口单元至少其中之一与一存储器控制电路单元之间,用以输出该至少一判断信号;以及
依据该第一连接接口单元及该第二连接接口单元至少其中之一与该至少一主机系统之间的该电性连接状态,提供不同的操作功能给该至少一主机系统。
15.根据权利要求14所述的存储器存储装置的控制方法,其特征在于,在提供该不同的操作功能给该至少一主机系统的步骤中,依据该至少一主机系统电性连接至该第一连接接口单元或该第二连接接口单元,对该至少一主机系统宣告该存储器存储装置为不同的电子装置,并提供该不同的操作功能给该至少一主机系统。
16.根据权利要求14所述的存储器存储装置的控制方法,其特征在于,在提供该不同的操作功能给该至少一主机系统的步骤中,依据该至少一主机系统与该第一连接接口单元及该第二连接接口单元的不同的该电性连接状态,对该至少一主机系统宣告该存储器存储装置为不同的电子装置,并提供该不同的操作功能给该至少一主机系统。
17.根据权利要求14所述的存储器存储装置的控制方法,其特征在于,所提供的该不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
18.根据权利要求14所述的存储器存储装置的控制方法,其特征在于,当该至少一主机系统电性连接至该第一连接接口单元及该第二连接接口单元时,在提供该不同的操作功能给该至少一主机系统的步骤中,对该至少一主机系统宣告该存储器存储装置为相同的电子装置,并提供该不同的操作功能给该至少一主机系统,其中该存储器控制电路单元所提供的该不同的操作功能包括对该存储器存储装置不同的操作权限。
19.根据权利要求14所述的存储器存储装置的控制方法,其特征在于,该第一连接接口单元及该第二连接接口单元用以输出电源信号、数据信号及高速传递信号三者其中之一,并且在判断该第一连接接口单元及该第二连接接口单元至少其中之一与该至少一主机系统之间的该电性连接状态的步骤中,是根据该些连接接口单元所输出的电源信号、数据信号及高速传递信号三者其中之一来判断该些连接接口单元是否电性连接至该些主机系统。
20.一种存储器存储装置,其特征在于,包括:
一第一连接接口单元及一第二连接接口单元,用以电性连接到至少一主机系统;
一存储器控制电路模块,包括多个输入输出通道,该第一连接接口单元及该第二连接接口单元电性连接至该存储器控制电路模块不同的该些输入输出通道;以及
一可复写式非易失性存储器模块,电性连接至该存储器控制电路模块,并且用以存储该至少一主机系统所写入的数据,
其中依据该第一连接接口单元及该第二连接接口单元至少其中之一与该至少一主机系统之间的一电性连接状态,该存储器控制电路模块对该至少一主机系统宣告该存储器存储装置为不同的电子装置,并提供不同的操作功能给该至少一主机系统。
21.根据权利要求20所述的存储器存储装置,其特征在于,该存储器控制电路模块用以判断该至少一主机系统与该第一连接接口单元及该第二连接接口单元的该电性连接状态,依据不同的该电性连接状态,该存储器控制电路模块对该至少一主机系统宣告该存储器存储装置为不同的电子装置,并提供该不同的操作功能给该至少一主机系统。
22.根据权利要求20所述的存储器存储装置,其特征在于,该存储器控制电路模块所提供的该不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
23.根据权利要求20所述的存储器存储装置,其特征在于,该存储器控制电路模块包括:
至少一存储器控制电路单元,电性连接至该第一连接接口单元及该第二连接接口单元,并且用以利用该第一连接接口单元及该第二连接接口单元至少其中之一所传递的电源信号、数据信号及高速传递信号三者其中之一来判断该第一连接接口单元及该第二连接接口单元至少其中之一与该至少一主机系统之间的该电性连接状态。
24.根据权利要求20所述的存储器存储装置,其特征在于,该存储器控制电路模块包括:
一第一存储器控制电路单元,电性连接至该第一连接接口单元,并且用以利用该第一连接接口单元所传递的电源信号、数据信号及高速传递信号三者其中之一来判断该第一连接接口单元是否电性连接至该至少一主机系统;以及
一第二存储器控制电路单元,电性连接至该第二连接接口单元,并且用以利用该第二连接接口单元所传递的电源信号、数据信号及高速传递信号三者其中之一来判断该第二连接接口单元是否电性连接至该至少一主机系统。
25.根据权利要求24所述的存储器存储装置,其特征在于,该第一存储器控制电路单元与第二存储器控制电路单元之间,以一协调信号沟通,
其中当第一存储器控制电路单元与第二存储器控制电路单元其中之一者存取该可复写式非易失性存储器模块所存储的数据时,第一存储器控制电路单元与第二存储器控制电路单元其中的另一者不存取该可复写式非易失性存储器模块所存储的数据。
26.一种存储器控制电路模块,其特征在于,设置于一存储器存储装置,该存储器控制电路模块包括:
至少一存储器控制电路单元,包括多个输入输出通道,其中一第一连接接口单元及一第二连接接口单元电性连接至该至少一存储器控制电路单元中不同的该些输入输出通道,
其中该至少一存储器控制电路单元用以判断该第一连接接口单元及该第二连接接口单元至少其中之一与至少一主机系统之间的一电性连接状态,并且依据该电性连接状态,该至少一存储器控制电路单元对该至少一主机系统宣告该存储器存储装置为不同的电子装置,并提供不同的操作功能给该至少一主机系统。
27.一种存储器存储装置的控制方法,其特征在于,用于控制一存储器存储装置,其中该存储器存储装置包括一第一连接接口单元及一第二连接接口单元以及一可复写式非易失性存储器模块,并且该第一连接接口单元及该第二连接接口单元用以电性连接到至少一主机系统,该存储器存储装置的控制方法包括:
判断该第一连接接口单元及该第二连接接口单元至少其中之一与该至少一主机系统之间的一电性连接状态;以及
依据该第一连接接口单元及该第二连接接口单元至少其中之一与该至少一主机系统之间的该电性连接状态,对该至少一主机系统宣告该存储器存储装置为不同的电子装置,并提供不同的操作功能给该至少一主机系统。
28.根据权利要求27所述的存储器存储装置的控制方法,其特征在于,在提供该不同的操作功能给该至少一主机系统的步骤中,依据该第一连接接口单元及该第二连接接口单元与该至少一主机系统之间的该电性连接状态,对该至少一主机系统宣告该存储器存储装置为不同的电子装置,并提供该不同的操作功能给该至少一主机系统。
29.根据权利要求28所述的存储器存储装置的控制方法,其特征在于,所提供的该不同的操作功能包括多媒体存取功能、数据输出入接口功能以及信息安全认证功能至少其中之一。
30.根据权利要求27所述的存储器存储装置的控制方法,其特征在于,该第一连接接口单元及该第二连接接口单元用以输出电源信号、数据信号及高速传递信号三者其中之一,并且在判断该第一连接接口单元及该第二连接接口单元与该至少一主机系统之间的该电性连接状态的步骤中,是根据该些连接接口单元所输出的电源信号、数据信号及高速传递信号三者其中之一来判断该第一连接接口单元及该第二连接接口单元与该至少一主机系统之间的该电性连接状态。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410376413.XA CN105320620B (zh) | 2014-08-01 | 2014-08-01 | 存储器存储装置及控制方法、存储器控制电路单元及模块 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410376413.XA CN105320620B (zh) | 2014-08-01 | 2014-08-01 | 存储器存储装置及控制方法、存储器控制电路单元及模块 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105320620A CN105320620A (zh) | 2016-02-10 |
CN105320620B true CN105320620B (zh) | 2018-09-14 |
Family
ID=55248031
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410376413.XA Active CN105320620B (zh) | 2014-08-01 | 2014-08-01 | 存储器存储装置及控制方法、存储器控制电路单元及模块 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105320620B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9886571B2 (en) * | 2016-02-16 | 2018-02-06 | Xerox Corporation | Security enhancement of customer replaceable unit monitor (CRUM) |
CN107402622B (zh) * | 2016-05-20 | 2020-05-26 | 群联电子股份有限公司 | 存储器存储装置及其电源管理方法 |
CN108228491A (zh) * | 2016-12-15 | 2018-06-29 | 群联电子股份有限公司 | 通道切换装置、存储器存储装置及通道切换方法 |
CN108335710B (zh) * | 2017-01-20 | 2021-04-13 | 群联电子股份有限公司 | 切换器模块、存储器存储装置及多路复用器 |
KR20180091269A (ko) * | 2017-02-06 | 2018-08-16 | 에스케이하이닉스 주식회사 | 데이터 저장 장치 및 그것의 동작 방법 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1439129A (zh) * | 2000-06-27 | 2003-08-27 | 英特尔公司 | 在非易失存储器设备内的嵌入安全设备 |
TW200828101A (en) * | 2006-12-25 | 2008-07-01 | Phison Electronics Corp | Flash memory with simulating system and method thereof |
US8443167B1 (en) * | 2009-12-16 | 2013-05-14 | Western Digital Technologies, Inc. | Data storage device employing a run-length mapping table and a single address mapping table |
US8694719B2 (en) * | 2011-06-24 | 2014-04-08 | Sandisk Technologies Inc. | Controller, storage device, and method for power throttling memory operations |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6779063B2 (en) * | 2001-04-09 | 2004-08-17 | Hitachi, Ltd. | Direct access storage system having plural interfaces which permit receipt of block and file I/O requests |
KR100640588B1 (ko) * | 2004-09-24 | 2006-11-01 | 삼성전자주식회사 | Sata 인터페이스와 ata 인터페이스를 선택적으로사용하는 비휘발성 메모리 저장 장치 |
-
2014
- 2014-08-01 CN CN201410376413.XA patent/CN105320620B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1439129A (zh) * | 2000-06-27 | 2003-08-27 | 英特尔公司 | 在非易失存储器设备内的嵌入安全设备 |
TW200828101A (en) * | 2006-12-25 | 2008-07-01 | Phison Electronics Corp | Flash memory with simulating system and method thereof |
US8443167B1 (en) * | 2009-12-16 | 2013-05-14 | Western Digital Technologies, Inc. | Data storage device employing a run-length mapping table and a single address mapping table |
US8694719B2 (en) * | 2011-06-24 | 2014-04-08 | Sandisk Technologies Inc. | Controller, storage device, and method for power throttling memory operations |
Also Published As
Publication number | Publication date |
---|---|
CN105320620A (zh) | 2016-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105320620B (zh) | 存储器存储装置及控制方法、存储器控制电路单元及模块 | |
US7788553B2 (en) | Mass production testing of USB flash cards with various flash memory cells | |
CN105005450B (zh) | 数据写入方法、存储器存储装置及存储器控制电路单元 | |
CN104217768B (zh) | 一种eMMC内嵌式存储器的检测方法和装置 | |
CN104636267B (zh) | 存储器控制方法、存储器存储装置与存储器控制电路单元 | |
CN106681932A (zh) | 存储器管理方法、存储器控制电路单元及存储器存储装置 | |
US20130282959A1 (en) | System operation method and memory controller and memory storage device using the same | |
CN103377129A (zh) | 数据写入方法、存储器控制器与存储器储存装置 | |
TW201407349A (zh) | 資料管理方法、記憶體控制器與記憶體儲存裝置 | |
CN107818808A (zh) | 数据写入方法、存储器控制电路单元与存储器存储装置 | |
US20220310137A1 (en) | Multi-mode compatible zq calibration circuit in memory device | |
EP1403814B1 (en) | Electronic apparatus, information processing apparatus, adapter apparatus, and information exchange system | |
CN102902626B (zh) | 区块管理方法、存储器控制器与存储器储存装置 | |
CN103914391B (zh) | 数据读取方法、存储器控制器与存储器存储装置 | |
CN103383663B (zh) | 系统运作方法、存储器控制器与存储器 | |
CN104573537B (zh) | 数据处理方法、存储器存储装置与存储器控制电路单元 | |
CN103984635B (zh) | 数据写入方法、存储器控制器与存储器储存装置 | |
US9760509B2 (en) | Memory storage device and control method thereof and memory control circuit unit and module | |
CN104765625B (zh) | 休眠模式启动方法、存储器控制电路单元及存储装置 | |
TW201939287A (zh) | 區塊管理方法、記憶體控制電路單元與記憶體儲存裝置 | |
CN108228491A (zh) | 通道切换装置、存储器存储装置及通道切换方法 | |
CN103823704B (zh) | 闪存的模拟方法与模拟器 | |
CN104375945A (zh) | 存储器地址管理方法、存储器控制器与存储器储存装置 | |
CN110275668B (zh) | 区块管理方法、存储器控制电路单元与存储器存储装置 | |
CN106326142B (zh) | 缓冲存储器存取方法、存储器控制器与存储器存储装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |