TW575757B - Circuit board and flat display apparatus - Google Patents

Circuit board and flat display apparatus Download PDF

Info

Publication number
TW575757B
TW575757B TW90112795A TW90112795A TW575757B TW 575757 B TW575757 B TW 575757B TW 90112795 A TW90112795 A TW 90112795A TW 90112795 A TW90112795 A TW 90112795A TW 575757 B TW575757 B TW 575757B
Authority
TW
Taiwan
Prior art keywords
circuit
aforementioned
signal wiring
output
patent application
Prior art date
Application number
TW90112795A
Other languages
English (en)
Inventor
Kotaro Ando
Yoshiro Aoki
Original Assignee
Tokyo Shibaura Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Shibaura Electric Co filed Critical Tokyo Shibaura Electric Co
Application granted granted Critical
Publication of TW575757B publication Critical patent/TW575757B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

575757 A7 ________B7_ 五、發明説明(1 ) 【技術領域】 本發明係有關沿複數訊號配線配置成矩陣狀之複數像 素電極所作成之平面顯示裝置,尤指有關在平面顯示裝置 爲驅動作爲容量負載之訊號配線而連接於訊號配線端部之 輸出電路。 【發明背景】 近年由於活性矩陣(active matrix )型液晶顯示裝置之 顯示精美及產品信賴性高,因此廣泛應用於筆記型個人電 腦以及攜帶型終端機之監測顯示器(monitor display )。一 般此液晶顯示裝置係由複數像素電極配置成矩陣狀之排列 基板,及相向電極相對向於此等複數像素電極配置之相向 基板,以及保持於此等排列基板與相向基板之間的液晶層 所構成之平面顯示裝置。排列基板具備有附加於複數像素 電極沿此等像素電極之行配置之複數掃描線,沿此等像素 電極之列配置之複數訊號線,以及配置於此等掃描線及訊 號線交叉位置近旁之開關元素。各開關元素係連接成當介 由對應之掃描線予以驅動時,將對應之訊號線之訊號電壓 印加於對應之像素電極。由於利用此開關元素,大爲減低 相鄰像素間之串訊(cross talk)而可獲得高對比之畫面。 一般開關元素係由採用非晶矽半導体薄膜之薄膜電晶 体所構成。最近由於製造技術之進步,而能將聚晶矽半導 体薄膜在低溫下形成於玻璃基板上\比非晶矽具有較高之 載流子(earner)移動度。利用此薄膜形成技術,不僅可將 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂* 線 經濟部智慧財產局員工消費合作社印製 -4- 575757 A 7 B7 五、發明説明(2 ) 像素用開關元素也可將掃描線驅動器及訊號線驅動器組配 於排列基板內。 --------P, ^ - (請先閱讀背面之注意事項再填寫本頁) 然而,近來液晶顯示裝置之畫面尺寸有更大型化的趨 勢。如係向來的1 2吋程度,則以單一的驅動電路即可充 分驅動掃描線或訊號線之訊號配線。此驅動能力若因伴隨 畫面尺寸大型化之訊號配線負載容量增大而不足時,就開 始出現採用將一對驅動器連接於訊號配線兩端的兩側驅動 方式。然則以現在的製造技術,在玻璃基板上均勻形成特 性良好的聚晶矽頗爲困難。因此,配置於玻璃基板上之此 等驅動器之輸出特性產生不穩定。 -線 向來的掃描線驅動器每一掃描線備有如第5圖所示結 構之輸出電路。在此輸出電路,N 0 R電路1由輸出控制 訊號S H U T之控制,將掃描訊號S E L選擇性輸出。此 掃描訊號從Ν〇R電路1輸出時,受位階移位器L S移位 ,再介由轉換器2及3供給一掃描線Υ 1。此位階移位器 L S會將在高位階電源電位γ V D D及低位階電源電位 Υ V S S之間變化的輸入訊號,移位成在高位階電源電位 ¾濟部智慧財產芍員工消費合作社印製 Y G V D D及低位階電源電位Y G V S S之間變化的輸出 訊號。此位階移位器L S介由2個Ν頻道電晶体串聯電路 及單一 Ρ頻道電晶体之一方來驅動連接於輸出端的負載。 在此,Ν頻道電晶体串聯電路及Ρ頻道電晶体係互相具有 相同驅動能力之結構,因此輸出端在剛接上電源後不一定 設定於高位階電源電位Y G V D D及低位階電源電位 Y G V S S之哪一方。一對掃描線驅動器以如上述的結構 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -5- 575757 A7 B7 五、發明説明(3 ) 分別連接到掃描線Y 1兩端,由於特性的不穩定,在剛接 上電源後將相異的高位階電源電位Y G V D D及低位階電 源電位Y G V S S分別設定於掃描線Y 1兩端時,短路電 流會流經此等掃描線驅動器及掃描線Y 1,造成電源被關 閉或破壞等使液晶顯示裝置之動作非常不順利。 此問題可由附加如第6圖所示的P頻道電晶体3 A及 N頻道電晶体3 B所構成的保護電路於轉換器3予以迴避 。在此情形下P頻道電晶体3 C在電源端子γ G v 0 D及 掃描線Y 1之間與P頻道電晶体3 A串聯連接,N頻道電 晶体3 D在掃描線Y 1及電源端子Y G V S S之間與P頻 道電晶体3 A串聯連接。掃描訊號S E L不介由NOR電 路1供給位階移位器L S,位階移位器L S之輸出訊號分 別供給P頻道電晶体3 C及N頻道電晶体3 D之閘電極。 輸出控制訊號S H U T直接供給N頻道電晶体3 B之閘電 極,並介由轉換器I Ν V供給Ρ頻道電晶体3 Α之閘電極 。像這樣的結構,保護電路之電晶体3 A及3 B由輸出控 制訊號S H U T之控制,於電源接上後暫時維持在關機狀 態,讓掃描線Υ 1處於電性漂浮狀態使其不會產生短路電 流。惟保護電路之電晶体3 Α及3 Β必需具有與掃描線驅 動器中最大電路元素之最終轉換器3之電晶体3 C及3 D 同等之尺寸。因此不增大包圍液晶顯示裝置顯示領域之外 框寬度難予進行配置。 【發明槪述】 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) I!------P, 镛 I (請先閱讀背面之注意事項再填寫本頁) 訂 線 經濟部智慧財產^員工消費合作社印製 -6- 575757 A7 B7 五、發明説明(4 ) (請先閱讀背面之注意事項再填寫本頁) 鑒於上述問題,本發明之目的在減輕配置上的限制, 提供在接上電源後可以控制不期望的電荷充電於訊號配線 之電路基板及平面顯示裝置。而且提供於剛接上電源後可 以防止短路電流流經訊號配線之電路基板及平面顯示裝置 〇 依據本發明,所提供之電路基板備有形成於絕緣基板 上的訊號配線,及根據配置於前述訊號配線端部之外部電 壓及時間訊號,將第1電壓及第2電壓之一方輸出到前述 訊號配線之輸出電路,其特徵爲前述輸出電路係由驅動能 力不均等之複數電路元素所構成,俾能於前述外部電壓輸 入時輸出前述第1電壓。 線 經濟部智慧財產¾員工消費合作社印製 再者依據本發明,所提供之平面顯示裝置爲備有第1 及第2基板,及配置於此等基板間之光調變層之顯示裝置 ,前述第1基板具備有第1訊號配線,及配置成大致直交 於前述第1訊號配線之第2訊號配線,及配置於前述第1 訊號配線與前述第2訊號配線交叉點附近之像素電晶体, 及與前述像素電晶体電力連接之像素電極,及含有配置於 前述第1及第2訊號配線之至少一方之訊號配線端部,並 根據外部電壓及畤間訊號,將第1電壓及第2電壓之一方 輸出到前述訊號配線之輸出電路之驅動電路,其特徵爲前 述輸出電路係由驅動能力不均等之複數電路元素所構成, 俾能於前述外部電壓輸入時輸出前述第1電壓。 再者依據本發明,所提供之電路基板備有形成於絕緣 基板上的訊號配線,及根據配置於前述訊號配線端部之外 本紙張尺度適用中國國家標準YcNS ) A4規格(210X297公釐) 575757 A7 __B7_ 五、發明説明(5 ) 部電壓及時間訊號,將第1電壓及第2電壓之一方輸出到 前述訊號配線之輸出電路,其特徵爲前述輸出電路係由電 阻値不同之複數電路元素所構成,俾能於前述外部電壓輸 入時輸出前述第1電壓。 再者依據本發明,所提供之電路基板備有形成於絕緣 基板上的訊號配線,及根據配置於前述訊號配線端部之外 部電壓及時間訊號,來設定輸出到前述訊號配線之電壓之 輸出電路,其特徵爲前述輸出電路係由驅動能力不均等之 複數電路兀素所構成,俾能將各電路元素之輸出輸出到前 述訊號配線。 此等電路基板及平面顯示裝置,其複數電路元素之驅 動能力係構成互不均等。在此結構下,輸出電路前段之特 性不穩定時,也可對訊號配線輸出所需電壓。又,如設置 輸出電路於訊號配線兩側時,能防止因於短路電流之錯誤 動作及良率之降低而可獲得高信賴性。再者因不需以大型 電路元素構成,故可減輕配置上的限制。 【圖面的簡單說明】 【第1圖】本發明一實施形態之液晶顯示裝置之結構 之槪略平面圖。 第1圖A爲平面圖,第1圖B爲斷面圖。 【第2圖】第1圖所示各掃描線驅動器結構之電路圖 〇 【第3圖】第2圖所示NOR電路之結構之電路圖。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) - --------P, (請先閲讀背面之注意事項再填寫本頁) 訂 線一 經濟部智慧財產.¾員工消費合作社印製 -8- 575757 A 7 B7 五、發明説明(6 ) 【第4圖】第3圖所示電晶体之雙閘(dual gate )構造 平面圖 ° 【第5圖】先行掃描線驅動器輸出電路結構之槪略電 路圖。 【第6圖】附加於第5圖所示最終轉換器之保護電路 之電路圖。 經濟部智慧財產笱S工消費合作社印製
圖號說明 1 2 3 3 A 3 B 3 C 3D 10 2〇 3 0 4 0 4 1 4 1 A 4 1 B 4 1 C 4 1 D N〇R電路 轉換器 轉換器 P頻道電晶体 N頻道電晶体 P頻道電晶体 N頻道電晶体 排列基板 相向基板 液晶層 掃描線驅動器 N〇R電路 p頻道電晶体 p頻道電晶体 N頻道電晶体 N頻道電晶体 (請先閱讀背面之注意事項再填寫本頁) ---:—;--訂---- 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -9- 575757 A7 B7
五、發明説明(7 4 2 4 3 5〇 5 E L SHUT L S Y Y V D D Y V S S Y G V D D Y G V S S I N V EL X S W SR 經濟部智慧財產苟員工消費合作社印製
F F 1 S T V SI S 2 INI I N 2 G PS m 轉換器 轉換器 訊號線驅動器 掃描訊號 輸出控制訊號 位階移位器 掃描線 局位階電源電位 低位階電源電位 高位階電源電位(電源端子) 低位階電源電位(電源端子) 轉換器 像素電極 訊號線 開關元素 移位登錄器 觸發器 垂直掃描起始脈衝 開關電路 開關電路 輸入端 輸入端 閘電極 聚晶矽半導体薄膜 I!------¥丨 '^ (請先閱讀背面之注意事項再填寫本頁)
、1T 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -10 575757 A7 B7 五、發明説明(8 ) eg 金屬層 W 鬧寬 L 閘長 (請先閱讀背面之注意事項再填寫本頁) t胃明的揭露】 以下,參考附圖說明有關本發明實施形態之一的液晶 顯示裝置。 第1圖槪要表示此液晶顯示裝置,第1圖A爲其平面 圖,第1圖B爲斷面圖。液晶顯示裝置係具備有複數像素 電極E L在對角1 5吋之顯示領域成矩陣狀配置之排列基 板1 〇,及相向電極配置成相向於此等複數像素電極E L 之相向基板2 0,及挾持於此等排列基板1 0與相向基板 2 0之間的液晶層3 0之平面顯不裝置。液晶層3 0係在 排列基板1 0與相向基板2 0之間隙以密封材料圍成之小 室(c e 1 1 )封住注入之液晶組成物而得,所構成之光 經濟部智慧財產笱員工消費合作社印製 調變層對應各像素電極E L與相向電極C T之間的電位差 將透過光調變。又,相向基板2 0具有在玻璃等絕緣性基 板2 1上所有像素齊一設置之相向電極CT。 排列基板1 0除了像素電極E L還具備有在玻璃等絕 緣性基板1 1上沿此等像素電極E L之行配置之複數掃描 線Y,沿此等像素電極E L之列配置之複數訊號線X,配 置於此等掃描線Y與訊號線X之交叉位置近旁之像素用開 關元素S W ,驅動各複數掃描線γ之第1及第2掃描線驅 動器4 0,以及驅動各複數訊號線X之訊號線驅動器5 〇 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -11 - 575757 Α7 Β7 五、發明説明(9 ) 。當各開關元素S W介由對應之掃描線γ予以驅動時,係 連接成將對應之訊號線X之電位印加於對應之像素電極 E L。第1及第2掃描線驅動器4 0以及訊號線驅動器 5 0係鄰接於排列基板1 〇端部,配置於各複像素電極 E L之外側。第1及第2掃描線驅動器4 0以及訊號線驅 動器5 0係與開關元素S W —樣,採用聚晶矽半導体薄膜 一体構成於基板上。 第2圖表示各掃描線驅動器4 0之結構。此掃描線驅 動器4 0具備有移位登錄器S R,m個位階移位器L S, m個2輸乂NOR電路41,m個轉換器42,以及m個 轉換器4 3。此移位登錄器S R係由階狀連接之m個觸發 器(flip-flop ) FF1〜FFm所構成,與時鐘訊號同步將 垂直掃描起始脈衝S T V順次移位。此等觸發器F F 1〜 F F m分別於閂得(latch )垂直掃描起始脈衝S T V時, 從輸出端發出掃描訊號S E L。各掃描訊號S E L介由位 階移位器L S、N〇R電路4 1、轉換器4 2、轉換器 4 3供給對應之掃描線Y。位階移位器L S如第5圖所示 具有與傳統一樣之構造,將在高位階電源電位Y V D D與 低位階電源電位Y V S S之間變化之掃描訊號S E L移位 成在高位階電源電位Y G V D D與低位階電源電位 Y G V S S之間變化之掃描訊號。N〇R電路4 1將從位 階移位器L S供給之掃描訊號S E L根據輸出控制訊號 5 H U T選擇性輸出。此輸出控制訊號S H U T係用於在 垂直掃描起始脈衝S Τ V輸入前重新設定掃描線驅動器 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 丨_ I______Ρ, .* (請先閱讀背面之注意事項再填寫本頁) 訂 線 經濟部智慧財產苟員工消費合作社印製 -12- 575757 Α7 Β7 五、發明説明(彳〇 ) 4 0之電路元素之訊號。 第3圖表示NOR電路4 1之結構。此NOR電路 4 1具有在高位階電源端子Y G V D D與輸出端〇U T之 間互相串聯連接之P頻道電晶体4 1 A及4 1 B所構成之 開關電路S 1,及在輸出端〇U T與低位階電源端子 Y G V S S之間互相並聯連接之N頻道電晶体4 1 C及 4 1 D所構成之開關電路S 2。P頻道電晶体4 1 A及N 頻道電晶体4 1 C之閘電極係連接於接收掃描訊號S E L 之輸入端INI, P頻道電晶体41B及N頻道電晶体 4 1 D之閘電極係連接於接收輸出控制訊號S H U T之輸 入端I Ν 2。此等電晶体4 1 Α〜4 1 D如第4圖所示, 各有2支閘電極G從金屬層E G延伸而出直交於聚晶矽半 導体薄膜P S介由閘絕緣膜重疊在此半導体薄膜P S而具 有雙閘(dual gate)構造。各閘電極G之閘寬W設定爲9 V m,閘長L設定爲6 // m。電晶体4 1 A〜4 1 D連接 成如上述時,N頻道電晶体41C及41D之W/L比爲 P頻道電晶体4 1 A及4 1 B之W/L比之4倍。換言之 ,在兩個電晶体串聯連接之開關電路S 1與兩個電晶体並 聯連接之開關電路S 2,構成各開關電路S 1 、S 2之每 一個電晶体之W/ L比相同時,開關電路S 1之開機( ο η )電阻爲開關電路S 2之開機電阻之4倍。 亦即,開關電路S 1之驅動能力爲開關電路S 2之驅 動能力之1 / 4倍,因此輸入端I Ν 1及I Ν 2之電位在 剛接上不安定的電源後,Ν〇R電路4 1之輸出端容易成 本紙張尺度適用中國國家標準(CNS ) Α4規格(2丨0X297公釐) (請先閱讀背面之注意事項再填寫本頁)
H 、-5<Γ 經濟部智慧財產.¾員工消費合作社印製 575757 經濟部智慧財產¾員工消費合作社印製 A7 __B7_五、發明説明(11 ) 爲低位階電源電位Y G V S S。N〇R電路4 1與掃描線 Y之間,因僅有作爲輸出緩衝器之轉換器42及43介在 ,故掃描線Y兩端電位在剛接上電源後由第1及第2掃描 線驅動器4 0共同設定成低位階電源電位Y G V S S,不 會有短路電流流過而能安定地啓動。 在此液晶顯示裝置,第1及第2掃描線驅動器4 0爲 分別連接於訊號配線兩端的兩側驅動方式,開關電路S 1 及S 2之驅動能力爲互不均等的結構。在Λ結構下,即使 第1及第2掃描線驅動器4 0之特性不穩定時,作爲訊號 配線之掃描線Υ兩端在剛接上電源後不會被設定成不同電 位,故短路電流不會流過此等第1及第2掃描線驅動器 4 0及掃描線γ。因此能防止因於這種短路電流之錯誤動 作及良率之降低而可獲得高信賴性。再者,開關電路S 1 及S 2因係配置於由轉換器4 2及4 3所構成的輸出緩衝 器之前段,故不需以大型電路元素來構成,因此可減輕配 置上的限制。 在第5圖所示之傳統例,位階移位器L S係連接於2 輸入Ν 0 R電路1之後段。此位階移位器l S與本實施形 態之2輸入Ν 0 R電路4 1不同,係未作成在剛接上電源 後,輸出電位易於被設定爲高位階電源電位Y G V D D或 低位階電源電位Y G V S S特定之一方的構造。因此,剛 接上電源後,掃描線兩端電位被特性不穩定之一對掃描線 驅動器設定成互不相同的電位而有短路電流流動的可能性 。又,2輸入NOR電路41之各電晶体4 1Α〜41D 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ' -14- I!------P, (請先閱讀背面之注意事項再填寫本頁)
、1T 線 575757 A7 經濟部智慧財產¾員工消費合作社印製 B7五、發明説明(12 ) 與設於先前第3圖所不傳統例之最終轉換器3之保護電路 之電晶体3 A及3 B比較,僅爲約1 / 1 〇程度的尺寸, 容易進行電路配置,不必增大顯示領域外側之框緣寬度。 液晶顯示裝置愈精細化以及愈大型化,掃描線驅動器4 0 之輸出緩衝器必需增大。因此,第3圖所示保護電路之電 晶体3 A及3 B也需隨著增大。本實施形態之液晶顯示裝 置在如此情形下仍不必將N〇R電路4 1之電晶体4 1 A 〜4 1 D增大。 再者,本實施形態雖設定N頻道電晶体4 1 C及 4 1D之W/L比爲P頻道電晶体4 1 A及4 1 B之W/ L比之4倍,爲期液晶顯示裝置更安定之啓動,也可設定 爲比4倍更大。 本實施形態雖說明將構成開關電路S 1 、S 2之各電 晶体之W / L比設定爲一樣的情形,惟在各開關雷路S 1 二__S 2之驅動能力不均等之範圍內可隨意設定。又,開關 電路S 1及開關電路S 2之開機電阻之比率也可隨意設定 考量因於聚晶矽半導体薄膜之電晶体特件之離散度(約 3, P % λ _ _,開關電路S 1之開機電阳設定成開關電路S 2 開機電阻之3倍以上爲官,又,考量在相鄰之掃描線間之 掃描訊號輸_出時間,開關雷路S 1之開機電阳設定成開關 電路S 2開機電阻之1 0倍以下爲宜。 又,本實施形態雖說明第1及第2掃描線驅動器4 0 分別連接於訊號配線兩端的兩側驅動方式,惟本發明也可 適用於第1及第2訊號線驅動器連接於訊號線X兩端的兩 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) -15 - 575757 A7 _ _B7__ 五、發明説明(13 ) 側驅動方式。 又,本實施形態雖說明從訊號配線兩端將訊號輸入的 情形,惟從訊號配線端部之一方將訊號輸入時也可適用本 發明。由於作成如此的構造,可減輕配置.上的.限制,也可 防止不期望的電位設定於訊號配線。 ‘ ’ 又,本實施形態雖以液晶顯示裝置加以說明,惟在相 商電極間具備作爲光調變層之發光層之自行發光型顯示裝 置等全般之顯示裝置也可適用本發明,例如,可適用於有 機電發光 (Electro luminescence ) 顯示裝置° 如以上所述,本發明可提供,減輕配置上的限制,可 抑制不期望的電荷充電於訊號配線,而且從訊號配線兩側 同時輸出電壓時,可防止於剛接上電源後短路電流流入訊 號線之電路板以及平面顯示裝置。 (請先閱讀背面之注意事項再填寫本頁) 訂 線 經濟部智慧財產^員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -16-

Claims (1)

  1. 575757
    六、申請專利範圍 1 · 一種電路板具備有形成於絕緣基板上的訊號配線 ,及根據配置於前述訊號配線端部之外部電壓及時間訊號 ,將第1電壓及第2電壓之一方輸出到前述訊號配線之輸 出電路,其特徵爲前述輸出電路係由驅動能力不均等之複 數電路兀素所構成,俾能於前述外部電壓輸入時輸出前述 第1電壓。 2 ·如申請專利範圍第1項之電路板,其中前述輸出 電路係配置於述訊號配線兩端部。 3 ·如申請專利範圍第1項之電路板,其中前述輸出 電路具備有串聯連籍於2電源端子間之第1電路元素及第 2電路元素。 4 .如申請專利範圍第3項之電路板,其中前述輸出 電路之前述第1電路元素係以串聯連接於複數電晶体所構 成,前述第2電路元素係以並聯連接於複數電晶体所構成 〇 5 ·如申請專利範圍第4項之電路板,其中前述複數 電晶体驅動能力互爲相等。 6 .如申請專利範圍第4項之電路板,其中構成前述 輸出電路之前述第1電路元素之電晶体與構成前述第2電 路元素之電晶体爲不同導電型。 7 .如申請專利範圍第4項之電路板,其中前述電晶 体之半導体膜爲聚晶矽半導体薄膜,前述電晶体與前述絕 緣基板一体形成。 8 .如申請專利範圍第4項之雷路板,其中前沭輪出 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閱讀背面之注意事項再填寫本頁) ·%1. 經濟部智慧財產局員工消費合作社印製 -17· 575757 A8 B8 C8 D8 六、申請專利範圍 電路之前述第1雷路元素之開機雷阳設定成前述第2電路 元素之開機電阳之3〜1 〇倍。 (請先閲讀背面之注意事項再填寫本頁) 9·一種平面顯示裝置具有第1及第2基板,及配置 於此等基板間之光調變層之顯示裝置,前述第1基板具有 第1訊號配線,及配置成大致直交於前述第1訊號配線之 第2訊號配線,及配置於前述第1訊號配線與前述第2訊 號配線交叉點附近之像素電晶体,及與前述像素電晶体電 力連接之像素電極,及含有配置於前述第1及第2訊號配 線之至少一方之訊號配線端部,根據外部電壓及時間訊號 ,將第1電壓及第2電壓之一方輸出到前述訊號配線之輸 出電路之驅動電路,其特徵爲前述輸出電路係由驅動能力 不均等之複數電路元素所構成,俾能於前述外部電壓輸入 時輸出前述第1電壓。 1 0 ·如申請專利範圍第9項之平面顯示裝置,其中 前述輸出電路係配置於前述第1及第2訊號配線之至少一 方之前述訊號配線兩側端部。 1 1 ·如申請專利範圍第1 〇項之平面顯示裝置,其 經濟部智慧財產局員工消費合作社印製 中前述驅動電路係設於前述第1及第2訊號配線之至少一 方之前逾訊號配線兩側,與基板一体形成。 1 2 ·如申請專利範圍第9項之平面顯示裝置,其中 前述輸出電路具有串聯連接於2電源端子之間之第1及第 2電路元素。 1 3 ·如申請專利範圍第1 2項之平面顯示裝置,其 中前述輸出電路之第1電路元素係由串聯連接之複數電晶 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~~' — 575757 A8 B8 C8 ____ D8 六、申請專利範圍 体所構成,前述第2電路元素係由並聯連接之複數電晶体 所構成。 1 4 ·如申請專利範圍第1 3項之平面顯示裝置,其 中前述複數電晶体之驅動能力互爲相等。 1 5 ·如申請專利範圍第1 4項之平面顯示裝置,其 中構成前述輸出電路之第1電路元素之電晶体與構成前述 第2電路元素之電晶体爲不同導電型。 1 6 · —種電路板具備有形成於絕緣基板上的訊號配 線,及根據配置於前述訊號配線端部之外部電壓及時間訊 號,將第1電壓及第2電壓之一方輸出到前述訊號配線之 輸出電路,其特徵爲前述輸出電路係由電阻値不同之複數 電路元素所構成,俾能於前述外部電壓輸入時輸出前述第 1電壓。 1 7 ·如申請專利範圍第1 6項之電路板,其中前述 輸出電路係配置於前述訊號配線之兩端部。 1 8 . —種電路板具備有形成於絕緣基板上的訊號配 線,及根據配置於前述訊號配線端部之外部電壓及時間訊 號來設定對前述訊號配線之輸出電壓之輸出電路,其特徵 爲前述輸出電路係由驅動能力不均等之複數電路元素所構 成,將各電路元素之輸出送到前述訊號配線。 1 9 ·如申請專利範圍第1 8項之電路板,其中前述 輸出電路係配置於前述訊號配線之兩端部。 —— — — ——丨丨P, (請先閲讀背面之注意事項再填寫本頁) 奸 線- 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -19-
TW90112795A 2000-05-31 2001-05-28 Circuit board and flat display apparatus TW575757B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000163788 2000-05-31
JP2001151065A JP2002090708A (ja) 2000-05-31 2001-05-21 回路基板および平面表示装置

Publications (1)

Publication Number Publication Date
TW575757B true TW575757B (en) 2004-02-11

Family

ID=26593126

Family Applications (1)

Application Number Title Priority Date Filing Date
TW90112795A TW575757B (en) 2000-05-31 2001-05-28 Circuit board and flat display apparatus

Country Status (3)

Country Link
JP (1) JP2002090708A (zh)
KR (1) KR100474056B1 (zh)
TW (1) TW575757B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7002302B2 (en) 2002-10-07 2006-02-21 Samsung Sdi Co., Ltd. Flat panel display
JP2005049637A (ja) * 2003-07-29 2005-02-24 Seiko Epson Corp 駆動回路及びその保護方法、電気光学装置並びに電子機器
JP2005084216A (ja) * 2003-09-05 2005-03-31 Sanyo Electric Co Ltd 表示装置
JP2007072319A (ja) * 2005-09-08 2007-03-22 Hitachi Displays Ltd 表示装置
WO2008093458A1 (ja) * 2007-01-31 2008-08-07 Sharp Kabushiki Kaisha 表示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960016728B1 (ko) * 1993-09-14 1996-12-20 삼성전자 주식회사 액정표시장치의 구동회로
TW255032B (zh) * 1993-12-20 1995-08-21 Sharp Kk
JPH0933893A (ja) * 1995-07-18 1997-02-07 Sony Corp 液晶表示装置
JP3514002B2 (ja) * 1995-09-04 2004-03-31 カシオ計算機株式会社 表示駆動装置
JP3320957B2 (ja) * 1995-09-14 2002-09-03 シャープ株式会社 トランジスタ回路およびそれを用いる画像表示装置
JPH10111674A (ja) * 1996-04-17 1998-04-28 Toshiba Corp タイミング信号発生回路およびこれを含む表示装置
JP3589005B2 (ja) * 1998-01-09 2004-11-17 セイコーエプソン株式会社 電気光学装置及び電子機器
JPH11160671A (ja) * 1997-11-28 1999-06-18 Hitachi Ltd 液晶表示装置
JPH11204795A (ja) * 1998-01-08 1999-07-30 Matsushita Electric Ind Co Ltd 薄膜トランジスタ回路およびこれを用いた駆動回路を有する液晶パネル
JP3755277B2 (ja) * 1998-01-09 2006-03-15 セイコーエプソン株式会社 電気光学装置の駆動回路、電気光学装置、及び電子機器
JP3140419B2 (ja) * 1998-04-13 2001-03-05 セイコーインスツルメンツ株式会社 Lcdコントローラーicの保護回路

Also Published As

Publication number Publication date
KR20010110159A (ko) 2001-12-12
JP2002090708A (ja) 2002-03-27
KR100474056B1 (ko) 2005-03-08

Similar Documents

Publication Publication Date Title
US20210056925A1 (en) Gate driving circuit and display apparatus having the same
TWI285857B (en) Pulse output circuit, shift register and display device
CN107464539B (zh) 移位寄存器单元、驱动装置、显示装置以及驱动方法
US10431143B2 (en) Shift register, driving method thereof, gate driving circuit and display device
JP4785271B2 (ja) 液晶表示装置、電子機器
US8654056B2 (en) Semiconductor circuit and display apparatus employing the same
CN113471225B (zh) 显示基板和显示面板
US10796654B2 (en) Switching circuit, control circuit, display device, gate driving circuit and method
TWI305909B (zh)
TW202209296A (zh) 顯示裝置和包括該顯示裝置的電子裝置
CN116052581A (zh) 显示面板和显示装置
CN111192546A (zh) 显示面板及电子装置
US8847933B2 (en) Display device
US20200098441A1 (en) Shift register unit and driving method, gate driving circuit, and display device
CN107331295B (zh) 显示器面板
US6788281B2 (en) Circuit panel and flat-panel display device
TW575757B (en) Circuit board and flat display apparatus
JP4860765B2 (ja) 半導体装置及び電子機器
TWI362181B (en) Analog buffer circuit capable of compensating threshold voltage variation of transistor
US12008976B2 (en) Display panel and driving method, and display device
WO2023155063A1 (en) Scan circuit and display apparatus
Hattori High-voltage driver LSI for passive matrix driven electronic paper with 160 tri-level voltage outputs
JP2010061800A (ja) パルス出力回路、表示装置
JP2002171158A (ja) ラッチ回路および液晶表示装置
US20070164951A1 (en) Display device

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees