TW518868B - Transmission circuit and its method, reception circuit and its method, and data communication apparatus - Google Patents

Transmission circuit and its method, reception circuit and its method, and data communication apparatus Download PDF

Info

Publication number
TW518868B
TW518868B TW090107931A TW90107931A TW518868B TW 518868 B TW518868 B TW 518868B TW 090107931 A TW090107931 A TW 090107931A TW 90107931 A TW90107931 A TW 90107931A TW 518868 B TW518868 B TW 518868B
Authority
TW
Taiwan
Prior art keywords
data
aforementioned
circuit
clock signal
signal
Prior art date
Application number
TW090107931A
Other languages
English (en)
Inventor
Ichiro Kumata
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Application granted granted Critical
Publication of TW518868B publication Critical patent/TW518868B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/08Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0054Detection of the synchronisation error by features other than the received signal transition
    • H04L7/0066Detection of the synchronisation error by features other than the received signal transition detection of error based on transmission code rule

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

518868 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(彳) 【發明所屬技術領域】 本發明係關於用以將串列資料傳送到受訊電路的送訊 電路及其方法,用以接受由送訊電路傳送而來的串列資料 的受訊電路及其方法以及;具備前述送訊電路與受訊電路 的資料通訊裝置。 【先行技術】 關於串列資料的轉送,早已在各種文獻中敘述過。 例如,在特開平1 1 - 1 78349號公報中,開示了可從事串 列資料轉送的脈衝寬度調變控制裝置的發明。 在特開平1 1 - 145 944號公報中,則開示了串列資料轉送 用的訊號同期檢出電路的發明。 而在特開平1 1 -74893號公報中,開示了可從事串列資 料轉送用的通訊裝置及其通訊方法的發明。 在特開平5-2682 10號公報以及特開平6-2 1999號公報中 ’則開示了串列資料通訊裝置的發明.。 傳統的串列資料轉送時的訊框同期,乃按照以下(1 )-(3 )所示方法進行。 設置訊框同期專用的訊號線,轉送訊框同期訊號。 藉由頻率調制或相位調制,使多個資料重疊於1條訊 號線上,如此便可同時轉送訊框同期訊號。 (3 )將具有規定形式的資料作爲訊框同期訊號使用。在 傳送資料時,對資料進行暗碼變換,使之變換爲訊框同期 訊號以外的形式。而受訊的一方,則根據訊框同期訊號取 (請先閱讀背面之注意事項再填寫本頁) C. 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 518868 A7 B7 經濟部智慧財產局8工消費合作社印製 五、發明説明(2) 出1個訊框份量的資料(或是位元),以進行暗碼逆變換 以還原至原有資料。 【發明所要解決的問題】 在上述(1)的方法,是藉由串列轉送來減少資料轉送用 訊號線數目,但是,由於間歇’性使用訊框同期訊號的關係 ,反而增加訊框同期專用的訊號線數目。 若依照上述(2 ) ,( 3 )的方法時,將使得用以執行 暗碼變換/逆變換或變調/復調的電路變得複雜。 依照上述(3 )的方法,可完全接收訊框同期形態部 份的串列資料(多個位元),在與某規定形態比較前,無 法得知訊框的區隔,而使得接收1訊框的時間增長。 本發明的目的在提供一種具有全新構造的資料通訊裝 置,即使在訊框同期的狀態下也能進行資料轉送;以及可 運用在該資料通訊裝置的送訊電路與受訊電路。 【解決問題的手段】 與本發明相關的送訊電路,具備有: 一種藉由第1訊號線傳送時脈訊號的時脈訊號送訊電 路以及; 一種用以表示送訊對象的串列資料所定單位的區隔用 的同期資料,可在根據前述時脈訊號所定期間內,產生數 値變化多次的同期資料的同期資料發生電路以及; 在前述所定的每一單位內,與前述所產生的同期資料 (請先閲讀背面之注意事項再填寫本頁) C- 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29?公釐) -5 - 518868 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(3) 重疊’並以與則述時脈訊號同期的方式,藉由第2條訊號 線傳送前述串列資料的資料送訊電路。 理想狀悲爲,則述同期資料發生電路會產生前述所定 單位的串列資料最後資料的反轉資料,以及其後的最後資 料的連結,以作爲前述同期資料。 在規定上,在前述時脈訊號啓動後到下一啓動爲止, 或開始下降後到下一下降爲止的時間內,亦即在丨個循環 期內’則述同期資料發生電路會產生數値變化多次的資料 來作爲前述同期資料。 而理想狀態爲,在前述資料送訊電路中傳送資料時, 在與其同期的時脈訊號的1個循環期內,由前述同期資料 發生電路產生數値變化多次的資料,以作爲前述同期資料 〇 另一個理想狀態是,在前述資料送訊電路中以重疊方 式傳送前述同期資料時,藉由延長前述時脈訊號1個循環 時間’使前述同期資料發生電路,相對地產生在前述時脈 訊號的1個循環期間內數値變化多次的同期資料,以重疊 方式傳送前述同期資料時,前述時脈訊號送訊電路會將已 延長1個循環時間的前述時脈訊號傳送出去。 在規定上’前述時脈訊號開始啓動後到下一啓動爲止 ’或者在開始下降後到下一下降爲止的時間內,亦即當訊 號維持在一定標準期間內時,前述同期資料發生電路會產 生數値變化多次的資料來作爲前述同期資料。 其最佳狀態是在前述資料送訊電路中傳送串列資料時 (請先閱讀背面之注意事項再填寫本頁) £ 訂 線 本紙張尺度適用中國國家標準(CNS〉A4規格(21 Οχ 297公董) -0 - 518868 Μ __ Β7_ 五、發明説明(4) ,同期化時脈訊號的前述訊號會在一定期間內,由前述同 期資料發生電路產生數値變化多次的資料,以作爲前述同 期資料。 另一最佳狀態是,在前述資料送訊電路中以重疊方式 來傳送前述同期資料時,藉由延長前述時脈訊號一定標準 的時間,使前述同期資料發生電路,得以相對性地產生在 前述時脈訊號的1個循環期間內數値變化多次的同期資料 ,當前述時脈訊號送訊電路以重疊方式傳送前述同期資料 時,會將已延長前述訊號標準一定的時間的前述時脈訊號 傳送出去。 4 另一理想狀態是具有能夠將送訊對象的平行資料變換 爲串列資料的平行-串列變換電路,前述同期資料發生電路 能夠在前述被變換的串列資料上產生用以表示前述所定單 位的區隔的同期資料,前述資料送訊電路,能將前述已變 換的串列資料以前述方式傳送。 另外,與本發明相關的送訊方法,係一種可藉由第1 訊號線傳送時脈訊號,可用以表示送訊對象的串列資料的 所定單位的區隔的資料,而且可產生根據前述時脈訊號所 定期間內數値變化多次的同期資料,依照前述所定每一單 位,.將前述串列資料與前述產生的同期資料重疊,並利用 與前述時脈訊號同期的方式,藉由第2訊號線傳送出去。 另外,與本發明相關的收訊電路還具備有: .用以接收藉由第1訊號線傳送的時脈訊號的時脈訊號 受訊電路以及; 尺度適用中國國家標率(CNS ) A4規格(21GX297公羡) ~ " (請先閲讀背面之注意事項再填寫本頁) C. 訂 經濟部智慈財產局員工消費合作社印製 518868 經濟部智慧財產局員工消費合作社印製 A7 ___ B7 _五、發明説明(5) 用以接收藉由第2訊號線傳送,且與前述時脈訊號同 期的串列資料的串列資料受訊電路以及; 用以由前述接收的串列資料,將根據前述接收時脈訊 號在所定期間內數値變化多次的資料,作爲同期資料檢出 的同期資料檢出電路以及; 以前述檢出的同期資料作爲分割,以檢出前述受訊的 串列資料的所定單位的資料處理電路。 最佳狀態爲,依照每一前述檢出的前述接收串列資料 所定單位,由前述資料處理電路變換爲平行資料。 理想狀態爲,根據則述所受訊的時脈訊號,在所定期 間內,由前述同期資料檢出電路,將該期間最初所受訊的 前述串列資料,其後的最初資料的反轉資料,以及再其後 的最初資料連結檢出,以作爲前述同期資料,而前述資料 處理電路則將前述最初資料,作爲前述受訊的串列資料的 所定單位的最後資料,而將該所定單位的資料檢出。 在規定上,前述時脈訊號開始啓動後到下一啓動爲止 ,或在開始下降後到下一下降爲止的時間內,亦即在i個 循環期間內,前述同期資料檢出電路會將數値變化多次的 資料檢出,以作爲前述同期資料。 另外在規定上,前述時脈訊號開始啓動後到下一啓動 爲止,或在開始下降後到下一下降爲止的時間內,亦即在 訊號維持在一定標準的期間內,前述同期資料檢出電路會 將數値變化多次的資料檢出,以作爲前述同期資料。 另外,與本發明相關的受訊方法,會接收藉由第1訊 (請先閱讀背面之注意事項再填寫本頁) -装—— --訂— 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 518868 A7 _B7_____ 五、發明説明(6) 號線傳送而來的時脈訊號,同時也接收藉由第2條訊號線 與前述時脈訊號同期化後傳送而來的串列資料’然後再由 前述所受訊的串列資料,檢出根據前述所受訊的時脈訊號 所定的期間內數値變化多次的資料作爲同期資料’將前述 所檢出的同期資料當作區隔,以檢測出前述受訊的串列資 料的所定單位。 另外,與本發明相關的資料通訊裝置具備有: 以下各送訊電路: 將時脈訊號藉由第1訊號線來傳送出去的時脈訊號送 訊電路以及; 可產生用以表示送訊對象串列資料所定單位的區隔的 同期資料,可根據前述時脈訊號,在所定期間內產生數値 變化多次的同期資料的同期資料發生電路以及; 依照前述所定的每一單位,·利用與前述產生的同期資 料重疊,並與前述時脈訊號同期的方式,藉由第2訊號線 傳送前述串列資料的資料送訊電路。 此外,還具有以下受訊電路: 一種甩以接收藉由第1訊號線傳送而來的時脈訊號的 時脈訊號受訊電路以及; 用以接收藉由前述第2訊號線與前述時脈訊號同期化 後傳送而來的串列資料用的串列資料受訊電路以及; 由前述受訊的串列資料,將根據前述受訊時脈訊號在 所定期間內數値變化多次的資料,作爲同期資料的同期資 料檢出電路以及; 本^張尺度適用中國國家標準(CNS ) A4規格(21〇χ 297公着) ^0 -- (請先閲讀背面之注意事項再填寫本頁)
C 線 經濟部智慧財產局員工消#合作社印製 518868 A7 B7 五、發明説明(7) 以前述所檢出的同期資料爲區隔,以檢測前述受訊的 Φ歹資料的所定單位的資料處理電路。 (請先閲讀背面之注意事項再填寫本頁) 【發明的實施形態】 以下參照所附圖面,說明本發明的實施形態。 施形態 第1圖爲本發明相關的資料通訊裝置第1實施形態的槪 略方塊構成圖。 該資料通訊裝置299具備有··送訊電路100,受訊電路 2〇〇,訊號線101,105。而送訊電路100與受訊電路200 係藉由訊號線1 0 1,1 05互相聯接。 送訊電路100具備有:送訊控制電路110以及;平行/ 串列變換電路(P/S變換電路)160。 送訊控制電路1 10是由P/S變換用的載入訊號TXLD以 及;用以作爲基準的時脈訊號(基準時脈訊號)CK0以及 :重置訊號CLR_X等所供給。 經濟部智慧財產局員工消費合作社印製 該送訊控制電路110用以產生準備訊號RDY。另外, 則產生串列資料轉送用時脈訊號SCK,藉由訊號線101供 應至受訊電路200,並產生P/S變換用的時脈訊號,供應至 P/S變換電路160。 P/S變換電路160是由平行資料TXD0-TXD7 (平行資料 TXD0-7 )以及;P/S變換用載入訊號TXLD以及;P/S變換 用時脈訊號PSCK等所供給。 -10 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 518868 經濟部智慧財產局g(工消費合作社印製 A7 ___B7_五、發明説明(8) 此P/S變換電路160會將平行資料TXD0-7變換成串列 資料,再藉由訊號線105供應至受訊電路200。 訊號線1 0 1轉送由送訊電路1 〇〇傳送而來的時脈訊號 SCK,並供應給受訊電路200。 訊號線105由送訊電路100,轉送對應時脈訊號SCK後 傳送而來的串列資料,將其供應至受訊電路200。串列轉 送電路是由訊號線105所構成。另外,訊號線101,105的 延遲時間差與時脈訊號SCK的脈衝寬度相較,幾乎是微不 足道的程度。 受訊電路200具備有:受訊控制電路210以及;串列/ 平行變換電路(S/P變換電路)260。 受訊控制電路2 1 0是由具備串列資料與訊框同期資料 的轉送資料SD以及;串列資料轉送用時脈訊號SCK所供給 〇 由該受訊控制電路210產生S/P變換用的載入訊號 RXLD, 後供應至S/P變換電路260。 S/P變換電路260是由具備串列資料與訊框同期資料的 轉送資料SD以及;串列資料轉送用時脈訊號SCK以及; S/P變換用載入訊號RXLD所供給。 由該S/P變換電路260將轉送資料SD中的前述串列資 料變換成平行資料RXDO-RXD7 (平行資料RXD0-7 )。 第2圖爲圖1的資料通訊裝置299的槪略時間圖。 .在該時間圖中,1個訊框的送訊資料中的最後4個位元 (TXD4-7 )被執行以串列轉送,並將在時脈訊號SCK啓動 用中國國家揉準(CNS ) A4規格(210 X297公釐) '~ (請先閲讀背面之注意事項再填寫本頁) -裝
、1T 線 518868 經濟部智慧財產局員工消費合作社印¾ Μ Β7_五、發明説明(9) 邊緣到下一啓動邊緣的區間a-b之間進行訊框同期資料(訊 框終止訊號)的轉送,並顯示下一訊框轉送即將開始的訊 息。在此例中,是由LSB(Least Significant Bit)側開始依序 對轉送資料SD進行串列轉送。 前述訊框同期資料是由資料TXD7的反轉資料/TXD7以 及;緊接該反轉資料之後的資料TXD7所構成。 第1圖中的受訊電路100與時脈訊號SCK的減緩邊緣同 期,並將串列資料傳送到受訊電路200。 受訊電路200則與時脈訊號SCK的啓動邊緣同期,並 將串列資料收存到偏移暫存器中。另外,在時脈訊號SKC 的啓動邊緣到下一啓動邊緣的區間內,當轉送資料SD的値 發生兩次以上變化時,會將該變化檢出,以作爲顯示1個 訊框的終止的訊框同期資料。 在第2圖的區間a-b中,轉送資料SD的値產生兩次變 化,由受訊控制電路2 1 0檢出該變化,以作爲訊框同期資 料。 而且,由受訊控制電路210產生S/P變換用載入訊號 RXLD。S/P變換電路260則根據載入訊號RXLD,將偏移 暫存器的保存資料移到訊框暫存器,產生平行資料RXD0-7 ,並將平行資料RXD0-7予以還元。 第3圖爲第1圖的送訊控制電路的實施形態電路圖。 該送訊控制電路110具備有:邏輯和電路(OR電路) 111-117 以及;D 型觸發電路(DFF) 121-128,132,141 ,146以及;反轉電路(NOT電路)120,142,147以及 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -12- 一 (請先閱讀背面之注意事項再填寫本頁) 一裝· 訂 線 518868 經濟部智慈財產局員工消費合作社印製 A7 B7五、發明説明(1() ;NON-INTERTER140以及;邏輯積電路(AND電路)131 以及;選擇電路(SELECTOR ) 130等。 將相對應的DFF 1 22- 1 28的輸出訊號供應給OR電路 1 1 1 -1 1 7 —方的輸入端子,並對另一方的輸入端子洪應載入 雪只 TXLD 。 將對應的〇R電路111-117的輸出訊號供應給DFF121-127的資料輸入端子。 並將載入訊號TXLD供應給DFF128的資料輸入端子D 〇 另將DFF146的輸出訊號DIV4供應給DFF121-128的時 脈輸入端子CK。 由反轉電路120將DFF121的輸出訊號TX11_B反轉以 產生準備訊號RDY。 由AND電路131演算出將DFF 122的輸出訊號反轉後的 訊號以及DFF121的輸出訊號TX1LB的邏輯積,並把演算 結果供應給DFF132。 將AND電路131的輸出訊號供應給DFF 132的資料輸入 端子D,並將反轉電路1 47的輸出訊號供應給時脈輸入端子 CK。 將DFF 146的輸出訊號DIV4供應到選擇電路130的輸入 端子A,再將反轉電路142的輸出訊號DIV2給供應輸入端 子B,而對於控制端子S則供應以DFF 132的輸出訊號。 供應至控制端子S的訊號屬於低標準(或邏輯値爲0 ) 時,選擇電路130會選擇供應至輸入端A的訊號DIV4,而 本紙張尺度適用中國國家檩準(CNS ) Μ規格(210X297公釐) .13- " (請先閲讀背面之注意事項再填寫本頁} .裝 訂 線 518868 A7 B7 經濟部智慈財產局員工消費合作社印製 五、發明説明(11) 由輸出端子X,將該訊號DIV4作爲時脈訊號SCK輸出。 供應給控制端子S的訊號屬於高標準(或邏輯値爲1 ) 時,選擇電路130將選擇供應至輸入端B的訊號DIV2,而 將該訊號DIV2當作時脈訊號PSCK,由輸岀端子X輸出。 將反轉電路142的輸出訊號DIV2供應給DFF141的資料 輸入端子D,再將時脈訊號CK0供應給時脈輸入端子CK。 DFF141將輸出訊號DIV2供應給反轉電路142以及 DFF146 。 將反轉電路147的輸出訊號供應給DFF 146的資料輸入 端子D,再將DFF141的輸出訊號DIV2供應給時脈輸入端 子CK 〇 DFF 146會將輸出訊號DIV4供應給DFF1 21-128的時脈 輸入端子CK以及,反轉電路147以及,選擇電路130的輸 入端子A。 反轉電路147會把將DFF 146的輸出訊號DIV4反轉後的 訊號供應給DFF146的輸入端子D以及,DFF132的時脈輸 入端子CK以及,非倒相器140等。 非倒相器140將反轉電路147的輸出訊號作爲串列資料 轉送用時脈訊號SCK輸出。 供應重置訊號 CLR_X 給 DFF121-128,132,141,146 的重置端子,當重置訊號CLR_X爲低標準狀態時, DFF121-128, 1 32,14 1,146 將被重置。 DFF 141及反轉電路142可構成分周電路,並產生時脈 訊號CK0的兩倍週期訊號DIV2,XDIV2。 (請先閲讀背面之注意事項再填寫本頁) -裝· 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -14- 518868 A7 ____B7_ 五、發明説明( DFF146以及反轉電路147可構成分周電路,並產生訊 號DIV2的兩倍週期的訊號DIV4。 將選擇電路1 30用於串列資料轉送時,將輸出訊號 DIV4以作爲時脈訊號PSCK,而用於訊框同期資料轉送時 則輸出訊號XDIV2以作爲時脈訊號PSCK。 第4圖爲第1圖中的P/S變換電路的實施形態電路圖。 該P/S變換電路160具備有:非倒相器191 ;反轉電路 195 ;選擇電路 1 70- 1 79 ; DFF 1 80- 1 89 等。 NON-INTERTER191會將載入訊號TXLD供應給10個選 擇電路1 70- 1 79的控制端子(選擇控制端子)S。 反轉電路195將產生資料TXD7的反轉資料(反轉訊號 )/TXD7,並供應至選擇電路178。 將對應的DFF1 8 1-1 89的輸出訊號供應給選擇電路170-178的輸入端子A,再將.DFF 189的輸出訊號供應給選擇電 路179的輸入端子A。 將對應的平行資料TXD0-7供應給選擇電路170- 1 77的 輸入端子B,再將反轉資料/TXD7供應給選擇電路178的輸 入端子B,另外再將資料TXD7供應給選擇電路179的輸入 端子B。 將對應的選擇電路1 70- 1 79的輸出訊號供應給DFF18Ο-ΐ 89 的 資料輸 入端子 D , 再將 P/S 變 換用時 脈訊號 PSCK 供 應給時脈輸入端子CK。 DFF180會由輸出端子Q,將轉送資料SD輸出到訊號 線105上。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ·彳5 - (請先閱讀背面之注意事項再填寫本頁)
、1T 線 經濟部智慧財產局員工消费合作社印製 經濟部智慈財產局員工消費合作社印製 518868 A7 __ B7_ 五、發明説明( 在P/S變換電路160中,當載入訊號TXLD爲高標準狀 態時,選擇電路1 70- 1 77將選擇平行資料TXD0-7供應至 DFF 1 80- 1 87,而選擇電路178則選擇反轉資料/TXD7供應給 DFF188,另外選擇電路179則將資料TXD7供應給DFF189 〇 在P/S變換電路160中,當載入訊號TXLD爲低標準狀 態時,選擇電路1 70- 1 77會將DFF1 8 1-1 89的輸出資料(輸 出訊號)供應給DFF180-187。 DFF1 80- 1 89會根據時脈訊號PSCK,將供應至DFF180-1 89的資料輸入端子D的資料(訊號)閂鎖,並將平行資料 TXD0-7變換成串歹[J資料後,由DFF180將具有前述串歹[J資料 ,反轉資料/TXD7及資料TXD7的轉送資料SD輸出。反轉 資料/TXD7及資料TXD7爲訊框同期資料。 因此,第1圖的送訊電路1 00會藉由訊號線1 0 1將時脈 訊號SCK傳送到受訊電路200,並藉由訊號線105將串列資 料SD傳送給受訊電路200。 送訊電路100中的P/S變換電路160,將相當於1個訊 框的平行資料TXD0-7變換成串列資料,並對該串列資料施 以與時脈訊號SCK減緩邊緣同期化的處理後,進行傳送, 緊接前述串列資料之後,將由時脈訊號SCK的啓動邊緣開 始到下一啓動邊緣的期間內,數値進行N次(N爲2以上 的整數)變化的訊框同期資料傳送出去。 第5圖爲第1圖中的受訊控制電路的實施形態電路圖。 該受訊控制電路210具備有:NON-INTERTER211, 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X297公釐) -16- (請先閱讀背面之注意事項再填寫本頁)
518868 A7 B7 五、發明説明(1# 213-216, 221,排他性邏輯和電路(EOR電路)212,邏 輯積電路222,邏輯和電路223以及DFF217,218等。 (請先閱讀背面之注意事項再填寫本頁) 非倒相器2 1 1會因爲進行非倒相器ING的關係,導致來 自訊號線1 05的轉送資料SD延遲,然後將其供應給排他性 邏輯和電路212。 藉由演算NON-INTERTERING21 1的輸出資料以及轉送 資料SD之間的排他性邏輯和排他性邏輯和電路2 1 2,可檢 出轉送資料SD的數値變化,並將檢出結果的脈衝供應給 NON-INVERTER213。 非倒相器213-216是以直列方式連接,將所輸入的轉送 資料SD的數値變化的檢出結果的脈衝,依照全體所定的延 遲時間進行延遲的動作,再當作輸出訊號(資料脈衝) SDP由非倒相器216輸出,以印加到DFF217,218的時脈 輸入端子C K上。 非倒相器221會藉由非倒相器ING延長來自訊號線101 的時脈訊號SCK,再將供應給邏輯積電路222。 經濟部智慧財產局員工消費合作社印製 邏輯積電路222,藉由演算NON-INTERTER221的輸出 訊號的反轉訊號以及時脈訊號SCK的邏輯積,檢出時脈訊 號SCK的啓動邊緣,並將所檢出的脈衝結果輸出到邏輯和 電路223。 邏輯和電路223用以演算邏輯積電路222的輸出訊號以 及載入訊號RXLD的邏輯和,並產生顯示演算結果否定値用 訊號CLR_XR,供應至DFF217,218的重置端子。 將電源電壓Vh供應至DFF217的資料輸入端子D,並 本^張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) :彳7 - 518868 A7 ____B7 五、發明説明( 固定在高標準的狀態下。
將DFF217的輸出訊號供應至DFF218的資料輸入端子D 中。 DFF218藉由輸出端子Q輸出載入訊號RXLD。 DFF217, 218會隨著每次時脈訊號SCK啓動被重新載 入。 在開始時脈訊號S C K啓動邊緣到下一啓動邊緣爲止的 區間內,當訊號S D P達到兩次以上的高標準次數時(意即 轉送資料SD發生兩次以上的變化時),DFF218將產生高 標準載入訊號RXLD。 第6圖爲第1圖中的S/P變換電路的實施形態電路圖。 該S/P變換電路260具備有:非倒相器279,289以及 DFF270-277 , 280-287 等。 非倒相器279會由時脈訊號SCK產生時脈訊號N1, 並將時脈訊號N1印加在8個DFF270-277的時脈輸入端子上 〇 非倒相器289會由載入訊號RXLD產生訊號N3,並將 訊號N3供應給8個DFF280-287的時脈輸入端子CK。 DFF270-277以直列方式連結,以構成偏移暫存器。 將轉送資料SD供應給DFF277的資料輸入端子D,該 轉送資料SD將對應時脈訊號N1,依照DFF277-270順序, 依序進行閂鎖(LATCH)。 將所對應的DFF270-277的輸出資料供應給DFF280-287 的資料輸入端子D。 本紙張尺度適用中周國家標準(CNS ) A4規格(210X297公釐) .18 - (請先閱讀背面之注意事項再填寫本頁) 一裝· 訂 經濟部智慧財產局Μ工消費合作社印製 518868 A7 B7 五、發明説明( DFF280-287構成訊框暫存器以及輸出暫存器,對應載 入訊號N3,將DFF270-277的輸出資料予以LATCH ’再將 轉送資料SD中的串列資料變換成平行資料RXD0-7 ° 如上所述,第1圖的受訊電路200藉由訊號線1 0 1接收 來自送訊電路100的時脈訊號SCK,並藉由訊號線105接收 與時脈訊號SCK的減緩邊緣同期化’並由送訊電路1 〇〇傳 送的串列資料。 在開始時脈訊號SCK啓動邊緣到下一啓動邊緣爲止的 區間內,當來自訊號線105的轉送資料SD的値變化超過兩 次時,受訊電路200內的受訊控制電路210將產生載入訊號 RXLD。 S/P變換電路260,將來自訊號線105的前述串列資料 ,對應時脈訊號SCK的啓動邊緣,並進行順序性的閂鎖 LATCH,再根據載入訊號RXLD,將閂鎖LATCH的前述串 列資料變換成平行資料。 第7圖爲用以顯示第1圖以及第3-6圖所示的送訊控制 電路110,P/S變換電路160,受訊控制電路210以及S/P 變換電路動作的時間圖。 第2實施型態 第8圖爲與本發明相關的資料通訊裝置的第2實施型態 的槪略方塊構成圖。 該資料通訊裝置399具備有:送訊電路300,受訊電路 200,訊號線101,105等。另外,在第8圖的資料通訊電 (請先閱讀背面之注意事項再填寫本頁) 訂 線 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(.CNS ) A4規格(210X297公釐) Γ7〇Ί 518868 A7 B7 五、發明説明(1》 路3 99中,在與第1圖的資料通訊裝置299中,具相同構造 的方塊附予相同符號’以便適度地省略具相同構造的方塊 說明。 送訊電路300具備有:送訊控制電路310以及P/S變換 電路1 6 0。 送訊控制電路3 1 0則被供應以P/S變換用的載入訊號 TXLD,作爲基準用的時脈訊號CK0以及重置訊號CLR — X。 該送訊控制電路3 1 0會產生準備訊號RDY。此外也產 生串列資料轉送用時脈訊號SCK以供應至受訊電路200, 產生P/S變換用的時脈訊號PSCK以供應至P/S變換電路160 〇 第9圖爲第8圖的資料通訊裝置399的槪略時間圖。 該時間圖顯示,1個訊框的送訊資料的最後‘ 4位元( TXD4-7 )被串歹[J轉送,在區間c-d中,訊框同期資料被轉 送後,開始下一訊框轉送的樣態。在本例中,轉送資料SD 是由LSB側依序進行串列轉送。 第8圖的送訊電路300,以與時脈訊號SCK的減緩同期 的方式將轉送資料SD中的串列資料傳送到受訊電路200。 在傳送訊框同期資料時,送訊電路.300會將時脈訊號 SCK的邊緣間隔加寬,使訊框同期資料(/TXD7,TXD7 ) 的變化週期與前述串列資料的變化週期成爲一致。 如第9圖所示的時間圖一般,在訊框同期資料變化時 ,送訊電路300會在區間c-d中,進行拉開時脈訊號SCK脈 衝間距的動作。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) :2〇- " (請先閱讀背面之注意事項再填寫本頁) 、11 線 經濟部智慧財產局員工消費合作钍印t 518868 經濟部智慧財產局員工消費合作社印製 A7 _______B7 五、發明説明( 受訊電路200,以與時脈訊號SCK的啓動同期的方式 ’將轉送資料SD中的串列資料存放到偏移暫存器中。另外 ’在開始時脈訊號S C K啓動邊緣到下一啓動邊緣爲止的區 間c-d之間,當轉送資料SD發生兩次以上的變化時,會將 此變化檢出,以作爲訊框同期資料。 在第9圖中’在區間c-d中,轉送資料SD至少會產生 兩次的變化,而由受訊控制電路2 1 0檢出此變化,以作爲 訊框同期資料。 此外,受訊控制電路.2 10會產生s/Ρ變換用的載入訊號 RXLD。S/P變換電路260則依據載入訊號RXLD,將偏移 暫存器的保存資料移到訊框暫存器中,以產生平行資料 RXD0-7,再將平行資料RXD0-7復原。 第1 0圖爲第8圖中的送訊控制電路的實施形態電路圖 〇 該送訊控制電路310具備有:邏輯和電路(OR電路) 311-318,332,DFF32 卜 329,反轉電路(NOT 電路)320 ,342,非倒相器345,邏輯積電路(AND電路)330, 3 40,觸發電路(FF ) 331,341 等。 將所對應的DFF322-329的輸出資料供應至OR電路 31 1-318其中一方的輸入端子,而將載入訊號TXLD供給至 另一方的輸入端子。 將所對應的OR電路3 1 1 -3 1 8的輸出訊號供應至 DFF321-328的資料輸入端子D。再將載入訊號TXLD供應至 DFF329的資輸入端子D。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) - 21: (請先閲讀背面之注意事項再填寫本頁) 一裝 訂 線 518868 A 7 B7 五、發明説明(1自 將時脈訊號CKO供應給DFF32 1 -329的時脈訊號輸入端 子CK。 將重置訊號CLLX供應給DFF321-329的重置端子,當 重置訊號(:[1乂爲低標準時,0??32卜329將執行重置的動 作。 反轉電路320用以將DFF321的輸出訊號予以反轉後產 生準備訊號RDY。 〇R電路3 3 2用以演算DFF321的輸出訊號與載入訊號 TXLD的邏輯和,並將演算結果供應給FF331。 將〇R電路3 3 2的輸出訊號供應給FF331的資料輸入端 子D,而將時脈訊號CK0供應給閘極端子G。 當閘極端子G爲低標準時,FF331會由輸出端子Q,將 供應給資料輸入端子D的訊號輸出。 當閘極端子G由低標準變爲高標準時/ FF331會把在 高標準狀況下供應到資料輸入端子D的訊號閂鎖LATCH, 而在閘極端子G再次回到低標準之前,將閂鎖LATCH的訊 號由輸出端子Q輸出。意即FF3 31的輸出訊號在時脈訊號 CK0爲高標準時將不會產生變化。 AND電路330,用以演算FF331的輸出訊號與時脈訊 號CK0的邏輯積,並將演算的結果作爲時脈訊號PSCK輸出 〇 當時脈訊號CK0爲低標準時,AND電路3 30會產生低 標準.的時脈訊號PSCK。 藉由在OR電路3 3 2與AND電路3 30之間隔介FF331, 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 -22- 518868 A7 B7 五、發明説明(2() 可防止時脈訊號CKO在高標準時,AND電路330的輸出訊 號PSCK由高標準變爲低標準。 反轉電路342用以產生時脈訊號CK0的反轉訊號,以 供應給FF341及AND電路340。 將DFF322的輸出訊號供應至FF341的資料輸入端子D ,而將反轉電路342的輸出訊號供應給閘極端子。 AND電路340用以演算FF341的輸出訊號與反轉電路 3 42的輸出訊號的邏輯積,並將演算結果供應非倒相器345 〇 藉由設置FF341,可防止當反轉電路342的輸出訊號處 於高標準時,產生AND電路340的輸出訊號由高標準變成 低標準的現象。 非倒相器345係藉由AND電路340的輸出訊號產生串 列資料轉送用的時脈訊號SCK。 在第10圖的送訊控制電路310中,藉由演算DFF322的 輸出訊號與時脈訊號CK0的反轉訊號的邏輯積,在P/S變換 電路1 60中讓轉送資料SD產生變化,並生成訊框同期資料 時,時脈訊號SCK邊緣間隔將變大,而脈衝的間隔也將加 長。
在送訊控制電路3 1 0中,訊框同期資料傳送時的時脈 訊號SCK的邊緣間隔會比串列資料傳送時的時脈訊號SCK 的邊緣間隔爲大。 如此,第8圖的送訊電路300係藉由訊號線1 〇 1將時脈 訊號SCK傳送到受訊電路200,而藉由訊號線1〇5將串列資 本紙伕尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -23 - (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消费合作社印奴 518868 經濟部智慧財產局員工消費合作社印奴 A7 B7 _五、發明説明(21) 料傳送到受訊電路200。 送訊電路300中的P/S變換電路160將1個訊框的平行 資料TXD0-7變換成串列資料’並將該串列資料與時脈訊號 SCK的減緩邊緣作同期化處理後進行傳送,在時脈訊號 S C K開始啓動邊緣到下一啓動邊緣爲止的區間內,在前述 串列資料之後,將數値變化N次的訊框同期資料傳送出去 〇 第1 1圖爲顯示第8圖以及第10圖中所示之送訊控制電 路310, P/S變換電路160,受訊控制電路210以及S/P變 換電路260動作的時間圖。 第3實施型態 第1 2圖爲與本發明相關的資料通訊裝置的第3實施型 態槪略方塊構成圖。 該資料通訊裝置599具備有:送訊電路400以及;受訊 電路500以及;訊號線101,105等。第12圖的資料通訊電 路599中,與第1圖的資料通訊裝置299爲同一構成的方 塊則附予柑同的符號,以便適度省略屬於同一構成的方塊 說明。 送訊電路400具備有:送訊控制電路410以及P/S變換 電路160。 送訊控制電路410,係由P/S變換用載入訊號TXLD以 及;作爲基準用的時脈訊號CK0以及;重置訊號CLR_X等 供應。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -24- (請先閱讀背面之注意事項再填寫本頁) C· 訂 線 518868 A7 — ___B7 五、發明説明(2$ 由該送訊控制電路410產生準備訊號RDY。另產生轉 送串列資料用時脈訊號SCK,並藉由訊號線1 0 1供應至受 訊電路500,再產生P/S變換用時脈訊號PSCK供應至P/S 變換電路160。 P/S變換電路160係由平行資料TXD0-7以及;P/S變換 用的載入訊號TXLD以及;P/S變換用的時脈訊號PSCK等 供應。 該P/S變換電路160將平行資料TXD0-7變換成串列資 料,再藉由訊號線105供應給受訊電路500。 受訊電路具備有:受訊控制電路510以及S/P變換電路 560 〇 藉由訊號線1 05供應轉送資料SD給受訊控制電路5 1 0 ’再藉由訊號線101將串列資料轉送用時脈訊號SCK供應 給受訊控制電路5 1 0。 該受訊控制電路510會產生S/P變換用載入訊號rxld , 以供應給S/P變換電路560。 S/P變換電路560係由轉送資料SD,串列資料轉送用 時脈訊號SCK以及S/P變換用載入訊號rxLD供應。 該S/P變換電路560將轉送資料SD中的串列資料變換 成平行資料RXD0-7。 第13圖顯不第12圖的資料通訊裝置599的槪略時間圖 〇 在該時間圖中’ 1個訊框的送訊資料的最後4個位元( TXD4-7 )被串歹[J轉送,而訊框同期資料(/TXD7 , TXD7 ) 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇X:297公釐)— -- (請先閲讀背面之注意事項再填寫本頁)
、1T 線 經濟部智慧財產局員工消費合作社印製 518868 經濟部智慧財產局員工消费合作社印製 A7 B7五、發明説明(2^> 則在區間e-f中被轉送’並顯示下一訊框轉送即將開始的狀 態。在此例中,轉送資料SD係由LSB側開始依序進行串列 轉送。 送訊電路400,對應時脈訊號SCK各邊緣,而將串列 資料傳送到受訊電路5〇〇 ° 在訊框同期資料進行送訊時’送訊電路4〇〇會藉由將 時脈訊號SCK的邊緣間隔加大’並在區間c-d中將時脈脈衝 間隔加長,以相對增加時脈訊號s c κ在開始減緩到開始啓 動爲止的期間內所發生的串列資料的變化次數’以將其規 定爲訊框同期資料° 受訊電路500,利用與時脈訊號SCK的各邊緣相對應 的方式將轉送資料SD中的串列資料儲存到偏移暫存器中。 另外,在時脈訊號SCK的開始啓動邊緣到下一開始減緩邊 緣爲止的區間內,或在時脈訊號SCK的開始減緩邊緣到下 一開始啓動邊緣爲止的區間內,當轉送資料S D的數値發生 兩次以上的變動時,則將該變化予以檢出以作爲訊框同期 資料。 第13圖顯不’在區間e-f中’轉送資料SD會進行兩次 的變化,而由受訊控制電路5 1 0將該變化檢出以作爲訊框 同期資料。 另外,受訊控制電路510用以產生S/P變換用載入訊號 RXLD。由S/P變換電路560根據載入訊號RXLD,將偏移 暫存器所保存的資料移到訊框暫存器中,以產生平行資料 RXD0-7,並將平行資料TXD0-7復原。 本紙張尺度適用中國國^標準(CNS ) A4規格(210 X297公釐) ~2Q - 一 一 (請先閱讀背面之注意事項再填寫本頁) £· 訂 線 518868 A7 _B7_ 五、發明説明( 第1 4圖顯示第1 2圖中的送訊控制電路的實施型態電路 圖。 (請先閲讀背面之注意事項再填寫本頁) 該送訊控電路41 〇具備有:邏輯和電路(OR電路) 411-418, 432以及;DFF42 1 -429以及;反轉電路(NOT電 路)441, 442,444以及;非倒相器435 ’ 443以及;邏輯 積電路(AND電路)430以及;DFF440等。 將所對應的DFF422-429的輸出訊號供應至〇R電路 41 1-418其中一方的輸入端子,而將載入訊號TXLD供應另 一方的輸入端子。 將所對應的〇 R電路4 1 1 - 4 1 8的輸出號供應糸合 DFF42 1 - 428的資料輸入端子D。而將載入訊號TXLD供應給 DFF4 29的資料輸入端子D。
將時脈訊號CK0供應給DFF421 -429的時脈輸入端子CK 〇 將重置訊號CLR_X供應給DFF42卜429 ’ 440的重置端 子,當重置訊號CLR_X爲低標準時,則將DFF42 1 -429, 440予以重置。 經濟部智慧財產局員工消费合作社印焚 由反轉電路420將DFF421的輸出訊號進行反轉後,產 生準備訊號RDY。 〇R電路432用以演算DFF421的輸出訊號與載入訊號 TXLD的邏輯和,並將演算結果提供給FF431。 將〇R電路432的輸出訊號供應給FF431的資料輸入端 子D,而將時脈訊號CK0供應給閘極端子G。 當閘極端子G爲低標準時,FF431將由輸出端子Q,將 $紙張尺度適用中國國家標準(CNS ) A4規格(210X29*7公釐) .〇7 - " 518868 A 7 B7 五、發明説明(2弓 供應給資料輸入端子D的訊號(資料)輸出。 當閘極端子G由低標準轉變爲高標準時,FF43 1則對 高標準時供應給資料輸入端子D的訊號進行閂鎖LATCH的 動作,並在聞極端子G再度變成低標準前’將問鎖LATCH 過的訊號由輸出端子Q輸出。意即在時脈訊號C K 0爲高標 準時,FF432的輸出訊號將不會產生變化。 AND電路430用以演算FF431的輸出訊號與時脈訊號 C K 0的邏輯積’並將演昇結果供應給非倒相器4 3 5。非倒相 器435,係藉由AND電路430的輸出訊號來產生時脈訊號 PS.CK。 當時脈訊號CK0爲低標準時,AND電路430會產生低 標準的時脈訊號PSCK。 藉由OR電路432與AND電路430之間隔介FF431,可 以防止時脈訊號CK0在高標準時,AND電路430的輸出訊 號由高標準變成低標準。 由反轉電路444產生時脈訊號CK0的反轉訊號,並供 應給非倒相器443。非倒相器443則將反轉電路444的輸出 訊號供應給DFF440的時脈輸入端子CK。 由反轉電路442將DFF422的輸出訊號作反轉處理,然 後供應給DFF440的許可端子EN。當許可端子EN處於低 標準時,DFF440將產生作動,而當許可端子EN在高標準 時,輸出端子Q將固定在低標準狀態。 由反轉電路441將DFF440的輸出訊號SCK反轉後,再 供應至DFF440的輸入端子D。 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇X:297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 -28- 518868 A7 B7 五、發明説明( DFF440根據非倒相器443的輸出訊號,將反轉電路 441的輸出訊號作閂鎖LATCH處理後,再由輸出端子Q將 串列資料轉送用的時脈訊號S C K輸出。 分周電路係由DFF440以及反轉電路441共同構成,將 低標準訊號供應給許可端子EN時,將產生時脈訊號CKO的 兩倍週期的訊號SCK。 在第14圖的送訊控制電路410中,藉由在DFF440中的 許可訊號中使用DFF422的輸出訊號(的反轉訊號),可使 轉送資料SD在P/S變換電路160中產生變化,並產生訊框 同期資料,此時將使時脈訊號SCK的邊緣間隔加大,而時 脈脈衝加寬。 在送訊控制電路4 1 0中,訊框同期資料送訊時的時脈 訊號SCK的邊緣間隔,將較串列資料送訊時的時脈訊號 SCK的邊緣間隔爲大。 第1 5圖顯示第1 2圖中的受訊控制電路的實施型態電路 圖。 該受訊控制電路5 1 0具備有:非倒相器5 1 1,5 1 2, 5 22以及;排他性邏輯和電路(EOR電路)513,523以及 ;邏輯和電路524以及;DFF5 14,515等。 由非倒相器5 1 1將來自訊號線1 05的轉送資料SD供應 給非倒相器5 1 2以及排他性邏輯和電路5 1 3。 由排他性邏輯和電路5 1 3演算非倒相器5 1 2的輸出訊與 非倒相器5 1 1的輸出訊號的排他性邏輯和,並將用以表示 演算結果的訊號(資料脈衝)SDP供應給DFF514,515的 本紙張尺度適财關家鮮(CNS〉八4祕(21GX297公釐) « 29 - — (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 518868 A7 B7 五、發明説明(2力 時脈輸入端子c κ。 由非倒相器5 1 2以及排他性邏輯和電路5 1 3構成用以檢 出轉送資料S D數値變化的變化檢出電路。 由非倒相器522將來自訊號線101的時脈訊號SCK供應 給排他性邏輯和電路5 2 3。 由排他性邏輯和電路523演算非倒相器522的輸出訊號 與時脈訊號SCK的排他性邏輯和’並將演算結果供應給邏 輯和電路524。 由非倒相器522以及排他性邏輯和電路523構成用以檢 出時脈訊號SCK的啓動以及減緩的各邊緣的邊緣檢出電路 〇 邏輯和電路524用以演算排他性邏輯和電路523的輸出 訊號與載入訊號RXLD的邏輯和,並產生用以表示演算結果 的否定値的訊號CLR_XR後,再供應給DFF514,515的重 置端子。 將電源電壓Vh供應給DFF514的資料輸入端子D,並將 其固定在高標準。
將DFF5 14的輸出訊號供應給DFF515的資料輸入端子D 〇 由DFF5 15藉由輸出端子Q將載入訊號RXLD輸出。 在時脈訊號SCK開始啓動以及開始減緩的各邊緣, DFF514,515將進行重置。 .由時脈訊號SCK的邊緣開始到下一邊緣爲止的期間內 ,當訊號SDP達到高標準的次數有兩次以上時(意即,轉 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 -30 - 518868 A7 _B7_ 五、發明説明(28) 送資料SD的變化次數達到兩次以上時),DFF515會產生 高標準的載入訊號RXLD。 第1 6圖爲第1 2圖中的S/P變換電路的實施型態電路圖 〇 該S/P變換電路560具備有:非倒相器569,579,589 以及;排他性邏輯和電路5 7 8以及;DFF570-577,5 80-5 87 等。 非倒相器5 89會由載入訊號RXLD產生訊號N3,將訊 號N3供應給DFF5 80-5 87的時脈訊號輸入端子CK。 非倒相器569將轉送資料SD增幅後,再供應給DFF577 的資料輸入端子D。 非倒相器579將時脈訊號SCK增幅後,供應給排他性 邏輯和電路57 8。 由排他性邏輯和電路57 8演算出非倒相器579的輸出訊 號與時脈訊號SCK的排他性邏輯和,並產生用以表示演算 結果的訊號N1,再將訊號N1供應給DFF570-577的時脈輸 入端子CK。 排他性邏輯和電路57 8以及非倒相器579,共同構成用 以檢出時脈訊號SCK的各個邊緣用的邊緣檢出電路,並對 時脈訊號SCK的每一邊緣輸出脈衝。 DFF570-577以直列方連接,並構成偏移暫存器。
藉由非倒相器569將轉送資料SD供應給DFF577的資料 輸入端子D,位於該轉送資料SD中的串列資料會依照時脈 訊號N1,並按照DFF577-570的順序依序進行閂鎖LATCH 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) _ 31 - (請先閱讀背面之注意事項再填寫本頁) 訂 線 經濟部智慧財產局員工消費合作社印製 518868 A7 B7 五、發明説明(29) 〇 將所對應的DFF570_577的輸出資料供應給DFF5 80-5 87 的資料輸入端子。 由DFF5 8 0-5 87構成訊框暫存器以及輸出暫存器,依照 載入訊號N3,將DFF570-577的輸出資料閂鎖LATCH,並 把轉送資料SD中的串列資料變換成平行資料RXD0-7。 如此,第12圖的受訊電路500將藉由訊號線1〇1接收 由送訊電路400所傳送而來的時脈訊號SCK,藉由訊號線 105接收與時脈訊號SCK的各個邊緣相對應,而由送訊電路 400傳送而來的串列資料。 在時脈訊號s C K的啓動邊緣開始到下一減緩邊緣爲止 的區間內,或在減緩邊緣開始到下一啓動邊緣爲止的區間 內,由訊號線105傳來的轉送資料SD的數値若發生兩次以 上的變化時,受訊電路5 0 〇內的受訊控制電路5 1 0即產生載 入訊號RXLD。 S/P變換電路560會對應時脈訊號SCK的各個邊緣, 依序對由訊號線105而來的前述串列資料作LATCH,然後 在根據載入訊號RXLD,把被LATCH過的前述串列資料變 換成平行資料。 第17圖係用以顯不第12圖以及第14-16圖中的送訊控 制電路410,P/S變換電路460,受訊控制電路510以及S/P 變換電路560的動作的時間圖。 第4實施型態 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 518868 A7 B7 經濟部智慧財產局員工消費合作社印製
五、發明説明(30) 在上述第1 -3實施型態中,雖然列舉利用單一訊號線 1 05進行串列資料轉送的例示,但也可利用多條訊號線以並 行的方式來進行串列資料的轉送。 在該情況下,關於前述多條訊號線的其中1條訊號線 ,在由時脈訊號SCK的邊緣開始到下一邊緣爲止的區間內 ,會藉由轉送資料SD進行兩次以上的變化以檢出訊框同期 資料。 而至於前述多條訊號線中所剩的訊號線,可以藉由檢 測該區間內的轉送資料是否發生兩次以上的變化,來轉送 訊框同期資料以外的追加資料。關於前述追加資料,是指 用以檢測資料錯誤的奇偶性資訊或檢查和資訊等。 第1 8圖係與本發明相關的資料通訊裝置的第4實施型 態的槪略方塊構成圖。 此資料通訊裝置799具備有:送訊電路600以及;受訊 電路700以及;訊號線101,1 05- 1 07等。送訊電路600與 受訊電路7 0 0則是藉由訊號線1 〇 1,1 〇 5 -1 0 7相互連接。 送訊電路600具備有;送訊控制電路610以及P/S變換 電路160-162寺。 送訊控制電路610係由P/S變換用的載入訊號TXLD以 及;作爲基準用的時脈訊號CK0以及;重置訊號CLR_X所 供應。 該送訊控制電路610會產生準備訊號RDY。另外,還 產生串列資料轉送用的時脈訊號SCK,並藉由訊號線1 0 1 供應給受訊電路700,並產生P/S變換用的時脈訊號PSCK (請先閲讀背面之注意事項再填寫本頁) 衣. 訂 _線 本紙張尺度適用中國國家標準(CNS ) Μ規格(210X297公廣) -33- 518868 A7 ___ B7__ 五、發明説明(31) ,供應給P/S變換電路160- 162。 P/S變換電路160係由平行資料TXD0-7以及;載入訊 號TXLD以及;時脈訊號PSCK所供應。 P/S變換電路160將平行資料TXD0-7變換成串列資料 後,藉由訊號線105供應給受訊電路700。 · P/S變換電路161係由平行資料TXD 10-17以及;載入 訊號TXLD以及;時脈訊號PSCK所供應。 該P/S變換電路161會將平行資料TXD 10-17變換成串 列資料,並藉由訊號線106供應給受訊電路700。 P/S變換電路162由平行資料TXD20-27以及;載入訊 號丁XLD以及;時脈訊號PSCK所供應。 該P/S變換電路162將平行資料TXD20-27變換成串列 資料,並藉由訊號線107供應給受訊電路700。 送訊控制電路6 1 0除具備有送訊控制電路1 1 0的機能外 ,還具備有可控制P/S變換電路160- 162的機能,該機能 除可藉由訊號線1 05 - 1 07其中之一的訊號線105來傳送訊框 同期資料之外,還可藉由訊號線105- 107中所殘存的訊號線 1 06,1 07對訊框同期資料進行選擇性送訊。 例如,P/S變換電路161,162具備有類似於P/S變換 電路1 60所具有的構成,具備一種構成,可藉由送訊控制 電路610,將供應給P/S變換電路160的選擇電路178的輸 入端子B的資料,切換爲資料TXD7以及反轉資料/TXD7的 任一.方。 訊號線101轉送由送訊電路所傳送的時脈訊號SCK, ^紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) :34 - (請先閲讀背面之注意事項再填寫本頁) 訂 一線 經濟部智慧財產局員工消費合作社印¾ 518868 A7 _ B7 五、發明説明(3^) 再將其供應給受訊電路700。 訊號線1 05- 1 07,將對應時脈訊號SCK,而由送訊電路 600傳送出去的串列資料予以轉送,供應給受訊電路700。 由訊號線105- 107中的各訊號線組成串列轉送路。而且,理 想的訊號線101,1 05 - 1 07的長度差,即所謂的轉送延遲時 間上的差異,與時脈訊號SCK的脈衝幅度相較下,最好能 夠維持在最低程度。 受訊電路700具備有:受訊控制電路710以及;S/P變 換電路260-262。S/P變換電路260-262具備有相同的構成· 〇 受訊控制電路710係由具備有串列資料與訊框同期資 料的轉送資料SD,SD1,SD2以及;串列資料轉送用的時 脈訊號SCK所供應。 該受訊控制電路7 1 0除具備有受訊控制電路2 1 0的機能 外還具有一種機能,可產生載入訊號RXLD,並將其供應給 P/S變換電路260-262,並在檢出訊號線1 05- 1 07的訊框同期 資料後,輸出追加的資料DT。 例如,當來自訊號線105的轉送資料SD在前述a-b的 區間內作了兩次以上的變化時,受訊控制電路7 1 0會檢查 該a-b的區間內,來自訊號線106,107的轉送資料SD1, SD2是否發生過兩次以上的變化,並依照該檢查所得到的 結果,將追加資料DT輸出。 供應時脈訊號SCK以及;載入訊號RXLD給S/P變換電 路260,並由ρ/S變換電路160供應具備串列資料以及訊框 本紙張尺度適用中國國家梯準(CNS ) A4規格(210X297公釐) -35 - (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印t 518868 A7 B7 經濟部智慧財產局員工消贫合作社印製 五、發明説明(33 同期資料的轉送資料SD。 該S/P變換電路260會把轉送資料SD中的前述串列資 料變換成平行資料RXD0-7。 S/P變換電路261係由時脈訊號SCK以及載入訊號 RXLD所供應,而具備有串列資料以及訊框同期資料的_ $ 資料SD1係由P/S變換電路161供應。 由該S/P變換電路261將在轉送資料SD1中的前述串歹fJ 資料變換成平行資料RXD10-17。 S/P變換電路262係由時脈訊號SCK以及載入訊號 RXLD供應,而由P/S變換電路162供應具備有串歹丨J資料以 及訊框同期資料的轉送資料SD2。 由該S/P變換電路262將轉送資料SD2中的前述串列資 料變換成平行資料RXD20-27。 第18圖的資料通訊裝置799,係利用第1圖的資料通 訊裝置299構成,事實上,也可以利用第8圖的資料通訊裝 置399加以構成,或利用圖12中的通訊裝置599構成。 在上述實施型態中,1個訊框是由8個位元所構成,屬 於一種簡潔的構成,很容易地擴張爲其他位元幅度。 另外,在根據0。25 β m的過程方式所製造的大規模 集積電路(LSI )中,可將串列資料的轉送率設定在每一資 料轉送用訊號線約爲1Gbit/S (約1G位元)的標準。 如上所述,在資料通訊裝置299,399,599,799中 ,可.以簡單的電路來執行串列資料轉送中的訊框同期化。 另外,也可以較短時間來進行串列資料轉送的訊框同期化 (請先閲讀背面之注意事項再填寫本頁) 訂 一線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -36- 518868 A7 ______B7 五、發明説明(34) 〇 在資料通訊裝置399中,可將訊框同期用資料所使用 的轉送資料的變化週期,設定爲與串列資料轉送時的資料 的變化週期相同或者是更小,同樣可以提高資料轉送率, 並更有效地利用訊號線的頻率帶域。 在資料通訊裝置599中,以同一時脈頻率,其轉送率 可達到資料通訊裝置299的兩倍。另外,在同一轉送率中 ’可將時脈頻率數設爲1 /2倍,藉此可降低所消費的電力以 及/或不需要的電磁放射。 在資料通訊裝置299,399,599,799中,可在不將 資料譯成密碼或進行變調的情況下,直接進行傳送,由於 設有1條時脈專用的訊號線,因此可以很容易地增加串列 資料轉送用訊號線。 另外,可根據所增加的串列資料轉送用訊號線的增加 數’增加資料的轉送量,並抑止訊框同期化時的電路數量 的增加。 在資料通訊裝置799中,可以在訊框同期的檢出時來 傳送或接收所追加的資料(追加情報)。 另外,上述實施型態僅做爲本發明的例示,但本發明 並不只侷限於上述實施型態。 在前述各實施型態中,第1實施型態的時脈的循環爲 固定的,而在第1循環中,藉由讓訊號進行多次變化以產 生同期資料,而在第2以及第3實施型態中,則藉由延長時 脈循環或時脈的低標準期間,相對地使在1個循環的期間 本紙張尺度適用中國國家標準(CNS ) M規格(210X 297公釐) ϋϋ ml m nrl I I UK ml ml n (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製 -37- 518868 經濟部智慧財產局員工消費合作社印製 A7 B7五、發明説明(35) 或低標準的期間內,訊號可發生多次變化,而產生同期資 料。 但是,關於該同期資料的產生方法,具體而言,關於 多次訊號變化的檢測範圍以及其產生方法並不僅限於這些 情況。 例如,也可在時脈處於高標準的期間內,讓訊號作多 次變化。 另外,也可讓時脈的週期維持一定,並在其低標準或 高標準的期間內,讓訊號作多次變化。 另外,當資料係隨著多次循環進行變化的訊號時,亦 可將該多次循環視爲單位,而使訊號得以進行多次變化。 【發明的效果】 根據本與發明相關的資料通訊裝置,除了可利用簡單 的電路來進行串列資料轉送中的訊框同期化外,也可以在 短時間內完成訊框同期化。 如上述一般,根據本發明可提供: 在進行訊框同期化時,也能同時進行資料轉送的一種 具有全新構成的資料通訊裝置以及; 可使用於該種通訊裝置的送訊電路及其方法以及; 可使用於該種通訊裝置的受訊電路及其方法。 【圖面的簡單說明】 【第1圖】 (請先閱讀背面之注意事項再填寫本頁) C· 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -38- 518868 Α7 Β7 五、發明説明(3$ 與本發明相關的資料通訊裝置的第1實施型態的槪略 方塊構成圖。 【第2圖】 第1圖的資料通訊裝置的槪略時間圖。 【第3圖】 顯示第1圖中的送訊控制電路的實施型態電路圖。 【第4圖】 顯示第1圖的P/S變換電路的實施型態電路圖。 【第5圖】 顯示第1圖的受訊控制電路的實施型態電路圖。 【第ό圖】 顯示第1圖中的S/P變換電路的實施型態電路圖。 【第7圖】 顯示第1圖以及第3-6圖的送訊控制電路,ρ/s變換電 路,受訊控制電路以及S/P變換電路等動作的時間圖。 【第8圖】 係與本發明相關的資料通訊裝置的第2實施型態的槪 略方塊構成圖。 【第9圖】 第8圖中的資料通訊裝置的槪略時間圖。 【第10圖】 第8圖中的送訊控制電路的實施型態電路圖。 【第11圖】 係顯示第8圖以及第1 〇圖的送訊控制電路’ P/S變換 本紙張尺度適用中國國家標準(CNS ) Α4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局貞工消費合作社印製 -39- 518868 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(3》 電路’受訊控制電路以及S/P變換電路等動作的時間圖。 【第12圖】 係與本發明相關的資料通訊裝置的第3實施型態的槪 略方塊構成圖。 【第13圖】 第1 2圖的資料通訊裝置的槪略時間圖。 【第14圖】 第1 2圖中的送訊控制電路的實施型態電路圖。 【第1 5圖】 第1 2圖中的受訊控制電路的實施型態電路圖。 【第16圖】 第12圖中的S/P變換電路的實施型態電路圖。 【第17圖】 係顯示第12圖以及第14-16圖的送訊控制電路,P/S變 換電路,受訊控制電路以及S/P變換電路等動作的時間圖。 【第18圖】 本發明相關的資料通訊裝置的第4個實施型態的槪略 方塊構成圖。 【符號說明】 100,3 00,400…送訊電路,101…訊號線(第1訊 號線),1 05 - 1 07…訊號線(第2訊號線), 110,310,410,610…送訊控制電路,1 60- 1 62…平行/ 串列變換電路(P/S變換電路),200,500…受訊電路’ (請先閲讀背面之注意事項再填寫本頁) 訂 _線 本紙張尺度適用中國國家標準(CNS ) A4規格(210><297公釐) -40- 518868 A7 B7 五、發明説明(3$ 210,510,710…受訊控制電路,260-262,560…串列/ 平行變換電路(S/P變換電路),270-277,570-577…偏 移暫存器,280-287,5 80-5 87…輸出暫存器, 299,399,5 99,799…資料通訊裝置, CKO,PSCK, SCK…時脈訊號,CLR-X…重置訊號, DT…追加資料,SD, SD1,SD2 ·.·轉送資料,RDY .··準 備訊號,RXD0-7, RXD10-17,RXD20-27,TXD0-7, TXD10-17,TXD20-27 …平行資料,rxld,TXLD …載入 訊號,/TXD7…反轉資料 (請先閲讀背面之注意事項再填寫本育) 經濟部智慧財產局員工消費合作社印製 -41 - 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇X;297公釐)

Claims (1)

  1. 518868 A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 1·一種送訊電路,具備有: 胃由第1訊號線傳送時脈訊號的時脈訊號送訊電路以 及; 用以產生用以顯示送訊對象的串列資料所定單位區隔 的同期資料’亦即在根據前述時脈訊號的所定期間內會產 生多次變化的同期資料的同期資料發生電路以及; 依照則述所定的每一單位,將前述串列資料與前述所 產生的同期資料重疊,並與前述時脈訊號同時藉由第2條 訊號線傳送前述串列資料的資料送訊電路。 2. 如申請專利範圍第1項所記載的送訊電路,其中, 前述同期資料發生電路,產生前述所定單位的串列資料的 最後資料的反轉資料,以及與其相連的最後資料的串聯, 以作爲前述同期資料。 3. 如申請專利範圍第i項所記載的達里重路,其中, 前述時訊開始啓動到下一啓動爲止,或在開始下降後到下 一下降爲止的時間稱爲1個循環,在該循環中,前述同期 資料發生電路將產生一個數値會發生多次變化的資料,以 作爲前述同期資料。 4·如申請專利範圍第3項所記載的送訊電路,其中, 在前述資料送訊電路中進行串列資料傳送時,在同期化的 時脈訊號的1個循環時間內,前述同期資料發生電路會產 生一個數値變化多次的資料以作爲前述同期資料。 5.如申請專利範圍第3項所記載的送訊電路,其中, 在前述資料送訊電路中,當前述同期資料以重疊方式被傳 ---L——.---%------訂-----豐 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度逋用中國國家梂準(CNS ) A4規格(210X297公釐) -42- 518868 A8 B8 C8 D8 六、申請專利範圍 送時,若將前述時脈訊號的1個循環時間延長,相對地, (請先閱讀背面之注意事項再填寫本頁) 將會使前述同期資料發生電路在同期化時脈訊號的1個循 環中,產生一個數値變化多次的資料以作爲前述同期資料 ,以重疊方式來傳送前述同期資料時,前述時脈訊號送訊 電路會把已延長1個循環時間的前述時脈訊號傳送出去。 6 ·如申請專利範圍第1項所記載的送訊電路,其中, 將在前述時訊開始啓動後到下一啓動爲止,或在開始下降 後到下一下降爲止的時間的訊號標準維持在一定時,前述 同期資料發生電路會產生一個數値變化多次的資料以作爲 前述同期資料。 7 ·如申請專利範圍第6項所記載的送訊電路,其中, 在前述資料送訊電路中傳送串列資料時,被同期化的時脈 訊號的前述訊號標準·維持在一定時,前述同期資料發生電 路會產生一個數値變化多次的資料以作爲前述同期資料。 8.如申請專利範圍第6項所記載的送訊電路,其中, 經濟部智慧財產局員工消黄合作社印製 在前述資料送訊電路中,以重疊方式傳送前述同期資料時 ,可藉由將前述時脈訊號的具一定之前述訊號標準的時間 延長,而在前述時脈訊號的1個循環時間內,相對性地, 由前述同期資料發生電路產生一個數値變化多次的資料, 以作爲前述同期資料, 當前述同期資料以重疊方式傳送時,前述時脈訊號送 訊電路會傳送已延長具一定前述訊號標準之期間之前述時 脈訊號。 9 ·如申請專利範圍第1項所記載的送訊電.路_,其中, 本紙*張尺度適用中國國家梂準(CNS ) A4規格(210 X297公釐) 71^ 一 518868 A8 B8 C8 D8 夂、申請專利範圍 該電路還具備有:能夠將送訊對象的平行資料轉變爲串列 貝料的平行-串列變換電路, 前述同期資料發生電路,將對前述已轉變的串列資料 ’產生顯示所定切割單位的同期資料, 前述資料送訊電路會以前述方式傳送前述已轉變的串 列資料。 10. —種送訊方法,係藉由第1訊號線傳送時脈訊號, 產生一種用以表示送訊對象的串列資料的所定切割單 位的同期資料,在根據前述時脈訊號之所定期間內,數値 變化多次的同期資料, 利用依照每一前述所定單位與前述同期資料互相重疊 的方式’與前述時脈訊號同時藉由第2條訊號線將前述串 列資料傳送出去。 1 1 · 一種收訊電路,係具備有: 用以接收藉由第1訊號線傳送的時脈訊號的時脈訊號 受訊電路以及; 用以接收藉由第2訊號線傳送,與前述時脈訊號同時 傳送的串列資料的串列資料受訊電路以及; 用以在前述接收串列資料中,根據前述所接收之時脈 訊號所定期間內數値變化多次的資料作爲同期資料檢出的 同期資料檢出電路以及; 以前述檢出的同期資料分割,以檢測前述受訊之串歹[J 資料之所定單位的資料處理電路。 1 2 ·如申請專利範圍第丨丨項所記載的收訊電路,其中, 本紙張尺度適用中國國家梂準(CNS ) Α4規格(210Χ297公釐) ----.——L---------訂----- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -44 - 518868 A8 B8 C8 D8 六、申請專利範圍 前述資料處理電路,會依照前述檢出之前述受訊串列資料 所定的每一單位,變換爲平行資料。 13.如申請專利範圍第11項所記載的收訊電路,其中, 在根據前述受訊時脈訊號所定期間內,當前述同期資料檢 出電路檢出,該期間之最初受訊前述串列資料,及其後的 最初資料的反轉資料,以及其後的最初資料的連結時,會 將前述反轉資料以及其後的最初資料的連結檢出以作爲前 述同期資料’前述資料處理電路會將前述最初資料當作是 前述受訊的串列資料所定單位的最後資料,以檢出該所定 單位的資料/ 1 4 ·如申請專利範圍第1 1項所記載的收訊電路,其中 ’在前述時脈訊號開始啓動後到下一次啓動爲止,或在 開始下降後到下一次下降爲止的時間內,亦即在1個循環 期間內,前述資料檢出電路會將數値變化多次的資料檢出 以作爲前述同期資料。 1 5 .如申請專利範圍第1 1項所記載的收訊電路,其中 ,前述時脈訊號開始啓動後到下一啓動爲止,或在開始 下降後到下一下降爲止的時間內,亦即在訊號標準爲一定 的期間內’前述資料檢出電路會將數値變化多次的資料檢 出以作爲前述同期資料。 16·—種收訊方法,接受藉由第丨訊號線所傳送之時脈 訊號, 並接受藉由第2條訊號線所傳送,且與前述時脈訊號 同期化的串列資料, 本^張尺度適用中國國家梂準(CNS )八4规格(210X297公瘦) ~ -----A--V---------訂----- 曹 (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 518868 A8 B8 C8 D8 Κ、申請專利範圍 由前述所受訊的串列資料,檢出根據前述受訊的時脈 訊號所定期間內數値變化多次的資料,將其作爲同期資料 ? 以前述所檢出的同期資料爲區隔,檢出前述受訊的串 列資料的所定單位。 17.—種資料通訊裝置,具備有: 將時脈訊號藉由第1訊號線傳送出去的時脈訊號送訊 電路以及; 用以產生一種用以表示送訊對象的串列資料的所定單 位的區隔的同期資料,在根據前述時脈訊號所定期間內, 會產生數値變化多次的同期資料的同期資料發生電路以及 9 依照前述所定每一單位,重疊前述產生的同期資料的 方式,與前述時脈訊號同時藉由第2條訊號線傳送.前述串 列資料的資料送訊電路等送訊電路;此外還具備有: 一種用以接收藉由第1訊號線所傳送的時脈訊號的時 脈訊號受訊電路以及; 用以接收藉由前述第2訊號線與前述時脈訊號同期傳 送的串列資料的串列資料受訊電路以及; 由前述受訊的串列資料,檢出根據前述所受訊時脈訊 號所定期間內數値變化多次的資料,並將其作爲同期資料 的同期資料檢出電路以及; 將前述檢出的同期資料作爲區隔,以檢出前述受訊的 串列資料的所定單位的資料處理電路。 本紙張尺度適用中國國家梂準(CNS ) A4規格(210X297公釐) ----.——L---0------、玎----- (請先閲讀背面之注意事項再填寫本頁} 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 518868 A8 B8 C8 ---- 沉 六、申請專利範圍 1 8 ·如申pFg專利範@第丨7項所記載的資料通訊裝置,其 中,前述送訊電路的同期資料發生電路,會產生前述所定 ,單位的串列資料的最後資料的反轉資料以及,其後產生的 最後資料的連結,來作爲前述同期資料, 前述受訊電路的同期資料檢出電路,在根據前述受訊 的時脈訊號所定期間內,檢出該期間最初的前述受訊的串 列資料以及;其後產生的最初資料的反轉資料及產生於其 後的最初資料的連結時,會將前述反轉資料以及緊接其後 的最初資料的連結檢出,以作爲前述同期資料, 前述受訊電路的資料處理電路,會將前述最初資料作 爲前述受訊的串列資料所定單位的最後資料,以檢出該所 定單位的資料。 1 9.如申請專利範圍第1 7項所記載的資料通訊裝置,其 中,前述時脈訊號開始啓動後到下一啓動爲止,或在開始 下降後到下一下降爲止的時間,亦即在1個循環期間內, 前述送訊電路的同期資料發生電路會產生數値變化多次的 資料以作爲前述同期資料, 而前述時脈訊號開始啓動後到下一次的啓動爲止,或 在開始下降後到下一下降爲止的時間,亦即在1個循環期 間內,前述受訊電路的同期資料檢出電路會將數値變化多 次的資料檢出,以作爲前述同期資料。 20·如申請專利範圍第19項所記載的資料通訊裝置,其 中,前述送訊電路的同期資料發生電路,係在前述資料送 訊電路中,於傳送串列資料時之同期化時脈訊號的1個循 ----*—*---------訂----- t (請先閲讀背面之注意事項再填寫本頁) 本紙伕尺度適用中國國家梂準(CNS ) A4規格(210X297公釐) 7 518868 A8 B8 C8 D8 六、申請專利範圍 環時間內,產生數値變化多次的資料,以作爲前述同期資 料。 (請先閲讀背面之注意事項再填寫本頁) 2 1.如申請專利範圍第1 9項所記載的資料通訊裝置,其 中,在前述資料送訊電路中’以重疊方式傳送前述同期資 料時,藉由延長前述時脈訊號的1個循環時間,使前述送 訊電路的同期資料發生電路,相對性地產生在前述時脈訊 號的1個循環期間內數値變化多次的同期資料, 以重疊方式傳送前述同期資料時,前述送訊電路的時 脈訊號送訊電路,會將已延長1個循環時間的前述時脈訊 號傳送出去。 22·如申請專利範圍第17項所記載的資料通訊裝置,其 中,前述時脈訊號開始啓動後到下一啓動爲止,或在開始 下降後到下一下降爲止的時間,亦即當訊號維持在一定標 準的期間內時,前述送訊電路的同期資料發生電路會產生 數値變化多次的資料以作爲前述同期資料, 經濟部智慧財產局員工消骨合作社印製 在前述時脈訊號開始啓動後到下一啓動爲止,或在開 始下降後到下一下降爲止的時間,亦即當訊號維持在一定 標準的期間內時,前述受訊電路的同期資料檢出電路會將 數値變化多次的資料檢出,以作爲前述同期資料。 23·如申請專利範圍第22項所記載的資料通訊裝置,其 中,在前述資料送訊電路中,與傳送串列資料時同期的時 脈訊號的前述訊號標準爲一定的時.間內,前述送訊電路的 同期資料發生電路會產生數値變化多次的資料,以作爲前 述同期資料。 本紙張;?Jt制tHH家麟(CNS ) A4胁(210X297公着)—~ 一 518868 六 經濟部智慧財產局員工消費合A社印製 A8 B8 S8 D8 、申請專利範圍 24·如申請專利範圍第22項所記載的資料通訊裝置,其 中’在前述資料送訊電路中,以重疊方式傳送前述同期資 料時’藉由延長前述時脈訊號標準固定的時間,使前述送 訊電路的同期資料發生電路,相對性地產生在前述時脈訊 號的1個循環期間內數値變化多次的同期資料, 以重疊方式傳送前述同期資料時,前述送訊電路的時 脈訊號送訊電路,會將已延長前述訊號標準固定的時間的 前述時脈訊號傳送出去。 25.如申請專利範圍第17項所記載的資料通訊裝置,其 中,前述送訊電路還具有能夠將送訊對象的平行資料變換 爲串列資料的平行一串列變換電路, 前述送訊電路的同期資料發生電路,將對前述變換的 串列資料產生表不前述所定單位區隔的同期資料, 前述送訊電路的資料送訊電路,可將前述變換的串列 資料以前述方式傳送’ 前述受訊電路的資料處理電路,將依照每一前述檢出 之前述受訊串列資料所定的單位變換爲平行資料。 本紙iMJt逋用中 BJSI 緖準(CNS ) ( 21GX297公D -49 - ------IT------ (請先閱讀背面之注意事項再填寫本頁)
TW090107931A 2000-04-05 2001-04-03 Transmission circuit and its method, reception circuit and its method, and data communication apparatus TW518868B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000108039 2000-04-05

Publications (1)

Publication Number Publication Date
TW518868B true TW518868B (en) 2003-01-21

Family

ID=27799951

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090107931A TW518868B (en) 2000-04-05 2001-04-03 Transmission circuit and its method, reception circuit and its method, and data communication apparatus

Country Status (3)

Country Link
US (1) US6970527B2 (zh)
KR (1) KR20010095265A (zh)
TW (1) TW518868B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006054226A2 (en) * 2004-11-16 2006-05-26 Koninklijke Philips Electronics N.V. Bus communication system
US8930802B2 (en) * 2011-06-09 2015-01-06 Megachips Corporation Receiving apparatus and method that detect reception of serial data having a plurality of blocks
CN111917504B (zh) * 2020-07-20 2022-07-05 武汉海奥电气有限公司 一种传输多路数据的双线同步高速传输系统

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3685021A (en) * 1970-07-16 1972-08-15 Intern Computer Products Inc Method and apparatus for processing data
FR2389290A1 (fr) * 1977-04-29 1978-11-24 Briand Marcel Dispositif d'emission et de reception par lignes analogiques de signaux visiophoniques et de signaux numeriques
US4161719A (en) * 1977-10-04 1979-07-17 Ncr Corporation System for controlling synchronization in a digital communication system
FR2438401A1 (fr) * 1978-10-05 1980-04-30 Thomson Csf Procede de transmission d'un signal analogique audiofrequence pendant les intervalles de synchronisation de ligne-trame d'un signal de television et dispositif de mise en oeuvre de ce procede
EP0232437B1 (en) * 1985-12-04 1990-06-13 International Business Machines Corporation Multiplex interface for a communication controller
USRE34896E (en) * 1985-12-04 1995-04-04 International Business Machines Corporation Multiplex interface for a communication controller
US4674086A (en) * 1985-12-16 1987-06-16 Texas Instruments Incorporated Token ring access control protocol circuit
DE3853506T2 (de) * 1987-09-09 1995-08-10 Toshiba Kawasaki Kk Datenübertragungsverfahren in einem optischen Sternnetzwerk und optisches Sternnetzwerk für seine Realisierung.
JPH07175740A (ja) * 1993-12-17 1995-07-14 Toshiba Corp シリアルデータ送受信装置及び方法
JP3111812B2 (ja) * 1994-07-04 2000-11-27 三菱電機株式会社 データ通信装置
KR0177733B1 (ko) * 1994-08-26 1999-05-15 정장호 데이타 전송장치의 클럭동기 회로
US5563603A (en) * 1995-02-10 1996-10-08 Aker; John L. Police traffic radar using digital data transfer between antenna and counting unit
JP3672056B2 (ja) * 1995-08-18 2005-07-13 松下電器産業株式会社 タイミング信号発生回路
US5894517A (en) * 1996-06-07 1999-04-13 Cabletron Systems Inc. High-speed backplane bus with low RF radiation
KR200158764Y1 (ko) * 1997-01-10 1999-10-15 윤종용 동기식 직렬 수신 장치
JPH10222464A (ja) * 1997-01-31 1998-08-21 Mitsubishi Electric Corp 同期式直列データ転送装置
FR2786052B1 (fr) * 1998-11-18 2001-02-02 Gemplus Card Int Procede de transmission numerique

Also Published As

Publication number Publication date
KR20010095265A (ko) 2001-11-03
US6970527B2 (en) 2005-11-29
US20050169414A1 (en) 2005-08-04

Similar Documents

Publication Publication Date Title
TWI410791B (zh) 用以傳送及接收複數個資料位元的裝置與方法
CN101868948B (zh) 时钟控制电路以及发送机
US10866919B2 (en) Advanced peripheral bus based serial peripheral interface communication device
US20170041086A1 (en) Data transmission apparatus for changing clock signal at runtime and data interface system including the same
KR20070101189A (ko) 하이브리드 병렬/직렬 버스 인터페이스를 구비하는 기지국
US11550749B2 (en) Serial data interface with reduced loop delay
TW201112225A (en) Data transmission apparatus
TW200417189A (en) Communication apparatus with failure detect function
TW518868B (en) Transmission circuit and its method, reception circuit and its method, and data communication apparatus
JP2012065094A (ja) 位相調整回路、受信装置、および通信システム
JP3560793B2 (ja) データ転送方法
CN102377554A (zh) 信号传输设备和传输控制方法
TW201901464A (zh) 電路裝置、電子機器、束線器及資料傳送方法
KR102006068B1 (ko) 인터페이스 변환장치
KR20180065119A (ko) 데이터 통신을 위한 수신기
TW550920B (en) Semiconductor integrated circuit and data conveying system
US7764614B2 (en) Multi-mode management of a serial communication link
CN104079755B (zh) 半导体集成电路、信息处理装置以及图像形成装置
JPH10222464A (ja) 同期式直列データ転送装置
JP4464605B2 (ja) 光送信装置及びそれに用いられる符号変換回路
US6920578B1 (en) Method and apparatus for transferring data between a slower clock domain and a faster clock domain in which one of the clock domains is bandwidth limited
CN104375968B (zh) 主机端外围接口电路
US20190132484A1 (en) Image processing device, image processing method, image forming apparatus, and image display device
US8576967B2 (en) Semiconductor device and communication method
JP2985502B2 (ja) クロック乗せ換え回路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees