TW518687B - Method for enhancing plasma processing performance - Google Patents

Method for enhancing plasma processing performance Download PDF

Info

Publication number
TW518687B
TW518687B TW089105869A TW89105869A TW518687B TW 518687 B TW518687 B TW 518687B TW 089105869 A TW089105869 A TW 089105869A TW 89105869 A TW89105869 A TW 89105869A TW 518687 B TW518687 B TW 518687B
Authority
TW
Taiwan
Prior art keywords
scope
patent application
item
etching
plasma
Prior art date
Application number
TW089105869A
Other languages
English (en)
Inventor
Peter Loewenhardt
John M Yamartino
Hui Chen
Diana Xiaobing Ma
Original Assignee
Applied Materials Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Applied Materials Inc filed Critical Applied Materials Inc
Application granted granted Critical
Publication of TW518687B publication Critical patent/TW518687B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32321Discharge generated by other radiation
    • H01J37/32339Discharge generated by other radiation using electromagnetic radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • General Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Electromagnetism (AREA)
  • Toxicology (AREA)
  • Analytical Chemistry (AREA)
  • Drying Of Semiconductors (AREA)

Description

518687 A7 B7 五、發明説明() 相關申請案之參考 藉著參考美國暫時申請案案號60/1 26,837,於3月30 日1 999年所提出,在此列為參考文獻。 這申請案另外有關於美國專利案號09/280,462,於3 月30曰1999年所提出,同時參考上述之美國暫時申請案 案號 60/1 26,837 ,名稱"METHOD FOR REDUCING TOPOGRAPHY DEPENDENT CHARGING EFFECTS IN A PLASMA ENHANCED SEMICONDUCTOR WAFER PROCESSING SYSTEM”,在此列為參考文獻。 發明領域: •本發明是有關於半導體晶圓製程系統。更特別的是, 本發明是有關於改善電漿製程效能的方法。 發明背景: 當製造在半導體晶圓上的結構變小而晶圓變大時,有 很多因素會造成晶圓的非最佳製程。增進晶圓製程生產量 (如在單位時間内增加製程晶圓的數目),例如另外可能 要增加蝕刻率、減少反應室的清潔頻率、減少反應室清潔 週期。此外,任何增進製程結果都是所要的,如增進電子 遮蔽、增進光阻選擇性、減少光阻條紋、殘留物控制、反 應室清理、與姓刻相關的縱橫尺寸比、充分降低充電危害 性、緩和刻痕、增進外形控制、改善蝕刻停止點、減少微 負載效應、緩和填充缺口的困難性和可能性。 第2頁 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫力百〇 訂 線 經濟部智慧財產局員工消費合作社印製 518687 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明() 如一極要改善之例子,當一製造在半導體晶圓上的結 構在外觀尺寸上被降低時,铭蚀刻時的殘留物控制就成為 一項很重要的課題。這些鋁薄膜經常包含一小量的銅,如 0.5到2百分率,這些銅可能會造成一殘留物形成,而此 殘留物會妨礙完成積體電路之未來製程。在鋁蝕刻過程 中’ 4呂姓刻率和副產物移除率比銅來得快速。因此,在鋁 合金中很容易形成銅的殘留物而發生銅遮斷。此殘留物於 合金中富有銅的地方形成。產生銅感應殘留物的機制如下 所述·在链銅合金中的銅很難被蝕刻並且也並不需要於合 金中分佈平均。對銅的局部集中很難蝕刻並且因而犧牲了 蚀刻率’抗姓劑的選擇和表面輪廓控制。如此不平均的蝕 刻會’造成蚀刻完成後部分區域相對其他區域的隆起。如此 隆起之區域稱為殘留物。這殘留物中沒有銅成分但卻是鋁 中的銅所造成的。 泛晶圓可於高溫中加熱以加強銅蝕刻副產品和易揮 發性曰彳產品的移除。然而,對於溫度趨近於1 3 〇 〇c時,即 使只是比最佳製程控制高一點溫度,光阻將形成網狀。製 权係數疋很難控制的,例如,鋁塊外形。提出這討論之其 他一般方法是增加晶圓的離子轟擊。然而,額外的離子轟 擊會消耗選擇的抗姓劑和輪廓微負載效應。 因此’在此技藝中對於半導體晶圓製程改善有一需 求,其中一例子是於鋁蝕刻中降低銅感應物之生成。 第3頁 (請先閲讀背面之注意事項再填寫t) :裝 訂 線
下 ί f 一 "I
釐 公 7 9 2 X 全士 π衣々王珂於晶圓製程和製程所
、、口構足衝擊來克服先前技 4I j孜術缺點。廷万法包括了這此 騾··電漿製程半導體晶圓和 g 〜 册千等體晶囫或是電漿暴露 光子中以使製程改善。 凰^簡軍說afl .· 藉著考慮以下詳細描述對本發明技藝可很快瞭解 弟1圖為使用來實行本發明之半導體晶圓製程反應室的 意圖; 第2圖為表示本發明方法之流程圖; 罘。’圖為在鋁蝕刻過程中,沒有經uv光曝光之晶圓開 區的掃描電子顯微鏡(SEM )圖;和 第4圖為在鋁蝕刻過程中,經3〇〇〇瓦汞柱燈泡曝光之 圓開放區的掃描電子顯微鏡(S e Μ )圖。 為了幫助瞭解,所使用之相同參考數字,代表共 使用於此圖中的相同元件。 經濟部智慧財產局員工消費合作社印製 100 系統 102 反應室 104 控制器 106 電源供應 108 偏壓電源供應 110 天線 1 12 光源 114 視窗 116 容積 118 晶圓 第4頁 本紙張尺度適用中國國家標隼(CNS ) A4規格(210X297公釐) 遍號對照銳aF| : 518687 A7 B7 五、發明説明() 120 基座 122 中央處理器 124 記憶體 126 支援電路 128 頂端 130 圓柱壁 132 底端 134 氣體供應 136 電漿 138 層(如,氧, 多晶梦或是其他相似物) 140 光子箭頭 142 例行程序控制 發明詳細說明: (請先閲讀背面之注意事項再填寫本頁) 第1圖為增強電漿半導體晶圓製程系統100之概圖。 這描述的系統是電感耦合式電漿蝕刻系統。然而,本發明 也可應用電漿沈積反應室、電容藕和反應室、磁控管、螺 旋極化和將晶圓暴露於光子中來改善之其他電装製程系 統。 系統1 0 0由一製程反應室1 0 2、一電源供應1 〇 6、一 偏壓電源供應1 08、和一控制器1 04所組成。製程反應室 102是由基座120、天線110、光源1,12、氣體供應丨34和 藉著由頂端128、圓柱壁130及底端132所界定的製程容 體積1 1 6所組成。電源供應1 0 6和天線1 1 〇以射頻信號(如 2MHz )構合。天線1 1 〇有一位於最近頂端1 28的複數線 圈,可產生射頻磁場來激發位於容積 116之一製程氣體 (例如氯氣)或多種氣體以產生電漿1 3 6。一半導體晶片 1 1 8包括一層1 3 8 (如鋁,氧,多晶矽或是其他相似物) 在製程時是放置於基座120上。晶圓118暴露於電漿中以 第5頁 本紙張尺度適用中國國家標準(CNS〉A4規格(210X297公釐) 訂 經濟部智慧財產局員工消費合作社印製 518687 經 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 A7 _ _B7五、發明説明() 使於晶圓1 1 8上之材料進行I程,如銘。因此,這基座和 晶圓被一供應至基座之偏廢電源丨〇8所提供之射頻信號 (如13·56ΜΗζ)所偏壓。 光源1 1 2是射入容積1 1 6以撞擊晶圓丨丨8之光子來 源。光源1 12是放射紅外線或紫外線之一個或多個燈泡 泡。一紫外線燈泡源是一個汞柱燈。其他來源(如燈泡) 也可提供足夠能量的光子或粒子。如此的粒子包括氣氣和 鎢絲燈泡。達光子在這電磁光譜中可以是紅外線、可見 光、紫外線、真空紫外線波段。另外,在特別製程中可調 整光子的能量或數目以達到最佳製程。而且,可暫時性調 節來改變光子源強度、能量、或是光子或粒子數。這光子 源也·可從電漿本身感應,藉著加—特別的化學物質進入這 放射特別需要之波長的電漿中。 例如,在一插圖的具體實施例中,一被放置在反應室 102頂端128趨近於一可穿透紫外光之視窗114的紫外線 燈泡源112’可產生150或更多瓦特能量。當在其他具體 實施例中使用其他光源時,應選擇能讓那些光源透過之視 窗。在這具體實施例中,這晶圓包括一铭層並且以金屬# 刻製程來完成製程。根據製程材料和晶圓大小來改變光 量。同時,這晶圓包括可由其他半導體元件材料來代替鋁 層,如H、碎化鶴、碎、二氧切、氮切、氮氧化碎、 光阻、鈦、氮化鈦、鋰、氮化鈕、銅和其他製造積體電路 <薄膜材料。不是沈積法就是蝕刻法來自燈泡n2之光子 (由箭頭140代表)穿過視窗114並進入容積n。光子 第6頁 本纸張尺度適财(c叫A4^Y^x297公着 (請先閱讀背面之注意事項再填寫^〇 訂 • m I : •^n In m 518687 A7 B7 五、發明説明() 經濟部智慧財產局員工消費合作社印製 轟擊晶圓表面或反應室牆並且光釋放任何存於反應室牆 1 2 8、1 3 0、1 3 2、或於晶圓1 1 8上之銅氯化物。如以下所 討論的,光子照射晶圓也可幫助在晶圓製程上的其他改 善。燈泡1 1 2在整個電漿製程中將照亮此晶圓丨丨8,然而, 這是對此具體實施例之特例,並且於本發明中並不是必要 的需求(如僅在製程中的特別週期曝光晶圓或是,甚至可 當作是一個後蝕刻或後沈積處理)。 控制器ί〇4對系統100提供一自動控制。控制器1〇4 是由一連接到記億體124的中央處理器122(CPU)和支援 電路1 2 6所組成。控制器1 〇 4是一般目的電腦,但當執行 儲存在記億體1 2 4之一定程式時即變成一特殊目的電腦。 記憶體1 24可以是隨機存取記憶體、唯讀記憶體、儲存磁 碟或是任何儲存形式使用來儲存數位程式或是任意組 合。支援電路1 26是眾所周知的電腦單元,包括緩衝儲存 區、電源供應器、時序電路、匯流排和其他相似物。本發 明之部分或全部方法可被儲存在記億體1 24中之程式1 42 來具體化。雖然所展示的具體實施例是一軟體程式,但本 發明之方法包括了由軟體、硬體或其組合所執行之步驟。 第2圖描述了本發明具體實施例之常式2〇〇的流程 圖。在此具體實施例中,晶圓暴露於光子中以光化學解吸 附銅氯化物。然而,本發明可光化學解吸附很多妨礙以電 漿處理半導體晶圓的材料。如此,可以於蝕刻反應中鋼之 解吸附當為本發明多種使用用途的例證。此外,本發明α 是應用此方法帶給半導體晶圓製程優點的一個例證,如同 第7頁 本紙張尺度適用中國國家標準(CNS ) Μ規格(210x297公釐) (請先閱讀背面之注意事項再填寫 Τ裝 訂 線 518687 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明() 以下將被討論的。 這常式於步驟202開始並進行至步驟2〇4,於步驟204 中一包含鋁層之晶圓被製程晶圓室中激發之氯基礎電漿 所钱刻。熟悉此技藝的人將瞭解到在一製程反應室中激發 電聚將需要許多步驟,即供應一製程氣體(如氯)或多種 氣體、在天線上供應電源電力、使用偏壓於基座上等。這 些步驟為此技藝之人們所熟悉而不需額外之解釋。 —旦激發一電漿,開始蝕刻晶圓並從鋁雜質中形成銅 氣化物。在步驟206,常式200在整個晶圓製程週期中啟 動一光子源,例如以一含有高能光子之紫外線或紅外線燈 泡照射晶圓。這光子將存於反應室中和晶圓表面上被吸收 的銅以氣相產物形式釋出。這解吸收,如Lawing等在論 文’ The Mechanism of Copper Removal from a Bare Silicon Surface with Ultra-Violet Excited Chlorine” , Electrochemical Society Proceedings, Vol. 97-35, pp. 299-3 06所述,可以下列方程式呈現: Cl: cq Cu-rinci <^> CuCUl/lC^ <=» CuCl photons photons vie/ CuClis) 因而,被解吸附所產生的CuCl是一種氣體,可很容易 的以真空幫浦從反應室中去除。在步驟208,這製程停止 且常式等待著即將處理的下一個晶圓。 _ 第8頁 (請先閱讀背面之注意事項再填寫 .I裝 訂 線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 518687 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明() 在本發明的一個特別應用中,一燈泡耦接到一位於 DPS蝕刻反應器圓蓋中心之視窗,Dps蝕刻反應器由 Applied Materialsjnc所提供。蝕刻鋁堆的製程法是: 反應室壓力:10mT 偏壓功率:140 Watts 源極功率:1400 Watts 製程氣體:Cl2/BCl2/Ar 當於整個製程中點亮燈泡時,這亮燈泡的使用真正的降低 了晶圓上生成之感應銅量。第3圖是一個於鋁蝕刻製程中 沒有經過曝光的晶圓開放區域之掃描式電子顯微鏡(sem) 照片。第4圖是一個於鋁蝕刻製程中經過3 Kw汞柱燈泡照 射曝光的晶圓開放區域之掃描式電子顯微鏡照片。此晶圓 大約接收了 150瓦能量。與第3圖之SEM照片比較,第4 圖很清楚的顯示出感應銅殘留物(白色斑點)確實被降低 了。藉著銅氯化物之移除,本技術也可改善銅蚀刻。 除了降低感應銅殘留物,光子源之使用也可提升蝕刻 率。移除會阻礙鋁蝕刻製程之感應銅殘留物,被認為是提 升蝕刻率的原因。此外,以光解吸附在反應室内壁生成之 感應銅殘留物將減少内壁污染源之累積。而且,光子之介 入對於反應室沈積物的總量和特性有直接影響。因為反應 室中累積殘留物總量之降低,所以反應室在清除程序之間 可有一較長的時間並且可提升反應室產量。光子可幫助沈 積在反應室表面上姓刻副產品和清除反應物間所發生之 光化學反應。如此,反應室清除和生產量可被提升。 第9頁 (請先閱讀背面之注意事項再填寫 .!裝 訂 線 尽紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 518687 Α7 Β7 五、發明説明() 除此之外’也曾發現到在製程過程中將晶圓暴露於光 子中會增進與蝕刻有關的縱橫尺寸比,並降低充電危害。 也可降低刻痕、改善輪廓控制、增加光阻選擇和微量負 載、光阻條紋、和氣體填充困難度。如此,從半導體晶圓 製程之觀點可藉著於製程過程中將晶圓暴露於光子中來 改善。可藉著將光子之強度、能量和數目最佳化來改善半 導體製程。 此外,當蝕刻一氧化薄膜時,本發明可提供一在碎和 氮化矽上之改善的選擇性。一般說來,當同時蝕刻多晶硬 和氧化物時,因為與Si-Ο鍵結能相比較,Si_Si和Si-N 之鍵結能較低所以矽和矽氮之蝕刻比氧化物容易。結果, 一般在矽和矽氮上之氧化物選擇性很差,並且要求大量聚 合物以保護蝕刻時的矽。這造成了窄製程視窗和反應室骯 髒。然而,藉著於蝕刻時以光子照射晶圓,在矽和碎氮之 触刻製程中這選擇性光子加強了氧化物蝕刻製程。如此, 改善了在矽和矽氮上之氧化物的選擇性。 當使用本發明來蝕刻一包含光阻材料之晶圓時,另一 種改善晶圓製程的方法是利用光子照射使光阻材料變硬 以進行下一步蝕刻製程。本質上,當進一步蝕刻時本發明 提供’’在内的光阻烘烤,,製程。使用如此一個在内變硬技術 改善了蝕刻選擇性,且當蝕刻氧化物薄膜時,改善光阻條 紋。 另一種由於使用本發明而改善晶圓製程發生在當一 足氣體,如有機配位體,加入反應室氣體中並且以曝 (請先閱讀背面之注意事項再填寫 .I裝 訂 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用t國國家德進(Δ4㈣了 第10頁 - 518687 A7 B7 五、發明説明( 經濟部智慧財產局員工消費合作社印製 光’如紫外線。當經過光線曝光時如此之氣體可改善晶圓 製程之表現和反應室清潔過程。 而且’當本發明使用在電漿製程中有刻痕減少現象廣 生。發生於構造上之蚀刻取決於晶圓之充電和晶圓上之結 構。一構造上充電之原因是電子遮蔽。 對於結構上之充電,電子遮蔽是這主要原因。電子遮 蔽是因為結構上有一稠密之線型圖案和高的縱橫尺寸比 所形成。電子遮蔽是當電子於電漿製程時在一製程反應室 内均向移動相對於電漿中離子之反向移動所造成。電子撞 擊結構側壁和其他垂直表面並對這結構充電。然而,這些 結構高的縱橫尺寸比造成近於電漿之上層部分比深層部 分遭’受更多之電子撞擊。如此,深層部分之遮蔽產生了此 結構之電位差。使用任何之電漿製程來製造晶片會造成此 結構性充電。結果,許多電漿製程可能會在一半導體晶圓 上造成與結構外觀相關之充電損害。不均勻之充電會造成 如結構蝕刻般之刻痕。如描述在3月3 0日1 9 9 0年申請之 美國專利申請號09/2 80,462,參考其中,將一晶圓暴露於 光子中(或是其他質子)可減少晶圓充電並降低刻痕。 雖然已仔細的展示並描述各式各樣與本發明之技術 相關的具體實施例,但是那些熟知此技藝的人仍能容易的 發展出其他與此技藝相關的各式具體實施例。 第11頁 本紙張尺度適用中國國家標準(CNS ) A4規格(210X2^7公釐) I . i J--裝—— (请先聞讀背面年沐意事項存填寫 線

Claims (1)

  1. M8687 A8 §第鈐/σ挪?號專利案%年,厂:-修正 D8 _ ' 申請專利範圍 1. 一種改善晶圓製程之方法,至少包含下列步驟:L 之; 形成一電漿,由一至少包含有機配位體之氣體形成 , 以電漿處理一半導體晶圓;及 以光子曝光此半導體晶圓或電漿來改善製程。 經濟部智慧財產局員工消費合作杜印製 2 ·如申清專利範圍第1項所述之方法,其中上述之光子有 一從紅外線、紫外線、真空紫外線和可見光或是由此合 成之族群所選擇出來之頻帶波長。 3 ·如申請專利範圍第1項所述之方法,其中上述之光子由 燈泡產生。 4·如申請專利範圍第1項所述之方法,其中上述之光子藉 著於電漿中加入化學物質而產生。 5. 如申請專利範圍第1項所述之方法,其中上述之與有機 配位體反應之光子改善了電漿製程效能。 6. 如申請專利範圍第1項所述之方法,其中上述之半導㈣ 晶圓還包括了 一層選自由鋁、鎢、矽化鎢、矽、二氧化 矽、氮化矽、氮氧化矽、光阻、鈇、氮化鈦、姮、氮化 鋥所構成之材料族群。 第12頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 請 先 閱 讀 背 面 之 注 意 事 項 再 ] 填 1I % 頁I 訂 線 1518687 AS B8 C8 D8 、申請專利範圍 7.如申請專利範圍第丨項所述之方法,其中上述之曝光步 驟提升光化學解吸附/有妨礙該半導體晶圓製程傾向 之材料。 8 .如申請專利範圍第1項所述之方法,其中上述之製程提 升還包括了從以下所構成之族群作改善選擇·· 選擇增加電阻、於蝕刻中減少條紋、改善蝕刻縱橫尺寸 比率、確實的消除充電損害、減少因充電損害所引起的 輪廓刻痕、改善輪廓控制、減少微量g裁、 、秋絞和填充缺 口之困難度、改善蝕刻率、改善於矽和氮 从1C矽上之氧化 物選擇、光阻内部變硬、改善清除之平均間 叫隔時間、並 減少感應銅殘留物。 9·如申請專利範圍第1項所述之方法’還包括 ° 一個或多個 步驟從調整光子強度、光子能量或總數目之族群中做選 擇。 C請先閱讀背面之注音?事項再填寫本頁) m · |、線· 經濟部智慧財產局員工消費合作社印製 1 〇.如申請專利範圍第1項所述之方法’其中 騾發生於電漿製程中。 逃之曝光步 11 ·如申請專利範圍第1項所述之方法,其中上述之曝光步 驟提升感應銅殘留物之光解吸附成氣體。 1 2. —種降低於鋁蝕刻製程中生成感應銅殘留物之方法,其 第13頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 518687 A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 包括下列步騾: 以電漿蝕刻其上有顯著鋁層之半導體晶圓;和 以光子曝光此半導體晶圓來幫助降低感應銅殘量 物。 1 3 .如申請專利範圍第1 2項所述之方法,其中上述之光子 有一從紅外線、紫外線、真空紫外線和可見光或是將此 合併之族群所選擇出之頻帶波長。 1 4.如申請專利範圍第1 2項所述之方法,其中上述之光子 由燈泡產出。 1 5 .如申請專利範圍第1 2項所述之方法,其中上述之之光 子藉著於電漿中加入化學物質而產生。 16. 如申請專利範圍第12項所述之方法,其中上述之曝光 步驟執行於電漿蚀刻時。 17. 如申請專利範圍第12項所述之方法,其中上述之電漿 蝕刻是由以氯為基礎之化學物質執行。 1 8 ·如申請專利範圍第1 7項所述之方法,其中上述之曝光 步驟提升銅氯化物之光解吸附。 第14頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) m: --訂----- 線- 518687 A8 B8 C8 D8
    六、申請專利範圍 1 9 ·如申請專利範圍第1 8項所述之方法,其中上、 迷之銅氯 化物解吸附成一氣體。 20.如申請專利範圍第12項所述之方法,還包括〜 、 個或多 個步驟從調整光子強度,光子能量或總數目之 &砰中做 選擇。 2 1 ·如申請專利範圍第1 2項所述之方法,其中 丁上魂之製程 提升還包括了從以下所構成之族群作改善選擇: 選擇增加電阻、於蝕刻中減少條紋、改農4 °蚀刻縱橫 尺寸比率、確實的消除充電損害、減少因充電損全所引 起的輪廓刻痕、改善輪廓控制、減少微量負載、p 雙和填 充缺口之困難度、改善蝕刻率、改善於矽和氮化續上之 氧化物選擇、光阻内部變硬、改善清除之平均間隔時 間、並減少感應銅殘留物。 (請先閱讀背面之注意事項再填寫本頁) 聲— 訂--------f -線- 經濟部智慧財產局員工消費合作社印製 22 · —種於蝕刻製程中降低感應銅殘流物之方法,其包括下 列步驟: 形成一電漿,由一至少包含有機配位體之氣體形成 之; 以可形成銅氯化物之氯基礎化學物質蚀刻於半導體 晶圓一層; 將此半導體晶圓於光子中曝光以光解吸附銅氯化 物0 _______第15頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐〉 /
    六、 申請專利範圍 申叫專利範圍第22項所述之方法,其中上述之銅氯 化物被解吸附成氣體。 24.如申請專利範圍第22項所述之方法,其中上述之光子 有-從紅外線、紫外線、真空紫外線和可見光或是將此 合併又族群所選擇出之頻帶波長。 5 ·如申明專利範圍第22項所述之方法,其中上述之光子 由燈泡產出。 26·如申請專利範圍第22項所述之方法,其中上述之曝光 步驟執行於電漿姓刻時。 27·如申請專利範圍第22項所述之方法,其中上述之蝕刻 步驟是由蝕刻一顯著的鋁層所組成。 (請先閱讀背面之注意事項再填寫本頁) --訂----- 經濟部智慧財產局員工消費合作社印制π 28 ·如申請專利範圍第22項所述之方法,其中上述之蚀刻 步驟是由蝕刻一顯著的銅層所組成。 29.如申請專利範圍第22項所述之方法,其中上述之曝光 步驟還包括了從以下所構成之族群作改善選擇: 選擇增加電阻、於触刻中減少條紋、改善触刻縱橫 尺寸比率、確實的消除充電損害、減少因充電損害所引 起的輪廓刻痕、改善輪廓控制、減少微量負载、緩和填 第16頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 線· 518687 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍
    充缺口之困難度、改善蝕刻率、改善於 ^ 和氮化 氧化物選擇、光阻内部變硬、改善凊除之 _ ι?〇 間、並減少感應銅殘留物。 倚時 矽上 之 3 0. —種儲存許多指令之電腦町讀取媒體,當執行一 這些指令會指示電腦控制半導體晶圓反應室執: 步驟: T 形成一電漿,由一至少包含一有 成之; 電漿製程一半導體晶圓;及 以光子曝光此半導體晶圓。 電腦時 下列 機配位體之氣體形 3 1.如申請專利範圍第3 〇項所述之媒體,其中上述之光子 有一從紅外線、紫外線,真玄糸外線和可見光或是將此 合併之族群所選擇出之頻帶波長。 32·如申請專利範圍第30項所述之媒體,其中上述之光子 由燈泡產出。 3 3 .如申請專利範圍第3 0項所述之媒體,其中上述之與有 機配位體反應之光子增進了電漿製程表現。 3 4 ·如申請專利範圍第3 0項所述之媒體,其中上述之半導 體晶圓另外還包括了 一層選自由鋁、鎢、矽化鎢、矽、 第17肓 ί請先閱讀背面之注意事項再填寫本頁)
    ^--------^--------、線. 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 518687 A8 、 · B8 C8 D8 f、申請專利範圍 二氧化矽、氮化矽、氮氧化矽、光阻、鈦、氮化鈦、鋰、 氮化钽所構成之材料族群。 (請先閱讀背面之注意事項再填寫本頁) 3 5·如申請專利範圍第30項所述之媒體,其中上述之曝光 步驟提升光化學解吸附一有妨礙該半導體晶圓製程傾 向之材料。 36.如申請專利範圍第35項所述之媒體,其中上述之材料 被解吸附成氣體。 3 7.如申請專利範圍第30項所述之媒體,其中上述之曝光 步驟造成了從以下所構成之族群所作選擇之製程改 善: 經濟部智慧財產局員工消費合作社印製 選擇增加電阻、於蝕刻中減少條紋、改善蝕刻縱橫 尺寸比率、確實的消除充電損害、減少因充電損害所引 起的輪廓刻痕、改善輪廓控制、減少微量負載、緩和填 充缺口之困難度、改善蝕刻率、改善於矽和氮化矽上之 氧化物選擇、光阻内部變硬、改善清除之平均間隔時 間、並減少感應銅殘留物。 3 8.如申請專利範圍第30項所述之媒體,其中上述之曝光 步驟於電漿製程中發生。 第18頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW089105869A 1999-03-30 2000-04-21 Method for enhancing plasma processing performance TW518687B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12683799P 1999-03-30 1999-03-30
US09/506,065 US6569775B1 (en) 1999-03-30 2000-02-17 Method for enhancing plasma processing performance

Publications (1)

Publication Number Publication Date
TW518687B true TW518687B (en) 2003-01-21

Family

ID=26825083

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089105869A TW518687B (en) 1999-03-30 2000-04-21 Method for enhancing plasma processing performance

Country Status (6)

Country Link
US (1) US6569775B1 (zh)
EP (1) EP1041615A3 (zh)
JP (1) JP2001035833A (zh)
KR (1) KR20000063074A (zh)
SG (1) SG97876A1 (zh)
TW (1) TW518687B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI640029B (zh) * 2013-10-03 2018-11-01 美商應用材料股份有限公司 基板處理系統及半導體製造系統

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6503845B1 (en) 2001-05-01 2003-01-07 Applied Materials Inc. Method of etching a tantalum nitride layer in a high density plasma
KR100759453B1 (ko) * 2006-06-20 2007-09-20 세크론 주식회사 웨이퍼 경화 방법
US20080066866A1 (en) * 2006-09-14 2008-03-20 Martin Kerber Method and apparatus for reducing plasma-induced damage in a semiconductor device
US7675093B2 (en) 2006-11-28 2010-03-09 Micron Technology, Inc. Antiblooming imaging apparatus, system, and methods
US20080169064A1 (en) * 2007-01-11 2008-07-17 Ushio Denki Kabushiki Kaisha Surface-treating apparatus
EP2025775A1 (en) * 2007-07-05 2009-02-18 Interuniversitair Microelektronica Centrum Vzw Photon induced cleaning of a reaction chamber
EP2015352A3 (en) * 2007-07-05 2009-11-11 Imec Photon induced etching of copper
US20130160793A1 (en) * 2011-12-22 2013-06-27 Axcelis Technologies, Inc. Plasma generating apparatus and process for simultaneous exposure of a workpiece to electromagnetic radiation and plasma
WO2014159144A1 (en) * 2013-03-13 2014-10-02 Applied Materials, Inc Uv-assisted reactive ion etch for copper
US9394614B2 (en) * 2013-04-19 2016-07-19 Semiconductor Energy Laboratory Co., Ltd. Method for forming projections and depressions, sealing structure, and light-emitting device
EP3931863A4 (en) * 2019-02-25 2023-04-26 Board of Regents, The University of Texas System LARGE SURFACE METROLOGY AND PROCESS CONTROL FOR ANISOTROPIC CHEMICAL ETCHING
US11348784B2 (en) 2019-08-12 2022-05-31 Beijing E-Town Semiconductor Technology Co., Ltd Enhanced ignition in inductively coupled plasmas for workpiece processing

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4183780A (en) 1978-08-21 1980-01-15 International Business Machines Corporation Photon enhanced reactive ion etching
JPS5637629A (en) 1979-09-05 1981-04-11 Fujitsu Ltd Formation of thin film pattern
JPS56105480A (en) 1980-01-25 1981-08-21 Mitsubishi Electric Corp Plasma etching method
JPS6074626A (ja) 1983-09-30 1985-04-26 Fujitsu Ltd ウエハー処理方法及び装置
EP0169485B1 (en) 1984-07-17 1991-12-04 Nec Corporation Method and apparatus for inducing photochemical reaction
JPS6175529A (ja) 1984-09-21 1986-04-17 Toshiba Corp ドライエツチング方法及び装置
US4643799A (en) * 1984-12-26 1987-02-17 Hitachi, Ltd. Method of dry etching
US4699689A (en) 1985-05-17 1987-10-13 Emergent Technologies Corporation Method and apparatus for dry processing of substrates
JPS6245122A (ja) 1985-08-23 1987-02-27 Hitachi Ltd 処理装置
US4915777A (en) 1987-07-16 1990-04-10 Texas Instruments Incorporated Method for etching tungsten
JP2615070B2 (ja) 1987-09-04 1997-05-28 株式会社日立製作所 エツチング方法
US5273609A (en) 1990-09-12 1993-12-28 Texas Instruments Incorporated Method and apparatus for time-division plasma chopping in a multi-channel plasma processing equipment
US5217559A (en) 1990-12-10 1993-06-08 Texas Instruments Incorporated Apparatus and method for in-situ deep ultraviolet photon-assisted semiconductor wafer processing
JPH05102101A (ja) 1991-02-15 1993-04-23 Fujitsu Ltd 半導体装置の製造方法
JPH0582490A (ja) 1991-09-19 1993-04-02 Hitachi Ltd 選択エツチングの方法、装置
JPH05243160A (ja) 1992-02-28 1993-09-21 Nec Yamagata Ltd 半導体デバイス製造用プラズマcvd装置
JP2793472B2 (ja) * 1993-06-24 1998-09-03 日本電気株式会社 銅微細加工方法および銅微細加工装置
FR2707796B1 (fr) 1993-06-30 1995-10-06 Sgs Thomson Microelectronics Procédé de gravure sous plasma d'une couche conductrice sur une tranche de silicium avec interposition d'une couche isolante mince.
US5534107A (en) 1994-06-14 1996-07-09 Fsi International UV-enhanced dry stripping of silicon nitride films
US5607601A (en) * 1995-02-02 1997-03-04 The Aerospace Corporation Method for patterning and etching film layers of semiconductor devices
US5637188A (en) 1995-02-17 1997-06-10 Colorado Seminary Processing substrates with a photon-enhanced neutral beam
US5705443A (en) * 1995-05-30 1998-01-06 Advanced Technology Materials, Inc. Etching method for refractory materials
US5814238A (en) * 1995-10-12 1998-09-29 Sandia Corporation Method for dry etching of transition metals
US6095085A (en) * 1998-08-20 2000-08-01 Micron Technology, Inc. Photo-assisted remote plasma apparatus and method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI640029B (zh) * 2013-10-03 2018-11-01 美商應用材料股份有限公司 基板處理系統及半導體製造系統

Also Published As

Publication number Publication date
US6569775B1 (en) 2003-05-27
EP1041615A2 (en) 2000-10-04
JP2001035833A (ja) 2001-02-09
SG97876A1 (en) 2003-08-20
KR20000063074A (ko) 2000-10-25
EP1041615A3 (en) 2001-04-04

Similar Documents

Publication Publication Date Title
TW518687B (en) Method for enhancing plasma processing performance
TW455950B (en) Method for patterned copper etch for micron and submicron features, using enhanced physical bombardment
TW540114B (en) Substrate cleaning apparatus and method
JP5632280B2 (ja) 異なるアスペクト比の構成を誘電層内にエッチングするための方法、及びその方法によって作成される半導体デバイス、並びにそのための装置
TW473846B (en) Precleaning process for metal plug that minimizes damage to low-K dielectric
TW449822B (en) Process for etching silicon-containing layers on semiconductor substrates
CN100580887C (zh) 蚀刻方法
TW475201B (en) Multiple stage process for cleaning process chambers
JP5542172B2 (ja) 水素含有ラジカルによる未変性酸化物の洗浄
US8262920B2 (en) Minimization of mask undercut on deep silicon etch
TW451356B (en) Method for removing redeposited veils from etched platinum
KR102192281B1 (ko) 순수 환원성 플라즈마에서 높은 종횡비 포토레지스트 제거를 위한 방법
TW493231B (en) Improved etching methods for anisotropic profile
KR20020062367A (ko) 플라즈마 반응 챔버의 세정 및 조절 방법
JP2009500811A (ja) クリティカルディメンション低減およびラフネス抑制
TW387928B (en) Dry-etching of indium and tin oxides
TW200947550A (en) Line width roughness improvement with noble gas plasma
JP2013016844A (ja) 均一性を制御したエッチング
TWI443736B (zh) 相變化合金蝕刻
JP4548618B2 (ja) プラズマ処理システム内でエッチングしながらフォトレジスト歪みを低減する方法及びエッチングチャンバ
TW555885B (en) Procedure for anisotropic dry etching of an organic anti-reflective layers
CN102691065B (zh) 基板处理方法和存储介质
WO2001097270A2 (en) Substrate cleaning apparatus and method
TW396451B (en) Apparatus for improving etch uniformity and methods therefor
US5695570A (en) Method for the photo-stimulated removal of trace metals from a semiconductor surface