TW516272B - Phase latch loop acceleration system - Google Patents
Phase latch loop acceleration system Download PDFInfo
- Publication number
- TW516272B TW516272B TW088104029A TW88104029A TW516272B TW 516272 B TW516272 B TW 516272B TW 088104029 A TW088104029 A TW 088104029A TW 88104029 A TW88104029 A TW 88104029A TW 516272 B TW516272 B TW 516272B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- frequency
- output
- clock
- phase
- Prior art date
Links
- 230000001133 acceleration Effects 0.000 title description 2
- 238000001514 detection method Methods 0.000 claims description 13
- 238000000034 method Methods 0.000 claims description 5
- 230000008901 benefit Effects 0.000 claims description 4
- 238000001914 filtration Methods 0.000 claims description 2
- 230000001360 synchronised effect Effects 0.000 abstract description 6
- 230000004044 response Effects 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 12
- 238000013016 damping Methods 0.000 description 10
- 244000144992 flock Species 0.000 description 7
- 241000282376 Panthera tigris Species 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 3
- 230000008859 change Effects 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 238000007599 discharging Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 210000004185 liver Anatomy 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/095—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using a lock detector
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/106—Data output latches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/0805—Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/087—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
- H03L7/0895—Details of the current generators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/181—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a numerical count result being used for locking the loop, the counter counting during fixed time intervals
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
516272 五、發明說明(1) 本發明是有關於一種相位閂鎖迴路,且特別是有關於 一種相位閂鎖迴路,其同步一參考時脈之響應時間首先由 頻率偵測計數器加速,其在到達一預定輸出頻率後失能。 習知相位閂鎖迴路(PLL)可以產生與參考時脈同步的 時脈。在很多系統中,PLL亦積集在具有系統電路(如軟碟 控制為的超級輸入/輸出晶片)的積體電路中。在其他應用 t如貧料傳輸)中,經常接收及解碼的時脈則同步於傳輸或 系統日守脈(如Μ P E G解碼晶片)。無論那種情況,若同步所需 時間愈長,則該系統產能便愈低。 而 第1圖係習知具有相位頻率偵測器(pFD)丨2 〇的相位閂 鎖迴路(PLL)IOO qPLL 100係封閉的迴路系統,其時脈輸 出15〇回授於PLL 100,並進一步改變時脈輸出15〇。操作 時,PFD」20根據參考時脈110及頻率分割器(除n)16〇以產 ,輸出信號18。。輸出信號18〇有關於參考時脈⑴及校正 信號170間的相位錯誤,Dq經由迴路濾波器(1〇叩 ^ /4- \T ^ ^ DC偏移Vi會使VC0 14〇產生時脈輸出i5〇。頻率分巧 160接收時脈輸出、藉以產生校正信號m 差愈大,則校正信議愈大。
车:二脈U°的方向改變時脈輸出15。的頻 J :广脈輸*15。的頻率與參考時脈的頻率、 頻率會變成〇Ηζ,且Vc〇 14〇 ▲ 、 、 ^ 140問鎖至參考時脈11〇的變岸時門=時脈110。VC〇 變,如改變頻率分割器Γ6;的應N:可改變系_
516272 五、發明說明(2) 〜 第2A及2B圖係改變pll 1 〇〇同步參考時脈之響應時間 之效應。第2A圖是選擇系統參數以產生⑽偏移vi緩慢上升 時間的例子。如圖中所示,在]偏移v丨緩慢上升時間、的 例子中’在DC偏壓Vi到達穩定狀態前並不會發生阻尼現 象。 第2B圖是選擇系統參數以產生Dc偏移Vi快速上升時間 的例子。如圖中所示,在DC偏移Vi快速上升時間心的例子 中’在DC偏壓V i到達穩定狀態前會發生很大的阻尼現象。 因此,習知具有PFD的PLL可將時脈信號快速(有很大的阻 尼現象)或缓慢(較少阻尼現象)地同步於參考時脈。pu系 統愈快穩定,輸出時脈可用於系統的時間亦愈早。另外了 ^PLL系統的設計期間,輸出時脈到達穩定狀態(振盪)的 8守間愈長’則模擬及發展PLL系統的時間亦愈長。 因此,目前乃選擇具有快速上升時間及較大阻尼現象 的PLL。不過,DC偏壓Vi的突波(Oversh〇〇t)可能會破壞部 分PLL 1〇〇並造成鎖死(Latch —up)。因此,pLL 1〇〇必須針 對大電壓突波(Surge)進行設計,進而佔用較大的晶片表 面1。這會使可用的晶片表面積變小。另外,具有快速上 '^時間及較大阻尼現象的PLL會較具有緩慢上升時間的pLL /肖耗更多的笑峰電力(peak p〇wer)。 、 <其他系統則可在較低阻尼現象的情況下,加速pLL到 達穩定狀態的時間。在一系統中,頻率偵測計數器(FDC) 係加入PLL的封閉迴路。FDC偵測參考時脈及校正信號的頻 是。另外,FDC具相當快的響應時間以同步參考時脈的頻
516272 五、發明說明(3) 率。不過,當PFD及FDC組合於單一封閉迴路系統時,PFD 及FDC會彼此干擾。因此,這個系統可能會不穩定或較難 達到穩定狀態。 在另一系統中,美國專利5 4 4 6 41 6號π T i m e Acquisition System with Dual-Loop for Independent Frequency Phase Lock”,係應用具有頻率閃鎖迴路(FLL) 及獨立PLL的雙迴路系統。FLL應用FDC,而PLL則應用 PFD。 ’ 刼作上,當輸出時脈的輸出頻率位於目標輸出頻率的 範圍外時,FLL會將輸出時脈的頻率同步於參考時脈'。此 m未動作。當輸出頻率位於目標輸出頻率的範圍 =位 Λ止動作,而PU^開始動作以校正輸出時脈的 二::題是,當參考時脈信號移動(改變頻 ί ϋ至9標輸出頻率的範圍外時,PLL會停止動作、, 而F則再次開始動作。在參考時脈繼 及FLL糸統會在動作及不動作間交替=糸統 交替會造成不穩定的系統。 及PLL的 因:,、3 2 :發明乃提供-種PU加速系統。 本I明的一個目的就Η括 具有:ΪΓ達穩定狀態的響應時間及很:的阻尼現其象同時 毛明的另一目的就是提供一玄匕 (FDC)與相位頻率偵測器(pFD)組率^則計數器 統的不穩定。 "的方法’其不會造成系 本發明的又一 目的就是提供一種 自動停止的FDC,其
五、發明說明(4) 的就是提供一 ,便可以產生 種積體電路,其僅雲I W穩定的m,藉/ 可以用於PLL系統中 本發明的更一目 相當小的晶片表面積 進行頻率產生。 為達上述及其他目的 路加速系統。這種相位門 =係提供一種相位閂鎖迴 (闕、相位頻率偵 盪器所組成。其中,頻率貞 ^,濾波益、電壓控制振 定頻率範圍。相位頻率二' /二時脈輸出信號到達預 號以產生PFD校正芦浐,若s± r趴兩入5虎及時脈輸出信 號。迴路濾波器二 而電壓控制振盈器則接收輸出電厂心生時脈Ξ 沖在這種相位閃鎖電路中,頻率偵測器使用頻率偵 數益(FDC),其只會在同步期間開始時動作。首先, 將PLL系統跳至預定頻率範圍内。待預定頻率範圍到達曰 後,FDC便停止動作。隨後,PFD會取代FDC,並調整時脈 輸出的相位及頻率,直到時脈輸出同步於參考時脈。 若參考時脈在FDC停止動作後偏移,pfd會繼續動作以 重新同步時脈輸出及參考時脈,無論偏移的程度。因此, F D C及P F D不會互相干擾,並產生不穩定的系統。另外,在 同步時首先使用FDC,PLL系統亦可在沒有阻尼現象的情況 下達成穩定的系統。另外,由於本發明不具有大阻尼現 516272 五、發明說明(5) 象,電路可使用較少的 ' 具有較少鎖死問題。因此-電路表面積、消耗較少電力、 於晶片亡,如軟碟控制器電:發明可與其他積體電路積集 為讓本發明之上述和A他 顯易懂,下文特舉一較佳者々、、,特徵、和優點能更明 細說明如下: 員也$ ’並配合所附圖式,作祥 圖式說明 Ϊ1圖係f知具物D之PU電路方塊圖. 弟2A及2B圖係習知犯的〇 1, 穩定狀態之上升時間之效應; 1,,、介紹改變到達 第3圖係本發明PLL系統之電路圖. 第4圖係本發明在時脈輸出到達 能電路圖; 、疋頻率乾圍前之功 第5圖係本發明實施例之FDC示音图· 能電發明在時脈輸出到達;;定頻率範圍後之功 第7圖係第3及5圖實施例之PLL系統之時 第8A及8B圖係本發明實施例之迴路濾 回,以及 詳細示意圖。 “'為之方塊圖及 實施例 / 。 μ Τ月J l-Μ |口观,尽卩:ρ j吕號3 1 4、FL0CK j吕號3 1 6。PFD則產生兩個輪 °。 ^ _ ® k 號, 第3圖係本發明PLL系統300的實施例。根 PLL系統具有頻率偵測計數器(FDC)31〇及相^發明, (PFD) 320。FDC 310具有三個輸出信號,即:/ f摘測器 FD0WN信號314、FLGCK信號316。PFD則產生兩個蛉;^化號312、 516272
即:UP信號322、DOWN信號324。PLL系統亦使用迴路濾波 器3 60、電壓控制振盪器(VC0) 370、頻率分割器(除 。 N) 380。 口口口 ’、 第8 A及8 B圖係本發明實施例之迴路濾波器8 〇 〇的方塊 圖及詳細示意圖。迴路濾波器具有充電電流源8丨〇、充電 開關(LUP) 820、放電電流源84 0、放電開關(Ld_)83〇,電阻 性電路(電阻850 ),電容性電路(電容86〇)。如圖中所示, 電容860可包括複數個並連的FET電晶體,其源極及汲極係 彼此連接。 操作上,根據LUP彳§號,充電開關82〇會關閉、電容86〇 會經由電阻850充電,使VC0的電壓增加。根據信號, 放電開關830會關閉、電容860會經由電阻850放電,使vc〇 的電壓減低。值得注意的是,由於FDC的動作(以下詳 述)’ L^p k "5虎及Lj)Q㈣化號並不會同時存在。 回到第3圖,VC0 370會自迴路濾波器360接收輸入信 號(如電壓),藉以產生時脈輸出信號34()。頻率分割器38〇 則自VC0 370接收時脈輸出信號340,藉以產生校正信號 (CLKIN),其分別由FDC 310及PFD 320接收。 首先,PLL系統並不以PFD作為封閉封路系統的元件。 經由 AND 閘 350、352 ’OR 閘 354、356,FL0CK 信號316 的使 用,FL0CK信號316可以PFD 320自PLL系統30 0動作中移去。 Flock仏號用作PFD 320輸出h號的致能信號。特別是,匕〇 仏號疋由A N D閘3 5 0、3 5 2接收’其亦分別接收υ p信號及 DOWN U虎。AND閘3 5 0、3 5 2的輸出則分別由qr閘3 54、3 5 6
第9頁 516272 五 、發明說明(7) 接收,其f分別接收Fup信號及Fd_信號。 在本實施例中,Flock信號316在CLKIN信號到、告益6 率範圍W為低電位。此日夺,PLL系統3〇〇 ;疋頻 統。操1上,m31G繼續操作,直到預糸 達。此時,fdc31w止動作,且隨後, ::至丨 的頻率,FDC 310亦不會再次開始動作。 輸出340 第4圖係本發明在到達預定頻率範圍前的功能電路 圖。在這個期間,頻率偵測計數器的輸出控制pu系统 操作上」迴路濾波器的輸入,Lup信號及L咖信號,分 別連接至?肝#號3 1 2及FD_信號3 1 4。在本實施例中,待預 定頻率範圍達到後,Fl〇ck信號會變高電位。三個時脈循環 後,j員率偵測計數器會自動停止工作,隨後〜信號31 2及 Fd〇wn信號3 1 4便會變成低電位或維持在低電位。 第5圖係本發明實施例之{?dc。如圖中所示,FDC 500 具有頻率分割電路510、頻率計數電路520、比較器530、 自動停止電路540。顯然地,熟習此技術者亦可以其他?Dc 5 0 0結構’其可以提供相同的頻率偵測及停止功能。 操作上,參考時脈CLK14M由頻率分割電路510分割, 藉以產生C L K D1 6信號。頻率計數電路5 2 0則上數(C 〇 u η 1: up)第3圖分割器380所產生的CLKIN信號。對CLKD16的每個 時脈轉換(如:低電位至高電位之轉換)而言,頻率計數電 路5 2 0的預定輸出係閂鎖並與預定頻率範圍比較。 在本實施例中,頻率計數器52〇的最高位元(fc<6>)用 以計算Fup信號3 1 2的產生時間,進而決定預定頻率範圍的
第10頁 516272 五、發明說明(8) ---- 下限。頻率計數器52 0的四個最高位元(fc<6>、fc<5>、 f c < 4 >、f c < 3 > )則用以計昇ρ D_信號3 1 4的產生時間,進而 決定預定頻率範圍的上限。 操作上,比較電路5 3 0會在時脈輸出34〇的頻率需要上 調時產生FUP ^號、並在時脈輸出3 4 0的頻率需要下調時產 生FD〇WN信號。另外,比較電路5 3 0會在時脈輸出3 4 〇的頻率 到達預定頻率範圍時產生FL()CK信號。因此,比較電路53〇可 決定預定頻率範圍。 在本實施例中,比較器的重置時間,如頻率分割電路 510所決定者,係等於16除以CLK14M。若 CLK14M = 14· 318MHz,則重置時間為1· inns。當CLKIN信號眷 大於120除以1· 117us(l· 07MHz)時,F_信號314便會產 生。當CLKIN信號小於64除以1.117us( 57.29MHz)時,Fup信 號3 1 2便會產生。在本實施例中,因此,預定頻率範圍介 於5 7 · 2 9〜1 0 7 MHz之間。不過,熟習此技術者亦當明白,預 定頻率範圍可以變窄或改變。 當Flock信號3 1 6在參考時脈3 3 0的三個時脈周期(閂鎖頻 率期間)為主動(高電位)時,閂鎖頻率期間的預定頻率範 圍係維持不變,而停止電路540則產生STOP信號及ST0PB信 號。STOP信號及ST0PB信號可將Fup信號312及F剛^言號314拉鲁 低,並將Flock信號316拉高。FUP信號312、F_n信號314、Flock 信號31 6則維持於此狀態,藉以失能fdc 500及致能PFD 320,直到接收RSTB信號。RSTB信號可在接收新參考時脈 時’為系統所用。
第11頁 待問鎖頻率期間後,FDC會停止工 P匕-起工作。第6圖係本發 二、而PFD則開始與 能電路圖。在這個期間,PFD 32〇的輪預?率範圍後之功 3:0。細作上,迴路濾波器的輸入 卜:制PLL系統 分別,接UP信號322及DO龍信號324。印。〜&Ld議信號’則 第7圖係第3 — 6圖實施例之時序模 … ^ 統300用作頻率跟隨器,在頻率 月⑶’ PLL系 T1前,FDC 310的輸出控制此偏㈣的=T1前。^時間 閂鎖期間之時間丁 J後,F D 、乍。在跟隨頻率 失能,而PFD 320 0 γ Ψ , 的輸出會被FLOCK信號316 說,在時二Γ Λ Λ控制_ 姓认丁间U後系統用作習知的PLL·。 本發明之PLL系統是穩定的( 達並咖^ PFD互相;擾的問題在;::脈=期間,,會機* 脈移動時維持穩定。此,本發明PLL糸統可在參考時 限定上;t ^ :月f :乂車父佳實施例揭露如上,然其並非用以 W 二丄壬可熟習此技藝者,在不脫離本發明之精神| 視# m β Φ ^ f與潤飾,因此本發明之保護範圍當 現後附之申凊專利範圍所界定者為準。
Claims (1)
- 六 申請專利範圍 丄—種相位閃鎖迴路,包括: ,率偵測計數器(FD 輸出U,藉以產生—p w x ::輸入仏唬及·'時脈 號到達-預定頻率範圍 ㈣’直到該時脈輪出信 輸出信號,ιί 2 : 正接:該輸入信號及該時脈 不等於該輪入信號; ^正^唬,若該時脈輸出信號 號,;:m ’接收該fdc校正信號及該pfd校正, =以產生一輸出電壓;以及 L 出信號電壓控制振盈器,接收該輸出電壓以產生該時脈輸 括-專:範圍第1項所述之相位閃鎖迴路,更包 以提供該m校= 及柳”父正信號,精 範圍’及提供糊校正信號至該迴 3 :申iL 出信號到達該預定頻率範圍之後。 中二Πϋ;圍第1項所述之相位閃鎖迴路,其 Ύ δ亥頻率偵測汁數器更包括: 一頻率分割器’接收該輸入信號; 一頻率計數器,接收該時脈輸出信號;以及 一比較器,接收一頻率分割輸出及一 藉以產生該FDC校正信號。 貝半。十數輸出 4.如申請專利範圍第1項所述之相位閂鎖迴立 中,該FDC校正信號具有一上信號、一下信號、—問鎖信第13頁 516272 六、申請專利範圍 號,其中, 丄。(a)該頻率偵測計數器產生該上信號,當該時脈輪出 信號小於該預定頻率範圍時,且,該迴路滤波器係根據該 上k號以增加該輸出電壓; ^ (b)該頻率偵測計數器產生該下信號,當該時脈輪出 信號^於該預定頻率範圍時,且,該迴路渡波器係根 下信號以降低該輸出電壓;以及 μ (c)該頻率偵測計數器產生該閂鎖信號,當該 出信號㈣該預定頻率範圍時,且,該迴路渡波"哭^輪 该閂鎖信號以接收該PFD校正信號。 心,、根據 5·如申請專利範圍第3項所述之相位 中,該㈣校正信號具有_上信H ^路,其 號,其中, 琥、一閂鎖信 相t 忒比較器產生該上信號,若該頻率計翁^山 頻率分割輸出之一預宗γ ^ I认 t數輸出在該 濾波益係根據該上信號以增加該輸出電壓;’邊趣路 C b )该比較哭姦斗 頻率分割輪出之°1 ^門信號’若該頻率計數輪出在該 濾波器係根據哕下間隔内大於一預設值,且,該迴路 ⑷該比較出電壓;以及 下信號,且,該迴 '"上,若未產生該上信號及該 PFD校正信號。 /思波益係根據該閂鎖信鱿以接收該 中,該圍第5項所述之相位閃鎖趣路,A _ 輪出之該預定間隔係-第-預定間隔、,更 第14頁 516272 六、申請專利範圍 包括一停止電 號,藉以產生 存在於該頻率 7. 如申請 中,該相位閂 輪出信號到達 8. 如申請 中,該相位閂 輸出信號到達 9. 如申請 中,該迴路濾 一充電開 以增加該輸出 一放電開 以降低該輸出 路,接收 一失能該 分割輪出 專利範圍 鎖迴路同 該預定頻 專利範圍 鎖迴路同 該預定頻 專利範圍 波器包括 關,連接 電壓;以 關,連接 電壓。 該閂鎖信號及該頻率分割輸出信 比車父裔之分止k號’若該閂鎖信號 之一第二預定間隔。 第1項所述之相位閂鎖迴路,其 步於該輸入信號之頻率,在該時脈 率範圍之前。 第1項所述之相位閂鎖迴路,其 步於該輸入信號之頻率,在該時脈 率範圍之後。 第4項所述之相位閂鎖迴路,其 以接收該上信號,並根據該上信號 及 以接收該下信號,並根據該下信號 10· —種將一時脈輸出信號與一輸 法,包括: L說问步之方 產生頻率板正信號,直到該時脈輸 ”員_,並㈣後不產生該頻率校=嬈到達J 化號利用該輸入信號及該時脈輸出以產生·〜其中,d 產生一相位頻率校正信號,若該 該輸入信號; 才脈輸出信號不等於 根據該頻率校正信號及該相位頻 輸出電壓;以及 、&正k號以產生一516272 六、申請專利範圍 根據該輸出電壓以產生該時脈輸出信號。 1 1 ·如申請專利範圍第1 0項所述之方法,其中,產生 該頻率校正信號之步驟更包括: 分割該輸入信號; 計數該時脈輸出信號之頻率;以及 比較該分割輸入信號及該時脈輸出信號的頻率,藉以 產生該頻率校正信號。 1 2 ·如申請專利範圍第1 0項所述之方法,其中,產生 該頻率校正信號之步驟更包括: 產生一上頻率校正信號,若該時脈輸出信號小於該預 定頻率範圍,並根據該上頻率校正信號增加該輸出電壓; 以及 產生一下頻率校正信號,若該時脈輸出信號大於該預 定頻率範圍,並根據該下頻率校正信號降低該輸出電壓。第16頁
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11344532A JP2000269807A (ja) | 1999-03-16 | 1999-12-03 | 位相ロックループおよび信号同期方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/057,232 US6060953A (en) | 1998-04-08 | 1998-04-08 | PLL response time accelerating system using a frequency detector counter |
Publications (1)
Publication Number | Publication Date |
---|---|
TW516272B true TW516272B (en) | 2003-01-01 |
Family
ID=22009315
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW088104029A TW516272B (en) | 1998-04-08 | 1999-03-16 | Phase latch loop acceleration system |
Country Status (3)
Country | Link |
---|---|
US (1) | US6060953A (zh) |
KR (1) | KR19990081804A (zh) |
TW (1) | TW516272B (zh) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA2260456A1 (en) * | 1999-01-27 | 2000-07-27 | Mark Cloutier | A frequency-locked loop with gated reference and vco inputs |
FR2793091B1 (fr) | 1999-04-30 | 2001-06-08 | France Telecom | Dispositif d'asservissement de frequence |
US6147561A (en) * | 1999-07-29 | 2000-11-14 | Conexant Systems, Inc. | Phase/frequency detector with time-delayed inputs in a charge pump based phase locked loop and a method for enhancing the phase locked loop gain |
JP4256057B2 (ja) * | 1999-09-30 | 2009-04-22 | 株式会社東芝 | 非線形補償器 |
JP3502618B2 (ja) * | 2001-07-19 | 2004-03-02 | 松下電器産業株式会社 | 位相同期ループ回路、及びデータ再生装置 |
US6483387B1 (en) * | 2001-09-10 | 2002-11-19 | Micrel, Incorporated | Voltage-controlled oscillator frequency range detector |
US6980060B2 (en) * | 2003-10-23 | 2005-12-27 | International Business Machines Corporation | Adaptive method and apparatus to control loop bandwidth of a phase lock loop |
US7920665B1 (en) | 2005-09-28 | 2011-04-05 | Cypress Semiconductor Corporation | Symmetrical range controller circuit and method |
US7728675B1 (en) * | 2006-03-31 | 2010-06-01 | Cypress Semiconductor Corporation | Fast lock circuit for a phase lock loop |
TWI412234B (zh) * | 2009-10-09 | 2013-10-11 | Phison Electronics Corp | 鎖相迴路及其壓控振盪器 |
FR2992073B1 (fr) * | 2012-06-19 | 2014-07-11 | Commissariat Energie Atomique | Dispositif d'alimentation d'un circuit electronique |
WO2014101103A1 (zh) * | 2012-12-28 | 2014-07-03 | 香港中国模拟技术有限公司 | 时钟产生器以及包括其的开关电容电路 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4069462A (en) * | 1976-12-13 | 1978-01-17 | Data General Corporation | Phase-locked loops |
US4547747A (en) * | 1983-03-11 | 1985-10-15 | General Signal Corporation | Phase locked loop for high speed data |
US4987355A (en) * | 1989-12-05 | 1991-01-22 | Digital Equipment Corporation | Self-synchronizing servo control system and servo data code for high density disk drives |
US5446416A (en) * | 1993-10-20 | 1995-08-29 | Industrial Technology Research Institute | Time acquisition system with dual-loop for independent frequency phase lock |
-
1998
- 1998-04-08 US US09/057,232 patent/US6060953A/en not_active Expired - Fee Related
- 1998-12-12 KR KR1019980054630A patent/KR19990081804A/ko not_active Application Discontinuation
-
1999
- 1999-03-16 TW TW088104029A patent/TW516272B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
US6060953A (en) | 2000-05-09 |
KR19990081804A (ko) | 1999-11-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100411551B1 (ko) | 멀티-위상 클럭을 발생시키기 위한 지연-동기 루프 및 그 방법 | |
US7372310B2 (en) | Digital frequency-multiplying DLLs | |
US7053719B2 (en) | Controlling a voltage controlled oscillator in a bang-bang phase locked loop | |
US8536915B1 (en) | Low-noise and low-reference spur frequency multiplying delay lock-loop | |
US8471614B2 (en) | Digital phase locked loop system and method | |
US20040008063A1 (en) | Delay locked loop clock generator | |
TW516272B (en) | Phase latch loop acceleration system | |
US10938394B2 (en) | Phase-locked loop circuit | |
US8803575B2 (en) | Charge pump circuit | |
US6496046B2 (en) | Method for increasing the control bandwidth of a frequency control circuit | |
WO2021036274A1 (zh) | 一种基于多级同步的零延时锁相环频率综合器 | |
US7023945B2 (en) | Method and apparatus for jitter reduction in phase locked loops | |
CN117997337A (zh) | 一种自校准和频率可选择双延迟线锁相环电路 | |
US8253499B2 (en) | Charge pump and phase detection apparatus, phase-locked loop and delay-locked loop using the same | |
Zhang et al. | A fast-locking digital DLL with a high resolution time-to-digital converter | |
US11533058B2 (en) | Digital phase-frequency detector with split control loops for low jitter and fast locking | |
Cheng et al. | A fast-lock DLL with power-on reset circuit | |
KR100910863B1 (ko) | 차지 펌핑 회로와 이를 이용한 클럭 동기화 회로 | |
US6806742B1 (en) | Phase detector for low power applications | |
Park et al. | A reset-free anti-harmonic programmable MDLL-based frequency multiplier | |
KR100920831B1 (ko) | 위상 검출 회로 | |
CN115765728B (zh) | 一种鉴频鉴相器及锁相环 | |
Ha et al. | A wide-band reference-less bidirectional continuous-rate frequency detector | |
Hong et al. | A loading effect insensitive and high precision clock synchronization circuit | |
Moon et al. | A 62.5-250 MHz multi-phase delay-locked loop using a replica delay line with triply controlled delay cells |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |