TW493077B - An interleaved digital peak detector - Google Patents

An interleaved digital peak detector Download PDF

Info

Publication number
TW493077B
TW493077B TW089107726A TW89107726A TW493077B TW 493077 B TW493077 B TW 493077B TW 089107726 A TW089107726 A TW 089107726A TW 89107726 A TW89107726 A TW 89107726A TW 493077 B TW493077 B TW 493077B
Authority
TW
Taiwan
Prior art keywords
acquisition
maximum
minimum
pipeline
peak detector
Prior art date
Application number
TW089107726A
Other languages
English (en)
Inventor
Michael F Moser
Original Assignee
Tektronix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tektronix Inc filed Critical Tektronix Inc
Application granted granted Critical
Publication of TW493077B publication Critical patent/TW493077B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/02Arrangements for displaying electric variables or waveforms for displaying measured electric variables in digital form
    • G01R13/0218Circuits therefor
    • G01R13/0272Circuits therefor for sampling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06JHYBRID COMPUTING ARRANGEMENTS
    • G06J1/00Hybrid computing arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Evolutionary Computation (AREA)
  • Fuzzy Systems (AREA)
  • Automation & Control Theory (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Analogue/Digital Conversion (AREA)
  • Measurement Of Radiation (AREA)
  • Investigating Or Analyzing Materials By The Use Of Ultrasonic Waves (AREA)

Description

493077 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(1 ) 發明背景 本發明係相關於數位波峰偵測,以及特別是相關於數 位波峰偵測電路以及獲取(acquisition )模式,使用在測 量像是示波器之測量裝備。 像是示波器、數位轉換器等之高速數位測量設備,係 使用交錯式獲取管線(pipe ),以得到在獲取頻道中之輸 入信號之數位化取樣。·一個一般之取樣時脈,係藉由將每 個管線取樣時脈與其他管線取樣時脈相延遲,而使用在每 個管線中之電路。每個管線具有一追蹤-並一保持(track-and-hold )元件,而對近來之信號取樣,一類比至數位信號 轉換器,其將類比樣本(sample )予以數位化,以及一解 多工器,其在使用者所選擇獲取速率下而對經數位化樣品 取十分之一(d e c i m a t e )。該來自於每個管線之經取十分 之一之經數位化獲取樣品,.係交錯以及儲存於記憶體中以 顯示且/或進一步處理。該交錯儲存之樣品,係具有一最 大頻道獲取速率,其係較取樣時脈速率爲N倍大,其中N 係爲獲取管線之數目。 TDS 700系列之示波器(由美國奧立岡州 Wilsonvile之Oregon Tektronix公司所生產銷售,並爲本發 明之受讓人)包括一數位波峰偵測獲取模式,係在一般之 獲取樣品之間,而使用在低速獲取以偵測高速是件時。當 數位波峰偵測時,獲取管線中之一個,係以管線之最大取 樣速率而得到樣品,並累積在較低所要求獲取速率之時期 中之高速樣品之最小値以及最大値。在每個獲取週期中之 (請先閱讀背面之注意事項再 本頁) 裝 . 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -4 - 493077 A7 ___ B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(2 ) 最小以及最大値,係儲存在記憶體中以便顯示。然而,該 方法係受限於捕捉事件之時間段,必須大於或等於獲取管 線之取樣速率。 因此,很需要對於在數位波峰偵測獲取函數下之獲取 較短時間段事件之裝置以及方法。 發明槪述 於是,本發明係關於一種交錯式數位波峰偵測器以及 其運作方法,包括多數個經連接以接收輸入線號之獲取管 線。每個獲取管線具有一類比至數位轉換器,其接收該輸 入信號以及一取樣時脈信號。對於每個管線之取樣時脈信 號係經由一延遲電路而連接,該延遲電路係作爲選擇性延 遲每個獲取管線之輸入信號之取樣。一波峰偵測器接收來 自於類比至數位轉換器之輸出,並累積(accumulate )該 數位化輸入信號之最大以及最小値。一獲取電路藉由將取 樣時脈信號取十分之一,作爲取十分之一(decimation value )之函數,以啓動儲存來自於波峰偵測器之累積最大 以及最小値之閂鎖電路,而接收建立獲取時脈之獲取信號 。一控制器(在程式控制下而運作),比較在獲取時間段 中,來自於每個獲取管線之最大以及最小波峰偵測器値或 値等,並產生在多數個獲取管線之獲取時間段中之最大以 及最小波峰偵測器値。 在本發明之交錯式數位波.峰偵測器中,一追蹤一並一 持有電路將捕捉輸入信號之類比値,以輸入至類比至數位 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再 _本頁) 裝 訂· 丨線. 493077 A7 B7 五、發明說明(3 ) 轉換器。在本發明之較佳實施例中,該獲取電路包括一獲 取記憶體,以儲存在獲取時間段中之經閂鎖之最大以及最 小波峰偵測器値。該獲取電路可進一步包括一解多工器, 作爲接收取樣信號,並接收該取樣信號以及藉由將取樣信 號取十分之一作爲取十分之一値之函數,而建立一獲取時 脈信號之取十分之一値。一獲取時脈觸發儲存來自於之波 峰偵測器之所累積之最大以及最小値之一閂鎖電路。 使用該交錯式數位波峰偵測器以偵測最大以及最小之 數位値的方法,係包括使用具有接受可由每個管線中之延 遲電路而調整延遲之共同取樣時脈信號之類比至數位轉換 器在每個管線中之多重獲取管線,而數位化輸入信號之步 驟。在每個獲取管線中之經數位化輸入信號之最大以及最 小波峰値係在一獲取時間段中而累積並儲存之。來自於每 個獲取管線,而在該獲取時間段中之經數位化輸入信號之 所儲存累積之最大以及最小波峰値,係經比較,以產生在 獲取時間段.中之最大以及最小波峰値。並顯示在該時間段 中之最大以及最小波峰値。該數位化、累積、儲存以及’儲 存步驟,係在額外獲取時間段中而反覆執行,以建立將顯 示之獲取記錄。該數位化步驟亦包括該額外步驟’該步驟 係藉由類比至數位轉換器而在作爲取樣之時脈時’而捕捉 輸入信號之類比値。 本發明之目的、優點宜及新穎特徵將藉由以下之申請 專利範圍、圖式而詳細說明。 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再^^4頁' 裝 -*線· 經濟部智慧財產局員工消費合作社印製 -6 - 493077 A7 --- B7 五、發明說明(4 ) 圖形的簡單敘述 本發明將藉由以下之附圖爲例,而解釋於後(其中相 等之標號係表示相同之元件);其中: 圖1係本發明之數位信號接收器波峰偵測器之方塊圖 〇 圖2 A係本案數位波峰偵測器之類比輸入波形之波形 圖。 圖2 B係本案使用數位波峰偵測器之輸入波形之取樣 之取樣點圖。 圖2 C係本案之使用數位波峰偵測器所取得之數位樣 品之數位化樣品圖。 圖2 D係本案在數位波峰偵測器中之數位樣品之累積 之所累積之數位樣品圖。 圖2 E係本案來自於數位波峰偵測器之所儲存數位最 大。 以及最小·數位樣品之所儲存樣品圖。 圖3係本發明之數位波峰偵測器之更詳細方塊圖。 元件對照表 10 數位波峰偵測器 1 4 獲取頻道 1 6 前板面 18 顯示器 20 微處理器 本紙張尺度適用中國國家標準(CNS〉A4規格(210 X 297公釐) — — — — — —1 — — — — 卜 — * . I I (請先閱讀背面之注意事項再本頁) 訂· -丨線- 經濟部智慧財產局員Η消費合作社印製 -7 - A7 ----—__B7 2 2 R〇M記 憶體 2 4 R A M記 憶體 2 6 A, 2 6 B ,2 6 C, ^ 2 6 D 獲 取 管 線 2 8 系統時脈 4 〇 A ’ 4 〇 B ’ 4 0 C, ,4 〇 D 類 比 至 數 位轉 換 器 3 0 共同輸入 信號 4 2 A 4 2 B ,4 2 C : 丨4 2 D .延 遲 電 路 4 4 A 4 4 B ’ 4 4 C, 丨4 4 D 數 位 波 峰 偵測 器 4 6 A 4 6 B ,4 6 C : 丨4 6 D 延 遲 4 8 A 4 8 B ,4 8 C, 丨4 8 D 獲 取 電 路 5 〇 A 5 0 B ,5 0 C, ,5 〇 D 追 蹤 — 並 -持有 電 路 5 8 A, 5 8 B ,5 8 C, ,5 8 D 可 程 式取十分 之 一 電 路 6 〇 A, ,6 〇 B ,6 0 C, ,6 〇 D 獲 取 記 億 體 493077 五、發明說明(5 ) (請先閱讀背面之注意事項再本頁) -線· 較佳實施例之詳細描述 經濟部智慧財產局員工消費合作社印製 以下藉由詳細介紹本發明。然而,對於熟知此技藝者 應瞭解本案並不一定要在以下描述之情況而實施。在某些 情況中,已知之方法、程序、構件以及電路並未詳細描述 ,以免使本案變得複雜。 此外,各種操作將以多重分離步驟而描述,以使本案 易於瞭解,然而,發明步驟之順序並非意指該等操作係順 序相關,特別是其表示之順序。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -8 - 493077 A7 _ B7 五、發明說明(6 ) 參考圖1 ’其係爲本發明數位波峰偵測器1 〇之方塊 圖。該數位波峰偵測器1 0可裝設於測量測試裝備,像是 數位示波器、數位轉換器等。此等裝備包括一個或更多之 獲取頻道1 4、一具有多重控制(像是旋鈕、按鈕等)之 前板面1 6以及像是陰極射線管、液晶顯示器等之顯示器 1 8。內部的,該裝備係由執行儲存在R〇Μ記憶體2 2 中之程式指令之一個或更多之微處理器2 0所控制。藉由 獲取頻道1 4所獲取之資料係儲存在R a Μ記憶體2 4中 。該獲取頻道1 4包括多重獲取管線2 6 A,2 6 Β, 2 6 C以及2 6 D (此處所示之例爲四個)。本發明之獲 取管線之數目最好是2的次方(像是2,4,8,1 6等 )。系統時脈2 8具有一個或多個之輸入時脈信號,以在 包括數位波峰偵測器1 0電路之裝備中而驅動電路。 每個獲取管線26A,26B,26C以及26D包 括接收一共同輸入信號3 0之一類比至數位轉換器4 0 A ,4 Ο B,4 0 C以及4 0 D。每個獲取管線亦包括接收 一來自於微處理器2 0之獨特延遲値或電壓以及共同取樣 時脈之一延遲電路42A,42B,42C以及42D。 該延遲電路傳送取樣時脈至個別之類比至數位轉換器 40A, 4〇B , 40C 以及 4〇D ,該 4〇A , 40B ,4 0 C以及4 0 D產生代表輸入信號之數位値。來自於 每個類比至數位轉換器之數位値,係連接至該等之個別數 位波峰偵測器4 4 A,4 4 B,4 4 C以及4 4 D。該數 位波峰偵測器4 4 A,4 4 B,4 4 C以及4 4 D係由與 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------.1 I I I I > I I (請先閱讀背面之注意事項再^一^本頁> . -丨線- 經濟部智慧財產局員Η消費合作社印製 493077 A7 ____ B7 五、發明說明(7 ) 驅動類比至數位轉換器40A,40B,40C以及 4 0 D之時脈信號所驅動,但是經適當延遲以面對傳遞延 遲以及轉換時間(如延遲4 6 A,4 6 B,4 6 C以及 4 6 D所示)。該數位波峰偵測器4 4 A,4 4 B, 4 4 C以及4 4 D累積波峰最大以及最小數位値,並將該 等値送至個別獲取電路48A,48B,48C以及 4 8 D。該獲取電路接收在獲取時間段中對波峰最大以及 最小値閂鎖之獲取時脈信號,並將該等値儲存至個別獲取 記憶體。在本發明之較佳時·哈例中,數位波峰偵測器1 0 之獲取時間段包括兩個獲取時脈週期(將於後詳述)。在 程式控制下,該微處理器2 0比較個別管線之個別所累積 之最大以及最小波峰値,並將所有管線之最大以及最小累 積波峰値予以儲存,以作爲在獲取實踐段中之最大以及最 小波峰値。該所儲存之該時間段中之最大以及最小波峰値 ,顯示在顯示器18上。 來自於微處理器2 0之延遲値或電壓,調整類比至數 位轉換器40A,40B,40C以及40D之取樣次數 ,以提洪N倍於取樣時脈速率之有效取樣速率(其中N係 爲獲取管線之數目)。例如,取樣時脈速率爲1 Gsamples/ sec或1毫微秒。將1毫微秒之速率等除以4 (獲取管線之 數目)而等於2 5 0微微秒(picosec )。該個別延遲電路 ,相對於之前驅動每個管線之電路之管線,而加上2 5〇 微微秒之延遲至取樣時脈信號。每個類比至數位轉換器時 脈信號之延遲,係設定爲1 / N*sample_cloclperi〇d之增 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------*-------裝--- (請先閱讀背面之注意事項再本頁) · -丨線· 經濟部智慧財產局員工消費合作社印製 -10- 07 3 9 經濟部智慧財產局員工消費合作社印製 A7 _______B7_____五、發明說明(8 ) 量,增量,使得每個類比至數位轉換器在取·樣時脈之間捕 捉一獨一之時間切割(slice )。交錯來自於四個獲取管線 之所得結果數位資料,將得到四倍於實際取樣速率之有效 取樣速率。該類比至數位轉換器40A,40B,40C 以及4 0 D產生表示在個別由來自於個別延遲電路4 2 A ,4 2 B,4 2 C以及4 2 D之時脈信號所界定之個別時 間段中之輸入信號之數位値。 該數位波峰偵測器4 4 A,4 4 B,4 4 C以及 44D累積來自於40A,40B,40C以及40D之 最大以及最小數位化値兩者。該波峰偵測器4 4 A, 4 4 B,4 4 C以及4 4 D之所累積的最大以及最小數位 値,係連接置在所接收一獲取時脈脈衝對個別最大以及最 小數位値閂鎖之獲取電路4 8 A,4 8 B,4 8 C以及 4 8 D。該獲取時脈速率係使用者經由前面板控制1 6所 選擇設定的。該獲取時脈可以如圖1所示之各種方法而實 施。該系統時脈2 8可包括一自微處理器2 0所接收之取 十分之一値的程式化取十分之一電路。該取十分之一値係 藉由使用在前面板1 6設定獲取速率而得到。例如,取樣 時脈速率爲1 GSAMPLES/sec,而使用者設定之獲取取樣速 率爲1 Msamples/sec。將取樣時脈速率除以使用者所設定 之獲取速率,將產生1 0 0 0之取十分之一値。以下將再 描述(如圖3 )另一種產生獲取時脈以對每個獲取電路提 供取十分之一電路。 最大以及最小波峰偵測器値兩者皆同時送至獲取電路 (請先閱讀背面之注意事項再本頁) 裝 .線· 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -11 - 493077 A7 B7 五、發明說明(9 ) 48A,48B ,48C以及48D。因爲本發明較佳實 施例所用之記憶體資料匯流排之大小,需要兩個獲取時脈 以將個別値載入獲取記憶體。此建立數位波峰偵測器波峰 偵測模式之獲取時間段爲兩個獲取時脈週期。重設閃控( s t robe)在每個間隔之獲取時脈週期(其造成該等 偵測器儲存下一個到來之數位値作爲下一個獲取時間段之 初始最大以及最小數位値)而自個別獲取電路4 8 A, 4 8 B,4 8 C以及4 8 D而送至波峰偵測器4 4 A, 4 4 B,4 4 C以及4 4 D。該波峰偵測器之所累積之最 大以及最小數位値係儲存在如上述之獲取記憶體。顯然的 ,較寬的記憶體匯流排將允許使用一單一獲取時脈而儲存 所累積之最大以及最小數位値,並因此建立每個獲取時脈 中之獲取時間段。在本發明之較佳實施例,獲取記憶體係 爲獲取電路48A,48B,48C以及48D之一部份 ,但是該記憶體可以是該裝備之R A Μ 2 4之一部份。 圖2 Α至2 Ε係展示本發明交錯式數位波峰偵測器 1 0之數位取樣的獲取以及處理。圖2 A至2 E之標號係 與圖1相同。該圖式係展示四倍於取樣時間段之時間段的 多數個獲取時間段中之一個。圖2 A係展示一獲取輸入信 號3 0 ·圖2 B係展示在一獲取時間段中使用四個交錯式 獲取管線2 6 A,2 6 B,2 6 C以及2 6 D之在輸入波 形之取樣點。圖2 C係展示圖2 B對每個四個獲取管線 26A,26B,26C以及26D之取樣位置上,之如 圖1之輸入信號3 0之數位化取樣。圖2 D係展示在個別 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ---------------裝--- (請先閱讀背面之注意事項再一^本頁) . ;線- 經濟部智慧財產局員工消費合作社印製 -12- 493077 A7 ----B7 五、發明說明(1〇 ) 數位波峰偵測器4 4 A,4 4 B,4 4 C以及4 4 D之所 累積最大以及最小値。圖2 E係展示比較圖2 D之最大以 及最小所累積値所得之結果,以產生在獲取時間段中之所 儲存最大以及最小波峰數位値。至,該最大波峰偵測値係 產生自獲取管線資料2 6 C,而該最小波峰偵測値係產生 自獲取管線資料2 6 D。 圖3係展示本發明數位波峰偵測器1 〇之更詳細之方 塊圖。圖3使用與圖1相同之標號。如上述,數位波峰偵 測器1 0係具有多重獲取頻道1 4、前板面1 6、顯示器 經濟部智慧財產局員工消費合作社印製 (請先閱讀背面之注意事項再本頁) 1 8、微處理器類型控制器2 0、經結合之R〇Μ 2 2以 及R A Μ 2 4記憶體、以及一系統時脈2 8之測量裝備之 部分。每個獲取管線包括一類比至數位轉換器(個別標號 爲42Α,42Β,42C以及42D)、一數位延遲電 路42Α,42Β,42C以及42D以及一波峰偵測器 4 4 A,4 4 Β,4 4 C以及440。在本發明之實施例 中,追蹤並握持電路50A,50B,50C以及50D 係個別於每個類比至數位轉換器4 0等相結合。該送入至 延遲電路42A,42B,42C以及42D之延遲値或 信號,係由自微處理器2 0接收數位値之類比至數位轉換 器電路52所產生。如上述,該送入至延遲電路42A, 42B,42C以及42D之延遲値,可調整的延遲來自 系統時脈至每個獲取管線2 6 A,2 6 B,2 6 C以及 2 6 D之共同取樣時脈信號,以將每個管線之間的取樣時 間予以間隔一固定之量。在本發明之較佳實施例,取樣時 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 493077 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(11 ) 脈速率爲2 · 5 GSAMPLE/sec ,而每個管線取樣時脈係以 4 0 0微微秒而定時序。每個相對於之前之管線之管線時 脈之延遲間隔係爲1 0 〇微微秒,而產生1 0 Gsample/sec 之有效取樣速率。該經延遲之取樣時脈係被送至位在每個 獲取管線2 6 A,2 6 B,2 6 C以及2 6 D中之個別追 蹤—並一持有電路54A,54B,54C以及54D。 該追蹤-並-持有電路以經延遲取樣速率而對類比輸入信 號3 0取樣,並將經取樣之類比信號送至個別類比至數位 轉換器40A,40B,40C以及40D。在本發明之 較佳實施例,每個獲取管線2 6 A,2 6 B,2 6 C以及 2 6 D之取樣時脈,係經由如延遲元件5 6 A,5 6 B, 5 6 C以及5 6 D所示之適當定時延遲而被送至管線之另 一電路元件。該類比至數位轉換器40A,40B, 4 0 C以及4 0 D係將經取樣之類比信號轉換成數位値, 並聯皆該値至數位波峰偵測器4 4等。該數位波峰偵測器 44A,4 4B,44C以及44D在一獲取時間段中而 累積最大以及最小波峰數位値,並將該所累積之波峰値送 至個別可程式取十分之一電路。 . 每個可程式化取十分之一電路5 8 A,5 8 B, 5 8 C以及5 8 D係包括一自系統時脈或更好是來自於驅 動每個管線之其他電路之相同定時鏈(chain )而接收取樣 時脈信號之可程式取十分之一電路。來自於微處理器2 0 之取十分之一値經對應使用者於自前面板1 6提供獲取時 脈速率,而送至取十分之一電路。該取十分之一取樣時脈 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) • I ·1 n ϋ n 1· n <1 n ϋ J« 1· 1 · I n (請先閱讀背面之注意事項再13^^4頁) · --線. -14 - 493077 A7 B7 五、發明說明(12) ,係產生將所累積最大以及最小數位波峰値予以閂鎖至儲 存閂鎖之獲取時脈。該獲取時脈液晶使用以將個別累積之 最大以及最小數位波峰値予以閂鎖至個別獲取記憶體 60A,60B,60C以及60D中。因此,可得到雨 個獲取時脈,以載入所累積之最大以及最小數位波峰偵測 器値兩者至獲取記憶體6 0 A,6 Ο B,6 0 C以及 6〇D。此需要在每個間隔之獲取時脈中將重設閃控發送 至數位波峰偵測器4 4 A,4 4 B,4 4 C以及4 4 D, 以將下一個數位値設定爲數位波峰偵測器4 4 A,4 4 B ,4 4 C以及4 4 D之新的獲取時間段之初始最大以及最 小波峰値。在本發明之較佳實施例,獲取記億體6 0 A, 60B,60C以及6 0D係與每個獲取管線26A, 26B,26C以及26D相結合,而不是該裝備RAM 記億體2 4之一部份。 對於每個管線之所累積最大以及最小數位波峰値係連 接至微處理器2 0 (在程式控制下),在獲取時間段中之 該獲取管線26A,26B,26C以及26D之最大以 及最小數位波峰値係經比較,而最大數位値以及最小數位 値係經儲存而作爲在該獲取時間段中之最大以及最小數位 波峰値。該所儲存之値係進一步經處理而顯示在顯示器 1 8上。 一數位波峰偵測器1 〇已經描述,其得到使用多重獲 取管線而得到代表輸入信號之數位値。每個獲取管線接收 一共同取樣信號,該信號係對每個管線延遲,使得該有效 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) (請先閱讀背面之注意事項再本頁) -裝 訂· 經濟部智慧財產局員工消費合作社印製 -15- 493077 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(13 ) 取樣速率係爲取樣時脈速率大得多。每個館現在該等個別 差距取樣速率下而產生數位値,並在一獲取時間段中累積 波峰最大以及最土數位値。該獲取時間段使用得自於取樣 時脈之兩獲取時脈脈波以及得自於使用者所定義之獲取速 率之取十分之一値。每個管線之該經累積之最大以及最小 數位波峰値係使用在程式控制下而操作之微處理器而相比 較,以產生在每個獲取時間段中之最大以及最小數位波峰 偵測器値。 因此,以上係描述一種交錯式數位波峰偵測器以及其 操作方法。但是對於熟知此技藝者在讀完以上描述之後將 可做一些修改,但是應瞭解以上之實施例僅爲說明本案, 而非對於本案之限制。例如,包括可程式取十分之一電路 以及閂鎖之獲取電路最好係以解多工器所實施。進一步, 已描述該具有四個交錯之獲取管線之獲取頻道而最好是在 固定取樣以及獲取速率下而操作。藉由增加額外之管線, 亦可使用不同之取樣時脈速率以及獲取速率而操作該交錯 式數位波峰偵測器,並產生如本發明之較佳實施例之相同 數位波峰偵測器値。特殊實施例之詳細參考並非限定於以 下申請專利範圍。 (請先閱讀背面之注意事項再 裝 頁) •線· 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -16 -

Claims (1)

  1. 493077 ABCD 六、申請專利範圍 1 · 一種交錯式數位波峰偵測器,包含: ------5---2--裝-- (請先閱讀背面之注意事項再填|^頁) 多數個獲取管線,經連接而由每個獲取管線而接收一 輸入信號,該獲取管線包含; 一類比至數位轉換器接收輸入信號以及一取樣時脈信 號’而將每個管線之取樣時脈信號經由延遲電路連接以選 擇性的延遲每個獲取管線之輸入信號之取樣; 一波峰偵測器,接收來自於類比至數位轉換器之輸出 ’並累積該經數位化輸入信號之最大以及最小値; 一獲取電路,接收一獲取時脈信號,該時脈信號係藉 由將取樣時脈信號予以取十分之一而作爲取十分之一値之 函數而得到,以觸發儲存來自於波峰偵測器之所累積最大 以及最小値之閂鎖電路;以及 一比較機構,作爲比較在一獲取時間段中之來自於每 個獲取管線之最大以及最小波峰偵測器値,以產生對於多 數個獲取管線之獲取時間段中之最大以及最小波峰偵測器 値。 經濟部智慧財產局員工消費合作社印製 2 ·如申請專利範圍第1項之交錯式數位波峰偵測器 ,其中該類比至數位轉換器進一步包含一追蹤-並-持有 電路,該電路捕捉作爲類比至數位轉換器之輸入之輸入信 號之類比値。 3 ·如申請專利範圍第1項之交錯式數位波峰偵測器 ’其中該獲取電路進一步包含一記憶體,該記憶體儲存在 獲取時間段中之所閂鎖之大小波峰偵測器値。 4 · 一種交錯式數位波峰偵測器,包含: 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公嫠) -17 - 493077 A8 B8 C8 ____ D8 六、申請專利範圍 多數個獲取管線,經連接而由每個獲取管線而接收一 輸入信號,該獲取管線包含; 一類比至數位轉換器接收輸入信號以及一取樣時脈信 號’而將每個管線之取樣時脈信號經由延遲電路連接以選 擇性的延遲每個獲取管線之輸入信號之取樣; 一波峰偵測器,接收來自於類比至數位轉換器之輸出 ,並累積該經數位化輸入信號之最大以及最小値; 一可程式取十分之一電路,接收該取樣時脈信號以及 一取十分之一値,該取十分之一値係作爲藉由將取樣時脈 信號予以取十分之一而作爲取十分之一値之函數以建立一 獲取時脈,以觸發儲存來自於波峰偵測器之所累積最大以 及最小値之閂鎖電路; 一獲取電路,儲存在兩個獲取時脈之獲取時間段中之 所閂鎖之最大以及最小波峰偵測器値;以及 一比較機構,作爲比較在一獲取時間段中之來自於每 個獲取管線之最大以及最小波峰偵測器値,以產生對於多 數個獲取管線之獲取時間段中之最大以及最小波峰偵測器 値。 5 .如申請專利範圍第1項之交錯式數位波峰偵測器 ,其中該類比至數位轉換器進一步包含一追蹤-並-持有 電路,該電路捕捉作爲類比至數位轉換器之輸入之輸入信 號之類比値。 6 · —種在獲取系統中之偵測最大以及最小數位値之 方法,包含以下步驟: 本纸張尺度適用中國國家標準(CNS ) A4規格(21〇X:297公釐) n^— n^— ml I " i ί I (請先閱讀背面之注意事項再填頁) 訂 經濟部智慧財產局員工消費合作社印製 -18- 493077 A8 B8 C8 D8 六、申請專利範圍 (a )使用多重獲取管線而將一輸入信號數位化,其 中藉由使每個管線具有一接收可由每個管線中之延遲電路 而調整延遲之共同取樣時脈信號之類比至數位轉換器; (b )累積在一獲取時間段中,在每一獲取管線之數 位化輸入信號之最大以及最小波峰値; (c )儲存在獲取時間段中在每個獲取管線中之經數 位化輸入信號之所累積大小波峰値;以及 (d )比較所儲存在該獲取時間段中來自於每個獲取 管線之經數位化輸入信號之所累積之大小波峰値。 7 ·如申請專利範圍第6項之在獲取系統中之偵測最 大以及最小數位値之方法,進一步包含將大小波峰値予以 顯不之步驟。 8 ·如申請專利範圍第7項之在獲取系統中之偵測最 大以及最小數位値之方法,進一步包含在額外獲取時間段 中重複步驟(a )至(d )之步驟,並將額外時間段中之 最大以及最小波峰値予以顯示。 9 ·如申請專利範圍第6項之在獲取系統中之偵測最 大以及最小數位値之方法,其中該數位化步驟進一步包含 在取樣時脈信號之瞬間,而捕捉輸入信號之類比値,以藉 由類比至數位轉換器而予以數位化。 本纸張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填ΛΙ頁) •ΙΓ I 裝· 訂 經濟部智慧財產局員工消費合作社印製 -19-
TW089107726A 1999-04-29 2000-04-25 An interleaved digital peak detector TW493077B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/302,016 US6121799A (en) 1999-04-29 1999-04-29 Interleaved digital peak detector

Publications (1)

Publication Number Publication Date
TW493077B true TW493077B (en) 2002-07-01

Family

ID=23165902

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089107726A TW493077B (en) 1999-04-29 2000-04-25 An interleaved digital peak detector

Country Status (7)

Country Link
US (1) US6121799A (zh)
EP (1) EP1048954B1 (zh)
JP (1) JP3592993B2 (zh)
KR (1) KR100576226B1 (zh)
CN (1) CN1145035C (zh)
DE (1) DE60012075T2 (zh)
TW (1) TW493077B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6539318B2 (en) * 2000-11-17 2003-03-25 Lecroy Corporation Streaming architecture for waveform processing
US6693576B2 (en) * 2002-05-23 2004-02-17 Tektronix, Inc. Methods and apparatus providing multiple concurrent acquisition modes in a digitizing measurement instrument
US6934646B2 (en) * 2002-10-21 2005-08-23 Agilent Technologies, Inc. Waveform complexity detector
US7285948B2 (en) * 2002-12-17 2007-10-23 Tektronix, Inc. Method and apparatus providing single cable bi-directional triggering between instruments
US6768430B1 (en) * 2003-03-19 2004-07-27 Agilent Technologies, Inc. System and method for establishing a subsampling rate for repetitive signals
US20040189636A1 (en) * 2003-03-27 2004-09-30 Azinger Frederick A. Automated storage of unique waveforms presented as an oscilloscope image
US7834780B2 (en) * 2006-03-20 2010-11-16 Tektronix, Inc. Waveform compression and display
JP5705395B2 (ja) * 2006-07-21 2015-04-22 テクトロニクス・インターナショナル・セールス・ゲーエムベーハー 信号分析装置
DE102006037221B4 (de) * 2006-08-09 2018-07-19 Rohde & Schwarz Gmbh & Co. Kg Vorrichtung und Verfahren zur Verarbeitung und Darstellung eines abgetasteten Signals
KR100915188B1 (ko) * 2007-09-10 2009-09-02 엘아이지넥스원 주식회사 입력신호의 피크값 생성방법 및 그 장치, 상기 방법을구현하는 프로그램이 저장된 기록매체
US8818744B2 (en) * 2008-10-16 2014-08-26 Tektronix, Inc. Test and measurement instrument and method of switching waveform display styles
CN102466747B (zh) * 2010-11-03 2016-06-01 北京普源精电科技有限公司 一种测量数据压缩显示装置及其控制方法
US8482444B1 (en) * 2011-07-28 2013-07-09 The Boeing Company Calibration of analog-to-digital converter data capture
US9046942B2 (en) * 2012-06-01 2015-06-02 Atmel Corporation Combined accumulator and maximum/minimum comparator
CN104422812A (zh) * 2013-09-06 2015-03-18 中国科学院沈阳自动化研究所 一种极值采样电路
CN103604968B (zh) * 2013-12-10 2015-12-09 南京国睿安泰信科技股份有限公司 消除峰值检测误产生毛刺的系统
EP3872994A4 (en) * 2018-11-16 2021-11-03 Huawei Technologies Co., Ltd. ERROR CORRECTION PROCESS AND ANALOG / DIGITAL CONVERTER INTERLACED IN TIME
US11177822B2 (en) * 2019-11-27 2021-11-16 Vervesemi Microelectronics Private Limited System and method for background calibration of time interleaved ADC
US11296713B1 (en) * 2020-08-10 2022-04-05 Pacific MicroCHIP Corp. Circuitry for event-driven data acquisition
US11953527B2 (en) 2022-08-24 2024-04-09 Microsoft Technology Licensing, Llc Peak voltage amplitude detectors tolerant to process variation and device mismatch and related methods

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US35996A (en) * 1862-07-29 Improvement in magazine fire-arms
US4897659A (en) * 1981-08-03 1990-01-30 Texas Instruments Incorporated Communication receiver
JPH07109370B2 (ja) * 1989-10-20 1995-11-22 松下電器産業株式会社 波形記憶装置
JP2826452B2 (ja) * 1993-10-25 1998-11-18 日立電子株式会社 波形記憶装置
JP3439565B2 (ja) * 1995-03-16 2003-08-25 株式会社日立国際電気 波形記憶装置
US5684850A (en) * 1995-08-14 1997-11-04 William K. Warburton Method and apparatus for digitally based high speed x-ray spectrometer
US5740064A (en) * 1996-01-16 1998-04-14 Hewlett-Packard Co. Sampling technique for waveform measuring instruments
US5872536A (en) * 1997-02-19 1999-02-16 Hittite Microwave Corporation Multi-sensor anticipatory object detection system
US5978742A (en) * 1997-04-04 1999-11-02 Tektronix, Inc. Method and apparatus for digital sampling of electrical waveforms

Also Published As

Publication number Publication date
CN1145035C (zh) 2004-04-07
JP2000329793A (ja) 2000-11-30
EP1048954A3 (en) 2002-09-04
US6121799A (en) 2000-09-19
DE60012075D1 (de) 2004-08-19
EP1048954A2 (en) 2000-11-02
CN1272628A (zh) 2000-11-08
JP3592993B2 (ja) 2004-11-24
EP1048954B1 (en) 2004-07-14
KR100576226B1 (ko) 2006-05-03
DE60012075T2 (de) 2004-11-25
KR20000077098A (ko) 2000-12-26

Similar Documents

Publication Publication Date Title
TW493077B (en) An interleaved digital peak detector
EP0234883B1 (en) Apparatus and method for random repetitive sampling
JP2733746B2 (ja) ロジック信号表示方法
JPH06504891A (ja) 超広域時間範囲タイムベースを用いた信号収集システム
GB2124458A (en) Waveform acquisition apparatus and method
EP1023644B1 (en) Timing circuit
JP3561285B2 (ja) 信号の擬似ランダム反復サンプリング
US6832174B2 (en) Method and apparatus providing interleaved data from multiple signal acquisition devices
WO2007112327A2 (en) No dead time data acquisition
Stinebring et al. A flexible data acquisition system for timing pulsars
JP2015203701A (ja) 試験測定装置及びトリガ方法
US7065458B2 (en) Method and apparatus providing concatenated data from multiple signal acquisition devices
US7398175B2 (en) Method and apparatus providing multiple channel multiple instrument triggering
US7072785B2 (en) Rate measurement for anomalous trigger events
CN109613815A (zh) 一种基于时间拉伸的时间间隔测量装置
US20050038615A1 (en) Qualification signal measurement, trigger, and/or display system
JP3303098B2 (ja) ジッタを伴う信号のサンプリング方法
WO2004099987A1 (en) Logic analyzer data retrieving circuit and its retrieving method
JPH02284058A (ja) 超音波測定装置のa/d変換処理方式
JPH05273245A (ja) メタステーブル状態検出装置
JPH02132367A (ja) 超音波測定装置におけるa/d変換処理方式
Rico et al. Instrument review: performance of the applescope system in laboratory signal collection and averaging
JPH01242969A (ja) 信号観測装置
JPH0252258A (ja) デジタルオシロスコープ
KR20020027034A (ko) 모니터의 영상신호 처리장치 및 방법

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees