TW475148B - Branch instruction for processor architecture - Google Patents

Branch instruction for processor architecture Download PDF

Info

Publication number
TW475148B
TW475148B TW089117904A TW89117904A TW475148B TW 475148 B TW475148 B TW 475148B TW 089117904 A TW089117904 A TW 089117904A TW 89117904 A TW89117904 A TW 89117904A TW 475148 B TW475148 B TW 475148B
Authority
TW
Taiwan
Prior art keywords
instruction
branch
byte
register
scope
Prior art date
Application number
TW089117904A
Other languages
English (en)
Inventor
Gilbert Wolrich
Matthew J Adiletta
William Wheeler
Debra Bernstein
Donald Hooper
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Application granted granted Critical
Publication of TW475148B publication Critical patent/TW475148B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30007Arrangements for executing specific machine instructions to perform operations on data operands
    • G06F9/30018Bit or string instructions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/3004Arrangements for executing specific machine instructions to perform operations on memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/3005Arrangements for executing specific machine instructions to perform operations for flow control
    • G06F9/30058Conditional branch instructions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30076Arrangements for executing specific machine instructions to perform miscellaneous control operations, e.g. NOP
    • G06F9/30087Synchronisation or serialisation instructions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30145Instruction analysis, e.g. decoding, instruction word fields
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30145Instruction analysis, e.g. decoding, instruction word fields
    • G06F9/3016Decoding the operand specifier, e.g. specifier format
    • G06F9/30167Decoding the operand specifier, e.g. specifier format of immediate specifier, e.g. constants
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/32Address formation of the next instruction, e.g. by incrementing the instruction counter
    • G06F9/321Program or instruction counter, e.g. incrementing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline, look ahead
    • G06F9/3824Operand accessing
    • G06F9/3834Maintaining memory consistency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline, look ahead
    • G06F9/3836Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
    • G06F9/3842Speculative instruction execution
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline, look ahead
    • G06F9/3836Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution
    • G06F9/3851Instruction issuing, e.g. dynamic instruction scheduling or out of order instruction execution from multiple instruction streams, e.g. multistreaming

Description

475148 五、發明說明(i) 【發明領域】 本發明係有關於電腦處理器的指令。 【習知技術說明】 平行處理是計算程序中同時事件的資訊處理之一種高 效率的方3。平行處理要求在電腦中許多程式的同時執 行。連續的處理或者序列的處理具有所有工作循序地完成 於單一工作站,鑑於管線處理具有工作完成於專業工作 站。不管是執行於平行處理、管線或序向處理機器,電腦 程式碼包括分支,而其中指令串可以執行於序列中以及從 該序列分支至不同序列的指令。 為讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細 說明如下: 【圖式簡單說明】 第1圖係使用處理之通訊糸統的方塊圖。 第2圖係處理器的詳細方塊圖。 第3圖係使用於第1圖與第2圖的處理器中的微程式引 擎功能單元的方塊圖。 第4圖係微程式引擎中的管線的方塊圖。 第5圖係顯示用於分支指令的示範格式的圖。 弟6圖係顯不一般用途暫存Is位址安排的方塊圖。
1057-3411-PF.ptd 第5頁 475148 五、發明說明(2) 【符號說明】 1 0〜通訊系統; 1 2〜運用硬體的多執行緒處理器; 13a〜10/100 BaseT八進位媒體存取控制; 13b〜十億位元乙太網路裝置; 14〜PCI匯流排; 1 6〜記憶體系統; 16a〜同步動態隨機存取記憶體(SDRAM); 1 6b〜靜態隨機存取記憶體(sRAM ); 1 6 c〜快閃唯讀記憶體; 1 8〜第二匯流排; 2 0〜核心處理器; 22〜功能微程式引擎; 22a-22f〜微程式弓1擎; 24〜PCI匯流排界面; 26a〜同步動態隨機存取記憶體(SDRAM)控制器; 2 6b〜靜態隨機存取記憶體(SRAM )控制器; 2 7〜便條式記憶體; 28〜先進先出匯流排(FIFO Bus: FBUS)界面; 29a〜輸入與輸出FIFOs ; 29b〜輸入與輸出FIFOs ; 3 0〜先進系統匯流排(ASB )轉譯器; 3 2〜内部核心處理器匯流排;
1057-3411-PF.ptd 第6頁 475148 五、發明說明(3) 34〜非公開匯流排; 3 8〜記憶體匯流才非; 50〜精簡指令集運算(RISC )核心; 52〜十六仟位元組指令快取(16-kilobyte instruction cache ); 54〜、八仟位元組資料快取(8-kilobyte data cache ); 5 6〜預先擷取資料串缓衝區; 7 0〜控制儲存; 72〜控制器邏輯; 72a-72d 〜程式計數器(Program Counter: PC)單 元; 7 3〜指令解碼器; 7 4〜内容事件切換邏輯; 7 6〜執行盒資料路徑;
76a 〜算術邏輯單元(arithmetic 1〇gic unit: ALU ); 76b 般用途暫存器組(general-purpose register set ); 78〜寫入移轉暫存器堆疊; 8 0〜讀取移轉暫存器堆疊; 【較佳實施例的詳細說明】 參妝第1圖,通訊系統丨〇包括處理器丨2。在一實施例
475148 五、發明說明(4) :接硬體的多執行绪處理器12。處理器12被 -匯产排lZ。對進流排14的匯流排’記憶體系統16以及第 一匯/瓜排18對於可以被分割成Λ平粁工丁柞七7叙从丁 作,系統10是牿^為千们工作或函數的工 非潛伏時間導“也有幫的。特別地,對於頻寬導向而 有I Μ 。潷^ 、工作,運用硬體的多執行緒處理器1 2是 擎22,計硬體的多執行緒處理器12擁有多微程式引 栌制u V壬式引擎22具有多硬體控制執行 '緒,多硬體 控制執订緒可以被同時地啟動與獨立地活動於工作。 運用硬體的多執行緒處理器12也包括中央控制器2〇, 的2〇協助裝載用於運用硬體的多執行緒處理器12 :' I ί之微程式碼控制以及完成其他通用電腦類型函 數’例如管理協定,異f,對於封包處理的額外支援,1 m擎=成?包的較詳細處理,*同在邊界狀’、 )。在日一^把例中,處理器20是運用strong Ar_的架構 jAoi疋央國ARM公司的商標)。通用型微處理謂具有作 業糸統。經過作業系統,處理器2〇可以今叫函數以運 微程式㈣2a-22f。處理器20可以使用任何支援的作Ύ 糸統,敢好是即時作業系統。對於實現為Str〇ng ' 的核心處理器20 ’ 例如M1Crosoft-NT real_time, VXWorks與/zCUS,可於網際網路得到的免費軟 統,之類的作業系統可以被使用。 、 下菜糸 用硬體的多執行緒處理器12也包括複數功能微 擎2 2 a - 2 2 f。每一個功能微程式引擎(微輕 ; 22a-m維持硬體中的複數程式計數器與關連於程式計數
1057-3411-PF.ptd 第8頁 475148 五、發明說明(5) 器的狀態。實際上,當在任何時間只有一個是真正地運 算,對應的一些執行緒集合可以被同時地啟動於二^ 微程式引擎22a-22ί。 的 每一微程式引擎22a-22f具有用於處理四個硬體執 緒的能力。微程式引擎22a-22f與包括記憶體系統16及匯 流排界面24與28的共享資源一起運算。記憶體系統16乡括 同步動態隨機存取記憶體(SDRAM)控制器26a與靜態g機
存取記憶體(SRAM )控制H26b。SDRAM記憶體16a與SDRAM 控制恭2 6 a通常被使用於處理大量的資料,例如,來自網 路封包的網路費用的處理。SRAM控制器26b與“龍記憶體 1 6b被使用在,例如電腦網絡封包處理、後稿語言處理 器,或者作為用於如RAiD磁碟儲存的儲存子系統的處理 器’或者用於低潛伏時間,快速存取工作,例如,存取查 詢表格,用於核心處理器2 〇的記憶體等等。 處理器1 2包括連接處理器至第二匯流排丨8的匯流排界 面28 °在一實施例中,匯流排界面28連接處理器1 2至被通 稱為FBUS 18 (先進先出匯流排FIFO BUS )。處理器12包 括第二界面’例如PCI匯流排界面24,其連接存在於pCI匯 流排1 4上的其他系統組件至處理器1 2。PC I匯流排界面24 ,供高速資料路徑24a至SDRAM記憶體16a。經由該路徑, f料可以從SDRAM 16a經過PCI匯流排14快速地被移動,憑 藉直接5己憶體存取(direct memory access - DMA)移 每一功能置元被連接至一或多個内部匯流排。内部匯
475148 五、發明說明(6) 2排是雙數,Z十二位元匯流排(換言之,一匯 項取以及另一匯流排用於寫入)。運用硬體的多 f 理器12也是被構成以致在處理器12中的肉邱應、ώ祕^^者處 璁和超過内部匯流排連接至處理器1 2的相♦ 者田α , ^ - 夕只見。嚴理器1 9办 括内邛核心處理器匯流排32,例如先進系統匯流排^ ),此匯•流排連接處理器核心至記憶體控制器26a、2讣 及至說明於下文中的先進系統匯流排(asb )轉譯器3〇。乂 ASB ®流棑是所謂的先進微控制器匯流排架構(amba )、 子集合,AMBA是與Strong Arm處理器核心2〇 一起被使用的。 處理為1 2也包括連接微程式引擎單元22至⑽―控制器 2 6b、ASB轉譯器30與FBUS界面28的非公開匯流排34即 (private bus)。記憶體匯流排38連接記憶體控制器 2 6a、2 6b至匯流排界面24與28以及記憶體系統16包括被使 用於開機逹异等等的快閃唯讀記憶體1 6 C。 參照第2圖’每一個的微程式引擎22a-22f包括檢查旗 標以決定被運算於其上的可利用執行緒之仲裁器。來自微 程式引擎22a-22f的任何執行緒可以存取同步動態隨機存 取記憶體(SDRAM )控制器26a、靜態隨機存取記憶體 (SRAM )控制1126b或者先進先出匯流排(FBUS )界面 28。每一記憶體控制器26a與2 6b包括為了儲存未解決的 記憶體參照要求之複數佇列。在用於標示何時服務是被授 權的中斷旗標之外’ FBUS界面28支援對於MAC裝置支援的 每一埠的傳送與接收旗標。FMS界面28也包括完成從FBUS 進來封包的標頭處理之控制器28a。控制器28a設法得到封
1057-3411-PF.ptd 第10頁 475148 五、發明說明(7) 包標頭並且完成於SRAM 1 6b中的微程式可編程序的來源/ 終點/協定雜湊查詢(H a s h e d 1 ο 〇 k u p )(使用於位址平滑 )° 核心處理器2 0存取共享資源。核心處理器2 〇具有經由 匯流排32至SDRAM控制器26a、至匯流排界面24與至SRAM控 制器26b然而,為了存取微程式引擎22a-22f以及移轉位 於任何微程式引擎2 2 a - 2 2 f中的暫存器,核心處理器2 0經 由ASB轉譯器30跨過匯流排34而存取微程式引擎22a-22f。 ASB轉譯器30可以實際上存在於FBUs界面28,但是邏輯上 是有區別的。ASB轉譯器30完成在FBUS微程式引擎移轉暫 存裔位置與核心處理器位址(亦即ASB匯流排)之間的位 址轉譯以便心處理器2〇可以存取屬於微程式引擎22a-22f 的暫存器。 雖然微程式引擎2 2可以使用暫存器組以交換資料如以 下所說明,便條式記憶體27也被提供以允許微程式引擎寫 出資料至記憶體而作為其他微程式引擎讀取。便條式記憶 體27是連接至匯流排34。 處理器核心2 0包括精簡指令集運算(r I sc )核心5 0, 精間指令集運异(R I S C )核心5 〇實現於五級管線而完成一 運异元或兩運算元的單一週期位移於單一週期中,提供乘 法支援與三十二位元桶形位移支援。此R丨sc核心5 0是標準 S t r ο n g A r 的架構,但是為了效能原因而被實現於五級 管線。處理器核心2 0也包括十六仔位元組指令快取 (16-kilobyte instruction cache) 52,八仟位元組資
1057-3411-PF.ptd
475148 五、發明說明(8) 科快取(8-kilobyte data cache) 54與預先擷取資料串 緩衝區(prefetch stream buffer ) 56。核心處理器完 成异術運算平行於記憶體寫入與指令擷取。核心處理器2 Q 經由ARM所定義的ASB匯流排與其他功能單元接合。ASB匯 流排是三十二位元雙向匯流排3 2。 參照•第3圖,範例的微程式引擎22 f包括控制儲存7〇, 其包括儲存微程式的RAM。微程式是可由核心處理器2 〇所 載入。微程式引擎22f也包括控制器邏輯72。控制器邏輯 72包括指令解碼器73與程式計數器(prograin counter: PC)單元72a-72d。四個微程式計數器72a-72d是保留於硬 體中。微程式引擎22f也包括内容事件切換邏輯74。内容 事件邏輯7 4接收來自每一個共享章源的訊息(例如, SEQ—#—EVENT—RESPONSE ; FBI—EVENT—RESPONSE ;
SRAM—EVENT一RESPONSE ; SDRAM—EVENT—RESPONSE ;與 ASB —EVENT —RESPONSE),共享資源例如SRAM 26a,SDRAM 2 6 b,或處理器核心2 0,控制與狀態暫存器等等。這些訊 息提供被要求的功能是否已經完成的資訊。基於由執行緒 所要求的功能是否已經完成與用信號通知完成,執行緒需 要等待該完成信號,以及假如執行緒被賦予運算的能力, 接著執行緒被放置於可適用執行緒名冊中(未顯示)。微 程式引擎22f可以具有四個可適用執行緒的最大值。 除了局部至執行中的執行緒的事件信號之外,微程式 引擎2 2 a - 2 2 f利用總體的“被發送狀態。具有信號發送狀 態,執行中的執行緒可以播送信號狀態至所有的微程式引
1057-3411-PF.ptd 第12頁 475148 五、發明說明(9) 擎22a — 22f。接收要求可適用(Receive Request Avai iable )信號,在微程式引擎22a — 22f中的任何與所有 執行緒可以分支於這些信號發送狀態上。這些信號發送狀 態可以被使用以決定資源的可適用性或者是否資源是到期 而可以服務。 内容淳件邏輯74具有對於四個執行緒的仲裁。在一實 施例中> 5仲裁是循環賽機制。其他技術可以被使用,包括 1憂,=排序或者權重公正排序。微程式引擎22f也包括執 行孤資料路徑76 (execution box data path),執行盒 資料路徑76包括算術邏輯單元(arithmetic 1〇gic unit ) -、身又用途暫存器組(general-purpose regi ster = :异術邏輯單元76a如同夢位函數般地完成算術 二算術邏輯置元包括條件程式碼位元,其被以 、曰τ所使用。暫存器組76b具有相當數 般用途暫存器,一妒H、公献士 、π仰田入歡曰曰] 對地與絕對地可尋=被開窗以至於它們是相 暫存器堆疊78 *續取移鏟ΐ J式引擎⑶也包括寫入移轉 80也是被開窗以至於:堆疊8〇。這些暫存器78與 入移轉暫存器堆疊。目^與絕對地可尋址的。寫 似地’讀取移轉暫存器堆曇8。2 :料f ?被找出。相 料。與資料到達同時發生"::從共享資源傳回資 2 6a,SDRAM控制琴$巩,來自例如SRAM控制器 信號事件將被提Γ至事或 可適用或已經被送出裁為74,其將接著改變資料是
1057-3411-PF.ptd 第13頁 出的執行緒。移轉暫存器儲存所78與80 475148 五、發明說明(ίο) 兩者是經過資料路徑而被連接至執 參照第4圖,料兹彳以罄次」 1 (EBOX ) 76 0 (5—stage “cro% 二 lne\y 路^= 的查詢82a,暫存器列位址的形成 元讀取82c,ALU移位或比較運算82d,與結暫果至暫歹^運鼻 寫回82e藉由提供寫回資料旁路進入alu ,抑的 及藉由假設暫存器是實現為塹在w 早疋,以 ^1〇疋貝現為暫存态列(而非RAM ),微短 式引予 '以完成同時發生的暫存器^ ^ ^ ^ ^ ^ ^ ^ ^ ^ 地隱藏寫入運算。 入’其完全 • ,^援於微程式引擎22a-22f中的指令集支援條件 叉。袁差狀況的條件分支潛伏時間(不包括跳躍)發生7 當分支決定是由前一微程式控制捐令所指定的條件^ 的結果。潛伏時間顯示於以下第1表中: 工碼 第1表
1 2 3 4 5 6 7 8 微儲存査詢 nl cb π2 XX bl b2 b3 b4 ^^器位址產生 nl cb XX XX bl bl b3 暫存器縱列査詢 nl cb XX XX bl b2 ALU/位移器/cc i ! ί_ nl cb XX XX bl 寫ΕΪ 1 m2 nl cb XX XX 其中nx是預先分支微程式字組(nl設定cc’s) ,cbi
1057-3411-PF.ptd 第14頁
4/5148 五 、發明說明(ll)
^仵分支,bx疋後分支微程式字組以及χχ是被終止的微程 式字組 八如第1表所不,直到週期4時η 1的條件碼被設定,以及 ^ f決定可以被做出(在此狀況中導致分支路徑被查詢於 泛,月5中)。微程式引擎帶來2週期分支潛伏時間損失,因 =其必須•終止在管道中的運算“與"(該2微程式字組直 义位於分支後),在分支路徑開始以運算“裝滿管道之 =假^分支不發生,沒有微程式字組被終止以及執行正 =地Μ縯。彳政私式引擎具有幾個機制以減少或消除實際的 分支潛伏時間。 、
八微程式引擎支援可選擇的被延遲分支。可選擇的延遲 刀支是s Μ耘式引擎允許在分支冬後的丨或2微程式指令發 ^於分支生效之前(即分支的效應在時間上是被延遲地 ^ 口此,饭如有用工作可以被發現而填充在分支微程式 子組之後被浪費的週期,於是分支潛伏時間可以被隱藏。 1週期延遲分支顯示於第2表中,此處n2被允許執行於吮之 後5但是於bl之前:
475148 五、發明說明(12) 第2表
1 2 3 }-- 4 5 6 7 — 8 微儲存査詢 N1 cb n2 XX bl b2 b3 b4 暫存器位址產生 nl cb n2 XX bl b2 b3 暫存器縱列査詢 nl cb o2 XX bl b2 ALU/位移器/cc nl j cb n2 XX bl 寫Θ ! nl cb n2 XX 2週期延遲分支顯示於第3表中,此處Μ與n3兩者被允 許完成在至bl的分支之前。要注意的是2週期分 被允許在當條件碼被指定於在分支之前的微p ^避1 Λ庄式字組。
微程式引擎也支援條件碼估算。假如做出分 — 條件碼是在分支之前設定2或者更多微程式字έ μ决&的 \ 丁組,缺德〗周 期的分支潛伏時間可以被消除,因為分支決定〜&邊
1057-3411-PF.ptd 第16頁 又」Μ在早於 475148 五、發明說明(13) 1週期之前被做出,如同第4表中。 第4表
1 2 3 4 5 6 7 8 微儲存査5句 nl n2 cb XX bl b2 b3 b4 麯 暫存器位址產生 nl n2 cb XX bl b2 b3 暫存器縱列査詢 nl n2 cb XX bl bl ALU/位移器/cc nl nl cb XX bl 寫S? nl nl cb XX 在此例子中,η 1設定條件碼以及n2不設定條件碼。因 而,分支決定可以於週期4做出(㈤不是週期5 ),而消除 1週期的分支潛伏時間。在第5表中的例子中,1週期分支 延遲與條件碼的提前設定被相互結合而完全地隱藏分支潛 伏時間。亦即,條件碼(cc’ s )被設定於1週期延遲分支 之前的2個週期。
1057-3411-PF.ptd 第17頁 475148 五、發明說明(14) 第5表 1 2 3 4 5 6 7 S 微儲存查詢 nl cb n2 η3 bl b2 b3 b4 暫存器位址產生 1 nl η2 cb η3 bl b2 b3 暫存器縱列査詢 nl 〇2 cb 〇3 bl b2 ALU/位移器/cc nl η2 cb n3 bl 寫EJ nl n2 cb n3 在條件碼不能被提前設定的狀況中(它們被設定於分 支之前的微程式字組中),微程式引擎支援分支猜測而嘗 試減少1週期的暴露的保留分支潛伏時間。藉由’’猜測π分 支路徑或者循序路徑,在明確地知道哪一路徑被執行之 前,微程式定序器預先擷取被猜測路徑的1週期。假如猜 測正確,1週期的分支潛伏時間被消除如第6表中所示。
1057-3411-PF.ptd 第18頁 475148 五、發明說明(15) 第6表 積測分支發生/分支發生 1 2 3 4 5 6 7 8 微儲存査詢 nl Cb nl bl b2 b3 b4 b5 暫存器位址產生 NI cb XX bl bl b3 b4 暫¥器縱列查詢 nl cb XX ; ' bl b2 b3 ALU/位移器/cc ! nl cb XX bl hi 寫回 nl cb XX bl 假如微程式碼猜測分支發生不正確時,微程式引擎依 然只有浪費1週期,如第7表中 第7表
猜測分支發生/分支7 P發生 1 2 3 4 5 6 7 S 微儲存査詢 nl cb nl XX nl n3 n4 n5 暫存器位址產生 nl cb nl XX n2 n3 n4 暫存器縱列査詢 nl cb nl XX nl n3 ALU/位移器/cc nl cb nl XX n2 寫Θ nl cb nl XX 無論如何,當微程式碼猜測一個分支是不發生時,潛 伏時間損失是不同地分佈。如同在第8表中,對於猜測分
1057-3411-PF.ptd 第19頁 475148 五、發明說明(16) 支不發生/分支是不發生時是不浪費週其月 第8表 1 2 3 4 5 6 7 8 徼储存査询 m cb nl nl — n3 n4 n5 n6 暫為器位址產生 nl cb nl n2 n3 n4 n5 暫存器縱列查詢 nl cb nl nl n3 n4 ALU/位移器/cc nl cb nl n2 n3 寫回 nl cb nl n2 無論如何,如同在第9表中,對於猜測分支不發生/分 支是發生時有2浪費的週期。 , 第9表
1 2 3 4 5 6 7 8 微儲存査詢 nl cb nl XX bl bl b3 b4 暫存器位址產生 nl cb XX XX bl bl b3 暫存器縱列査詢 nl cb XX XX bl hi ALU/位移器/cc nl cb XX XX bl 寫S? nl cb XX XX 微程式引擎可以結合分支猜測與1週期分支延遲而進 一步地改善結果。對於猜測分支發生與1週期延遲分支/分
1057-3411-PF.ptd 第20頁 475148 五、發明說明(17) 支是發生是在第10表中。 第10表 I 2 3 4 5 6 7 8 微儲存査詢 nl cb n2 bl b2 b3 b4 b5 暫存器位址產生 nl cb n2 bl hi b3 b4 暫存器縱列査詢 nl cb nl bl b2 b3 ALU/位移器/cc nl cb n2 bl b2 寫回 ! i 丨I nl cb : i n2 | bl 在以上狀況中,2週期的潛伏時間是藉由η 2的執行以 及藉由正確地猜測分支方向而被隱藏。 假如微程式碼猜測不正確,如以下所示,對於猜測分 支發生1週期延遲分支/分支不發生,1週期的潛伏時間維 持浪費,如同在第1 1表中。
1057-3411-PF.ptd 第21頁 475148 五、發明說明(18) 第11表 1 2 3 4 5 6 7 8 9 微儲存査詢 ni cb n2 XX n3 n4 n5 n6 n7 暫存器位址產生 nl cb n2 XX n3 n4 n5 n6 暫存器縱列査詢 ol cb n2 XX n3 n4 n5 ALU/位移器/cc nl cb n2 XX n3 n4 寫回 nl cb n2 XX n3 假如微程式碼正確地猜測分支不發生,然後管線循序 地流通於正常未受到擾亂的狀況。假如微程式碼不正確地 猜測分支不發生,微程式引擎再次浪費丨週期的無產出執 行,如第1 2表中所示。 1 第12表
1057-3411-PF.ptd ϋΜ分支不發生/分主發生。 1 2 3 4 -—Ί 5 6 7 Q 舞儲存査詢 nl cb n2 XX bi b2 b3 o b4 b5 M器位址產生 nl cb n2 XX bl b2 b3 UmJ b4 暫存器縱列査詢 nl cb n2 XX bl h? 逆^/位移器/CC nl cb n2 U x XX UjL bl kJJ b2 寫E? 1 ----— 一 --- cb n2 XX bl 第22頁 475148 五、發明說明(19) 其中ΠΧ是預先分支;^ cb是條件分支 程式字組(η 1設定c c,s ) bx是後分又微程式字組 XX是被終止的微程式字組 在跳耀指令的狀況中, 因為分支位址是未知的直至,丨 尾(第1 3表)。 招致3額外週期的潛伏時間, 跳躍位於ALU級中的週期的結
第13表 1 微儲存査詢 nl 暫存器位址產生 暫存器縱列査詢 ALU/位移器/cc 寫SJ
2 ----- jp^ nl 3 4 5 6 7 8 9 XX XX XX jl J2 j3 J4 jp XX XX XX jl j2 j3 nl Jp XX XX XX jl j2 nl jp XX XX XX jl nl jp XX XX XX 參照第5圖’微程式引擎支援不同種類的分支指令, 例如分支於條件程式碼之上。此外,微程式引擎也支援分 支於位元組是等於或者不等於特定位元組的分支指令。分 支於位元組指令” BR = BYTE”包括byte_ spec攔位°
BR=BYTE 5BR!= BR=BYTE 此分支指令分支至位於特定標籤上的指令,假如在長
475148 五、發明說明(20) -- 字組中的特定位元組符合或者不符合位元組比較數值 (byte — compare_vaiue ) 。br = byte 指令預先擷取用於"分 支發生” ("branch taken”)條#的指令而不是不一各循 序的指令。br= ! byte指令預先擷取下一各循序的指令—。這 些指令設定在微程式引擎中的條件程式碼。 格式>·· br=byte[reg, byte.spec, byte_compare_va1ue, label#], optional—token br-!byte[reg, byte—spec, byte—compare—value, label#], opt i ona1_token
Reg A是保留運算元的内容相關移轉暫存器或一般用 途暫存器。by te一spec數字具體指定在暫存器中被與 byte —compare — value作比較的位元組。有效的byte —spec 數值是0至3。數值0表示最右位元組。 byte_compare —value是使用於比較的數值。有效的 byte —compare —value是0至2 55。欄位label#是相對應指令 位址的符號標籤。指令也可以包括選項—記號 (optional—token )。在此例子中,選項—記號可以是延 遲一數值,其在完成分支運算之前,將執行在此指令以後 的1個指令。選項—記號也可以另外是延遲二指令,其允許 與br=! byte指令一起並且在完成分支運算之前5執行在此 指令以後的2個指令。選項—記號也可以另外是延遲三指 | 令,其允許與brMbyte指令一起並且其導致處理器在完成 分支運算之前,執行在此指令以後的3個指令。
1057-3411-PF.ptd 第24頁 475148 五、發明說明(21) 例子: lab上byte—spec,byte-_pare-vaiue, 从-代表比車父暫存器運异元的已調準位元組盘立卽 ,定的位元組數值之指令。byte_spec參數代表用於、比立^尸 準,元組(〇是最右位元組,3是最左位元組)^ 一 /、牛私式碼是由將指定位元組數值減去指定暫存哭# 數值符合,指定分支發生。因為以 為了用有用的工作填滿潛伏時間,〇、1、 器。刀又延遲被允許。暫存器可以是Α或者Β儲存所暫存 用暫2第6圖’兩種存在的暫存器位址分隔是本地可伸 存^。子z ’以及可被所有微程式引擎使用的總體可使、 (A儲存所\用8 :工:(G:RS )被實現為兩分隔儲存所 仔所與β儲存所),其位址是一字組宝 地相互插入以致於Α儲存所#存器且有lsb = 〇,以=為根據 寫^ ^ 有 母一儲存所有能力完成同時讀取t 寫入兩不同字組於其儲存所内部。 才,取與 =過儲存所A與B,暫存器組76b也被組織 2的四個窗口76b0 —76b3,對於每一執行緒是相董;:暫 存哭η的彳。因此,執行緒0將找尋其暫存器0於77a之上(: Γ ,執行緒1將找尋其暫存器0於77b之上(智少。。 ,執行緒2將找尋其暫存器〇於77(:之上(暫存器I‘子)盜32 475148 五、發明說明(22) 執行緒3將找尋其暫存器〇於77d之上 定址是被支援以致於多個執行緒可 用。相對 存與位置但是存取暫存器的不同=相同控制儲 只有使用雙埠RAMS於微程式引擎及元成。不同功能。 與儲,所定址的使用提供必需的讀暫存益冑口定址 這些開自暫存器不必從内容開咖… 料’以致於内容調換縱列或堆疊的正當梏:?關儲存資 除。此處的内容切換具有對於容产:推出被消 跨過一般用途暫存器的位址寬度/\暫存器儲存所成為 取任何相關於窗口起始點又、 。相對定址允許存 架構中,其中蔡由^ ,自口。絕對定址也被支援於此 對暫在哭山i由棱供暫存器的積確位址,任何一去 可以被任何執行緒所存取。 可以發生於兩種模式。二式,一般用途暫存器78的定址 式中,暫存器位定是絕對與相對。在絕對模 源攔位中(a6-a0赤hfi_hn$被直接地具體指定於7位元來
475148 五、發明說明(23) 7 6 5 4 3 2 1 0 AGPR: a6 0 a5 a4 a3 a2 al aO a6=0 B GPR: b6 1 b5 b4 b3 b2 bl bO b6=0 SRAM/ASB: a6 a5 a4 0 a3 a2 al aO a6=l? a5=0? a4=0 μ SDRAM: a6 a5 a4 0 a3 a2 al aO a6=l,a5=0, a4=l 暫存器位址被直接地具體指定於8位元目的欄位中 (d7-d0 ): 7 6 5 4 3 2 1 0 AGPR: D7 d6 d5 d4 d3 d2 dl dO d7=0, d6=0 B GPR: d7 d6 d5 d4 d3 d2 dl dO d7=0, d6=l SRAM/ASB: d7 d6 d5 d4 d3 d2 dl dO d7=l? d6=0? d5=0 SDRAM: d7 d6 d5 d4 d3 d2 dl dO d7=l? d6=0? d5=l 假如 <a6:a5> = l,l,<b6:b5> = l,l,<d7:d6> = l,l,接 著較低位元被詮釋為内容相關位址攔位(說明於下文中 )。當非相關A或B來源位址被具體指定於A,B的絕對欄位 中,只有SRAM/ASB與SDRAM位址空間的較低一半可以被定 址。實際上,讀取絕對SRAM/SDRAM裝置具有有效位址空 間;無論如何,因為此限制不應用至目的欄位,寫入 SRAM/SDRAM依然使用完整位址空間°
1057-3411-PF.ptd 第27頁 475148 五、發明說明(24) 在相對模式中,定址一個特定位址是在内容空間内部 由5位元來源欄位(a 4 - a 0與b 4 - b 0 )所定義的偏移量: I 7 6 5 4 3 2 i 0 A GPR: a4 0 context a3 a2 al aO a4=0 B GPR: b4 1 context b3 b2 bl bO b4=0 SRAM/ASB: ab4 0 ab3 context b2 bl abO ab4=l,ab3=0 SDRAM: ab4 0 ab3 context b2 bl abO ab4=l? ab3=lj 或者如同由6位元目的欄位中(d5-dO)所定義: 7 6 5 4 3 2 1 0 AGPR: d5 d4 context d3 d2 dl dO d5=0, d4=0 B GPR: d5 d4 context d3 d2 dl dO d5=0, d4=0 SRAM/ASB: d5 d4 d3 context d2 dl dO d5=l? d4=0? d3=0 SDRAM: d5 d4 d3 context d2 dl dO d5=l? d4=0? d3=l 假如<d5 : d4> = l,1,則目的位址不定址於一有效暫存 器,因此,沒有目的運算元被寫回。 雖然本發明已以較佳實施例揭露如上,然其並非闱以 限定本發明,任何熟習此技藝者,在不脫離本發明之精神 和範圍内,當可作更動與潤飾,因此本發明之保護範圍當
1057-3411-PF.ptd 第28頁 475148 五、發明說明(25) 視後附之申請專利範圍所界定者為準。
1057-3411-PF.ptd 第29頁

Claims (1)

  1. 475148 六、申請專利範圍 1. 一種電麟指令,包括: 分支指令,其根據在暫存器中的位元組是等於或者不 等於指定位元組數值,假如該指定位元組符合或者不符合 該位元組數值而導致處理器從第一循序序列指令分支至不 同的循序序列指令。 2. 如、申請專利範圍第1項所述之指令,其中該分支是 至位於指定標籙上的指令。 3. 如申請專利範圍第1項所述之指令,進一步地包 括: 位元位置欄位,其具體指定包括於該暫存器的長字組 中的該位元組。 4. 如申請專利範圍第1項所述之指令,其中該分支指 令包括: 選項記號5其由程式設計師所設定以及具體指定數目 i的指令在完成該分支運算之前被執行於該分支指令之 後。 5. 如申請專利範圍第1項所述之指令,其中該分支指 令包括: 選項記號,其由程式設計師所設定以及具體指定數目 i的指令在完成該分支運算之前被執行於該分支指令之 後,此處該指令數目可以被具體指定為一、二或者三。 6. 如申請專利範圍第1項所述之指令,其中該暫存器 是保留運算元的内容相關移轉暫存器或一般用途暫存器。 7 β如申請專利範圍第1項所述之指令,其中該分支指
    1057-3411-PF.ptd 第30頁 475148 六、申請專利範圍 令包括: …八選項記號,其由程式設計師所設定以及其具體指定猜 1分”支預先擷取(guess—branch prefetch)用於該”分支 毛生π條件的該指令而不是該下一個循序指令。 8.如申請專利範圍第1項所述之指令,直中該分支指 令包括:Λ •,項記號,其由程式設計師所設定以及具體指定數目 1的指令在完成該分支運算之前被執行於該分支指令之 後9以及 —#第二選項記號,其由程式設計師所設定以及其具體指 分支預先擷取(gUeSS—branch prefetch)用於該” 刀支發生”條件的該指令而不是該下一個循序指令。 9·如申請專利範圍第1項所述之指令,其八> 令允許程式設計師選擇該暫在哭的哪 /刀又曰 分支運管。 $ ‘一的那一位兀使用於決定該 人1/.如申請專利範圍第i項所述之指令,其中該分 7允許分支根據在處理器的資# $ 發生。 貝,卞格位甲的位兀組的評估而 11. 如申請專利範圍第!項所述之指I,其中該 令由位元組符合該位元組數值%L # χ ^ 曰 _ ^ 向秀疋分支並且直中兮招令 預先擷取用於”分支發生”條件的該指令。 八4札、 12. 如申請專利範圍第所述之指令,1㈣ 令由位元組不符合該位元組數值而決定分/甘曰=二支$ 令預先擷取該下一個循序序列指令。 ,且八中該才曰
    1057-3411-PF.ptd 第31頁 •專利範圍 ^ 勹1 3·如申請專利範圍第1項所述之指令,其中該八 ^括Byte —spec數字,其指定在該暫存器中與位元%支指 e —compare —value )作比較的該位元組比 v _____ '戶斤述 較^括By te — SpeC數字’其指定在該暫存器中與+ 、 值(byte —compare —value )作比較的該位亓知 1 λ 匕?且。 個 一種存在於電腦可讀取媒體上而用以導致執〜夕 絲本容的處理器完成功能的電腦程式產品,包衽/行多 欵處理器“ 令而導 令 梅取儲存於暫存器中的位元組; 決定在該暫存器中的該位元組是否等於或不榮 於該指令中的指定位元組數值;以及 不專於包括 一根據該指定位元組是等於或不等於在該 位元避’完成甴分支指令所具雜指定的分支 日 1 5 ·如申請專利範圍第1 4項所述之產品, 疋至位於指定標籤上的指令。 暫存器中的 運算 其中該分支 1 6 ·如申請專利範圍第丨4項所述之產品,其中 包括分支指令,分支指令包括: … 位元位置欄位,其具體指定包括於該暫存器的長字組 中的該位元組。 1 7 β —種處理器,包括: 暫存器堆疊; 算術運算單元,其連接至該暫存器堆疊;以及 擷取儲存於暫存器中的位元組; 決定在该暫存器中的該位元組是否等於或不等於包括 於該指令中的指定位元組數值;以及 根據該指定位元組是等於或不等於在該暫存器中的該
    475148 六、申請專利範圍 位元組,完成由分支指令所具體指定的分支運算。 1 8.如申請專利範圍第1 7項所述之處理器,其中完成 該分支的指令分支至位於指定標籤上的指令。 1 9 ·如申請專利範圍第1 7項所述之處理器,其中在指 令中的位元位置襴位具體指定包括於該暫存器的長字組中 的該位元*'組。 2 0. —種運作處理器的方法,包括: 擷取儲存於暫存器中的位元組; 決定在該暫存器中的該位元組是否等於或不等於包括 於該指令中的指定位元組數值;以及 根據該指定位元組是等於或不等於在該暫存器中的該 位元組,完成由分支指令所具體捐定的分支運算。 2I如申請專利範圍第2 0項所述之方法,其中完成該 分支是分支至位於指定標籤上的指令。
    1057-3411-PF.ptd 第33頁
TW089117904A 1999-09-01 2000-10-18 Branch instruction for processor architecture TW475148B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US15196199P 1999-09-01 1999-09-01

Publications (1)

Publication Number Publication Date
TW475148B true TW475148B (en) 2002-02-01

Family

ID=22540994

Family Applications (11)

Application Number Title Priority Date Filing Date
TW089117903A TW559729B (en) 1999-09-01 2000-09-01 Instruction for multithreaded parallel processor
TW089117911A TW548584B (en) 1999-09-01 2000-10-18 Fast write instruction for micro engine used in multithreaded parallel processor architecture
TW089117905A TW569133B (en) 1999-09-01 2000-10-18 Branch instruction for processor
TW089117901A TWI220732B (en) 1999-09-01 2000-10-18 Local register instruction for micro engine used in multithreaded parallel processor architecture
TW089117910A TW486667B (en) 1999-09-01 2000-10-18 Memory reference instructions for micro engine used in multithreaded parallel processor architecture
TW089117900A TW486666B (en) 1999-09-01 2000-10-18 Register set used in multithreaded parallel processor architecture
TW089117907A TW594562B (en) 1999-09-01 2000-10-18 Branch instruction for processor
TW089117912A TW546585B (en) 1999-09-01 2000-10-18 Method of operating a processor and computer program product
TW089117902A TW571239B (en) 1999-09-01 2000-10-18 Branch instruction for multithreaded processor
TW089117906A TWI221251B (en) 1999-09-01 2000-10-18 Branch instruction for processor
TW089117904A TW475148B (en) 1999-09-01 2000-10-18 Branch instruction for processor architecture

Family Applications Before (10)

Application Number Title Priority Date Filing Date
TW089117903A TW559729B (en) 1999-09-01 2000-09-01 Instruction for multithreaded parallel processor
TW089117911A TW548584B (en) 1999-09-01 2000-10-18 Fast write instruction for micro engine used in multithreaded parallel processor architecture
TW089117905A TW569133B (en) 1999-09-01 2000-10-18 Branch instruction for processor
TW089117901A TWI220732B (en) 1999-09-01 2000-10-18 Local register instruction for micro engine used in multithreaded parallel processor architecture
TW089117910A TW486667B (en) 1999-09-01 2000-10-18 Memory reference instructions for micro engine used in multithreaded parallel processor architecture
TW089117900A TW486666B (en) 1999-09-01 2000-10-18 Register set used in multithreaded parallel processor architecture
TW089117907A TW594562B (en) 1999-09-01 2000-10-18 Branch instruction for processor
TW089117912A TW546585B (en) 1999-09-01 2000-10-18 Method of operating a processor and computer program product
TW089117902A TW571239B (en) 1999-09-01 2000-10-18 Branch instruction for multithreaded processor
TW089117906A TWI221251B (en) 1999-09-01 2000-10-18 Branch instruction for processor

Country Status (10)

Country Link
US (1) US7421572B1 (zh)
EP (7) EP1236092A4 (zh)
CN (7) CN1254739C (zh)
AT (2) ATE475930T1 (zh)
AU (11) AU7099000A (zh)
CA (7) CA2383526A1 (zh)
DE (2) DE60044752D1 (zh)
HK (8) HK1046049A1 (zh)
TW (11) TW559729B (zh)
WO (8) WO2001018646A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI394078B (zh) * 2004-12-22 2013-04-21 Marvell Int Ltd 用於一處理器之方法及一處理器
TWI514266B (zh) * 2011-04-07 2015-12-21 Via Tech Inc 可執行x86指令集架構及ARM指令集架構機器語言程式指令的微處理器及其運作方法與編碼於一計算機裝置的至少一非暫態電腦可使用媒體中的電腦程式產品

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7546444B1 (en) 1999-09-01 2009-06-09 Intel Corporation Register set used in multithreaded parallel processor architecture
US7681018B2 (en) 2000-08-31 2010-03-16 Intel Corporation Method and apparatus for providing large register address space while maximizing cycletime performance for a multi-threaded register file set
US7292586B2 (en) * 2001-03-30 2007-11-06 Nokia Inc. Micro-programmable protocol packet parser and encapsulator
US6785793B2 (en) 2001-09-27 2004-08-31 Intel Corporation Method and apparatus for memory access scheduling to reduce memory access latency
WO2003030012A1 (en) * 2001-09-28 2003-04-10 Tidal Networks, Inc. Multi-threaded packet processing engine for stateful packet pro cessing
US7069442B2 (en) * 2002-03-29 2006-06-27 Intel Corporation System and method for execution of a secured environment initialization instruction
US7437724B2 (en) * 2002-04-03 2008-10-14 Intel Corporation Registers for data transfers
GB2409062C (en) 2003-12-09 2007-12-11 Advanced Risc Mach Ltd Aliasing data processing registers
US7027062B2 (en) * 2004-02-27 2006-04-11 Nvidia Corporation Register based queuing for texture requests
US9038070B2 (en) 2004-09-14 2015-05-19 Synopsys, Inc. Debug in a multicore architecture
GB0420442D0 (en) * 2004-09-14 2004-10-20 Ignios Ltd Debug in a multicore architecture
US8028295B2 (en) 2005-09-30 2011-09-27 Intel Corporation Apparatus, system, and method for persistent user-level thread
US7882284B2 (en) * 2007-03-26 2011-02-01 Analog Devices, Inc. Compute unit with an internal bit FIFO circuit
US7991967B2 (en) * 2007-06-29 2011-08-02 Microsoft Corporation Using type stability to facilitate contention management
US9384003B2 (en) * 2007-10-23 2016-07-05 Texas Instruments Incorporated Determining whether a branch instruction is predicted based on a capture range of a second instruction
US9207968B2 (en) * 2009-11-03 2015-12-08 Mediatek Inc. Computing system using single operating system to provide normal security services and high security services, and methods thereof
CN101950277B (zh) * 2010-09-13 2012-04-25 青岛海信信芯科技有限公司 用于微控制单元的数据传输方法与装置以及数据传输系统
GB2486737B (en) * 2010-12-24 2018-09-19 Qualcomm Technologies Int Ltd Instruction execution
US8645618B2 (en) * 2011-07-14 2014-02-04 Lsi Corporation Flexible flash commands
CN104011652B (zh) 2011-12-30 2017-10-27 英特尔公司 打包选择处理器、方法、系统和指令
CN102833336A (zh) * 2012-08-31 2012-12-19 河海大学 分散分布式信息采集与并发处理系统中数据分包处理方法
US10140129B2 (en) * 2012-12-28 2018-11-27 Intel Corporation Processing core having shared front end unit
CN103186438A (zh) * 2013-04-02 2013-07-03 浪潮电子信息产业股份有限公司 一种提高磁盘阵列数据重构效率的方法
CN103226328B (zh) * 2013-04-21 2015-06-24 中国矿业大学(北京) 采集次数控制模式下的多线程数据采集系统同步控制方法
US20150127927A1 (en) * 2013-11-01 2015-05-07 Qualcomm Incorporated Efficient hardware dispatching of concurrent functions in multicore processors, and related processor systems, methods, and computer-readable media
KR102254099B1 (ko) 2014-05-19 2021-05-20 삼성전자주식회사 메모리 스와핑 처리 방법과 이를 적용하는 호스트 장치, 스토리지 장치 및 데이터 처리 시스템
CN103984235B (zh) * 2014-05-27 2016-05-11 湖南大学 基于c/s结构的空间机械臂控制系统软件架构及构建方法
US20160381050A1 (en) 2015-06-26 2016-12-29 Intel Corporation Processors, methods, systems, and instructions to protect shadow stacks
US10394556B2 (en) 2015-12-20 2019-08-27 Intel Corporation Hardware apparatuses and methods to switch shadow stack pointers
US10430580B2 (en) 2016-02-04 2019-10-01 Intel Corporation Processor extensions to protect stacks during ring transitions
US10838656B2 (en) 2016-12-20 2020-11-17 Mediatek Inc. Parallel memory access to on-chip memory containing regions of different addressing schemes by threads executed on parallel processing units
DK3812900T3 (da) 2016-12-31 2024-02-12 Intel Corp Systemer, fremgangsmåder og apparater til heterogen beregning
US10387037B2 (en) 2016-12-31 2019-08-20 Intel Corporation Microarchitecture enabling enhanced parallelism for sparse linear algebra operations having write-to-read dependencies
CN107329812B (zh) * 2017-06-09 2018-07-06 腾讯科技(深圳)有限公司 一种运行协程的方法和装置
CN112463327B (zh) * 2020-11-25 2023-01-31 海光信息技术股份有限公司 逻辑线程快速切换的方法、装置、cpu芯片及服务器
TWI769080B (zh) * 2021-09-17 2022-06-21 瑞昱半導體股份有限公司 用於同步動態隨機存取記憶體之控制模組及其控制方法
US20230205869A1 (en) * 2021-12-23 2023-06-29 Intel Corporation Efficient exception handling in trusted execution environments

Family Cites Families (140)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3373408A (en) 1965-04-16 1968-03-12 Rca Corp Computer capable of switching between programs without storage and retrieval of the contents of operation registers
US3478322A (en) 1967-05-23 1969-11-11 Ibm Data processor employing electronically changeable control storage
US3577189A (en) * 1969-01-15 1971-05-04 Ibm Apparatus and method in a digital computer for allowing improved program branching with branch anticipation reduction of the number of branches, and reduction of branch delays
BE795789A (fr) 1972-03-08 1973-06-18 Burroughs Corp Microprogramme comportant une micro-instruction de recouvrement
US3881173A (en) 1973-05-14 1975-04-29 Amdahl Corp Condition code determination and data processing
IT986411B (it) 1973-06-05 1975-01-30 Olivetti E C Spa Sistema per trasferire il control lo delle elaborazioni da un primo livello prioritario ad un secondo livello prioritario
FR2253415A5 (zh) 1973-12-04 1975-06-27 Cii
US3913074A (en) 1973-12-18 1975-10-14 Honeywell Inf Systems Search processing apparatus
US4130890A (en) 1977-06-08 1978-12-19 Itt Industries, Inc. Integrated DDC memory with bitwise erase
US4392758A (en) 1978-05-22 1983-07-12 International Business Machines Corporation Underscore erase
JPS56164464A (en) 1980-05-21 1981-12-17 Tatsuo Nogi Parallel processing computer
US4400770A (en) 1980-11-10 1983-08-23 International Business Machines Corporation Cache synonym detection and handling means
CA1179069A (en) 1981-04-10 1984-12-04 Yasushi Fukunaga Data transmission apparatus for a multiprocessor system
US4471426A (en) * 1981-07-02 1984-09-11 Texas Instruments Incorporated Microcomputer which fetches two sets of microcode bits at one time
US4454595A (en) 1981-12-23 1984-06-12 Pitney Bowes Inc. Buffer for use with a fixed disk controller
US4477872A (en) 1982-01-15 1984-10-16 International Business Machines Corporation Decode history table for conditional branch instructions
US4569016A (en) 1983-06-30 1986-02-04 International Business Machines Corporation Mechanism for implementing one machine cycle executable mask and rotate instructions in a primitive instruction set computing system
JPS6014338A (ja) * 1983-06-30 1985-01-24 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション 計算機システムにおける分岐機構
US4606025A (en) 1983-09-28 1986-08-12 International Business Machines Corp. Automatically testing a plurality of memory arrays on selected memory array testers
US4808988A (en) 1984-04-13 1989-02-28 Megatek Corporation Digital vector generator for a graphic display system
US4868735A (en) 1984-05-08 1989-09-19 Advanced Micro Devices, Inc. Interruptible structured microprogrammed sixteen-bit address sequence controller
US4742451A (en) 1984-05-21 1988-05-03 Digital Equipment Corporation Instruction prefetch system for conditional branch instruction for central processor unit
US5187800A (en) 1985-01-04 1993-02-16 Sun Microsystems, Inc. Asynchronous pipelined data processing system
US5045995A (en) 1985-06-24 1991-09-03 Vicom Systems, Inc. Selective operation of processing elements in a single instruction multiple data stream (SIMD) computer system
US4755966A (en) 1985-06-28 1988-07-05 Hewlett-Packard Company Bidirectional branch prediction and optimization
US4754398A (en) * 1985-06-28 1988-06-28 Cray Research, Inc. System for multiprocessor communication using local and common semaphore and information registers
US4777587A (en) 1985-08-30 1988-10-11 Advanced Micro Devices, Inc. System for processing single-cycle branch instruction in a pipeline having relative, absolute, indirect and trap addresses
US4847755A (en) 1985-10-31 1989-07-11 Mcc Development, Ltd. Parallel processing method and apparatus for increasing processing throughout by parallel processing low level instructions having natural concurrencies
US5021945A (en) 1985-10-31 1991-06-04 Mcc Development, Ltd. Parallel processor system for processing natural concurrencies and method therefor
US4745544A (en) 1985-12-12 1988-05-17 Texas Instruments Incorporated Master/slave sequencing processor with forced I/O
US4724521A (en) * 1986-01-14 1988-02-09 Veri-Fone, Inc. Method for operating a local terminal to execute a downloaded application program
US5297260A (en) 1986-03-12 1994-03-22 Hitachi, Ltd. Processor having a plurality of CPUS with one CPU being normally connected to common bus
US5170484A (en) 1986-09-18 1992-12-08 Digital Equipment Corporation Massively parallel array processing system
US4992934A (en) 1986-12-15 1991-02-12 United Technologies Corporation Reduced instruction set computing apparatus and methods
US5073864A (en) 1987-02-10 1991-12-17 Davin Computer Corporation Parallel string processor and method for a minicomputer
US4866664A (en) 1987-03-09 1989-09-12 Unisys Corporation Intercomputer communication control apparatus & method
US5142683A (en) 1987-03-09 1992-08-25 Unisys Corporation Intercomputer communication control apparatus and method
US4816913A (en) 1987-11-16 1989-03-28 Technology, Inc., 64 Pixel interpolation circuitry as for a video signal processor
US5189636A (en) 1987-11-16 1993-02-23 Intel Corporation Dual mode combining circuitry
US5055999A (en) * 1987-12-22 1991-10-08 Kendall Square Research Corporation Multiprocessor digital data processing system
US5220669A (en) * 1988-02-10 1993-06-15 International Business Machines Corporation Linkage mechanism for program isolation
DE68913629T2 (de) 1988-03-14 1994-06-16 Unisys Corp Satzverriegelungsprozessor für vielfachverarbeitungsdatensystem.
US5056015A (en) 1988-03-23 1991-10-08 Du Pont Pixel Systems Limited Architectures for serial or parallel loading of writable control store
US5165025A (en) 1988-10-06 1992-11-17 Lass Stanley E Interlacing the paths after a conditional branch like instruction
US5202972A (en) 1988-12-29 1993-04-13 International Business Machines Corporation Store buffer apparatus in a multiprocessor system
US5155854A (en) 1989-02-03 1992-10-13 Digital Equipment Corporation System for arbitrating communication requests using multi-pass control unit based on availability of system resources
US5155831A (en) 1989-04-24 1992-10-13 International Business Machines Corporation Data processing system with fast queue store interposed between store-through caches and a main memory
US5113516A (en) 1989-07-31 1992-05-12 North American Philips Corporation Data repacker having controlled feedback shifters and registers for changing data format
US5168555A (en) 1989-09-06 1992-12-01 Unisys Corporation Initial program load control
US5263169A (en) 1989-11-03 1993-11-16 Zoran Corporation Bus arbitration and resource management for concurrent vector signal processor architecture
DE3942977A1 (de) 1989-12-23 1991-06-27 Standard Elektrik Lorenz Ag Verfahren zum wiederherstellen der richtigen zellfolge, insbesondere in einer atm-vermittlungsstelle, sowie ausgangseinheit hierfuer
US5544337A (en) 1989-12-29 1996-08-06 Cray Research, Inc. Vector processor having registers for control by vector resisters
US5247671A (en) 1990-02-14 1993-09-21 International Business Machines Corporation Scalable schedules for serial communications controller in data processing systems
JPH0799812B2 (ja) 1990-03-26 1995-10-25 株式会社グラフイックス・コミュニケーション・テクノロジーズ 信号符号化装置および信号復号化装置、並びに信号符号化復号化装置
US5390329A (en) 1990-06-11 1995-02-14 Cray Research, Inc. Responding to service requests using minimal system-side context in a multiprocessor environment
JPH0454652A (ja) * 1990-06-25 1992-02-21 Nec Corp マイクロコンピュータ
EP0463973A3 (en) * 1990-06-29 1993-12-01 Digital Equipment Corp Branch prediction in high performance processor
US5432918A (en) 1990-06-29 1995-07-11 Digital Equipment Corporation Method and apparatus for ordering read and write operations using conflict bits in a write queue
US5347648A (en) 1990-06-29 1994-09-13 Digital Equipment Corporation Ensuring write ordering under writeback cache error conditions
US5404482A (en) 1990-06-29 1995-04-04 Digital Equipment Corporation Processor and method for preventing access to a locked memory block by recording a lock in a content addressable memory with outstanding cache fills
DE4129614C2 (de) * 1990-09-07 2002-03-21 Hitachi Ltd System und Verfahren zur Datenverarbeitung
JP2508907B2 (ja) * 1990-09-18 1996-06-19 日本電気株式会社 遅延分岐命令の制御方式
JPH06502033A (ja) 1990-10-19 1994-03-03 クレイ・リサーチ・インコーポレイテッド スカラブル パラレル ベクトル コンピュータシステム
US5367678A (en) 1990-12-06 1994-11-22 The Regents Of The University Of California Multiprocessor system having statically determining resource allocation schedule at compile time and the using of static schedule with processor signals to control the execution time dynamically
US5394530A (en) 1991-03-15 1995-02-28 Nec Corporation Arrangement for predicting a branch target address in the second iteration of a short loop
EP0522513A2 (en) * 1991-07-09 1993-01-13 Hughes Aircraft Company High speed parallel microcode program controller
US5247675A (en) * 1991-08-09 1993-09-21 International Business Machines Corporation Preemptive and non-preemptive scheduling and execution of program threads in a multitasking operating system
US5255239A (en) 1991-08-13 1993-10-19 Cypress Semiconductor Corporation Bidirectional first-in-first-out memory device with transparent and user-testable capabilities
US5623489A (en) 1991-09-26 1997-04-22 Ipc Information Systems, Inc. Channel allocation system for distributed digital switching network
US5392412A (en) 1991-10-03 1995-02-21 Standard Microsystems Corporation Data communication controller for use with a single-port data packet buffer
US5392391A (en) 1991-10-18 1995-02-21 Lsi Logic Corporation High performance graphics applications controller
DE69231957T2 (de) 1991-10-21 2002-04-04 Toshiba Kawasaki Kk Hochgeschwindigkeitsprozessor zum fähiger Abhandeln mehrerer Unterbrechungen
US5452437A (en) 1991-11-18 1995-09-19 Motorola, Inc. Methods of debugging multiprocessor system
US5357617A (en) 1991-11-22 1994-10-18 International Business Machines Corporation Method and apparatus for substantially concurrent multiple instruction thread processing by a single pipeline processor
US5442797A (en) 1991-12-04 1995-08-15 Casavant; Thomas L. Latency tolerant risc-based multiple processor with event driven locality managers resulting from variable tagging
JP2823767B2 (ja) 1992-02-03 1998-11-11 松下電器産業株式会社 レジスタファイル
KR100309566B1 (ko) 1992-04-29 2001-12-15 리패치 파이프라인프로세서에서다중명령어를무리짓고,그룹화된명령어를동시에발행하고,그룹화된명령어를실행시키는방법및장치
US5459842A (en) 1992-06-26 1995-10-17 International Business Machines Corporation System for combining data from multiple CPU write requests via buffers and using read-modify-write operation to write the combined data to the memory
DE4223600C2 (de) 1992-07-17 1994-10-13 Ibm Mehrprozessor-Computersystem und Verfahren zum Übertragen von Steuerinformationen und Dateninformation zwischen wenigstens zwei Prozessoreinheiten eines Computersystems
US5274770A (en) 1992-07-29 1993-12-28 Tritech Microelectronics International Pte Ltd. Flexible register-based I/O microcontroller with single cycle instruction execution
US5442756A (en) * 1992-07-31 1995-08-15 Intel Corporation Branch prediction and resolution apparatus for a superscalar computer processor
US5692167A (en) * 1992-07-31 1997-11-25 Intel Corporation Method for verifying the correct processing of pipelined instructions including branch instructions and self-modifying code in a microprocessor
US5463746A (en) 1992-10-30 1995-10-31 International Business Machines Corp. Data processing system having prediction by using an embedded guess bit of remapped and compressed opcodes
US5481683A (en) * 1992-10-30 1996-01-02 International Business Machines Corporation Super scalar computer architecture using remand and recycled general purpose register to manage out-of-order execution of instructions
US5428779A (en) * 1992-11-09 1995-06-27 Seiko Epson Corporation System and method for supporting context switching within a multiprocessor system having functional blocks that generate state programs with coded register load instructions
US5450603A (en) 1992-12-18 1995-09-12 Xerox Corporation SIMD architecture with transfer register or value source circuitry connected to bus
ATE188559T1 (de) 1992-12-23 2000-01-15 Centre Electron Horloger Multi-tasking-steuerungsgerät mit geringem energieverbrauch
US5404464A (en) 1993-02-11 1995-04-04 Ast Research, Inc. Bus control system and method that selectively generate an early address strobe
US5448702A (en) 1993-03-02 1995-09-05 International Business Machines Corporation Adapters with descriptor queue management capability
US6311286B1 (en) 1993-04-30 2001-10-30 Nec Corporation Symmetric multiprocessing system with unified environment and distributed system functions
WO1994027216A1 (en) 1993-05-14 1994-11-24 Massachusetts Institute Of Technology Multiprocessor coupling system with integrated compile and run time scheduling for parallelism
CA2122182A1 (en) 1993-05-20 1994-11-21 Rene Leblanc Method for rapid prototyping of programming problems
US5363448A (en) * 1993-06-30 1994-11-08 United Technologies Automotive, Inc. Pseudorandom number generation and cryptographic authentication
CA2107299C (en) 1993-09-29 1997-02-25 Mehrad Yasrebi High performance machine for switched communications in a heterogenous data processing network gateway
US5446736A (en) 1993-10-07 1995-08-29 Ast Research, Inc. Method and apparatus for connecting a node to a wireless network using a standard protocol
DE69415126T2 (de) 1993-10-21 1999-07-08 Sun Microsystems Inc Gegenflusspipelineprozessor
EP0650117B1 (en) 1993-10-21 2002-04-10 Sun Microsystems, Inc. Counterflow pipeline
TW261676B (zh) * 1993-11-02 1995-11-01 Motorola Inc
US5450351A (en) 1993-11-19 1995-09-12 International Business Machines Corporation Content addressable memory implementation with random access memory
US6079014A (en) * 1993-12-02 2000-06-20 Intel Corporation Processor that redirects an instruction fetch pipeline immediately upon detection of a mispredicted branch while committing prior instructions to an architectural state
US5487159A (en) 1993-12-23 1996-01-23 Unisys Corporation System for processing shift, mask, and merge operations in one instruction
DE69420540T2 (de) * 1994-01-03 2000-02-10 Intel Corp Verfahren und Vorrichtung zum Implementieren eines vierstufigen Verzweigungsauflosungssystem in einem Rechnerprozessor
US5490204A (en) 1994-03-01 1996-02-06 Safco Corporation Automated quality assessment system for cellular networks
US5659722A (en) * 1994-04-28 1997-08-19 International Business Machines Corporation Multiple condition code branching system in a multi-processor environment
US5542088A (en) 1994-04-29 1996-07-30 Intergraph Corporation Method and apparatus for enabling control of task execution
US5544236A (en) 1994-06-10 1996-08-06 At&T Corp. Access to unsubscribed features
US5574922A (en) 1994-06-17 1996-11-12 Apple Computer, Inc. Processor with sequences of processor instructions for locked memory updates
FR2722041B1 (fr) 1994-06-30 1998-01-02 Samsung Electronics Co Ltd Decodeur de huffman
US5655132A (en) * 1994-08-08 1997-08-05 Rockwell International Corporation Register file with multi-tasking support
US5640538A (en) 1994-08-22 1997-06-17 Adaptec, Inc. Programmable timing mark sequencer for a disk drive
US5717760A (en) * 1994-11-09 1998-02-10 Channel One Communications, Inc. Message protection system and method
JP3725547B2 (ja) * 1994-12-02 2005-12-14 ヒュンダイ エレクトロニクス アメリカ インコーポレイテッド 限定ラン分岐予測
US5610864A (en) 1994-12-23 1997-03-11 Micron Technology, Inc. Burst EDO memory device with maximized write cycle timing
US5550816A (en) 1994-12-29 1996-08-27 Storage Technology Corporation Method and apparatus for virtual switching
US5649157A (en) 1995-03-30 1997-07-15 Hewlett-Packard Co. Memory controller with priority queues
US5592622A (en) 1995-05-10 1997-01-07 3Com Corporation Network intermediate system with message passing architecture
JP3130446B2 (ja) * 1995-05-10 2001-01-31 松下電器産業株式会社 プログラム変換装置及びプロセッサ
US5541920A (en) 1995-06-15 1996-07-30 Bay Networks, Inc. Method and apparatus for a delayed replace mechanism for a streaming packet modification engine
KR0180169B1 (ko) * 1995-06-30 1999-05-01 배순훈 가변길이 부호기
US5613071A (en) 1995-07-14 1997-03-18 Intel Corporation Method and apparatus for providing remote memory access in a distributed memory multiprocessor system
US5933627A (en) 1996-07-01 1999-08-03 Sun Microsystems Thread switch on blocked load or store using instruction thread field
US6061711A (en) * 1996-08-19 2000-05-09 Samsung Electronics, Inc. Efficient context saving and restoring in a multi-tasking computing system environment
US6058465A (en) * 1996-08-19 2000-05-02 Nguyen; Le Trong Single-instruction-multiple-data processing in a multimedia signal processor
EP1291765B1 (en) * 1996-08-27 2009-12-30 Panasonic Corporation Multithreaded processor for processing multiple instruction streams independently of each other by flexibly controlling throughput in each instruction stream
US5951679A (en) * 1996-10-31 1999-09-14 Texas Instruments Incorporated Microprocessor circuits, systems, and methods for issuing successive iterations of a short backward branch loop in a single cycle
US5857104A (en) 1996-11-26 1999-01-05 Hewlett-Packard Company Synthetic dynamic branch prediction
US6088788A (en) * 1996-12-27 2000-07-11 International Business Machines Corporation Background completion of instruction and associated fetch request in a multithread processor
US6029228A (en) * 1996-12-31 2000-02-22 Texas Instruments Incorporated Data prefetching of a load target buffer for post-branch instructions based on past prediction accuracy's of branch predictions
DE69841526D1 (de) * 1997-03-04 2010-04-15 Panasonic Corp Zur effizienten Ausführung vieler asynchronen Ereignisaufgaben geeigneter Prozessor
US5835705A (en) * 1997-03-11 1998-11-10 International Business Machines Corporation Method and system for performance per-thread monitoring in a multithreaded processor
US5996068A (en) * 1997-03-26 1999-11-30 Lucent Technologies Inc. Method and apparatus for renaming registers corresponding to multiple thread identifications
US5907702A (en) * 1997-03-28 1999-05-25 International Business Machines Corporation Method and apparatus for decreasing thread switch latency in a multithread processor
US6009515A (en) * 1997-05-30 1999-12-28 Sun Microsystems, Inc. Digital data processing system including efficient arrangement to support branching within trap shadows
GB2326253A (en) * 1997-06-10 1998-12-16 Advanced Risc Mach Ltd Coprocessor data access control
US6385720B1 (en) * 1997-07-14 2002-05-07 Matsushita Electric Industrial Co., Ltd. Branch prediction method and processor using origin information, relative position information and history information
US6243735B1 (en) * 1997-09-01 2001-06-05 Matsushita Electric Industrial Co., Ltd. Microcontroller, data processing system and task switching control method
US5926646A (en) * 1997-09-11 1999-07-20 Advanced Micro Devices, Inc. Context-dependent memory-mapped registers for transparent expansion of a register file
UA55489C2 (uk) * 1997-10-07 2003-04-15 Каналь+ Сосьєте Анонім Пристрій для багатопотокової обробки даних (варіанти)
US6567839B1 (en) * 1997-10-23 2003-05-20 International Business Machines Corporation Thread switch control in a multithreaded processor system
US6560629B1 (en) * 1998-10-30 2003-05-06 Sun Microsystems, Inc. Multi-thread processing

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI394078B (zh) * 2004-12-22 2013-04-21 Marvell Int Ltd 用於一處理器之方法及一處理器
TWI514266B (zh) * 2011-04-07 2015-12-21 Via Tech Inc 可執行x86指令集架構及ARM指令集架構機器語言程式指令的微處理器及其運作方法與編碼於一計算機裝置的至少一非暫態電腦可使用媒體中的電腦程式產品

Also Published As

Publication number Publication date
CN1254739C (zh) 2006-05-03
EP1236097A1 (en) 2002-09-04
AU7342900A (en) 2001-03-26
EP1236097A4 (en) 2006-08-02
TW546585B (en) 2003-08-11
WO2001016713A1 (en) 2001-03-08
TW548584B (en) 2003-08-21
WO2001016758A2 (en) 2001-03-08
HK1046566A1 (zh) 2003-01-17
WO2001016714A9 (en) 2002-09-12
CN1387640A (zh) 2002-12-25
AU7101200A (en) 2001-03-26
CN1387642A (zh) 2002-12-25
EP1236088B1 (en) 2008-05-21
TWI220732B (en) 2004-09-01
CA2383528C (en) 2008-06-17
CN1184562C (zh) 2005-01-12
CA2383532A1 (en) 2001-03-08
WO2001016722A1 (en) 2001-03-08
EP1242867A4 (en) 2008-07-30
HK1049902A1 (en) 2003-05-30
AU7340700A (en) 2001-03-26
AU7099000A (en) 2001-03-26
TW569133B (en) 2004-01-01
HK1051728A1 (en) 2003-08-15
WO2001018646A1 (en) 2001-03-15
CN1271513C (zh) 2006-08-23
CA2386558C (en) 2010-03-09
WO2001016715A9 (en) 2002-09-12
EP1236094A4 (en) 2006-04-19
TW486667B (en) 2002-05-11
EP1236092A4 (en) 2006-07-26
EP1236093A1 (en) 2002-09-04
WO2001018646A9 (en) 2002-09-12
HK1046565A1 (zh) 2003-01-17
EP1242867A2 (en) 2002-09-25
EP1236094B1 (en) 2010-07-28
TW559729B (en) 2003-11-01
AU7098700A (en) 2001-03-26
DE60038976D1 (de) 2008-07-03
EP1236094A1 (en) 2002-09-04
CA2383526A1 (en) 2001-03-15
CN100351781C (zh) 2007-11-28
CN100342326C (zh) 2007-10-10
US7421572B1 (en) 2008-09-02
HK1046049A1 (zh) 2002-12-20
CA2383531A1 (en) 2001-03-08
CA2383528A1 (en) 2001-03-08
WO2001016698A2 (en) 2001-03-08
WO2001016716A1 (en) 2001-03-08
ATE396449T1 (de) 2008-06-15
EP1242869A4 (en) 2006-10-25
AU7097900A (en) 2001-03-26
EP1242869A1 (en) 2002-09-25
TW486666B (en) 2002-05-11
EP1242869B1 (en) 2011-11-16
WO2001016715A1 (en) 2001-03-08
AU7340600A (en) 2001-04-10
EP1236093A4 (en) 2006-07-26
CN1402845A (zh) 2003-03-12
AU7098500A (en) 2001-03-26
EP1236092A1 (en) 2002-09-04
CN100474236C (zh) 2009-04-01
CN1402844A (zh) 2003-03-12
TW594562B (en) 2004-06-21
CN1296818C (zh) 2007-01-24
HK1051730A1 (en) 2003-08-15
CN1402846A (zh) 2003-03-12
CA2383540A1 (en) 2001-03-08
ATE475930T1 (de) 2010-08-15
EP1236088B9 (en) 2008-10-08
HK1051729A1 (en) 2003-08-15
AU7098400A (en) 2001-03-26
CN1390323A (zh) 2003-01-08
AU7098600A (en) 2001-03-26
AU7340400A (en) 2001-03-26
CA2386558A1 (en) 2001-03-08
EP1236088A1 (en) 2002-09-04
TWI221251B (en) 2004-09-21
WO2001016758A9 (en) 2002-09-12
HK1049902B (zh) 2005-08-26
HK1051247A1 (en) 2003-07-25
CA2386562A1 (en) 2001-03-08
TW571239B (en) 2004-01-11
DE60044752D1 (de) 2010-09-09
EP1236088A4 (en) 2006-04-19
WO2001016758A3 (en) 2001-10-25
WO2001016714A1 (en) 2001-03-08
WO2001016698A3 (en) 2002-01-17
CN1399736A (zh) 2003-02-26

Similar Documents

Publication Publication Date Title
TW475148B (en) Branch instruction for processor architecture
CN108388528B (zh) 基于硬件的虚拟机通信
US6629237B2 (en) Solving parallel problems employing hardware multi-threading in a parallel processing environment
US20170300327A1 (en) Packed data operation mask concatenation processors, methods, systems, and instructions
US20190004810A1 (en) Instructions for remote atomic operations
TWI639952B (zh) 用於建置及維持在亂序硬體軟體協同設計處理器中具有堆疊同步指令的述詞值之堆疊的方法、設備與非暫態機器可讀媒體
EP2798458B1 (en) Packed data operation mask comparison processors, methods, systems, and instructions
GB2528796A (en) Instructions and logic to provide advanced paging capabilities for secure enclave page caches
EP1214660A1 (en) Sram controller for parallel processor architecture
EP1221105A2 (en) Parallel processor architecture
EP1214661A1 (en) Sdram controller for parallel processor architecture
WO2001016702A1 (en) Register set used in multithreaded parallel processor architecture
GB2512725A (en) Fusible instructions and logic to provide or-test and and-test functionality using multiple test sources
US10223298B2 (en) Urgency based reordering for priority order servicing of memory requests
JPS6263339A (ja) パイプライン制御方式

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees