TW473727B - Circuit-arrangement to program an electric programmable element - Google Patents
Circuit-arrangement to program an electric programmable element Download PDFInfo
- Publication number
- TW473727B TW473727B TW089106975A TW89106975A TW473727B TW 473727 B TW473727 B TW 473727B TW 089106975 A TW089106975 A TW 089106975A TW 89106975 A TW89106975 A TW 89106975A TW 473727 B TW473727 B TW 473727B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- power supply
- programmable
- supply potential
- series
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
Landscapes
- Tests Of Electronic Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Logic Circuits (AREA)
- Control Of Electrical Variables (AREA)
Description
47372! A7 B7 五、發明說明( 電 之 士一口 前。 項置 1 配 第路 圍電 範之 利用 專所 請時 申化 據式 依程 件 一 元 於之 關化 偽式 明程 發可 本式 子 SI && ΟρΟΓ Ι^ΟΓ 之之 陷陷 缺缺 有 有 護些 修這 0 , 以中 路路 電電 用體 備億 些記 一 體 有積 具在 常是 通別 路特 電 〇 體件 積組 路 些備 一 由 備是 具線 上元 其位 ί或 線 元 字 之 陷 缺 有 些 這 線 元 位 或 線 元 字 之 規 正 是)ο 以胞 可億 如記 例之 件陷 組缺 路有 以備 是 〇 如化 例式 體程 億之 記件 體元 積用 種備 此行 〇進 代後 取隨 所且 線試 元測 位來 或件 線元 元試 字測 之我 用自 址 ,位 如Μ j之 例 Μ線 件導 元之 之代 化取 式被 程將 可即 有種 具一 路存 電儲 用來 用性 其電 ,是 丨絲 熔 I 種 此 絲 熔 式 子 電 可而 絲壓 熔電 種燒 此預 〇 謂 變所 改種 地一 性加 續施 持由 可藉 阻時 電束 軌結 電程 導製 其之 ,路 〇 件電化 元體式 接積程 連在被 電例 燒程 預過 之化 位式 電程 高之 umu 二 8件 一 元 加化 施式 部程 外可 由式 常子 通電 I 種 ,此 化 〇 式路 程電 了此 為至 壓 久 持 阻 C 電化 軌熔 電絲 導熔 成之 造應 會對 這相 ,使 行會 進流 流高 電種 高此 WD 如 一 例 由 , 藉變 是改 如地 (請先閱讀背面之注意事項再填寫本頁. 訂: 丨線. 經濟部智慧財產局員工消費合作社印製 之多 行在 進 , 所外 時此 化 〇 式的 程靠 件可 元不 之是 化總 式非 程並 可程 :過 是燒 實預 事或 之程 示過 顯化 已式 程 程的 過同 燒不 預間 件期 元之 化需 式所 程件 可元 個化 一 式 某程 時可 化痼 式一 程另 件與 元是 化間 式期 程之 可需 個所 度 許 容 程 0 之 有 現 之 件 元 化 式 程 可 由 可 如 例 這 件 元 之 化 式 程 將 即 有 所 須 常 通 Ο 成 造 所 之 路 電 體 積 由 經 如 例 且 間 期 之 程 過 燒 預 it 種 此 取 選 地 統 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 47372! A7 B7 五、發明說明( 化一 式統 程種 之此 行取 進選 將地 B 泛 有廣 所應 在中 , 間 此期 因之 〇 一 整統 調之 先設 預預 來種 制一 控之 部程 内過 〇 許 化著 式隨 程會 被間 全時 完試 件測 元之 之路 ID /1 霄 式體 程積 可 ; 有是 所果 能結 可之 儘成 使造 ,所 間樣 期這 之但 程 之對 需未 所時 後束 隨結 件程 元過 化種 式此 程在 可若 多 化 式 高 提 地 大 大 制 控 一了 /#1 進來 " 會 一了 诗 X#1 RM 進件 地元 功之 成化 已式 否程 是已 化之 式陷 程缺 之有 件種 元 一 化在 式存 程在 可則 電 體 積 之 關 相 使 質 品 之 覺 査 被 未 生 産 之 需 所 有 所 /.—*仃 進 件 元 之 化 式 程 將 即 對 是 常 通 止 為 0 前 陷目 缺 結之 測次 檢多 0 此受 在否 C 是 制路 控電 行之 進關 後相 隨 : 且定 程決 過此 燒據 預可 或後 程之 過在 化存 式已 程果 次過得 多燒使 會預 間一 期另 燒需 預不 種若 此面 :方 是 一 果另 結 〇 之時 成成 造製 所路電 樣電體 這體積 C積此 程到則 過長 , 燒延時 預地程 此 由 ο 的 陷 缺 有 是 為 認 可 如 例 路 完 著 隨 性 用 利 可 路 電 體 積 此 時 路 〇 電降 S3 I 積而 個質 多品 造之 製缺 在無 (請先閱讀背面之注意事項再本頁 訂· -丨線· 經濟部智慧財產局員工消費合作社印製 程預 可之 式件 子元 電化 對式 便程 以可 置式 配子 路電 電種 J it1 , 供化 提式 是程 的行 目進 -5:件 明元 發之 本化 式 成 達 來 置 配 0 路 的電 行之 進項 可 1 是第 中圍 程範 過利 化專 式請 程申 在用 制利 控是 之的 程目 過此 燒 項 屬 附 各 圍 範 利 專 請 申 在 述 描 式 形 它 其 之 利 有 明 發 本 中 S 霄 軌 B 導 其 件 元 之 化 式 程 可 種1 有 具 置 配 路 8 IpST —1 種 此 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 473727 A7 _B7_ 五、發明說明(3 ) 阻可由電流或電壓而持績性地改變;另有一種可切換之 元件,其具有一個控制端,以一種控制信號來對可程式 化之元件進行程式化。可程式化之元件和可切換之元件 串聯配置在二個電源電位之間。可程式化之元件是與第 一電源電位之接點相連接,可切換之元件是與第二電源 電位之接點相連接,在電子式可程式化元件之預燒過程 中此第一電源電位例如具有一種預燒電壓值,第二電源 電位具有一種參考電壓值。在第一和第二電源電位之接 點之間一種控制電路串聯至上逑之串聯電路以便測量一 種可表示此程式化過程之特徵之電性特徵值。因此使用 一種特徵值,其可說明:一種預燒過程是否已結束或何 時結束。 因此,此積體電路可監視此種即將程式化之元件之預 燒過程。依據此種控制資訊,則控制過程可整合在程式 化過程中,其可自動地控制此種程式化過程,這例如可 (請先閱讀背面之注意事項再本頁' 訂· 經濟部智慧財產局員工消費合作社印製 路制預程入要間 C中 電控種過引只期化路 體來此化再,之式電 積訊入式必短小程體 此資介程不縮最全積 ,種可種時地種完在 成此時此束動一件用 達以程,結自保元使 來且過言已可確之地 路值化而上亦可化利 電量式間間程下式有 制測程期時過況程可 _ 控之在之在化情可置 5 之路式整程式種一配· 上電方調過程二使路 片制種先化此此便電 晶控此預式 C 在以之 於此以於程程 C ,明 化估。對此過時的發 體評-S相得化束要本 積地過。使式結需 , 種步燒程,程全是外 1 逐預過長的完這此 以可此燒較新其 , -·線' 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 473727 A7 _B7_ 五、發明說明(4 ) ,其含有一種自我測試元件(其具有一種自我修復功能)。 藉由程式化過程之自動控制而在此種電路中提高一種已 進行之自動修復之品質。 在本發明之一種形式中,介於第一和第二電源電位之 端點之間的串聯電路之電流被視為所測得之特徵值。由 於電位之差異,則在可程式化之元件和可切換之元件所 構成之串聯電路中會有電流流動,此電流值同樣會由於 可程式化元件之導電軌電阻之改變而改變。此種預燒電 流在預燒過程中若熔絲發生變化時會大大地改變。只要 發生此種改變,則此電性熔絲即可完全程式化。 測量此種預燒電流所用之簡易之控制電路須設置一種 電流鏡,其是與其至可程式化元件和可切換元件所形成 串聯電路之輸入路徑相串聯。控制電路之輸出信號用之 端點(其作為計算用)連接至電流鏡之輸出路徑。由於使 用一種電流鏡,則由可程式化元件和可切換元件所形成 串聯電路之預燒電流可確保可與電流鏡之輸出路徑中之 測量電流去(d e -)繙合。此外,預燒電流之時間關傺曲線 可簡單地藉由電流鏡之輸入路徑中預燒電流與電流鏡之 經濟部智慧財產局員工消費合作社印製 源,件程電 電值元過燒 一徽換化預 第特切式該 離之可程量 遠得及在测 。之測以且接 建件所值關直 重元為阻有於 而化作電值對 像式慮軌阻相 關程考電電式 , 例可可導通形 6 比在位之導施 I 之 ,電件之實 源中壓元關種 電式電化有此 量形之式值 〇 測施上程流變 中實點可電改 徑一端與燒會 路另之是預樣 出在位值與同 輸電其之中 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) Ψ7372' A7 B7 五、發明說明(5 ) 流時所具有之優點是:在可程式化元件和可切換元件所 形成之串聯電路中不須其它元件。由於第一和第二電源 電位之間較高之電位差。此種組件之大小較大,因此在 許多可程式化之元件中會需要較大之空間需求。 此種實施形式例如是以控制電路來製成,此控制電路 具有電流鏡,電流鏡以輸入路徑之第一端點連接至可程 式化元件之遠離第一電源電位之端點且以輸入路徑之第 二端點連接至第二電源電位之端點。控制電路之輸出信 號用之端點連接至電流鏡之輸出路徑。在輸入路徑中此 種與電位差成比例而産生之電流映像在輸出路徑中且可 依據控制電路之輸出信號來測量。 本發明以下將依據圖式中所示之圖示來說明。 圖式簡單說明如下: 第1圖 具有一種控制電路之電子式可程式化元件程 式化時所用之電路配置。 第2, 3圖 該控制電路之實施形式。 經濟部智慧財產局員工消費合作社印製 第1圖是一種具有可程式化元件F(其輸入端是E且輸 出端是A)之電路配置,其介於輸入端E和輸出端A之間 的導電軌電阻可持續地藉由電流來改變。此外,此電路 配置含有一種可切換之元件T1,其具有一種受控制之區 段以及一種控制端S 1,利用一種控制信號來對可程式化 之元件F進行程式化。可切換之元件T1此處是以電晶體 構成。可程式化之元件F和可切換之元件T1之受控制之 區段是串聯的且連接至電源電位VI和V2。在程式化過程 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 473727 A7 _B7_ 五、發明說明(6 ) 中此電位VI例如具有一種預燒電位值且電位V2具有一種 參考值。經由可切換之元件T 1之控制端S 1而導入一暖可 程式化元件F之程式化過程。可切換之元件T1導通而施 加該預燒電壓,這樣會由於電位V 1和V 2端點之間的電位 差而使較高之電流流經該可程式化之元件F。 此外,控制電路1串聯至此種由可程式化之元件F和 可切換之元件T1所構成之串聯電路。控制電路可测量此 種可表示該程式化過程之特徵之電性待歡值。此種測量 結果可在控制電路1之輸出端C得知。 在第2圖中所顯示的是第1圖之控制電路之實施形式 。控制電路1具有一値電流鏡,其是由電晶體T 1 1和T 1 2 所構成。電晶體T11受控制之區段因此形成電流鏡之輸入 路徑,電晶體T1 2之受控制之區段形成電流鏡之輸出路 和輸 F 中 件式 元形 化施 式實 程種 可此 由在 in 種, 此路 至電 聯聯 串串 徑之 路成 入形 輸所 之T1 鏡件 流元 電換 〇 切 徑可 亦流 但電 ) ο 間置 之位 T1它 件其 元之 換中 切路 可電 和聯 rm F W 件的 元間 化之 2 式 V 程和 可VI 在位 是電 徑在 路以 入可 路降 93壓 輸電 之此 鏡 , 量 測 之 中 徑 經濟部智慧財產局員工消費合作社印製 成測 造上T1 中 C 體 R 端晶 阻出電 電輸 C 在之的 流 1 同 電路相 電是 制常 控通 在 可 小 大 之
V 降體 壓晶 s S 種 。 一 得 第 在 中 圖 同 其 式 形 施 實 1 另 之 1X 路 電 制 控 位此 電示 源顯 B far ipar rin 部圖 内 3 在第 接在 jmu 鏡 流 8 - 2 有 Τ 具體 樣晶 體 OAB 晶 由 是 鏡 流 電 成 構 所 徑 路 入 輸 T2之 和鏡 21流 Γ 電 此 成 形 段 區 之 制 控 受 其 以
S 8 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 473727 A7 _B7_ 五、發明說明(7 ) 電晶體T22之受控制之區段形成此電流鏡之輸出路徑。 輸入路徑之第一端點連接至可程式化元件F之遠離第一 電源電位VI之端點A上之節點K。控制電路1之輸出信號 用之端點C以和第2圔同樣方式連接至控制電路1之電 流鏡。節點K之電位和電位V 2不同而可使電流在電晶體 T21之受控制之區段中流動,其在端點C上之變化是可 測得的。 符號之説明 F......可程式化之元件 T 1.....可切換之元件 1......控制電路 T11,T12,T21,T22.....電晶體 (請先閱讀背面之注意事項再填寫本頁 _ R… …電 阻 K… …節 點 E… •…輸 入 端 A… •…輸 出 端 S 1 .. …控 制 端 C… • ·-·端 點 -丨線· 經濟部智慧財產局員工消費合作社印製 9 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
Claims (1)
- 47372! A8 B8 C8 D8 六、申請專利範圍 1. 一種電子式可程式化之元件程式化時所用之電路配置 ,其包括: - 一個可程式化之元件(F),其具有一個輸入端(E)及 一個輸出端(A),其介於輸入端(E)和輸出端(A)之 間的導電軌電阻可藉由電流或電壓而持續地改變, -一個可切換之元件(T1),其具有一個受控制之區段 和一個控制端(S 1 ),利用一控制信號來對可程式化 之元件(F )進行程式化, -可切換之元件(T1)之受控制之區段和可程式化之元 件(F)串聯在二個電源電位(VI,V2)用之二個端點 之間, -可程式化元件(F )是與第一電源電位(V 1 )之端點相 連接且可切換之元件(T1)是與第二電源電位(V2)之 端點相連接,其特徽為: 一種控制電路(1)串聯至第一(VI)和第二電源電位 (V 2 )之端點之間此種由可程式化元件(F )和可切換元 件(T1)所形成之串聯電路,以便測量一種表示此程式 化過程·之特徽所用之電性待激值。 2. 如申請專利範圍第1項之電路配置,其中該特徽值是 第一(VI)和第二電源電位(V2)之端點之間的電流。 3. 如申請專利範圍第1項之電路配置,其中該特徵值是 可程式化元件(F)之遠離第一電源電位(VI)之端點(A) 處之電壓電位。 4. 如申請專利範圍第1項之電路配置,其中 一 10- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ______.__·________ (請先閱讀背面之注意事項再填寫本頁) 訂: •線- 經濟部智慧財產局員工消費合作社印製 47372f A8 B8 C8 D8 -控制電路 路徑串聯 (T1)所構 -控制電路 之輸出路 .如申請專利 -控制電路 徑之第一 電源電位 連接至第 -控制電路 之輸出路 .如申請專利 程式化元件 申請專利範圍 (1)具有一種電流鏡,此電流鏡以其輸入 至此種由可程式化元件(F)與可切換元件 成之串聯電路, (1 )之輸出信號用之端點(C )連接至電流鏡 徑。 範圍第3項之電路配置,其中 (1)具有一種電流鏡,此電流鏡以輸入路 端點連接至可程式化元件(F)之遠離第一 (V 1 )之端點(A )且以輸入路徑之第二端點 二電源電位(V 2 )之端點, (1 )之輸出信號用之端點(C >連接至電流鏡 徑。 範圍第垤5項中任一項之電路配置,其中可 (F )具有電性熔絲。 ------------ (請先閱讀背面之注意事項再填寫本頁) 訂---------線I」 r — I I - 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19920721A DE19920721C2 (de) | 1999-05-05 | 1999-05-05 | Schaltungsanordnung zur Programmierung eines elektrisch programmierbaren Elementes |
Publications (1)
Publication Number | Publication Date |
---|---|
TW473727B true TW473727B (en) | 2002-01-21 |
Family
ID=7907080
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW089106975A TW473727B (en) | 1999-05-05 | 2000-04-14 | Circuit-arrangement to program an electric programmable element |
Country Status (5)
Country | Link |
---|---|
US (1) | US6344757B1 (zh) |
JP (1) | JP3955714B2 (zh) |
KR (1) | KR100383848B1 (zh) |
DE (1) | DE19920721C2 (zh) |
TW (1) | TW473727B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10159882B4 (de) * | 2001-12-06 | 2007-07-12 | Infineon Technologies Ag | Verfahren und Schaltungsanordnung zum Programmieren einer Fuse einer integrierten Schaltung |
DE10319273B4 (de) | 2003-04-29 | 2008-11-06 | Infineon Technologies Ag | Verfahren und Vorrichtung zum Bewerten und Nachprogrammieren von einmal programmierbaren Zellen |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2684206B1 (fr) * | 1991-11-25 | 1994-01-07 | Sgs Thomson Microelectronics Sa | Circuit de lecture de fusible de redondance pour memoire integree. |
US5315177A (en) * | 1993-03-12 | 1994-05-24 | Micron Semiconductor, Inc. | One time programmable fully-testable programmable logic device with zero power and anti-fuse cell architecture |
US5424655A (en) * | 1994-05-20 | 1995-06-13 | Quicklogic Corporation | Programmable application specific integrated circuit employing antifuses and methods therefor |
KR0140178B1 (ko) * | 1994-12-29 | 1998-07-15 | 김광호 | 반도체 메모리장치의 결함 셀 구제회로 및 방법 |
DE19607724A1 (de) * | 1996-02-29 | 1997-09-04 | Siemens Ag | Schaltungsanordnung für einen programmierbaren nichtflüchtigen Speicher |
US5825201A (en) * | 1996-06-21 | 1998-10-20 | Quicklogic Corporation | Programming architecture for a programmable integrated circuit employing antifuses |
-
1999
- 1999-05-05 DE DE19920721A patent/DE19920721C2/de not_active Expired - Fee Related
-
2000
- 2000-04-14 TW TW089106975A patent/TW473727B/zh not_active IP Right Cessation
- 2000-05-02 JP JP2000133724A patent/JP3955714B2/ja not_active Expired - Fee Related
- 2000-05-04 KR KR10-2000-0023888A patent/KR100383848B1/ko not_active IP Right Cessation
- 2000-05-05 US US09/566,067 patent/US6344757B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2000353749A (ja) | 2000-12-19 |
JP3955714B2 (ja) | 2007-08-08 |
KR100383848B1 (ko) | 2003-05-14 |
DE19920721A1 (de) | 2000-11-23 |
DE19920721C2 (de) | 2001-03-22 |
US6344757B1 (en) | 2002-02-05 |
KR20010069191A (ko) | 2001-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW446952B (en) | Circuit-arrangement with temperature dependent semiconductor element test and repair logic | |
TW518593B (en) | Reference signal generation for magnetic random access memory devices | |
TW381206B (en) | Intermediate potential generating circuit | |
TW301095B (zh) | ||
DE19956550A1 (de) | Trimmschaltung für systemintegrierte Schaltung | |
TW416052B (en) | Semiconductor memory device | |
TW515019B (en) | Arrangement to regulate the reference voltage in semiconductor chip | |
KR950027821A (ko) | 기준전위발생장치 및 그것을 구비한 반도체메모리장치 | |
BR102013005719A2 (pt) | Dispositivo de processamento de informação, sistema de processamento de informação, método de controle, e meio de armazenagem | |
TW473727B (en) | Circuit-arrangement to program an electric programmable element | |
TW527600B (en) | Semiconductor memory device which controls sense amplifier for detecting bit line bridge and method of controlling the semiconductor memory device | |
DE112006003746T5 (de) | Fahrzeugausrüstung | |
CN104866253A (zh) | 一种芯片及其响应成像装置的方法、成像系统 | |
EP2831887A1 (en) | Trimmable reference generator for sense amplifier | |
JP2002217295A (ja) | 半導体装置 | |
US11862243B2 (en) | Memory device and method thereof | |
DE69909926D1 (de) | Nichtflüchtige Speicheranordnung und Verfahren zu ihrer Prüfung | |
TW536815B (en) | Ferroelectric random access memory | |
TWI251728B (en) | Control board | |
JP2006514276A (ja) | 抵抗エレメントに対する電気的な測定値を突き止めるための、有利には抵抗エレメントを流れる電流を突き止めるための方法および回路装置 | |
TW320723B (en) | Semiconductor memory device and testing method thereof | |
DE10130215B4 (de) | Meßgrößenaufnehmer mit angeschlossenem Datenspeicher | |
TW200423150A (en) | Method and apparatus for establishing a reference voltage in a memory | |
JP2014149896A (ja) | 不揮発性半導体記憶装置及び半導体装置 | |
DE112014006917B4 (de) | Halbleitervorrichtung und Halbleiter-Chip |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |