TW465052B - IC die power connection using canted coil spring - Google Patents

IC die power connection using canted coil spring Download PDF

Info

Publication number
TW465052B
TW465052B TW089108942A TW89108942A TW465052B TW 465052 B TW465052 B TW 465052B TW 089108942 A TW089108942 A TW 089108942A TW 89108942 A TW89108942 A TW 89108942A TW 465052 B TW465052 B TW 465052B
Authority
TW
Taiwan
Prior art keywords
semiconductor die
contact pad
coil spring
coil
spring
Prior art date
Application number
TW089108942A
Other languages
English (en)
Inventor
Terrel L Morris
David M Chastain
Original Assignee
Hewlett Packard Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Co filed Critical Hewlett Packard Co
Application granted granted Critical
Publication of TW465052B publication Critical patent/TW465052B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/71Means for bonding not being attached to, or not being formed on, the surface to be connected
    • H01L24/72Detachable connecting means consisting of mechanical auxiliary parts connecting the device, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)

Description

46505 2 A7 B7 五、發明說明(1 經濟部智慧財產局員工消費合作社印製 發明領斑 本發明大體上關於用於半導體晶粒之封裝元件,特 別是關於將半導體晶粒連接到被含於半導髏封裝體基體之 引線的電氣連接器。 背景 半導體元件或晶粒典型上被容納在一個較大的殼體 或「封裝體」内’其提供半導體晶粒機械式支撐,亦保護 半導體晶粒不受實體上的損傷。傳统半導鱧封裝體包括一 個被定尺寸來收納半導逋晶粒的區域,一般稱為「窗口」, 且被提供有一或多個(典型上有數十個或數百個)引線或電 路路徑’允許半導體晶粒被置放於封裝體的窗口,以便被 電性連接到位於封裝體外部的引線或端子。如此造成之半 導體元件總成(亦即封裝體和晶粒),可接著藉此技藝中已 知的無數個製程中的一個製程,而安裝在一適當印刷電路 板(PCB)上》 這些年來已發展出好幾個將半導體晶粒上的各種輸 入或輸出(I/O)端子或「墊」電性連接到提供於封裝體基 體上的對應引線的方法β例如,有一個方法,廣義地稱為 佈線焊結,係將晶粒上的每個I/O墊單獨地連接到一個非 常細的線(例如,直徑約18微米左右的線)。線被一次一條 地結合或焊接到半導體晶粒和封裝體基體上的墊,其係使 用諸如楔形物或毛細管的特別的工具,以及熱、壓力、及 /或超音波的組合。這些程序被廣義地稱為熱壓或熱音波 結合。 請 先 Μ- ϋ 背 面 之- 注
項 再 填 , 本 I 訂 本紙張尺度適用中國國家標準(CNSM4規格(210 X 297公釐) 4 - 經濟部智慧財產局員工消费合作社印製 A7 -____B7_ 五、發明說明(2 ) 雖然佈線焊結程序最初是以人力進行,操作員的技 術控制結合程序的每個層面,但是隨著I/O接點密度的增 加’其已經快速進展到完全自動化的程序。在自動化佈線 焊結程序中,一個自動化佈線機感應到在半導體晶粒和封 裝體基體兩者上的I/O墊的位置,然後自動地將該等合適 的墊與細線連接。此種自動佈線焊結程序係良好發展,且 已與半導體晶粒上不斷增加的接點數目和縮小的結合墊尺 寸同步發展。例如,結合需要300個接點和具有兩排交錯 周邊結合墊而墊尺寸小至50 X 50仁m(2 X2密耳)且同排的 墊中心之間為100/zm(4密耳)的半導髏晶粒,是不普遍的。 可用來將半導體晶粒電性連接至封裝體基體的其他 技術,包括(但不被限制於)帶式自動化結合(TAB)程序, 以及各種新近被稱為「倒裝(flip chip)」程序中的任一者》 雖然用來電性連接半導體晶粒和封裝體基體上的各 種引線的前述元件構造和方法是良好運作且正被使用,但 是在積體電路科技中的持續發展正造成半導體晶粒具有不 斷增加數目的I/O墊以及不斷增加和相當的電流要求。例 , 如,在5伏特下操作的40瓦元件需要8安培的供應電流,而 在2伏特下操作的相同元件需要20安培的供應電流。因為 大部份的晶粒結構需要在接近晶片中央的位置,而不在1/0 結合墊一般所在的周緣,將此種電力提供給晶粒,所以提 供所需的高電流供應路徑己確定是困難的。亦即,因為用 於佈線焊結程序中的線是極端地細(一般直徑為丨8微米), 所以單條線無法用來承載某些新近較高電力半導體晶粒 本紙張尺度適用中國國家標準(CNS)A4規格⑽χ 297公货) --------------裝 0 H ^1 ^1 ^1 κ — 1 訂---------線 {請先閲讀背面之注意Ϋ項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 4650 5 2 A7 __B7__ 五、發明說明(3) 需的高電流。 在過去巳被用來克服結合線之有限電流承載能力的 方法,在於應用多個平行排列的線,以便提供多餘的供應 電流和接地路徑給半導體晶粒。儘管此種平行的多餘佈線 技術從功能性角度來看是有效的,但是他們需要很多多餘 結合墊位置,減少了可用於元件I/O的同樣數量的結合墊 位置數目。關於使用多個多餘結合線以供應操作電流給晶 粒的其他問題包括(但非限制於),關於線中的電阻性電力 損失、高感應、信號串音、及電容效果。 雖然新近發展的「倒裝J程序藉由提供較短的晶粒-封裝體連接而改善前述某些問題,但是這些獲得的部份被 接下來倒裝結構對於被含於封裝體基體中的佈線造成的困 難抵銷。亦即,仍然必須透過被含於封裝體基體中的高度 嵌裝佈線提供相當量的電流路徑,以便提供所需的電力和 接地連接給半導體晶粒的表面。另一個問題在於,倒裝程 序一般需要目前並非廣為所用之特別設計的製造裝置和夾 具。 因此,仍然存在著一需求,即對於能夠提供某些新 近較高電力半導體元件所需之相當高電流的半導體封裝體 總成’而同時降低電阻性電力損失,以及由於高感應、信 號串音及電容效果所產生之問題,該等問題一般與目前可 得之平行結合線結構有關聨。假如此種改良式封裝體總成 可用目前可得之半導體封裝艎製造裝置和夾具製得,則可 達成另一個優點。 本紙張尺度適用中國國家標準(CNS)A4規格(21〇χ297公爱) 6 n n n n n I 丨 hb ah am I f請先«·«'嘴面,之ii意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印刻农 A7 —_________B7__ 五、發明說明(4 ) 本發明之概要說明 根據本發明之半導體晶粒可包含一大致平面狀基 艘’具有一個定置於半導馥晶粒之第一側的接觸墊· _線 圈彈簧被依附到該半導艘晶粒上的接觸墊,使得該線圈彈 簧的軸大致平行於該半導體晶粒的第一側。 根據本發明之半導艘元件總成可包含一個具有至少 一接觸墊於其上的半導體晶粒,以及一個具有至少一引線 墊於其上的封裝髖基逋。該封裝體基艘被定尺寸以收納該 半導體晶粒’使得當該半導體晶粒被定位於該封裝艘基體 上時’該半導體晶粒上的接觸墊實質上與該封裝逋基體上 的引線墊對齊。一線圈彈簧被定位於半導體晶粒之接觸塾 和封裝體基體之引線墊之間,使得該線圈彈簧之軸實質上 平行於被含於半導體晶粒之接觸墊和被含於該封裝體基趙 之引線墊。 亦揭露一種將半導體晶粒上的接觸墊連接到封裝趙 基體上之引線墊的方法,包含:定位線圈彈簧,線圈彈著 具有至少一線圈於半導體晶粒上的接觸墊;定置半導體晶 粒鄰接於封裝體基體,使得線圈彈簧實質上與封裝體基體 上之引線墊對齊;迫使半導體晶粒和封裝體基體在一起, 以便壓縮彈簧產生一預負載情況;及將半導體晶粒相對於 封裝想基想保持在一固定位置,以便維持預負載情況。 根據本發明之在接觸墊上形成線圈彈簧之方法可包 含之步驟為:將一線的近端附接到接觸墊;在三度空間移 動線,以便產生第一線圈,第一線圈從接觸墊大致向外 n n n ·1 n It I t If I 一6',I ϋ I <請先閱讀脅面之注意事項再填寫本頁)
0 0 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(5) 伸;及將線附接到接觸墊。 圖式簡要說明 本發明之例示性和目前較佳的實施例係顯示於附囷 中,其中: 第1圖係根據本發明之半導艘元件總成之一實施例的 一部份放大側面剖視圈; 第2圖係顯示形成於其上之多個接觸墊之位置和方位 之半導想晶粒的一側的平面圓; 第3圖係顯示窗口和形成於其上之多個引線墊的位置 和方位的封裝體基艘的平面圊; 第4圈係根據本發明半導體元件總成之第二實施例的 一部份的放大侧視剖面圖; 第5圊係根據本發明半導體元件總成之第三實施例的 一部份的放大側視剖面圖;及 第6圖係具有形成於其上之另一種排列之接觸墊的半 導體晶粒的一側的平面圓。 本發明的詳細說明 根據本發明之一較佳實施例的半導體元件總成10係 較佳地顯示於第1至3囷中,其包含一個半導體晶粒π,其 上可被提供有_或多個接觸墊14,以便提供電力給半導體 晶粒。半導體元件總成10亦可包括一封裝體或基體16,於 其中具有一個適合收納半導體晶粒12的凹部區域或「窗 口」18’如第3圓清楚所示者。封裝體或基體16可被提供 有—或多個引線墊20於其上,該等引線墊被定尺寸和定 本紙張尺度適用中國國家標準(CNS〉A4規格(210x297公釐〉 - — — I11IIJ1—— — — — — — — — — — « — — — — — III , I 叫 I f請先虬讀臂面,之注意事項再填寫本頁) A7 ______B7__ 五、發明說明(6 ) 位,使得當半導髏晶粒12被定位於封裝艎16的窗口 18内 時’該等引線墊實質上與被包含於半導體晶粒12上的接觸 墊14對齊》 每個被提供於半導體晶粒12上的接觸墊14,藉由一 或多個線圈彈簧22,被電性連接到定位於封裝艎或基體16 上的對應引線墊20。每個線圈彈簧22可基本上相同於其他 線圈彈簧,且可包含一連讀線24,具有一近端26和一遠端 28。線24可用類似那些用來形成傳統線囷彈簧的方式,螺 旋式捲繞於彈簧轴30上。在一較佳實施例中,線圈彈簧22 可藉一傳統焊線機(未顯示)「高速旋轉」(on-the-fly)而形 成。然而,在本發明的其他實施例中,彈簧22可被預成形 然後依附到接觸墊14,其將於後詳細說明β —般較佳地(但 非必要地)是每個彈簧22被依附到半導雄晶粒12上的接觸 墊14。另外可選擇的方式是,彈簧22可被依附到封裝體基 體16上的引線墊20。 經濟部智慧財產局員工消費合作社印製 若線圈彈簧22將藉由焊線機(未顯示)「高速旋轉」形 成,則彈簧形成程序中的第一步驟在於將線24的近端26依 附到半導體晶粒12上的接觸墊14。線24的近端26可根據佈 線焊結技術中任何方便程序而依附到接觸墊14,諸如例如 藉由熱壓或熱音波結合。隨後,焊線機的毛細管(未顯示) 若有需要係在三度空間中移動,以便形成彈簧22的第一環 圈或線圈32»第一環圈或線圈32亦可被依附到半導體晶粒 12上的接觸墊14(例如藉由熱壓或熱音波結合),如第1圊 清楚顯示者焊線機(未顯示)可繼續形成彈簧22的單獨環 9 本紙張尺度適用中國园家標準(CNS)A4規格(2][0 χ 297公釐) 4^ 4^ 經濟部智慧財產局員工消費合作社印制^ A7 B7 五、發明說明(7 ) 圈或線圈,當每個單獨環圈或線圈34被形成時,將其等依 附到半導艟晶粒12上的接觸墊14。當充份數目的線圈34已 被置放於接觸墊14之後,焊線機可在最後的結合之後將線 24斷開,因而形成彈簧22之遠端28。 如下文中詳細討論者,形成該彈簧22使其各個線圈34 在相同方向上相對於弹簧轴30傾斜或成斜角* 一般上是較 佳的,但非必要的》亦即,如本文中所使用者,「傾斜」 一詞代表線圏34總是在相同方向上相對於彈簧轴30傾斜的 彈簧構形。所以傾斜彈簧22允許其在橫向方向(如箭頭44 所示者)上更容易被壓縮,因而允許彈贅22在半導體元件 總成10之組裝期間被「預負載」。彈簧22的此種預負載確 保彈簧22之實質上所有的線圈34將與封裝體基體16上的引 線墊接觸,因而改善電氣性能》 當所需數目的彈簧22已被形成和固定到半導體晶粒 12的各種接觸墊14之後,半導體晶粒12可被安裝到封裝體 基體16以形成根據本發明之完整的半導體元件總成1〇。簡 言之,安裝程序可涉及首先將晶粒12置放於封裝體16之窗 口 18内的步驟。參看第3困,一旦晶粒12已被適當地定位 於窗口 18之後,彈簧22將與提供於封裝體基體16上的各種 對應接觸墊20相接觸》之後,用來使晶粒12定位於窗口 18 内的夾頭(未顯示)亦可將晶粒12稍微往下移動(亦即朝向 封裝體基體16),以便稍微地壓縮彈簧22。如此壓縮彈簧22 產生上述之彈簧預負載。適當的晶粒附接材料(未顯示), 諸如環氧樹脂,可接著被注入晶粒12和封裝體基體16之間 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 10 n n I n 111 n 1 ^ ^ I I I n n I n ϋ 一si» I n n n I I n I <請先"讀背面之沒意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 A7 _____B7__ 五、發明說明(8 ) 的空間,以便將晶粒12固定到封裝體基體16,且維持彈簧 的預負載。此時,被包含於半導體晶粒12上的剩餘I/O墊, 可根據此技藝中熟知之多種程序中的任何一種(例如佈線 焊結)被依附到提供於封裝體基髖16上的適當引線(亦未顯 示)。 本發明之一頰著優點在於解決提供高電流路徑給半 導體晶粒的問題,但不需要使用多個在晶粒上的輪入/輸 出墊以提供高電流操作所需要之多餘電流路徑》本發明之 另一優點在於,用於提供供應電力給半導艎晶粒的線圈彈 著22可被定位在半導想晶粒12上需要電力的任何方便的位 置。能夠將電流接點定置於半導體晶粒上那些需要電力的 部份的能力,減少了感應、信號串音及/或噪音問題,該 等問題通常與長的線延伸相關聯。由彈簧的線圈所提供的 相對較短的電流路徑、以及較多數目的平行電流路徑,亦 降低電阻性的電力損失。仍是本發明之另一優點在於,彈 簧22可由傳統和容易取得之焊線設備「高速旋轉」形成, 相關於本發明之另外的優點包括使半導體晶粒12相 對於封裝體基體16移動和取出的能力。例如,彈簧22和引 線墊20的安排允許半導體晶粒12相對於封裝體基體16被移 動一相當量’而仍然維持良好的電性接觸。亦即,本發明 降低電力連接所需的對齊裕度,因而允許半導體晶粒12根 據I/O墊的對齊要求被定位於封裝體基體16上,而不是根 據電力和接地路徑的對齊要求》再者,以本發明可得之彈 簧接觸方法允許半導體晶粒12相對於封裝體基逋16被取出 本紙張尺度適用中國國家標準(CNS>A4規格(210 X 297公;Ϊ ) 11 I — —— — — — 1) — — — — I I — I I I I ^* 1111111_ ^^ (請先閱it背面之注意事項再填寫本頁) A7 4 6 5 _____ . _B7 五、發明說明(9 ) 及/或重新定位多次,這在某些應用中是必要或希望的。 已經簡要地描述半導體元件總成1〇以及其一部份較 明顯的特微和優點,現將詳細描述根據本發明之該半導體 元件總成的各種實施例》然而,在進行該描述之前,應該 注意的是,用於本文中的「半導逋晶粒」一詞代表矽或其 他半導體積體電路或「晶片」,其含有電路和結合墊於半 導體晶粒的一側或多側》 「半導體元件總成」一詞代表半 導體晶粒和相關的封裝體,其含有至少該半導體晶粒,包 括可用來連接半導體元件總成到一插座或印刷電路板的任 何外部封裝體引線、銷或球。除了上述的結構之外•半導 體封裝體亦可被構造來收納額外的電路组件或甚至其他的 半導體晶粒,諸如相同於所謂多重晶片模組(MCM)結構 的情況。因此,本發明應該不被視為限制在本文中所示和 所述的特別封裝體外形和結構中。 經濟部智慧財產局員工消費合作社印製 有前述的考量於心中,半導體元件總成的一實施例 被較佳地顯示於第1至3圖中,可包含一大致平面狀的半導 體晶粒12 ’具有第一或下表面36和第二或上表面38 D應該 注意的是,用於本文中的「上」和「下」一詞僅為相對詞, 代表附圊所示表面的方位《因為其他的方位是可能的,所 以「上」和「下」的詞應該不被視為用來限制本發明。半 導體晶粒12可在下表面36上被提供有一或多個接觸塾14, 其在一較佳實施例中被用來提供電力和接地路徑給含於半 導體晶粒12中的電路β參看第2圊,被提供於晶粒12下表 面36之接觸墊14可根據目前的實務被敷鍍以金屬,以便 12 本紙張尺度適用中國國家標準(CNS>A4規格(210 χ 297公釐) 經濟部智慧財產局員工消費合作社印®ΐ A7 ______B7_______五、發明說明(10 ) 供一導電表面β因為很多金屬和金眉合金中的任一者可被 用來形成於半導體晶粒12上的該敷鍍金屬的接觸墊Μ,所 以本發明應該不被視為限制在根據任何特別方法形成之任 何金眉材料。透過例子,在一較佳實施例中,接觸墊14可 包含一銘合金且可根據一激鍵程序而形成。然而,因為形 成此種敷鍍金屬接點於半導體晶粒上的程序在此技藝廣 為所知,且因為熟於此技者在熟悉本發明之教示後可容易 地選擇一個合適的材料和程序,所以,在本發明之一實施 例中用來形成敷鍍金屬接觸墊14的材料和程序,將不在本 文中更詳細地說明。 如上述簡要地描述,半導馥晶粒12的第二或上表面38 亦可被提供有一或多個額外的接觸或I/O墊(未顯示),以 便允許對應的輸入和輸出信號傳達到含於半導體晶粒12上 的電路或由該電路傳出。然而,因為I/O墊以及形成此等I/O 墊的程序,在此技藝中廣為所知,且因為此等墊和形成程 序的詳細說明對於瞭解或資施本發明是不需要的,所以可 被提供於半導體晶粒12上表面38的I/O墊將不在本文中更 詳細地說明。 收納該半導體晶粒12的封裝體16較佳顯示於第3圖 中,可包含一大致矩形構件,雖然其他形狀是可能的。另 外可選擇的方式’封裝體16可甚至包含上述相關於多重晶 片模組(MCM)結構的形式。無論如何,不管其特別的結 構或預定的應用,封裝體16可被提供有一凹部區域或「窗 口」18,其被定尺寸以便收納將被容納於封裝饉16内的半 本紙張尺度適用中國國家標準(CNS)A4規格(210*297公》) 13 請 先 閲 讀 .背 面 之 注 項 再 填 , 寫裝 本衣 頁 訂 線 A7 B7 4650b 五、發明說明(11) 導體晶粒12。封裝體16亦可被提供有一或多個引線墊20, 其被定尺寸和間隔配放於窗口 18内,使得他們將實質上與 設於半導體晶粒12下表面36上的接觸墊14對齊•如同關於 提供於半導體晶粒12之接觸墊14的情況,含於封裝體16之 引線墊20可被敷鍍金屬,以便提供適合與彈簧22做電性接 觸的傳導性表面或「墊」*根據很多程序沈積之很多金屬 和金屬合金中的任一者,可被用來形成在封裝體基體16上 的敷鍍金屬引線墊20。因此,本發明應該不被視為限制在 包含任何特定金屬材料和根據任何特定程序形成之引線墊 20 »然而,透過例子,在一較佳實施例中,被提供於封裝 體基體16上的引線墊20可包含鎳-金合金且可根據電鍍程 序而形成β 封裝體基體16亦可被提供有任何數目的引線(未顯 示),諸如例如適合連接到各種I/O墊(亦未顯示)的引線, 其可用上述方式被提供於半導想晶粒12之上表面38"然 而,因為此種半導體封裝體在此技藝中為已知,且可容易 被熟於此技者在熟悉本發明教示後而製造出,所以,可用 於一較佳實施例中的特別半導體封裝體16將不在本文中更 詳細說明。 半導體元件總成10可被提供有一或多個線圈彈簧 22,其利用提供於封裝體基體16上的對應引線墊20電性連 接到半導體晶粒12上的接觸墊14。例如,在第2圓所示之 實施例中,半導體晶粒12的下表面36被提供有四個接觸塾 14,以實質上’’+,,號的形式排列著。或者,如下面之詳細 本紙張尺度適用中囷國家橾準(CNS)A4規格(210 X 297公釐) ^ ——El n ^ n n ϋ n 4— I · I n -I n ϋ n I I 線 (tf·先leil'嘴*之;t意事項再填寫本頁> 經濟部智慧財產局員工消費合作社印製 14 —一 ______B7____ 五、發明說明(12) 說明所示,其他的排列是可能的。每個接觸墊14有一個長 度40和一個寬度42。在一較佳實施例中,每個接觸墊14的 寬度42足以容納兩個並排定置的線圈彈簧22,以實質上第 2围所繪示的方式。因為較佳的方式是,提供於封裝體基 體16上的對應引線墊20,具有如同半導體晶粒12的接觸墊 I4的實質上相同的尺寸和形狀,所以附接於半導體晶粒12 上的接觸墊14的彈簧22,亦將實質上與提供於封裝體基體 16上之引線墊20的全艘相接觸。 在進行描述之前,應該注意的是,提供於半導體晶 粒12上的接觸墊14可被提供有任何數目的彈簧22,該彈簧 具有任何方便數目的單獨線圈34* —般言之,單獨彈簧22 的數目、每個彈簧的線圈數目、及彈簧線24的尺寸(亦即 直徑),應該被選定,使得彈簧22能夠供應特別的半導體 晶粒12所需的電流。亦即,因為彈簧22的每個線圈34提供 有兩個電流路徑於引線墊20和接觸墊14之間,所以希望實 施本發明的人應該選擇前述的參數(例如,彈簧22的數目、 每個彈簧22的線圈34數目及彈簧線尺寸),使得每個線圈34 可安全地承載其預期電流部份,而不會有過熱的危險。 經濟部智慧財產局員工消費合作社印製 透過例子,不限制本發明之範圍,在一較佳實施例 中’每個彈簧22可由直徑約20微米至30微米範圍内(較佳 為25微米)的線形成。彈簧22可被形成使得其每毫米包括 約10個線圈,每個線圈34的直徑在約100微米至150微米的 範圍内(較佳為125微米)。 應該注意的是,應該選擇包含形成彈簧22之線24的 15 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 4b bL . A7 一 —" 五、發明說明(13) 特別材料,使得其可相容於(至少由冶金的角度來看)形成 敷鍵金屬接觸墊14和引線墊20的材料。因為大範圍的金屬 和金屬合金可被用來形成敷鍍接觸墊14和引線墊20以及形 成彈簧22’且因為熟於此技者可容易察覺到哪些是冶金相 容和哪些不相容,所以本發明不應被視為限制在任何特別 的材料或材料組合中。然而,透過例子,在一較佳實施例 中,用來形成彈簧22的線24可包含金。 雉續說明且主要參考第1囷,每個線圈彈簧22可基本 上相同於其他的彈簧’且可包含一連讀線24,具有一近端 26和一遠端28。線24以傳統線圈彈簧方式,對於一彈簧軸 30螺旋式捲繞,且在一較佳實施例中,以焊線機(未顯示) 「高速旋轉」而形成》在彈簧形成程序中的第一步驟在於, 將線24近端26附接到半導艘晶粗12的接觸整14上。線24的 近端26可透過在此技藝中已知或未來可發展出的很多程序 中的任一者(例如熱壓或熱音波結合被焊線機(未顯示) 附接到接觸墊14。當線24的近端26已成功地結合至接觸塾 14之後,焊線機的毛細管(未顯示)若有必要則在三度空間 内被移動,以便形成彈簧22的第一環圈或線圈32。因為谭 線機的毛細管可在三度空間移動,且因為其運動大致由電 腦控制’所以其對於使用者(未顯示)而言,程式化焊線機 以形成彈簧22的各種環圈或線圈34是較簡單的事情.亦 即’因為熟於此技者在熟知本發明之教示後,可容易程式 化一個焊線機以形成彈簧22的線圈34,所以可用於—特別 的焊線機中以形成彈著線圈34的特別程序,將不在下面作 本紙張尺度適用中國國家標準(CNS>A4規格(210 X 297公爱> ^ f --------^--------------.------------------ {請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 A7 ____B7_ 五、發明說明(Μ ) 詳細的描述* 在第一線圈32形成之後,其亦可被任何方便的結合 程序(例如以熱壓或熱音波結合)依附到半導體晶粒12上的 接觸墊14»焊線機(未顯示)可繼續形成彈簧22的單獨環圈 或線圈34,將每個單獨線圈34附接到半導體晶粒12上的接 觸墊14。當充份數目的線圈34已被置放之後,焊線機可在 最後的結合之後斷開線24,因而形成彈簧22之遠端28。 如上面簡要的討論,一般較佳的是(但非必要)形成該 彈簧22使得其各種線圈34相對於彈簧轴30在相同的方向上 傾斜。例如*在第1圈所示的實施例中,每個線圈34相對 於彈簧轴30傾斜,使得線圈從左至右大致往下傾斜。若線 圈未傾斜,則線圈的「前j部份(亦即最接近觀察者的線 圈部份),將在一方向傾斜,而線圈的「後j部份(亦即那 些定置於前部份後方的線圈部份),將在相反方向傾斜。 形成線圈彈簧22使其被如此傾斜,可允許彈簧22更容易在 剖面或橫向方向上被壓縮(箭頭44所示)’以產生所需的「預 負載」。如上所述,使弹·簧22在橫向方向44上預負載,可 確保彈簧22之實質上所有單獨線圏34將與封裝體16上的引 線墊20接觸β可提供給彈簧22的傾斜量(亦即傾斜角度)不 是特別重要的,任何的傾斜角度可被視為是在本發明之範 圍内》透過例子,在一較佳實施例中,傾斜角度46可被選 擇在約45度至75度的範圍内。 當所需數目的彈簧22己被形成和固定至半導體晶粒 12的各種接觸墊12之後,半導體晶粒12可被安裝到封裝體 本紙張尺度適用中國國家標準(CNS)A4規格<210 X 297公釐) 17 ϋ ^ ^ n n ^ ί «I I n ^ I n 1« ^ ^ n I ϋ 一6, · ϋ I ^ n af n t (請先閲讀背面之注意事項再填寫本頁) 4 6 5 0 5 2 Α7 Β7 五、發明說明(15) 基體16,以形成根據本發明之完成的半導艘元件總成10。 安裝程序中的第一步驟在於將半導體晶粒12置放於封裝體 16的窗口 18内。此步驊可用設備或裝置的幫助來進行,諸 如一夾頭(未顯示),其在將半導體晶粒定置於對應的封裝 體窗口内的技術中為已知。一旦半導體晶粒12已被定位於 窗口 18内’則被提供於半導體晶粒12上的各種彈簧22將與 提供於封裝體基體16上的各種對應的引線墊20接觸》使半 導體晶粒12定位於窗口 18内的裝置(例如夾頭)可隨後迫使 半導體晶粒12朝向封裝體16*以便在彈簧22中引入一點點 「預負載」。預負載有助於確保彈簧22的實質上全部的環 圈或線圈34與接觸墊14和引線墊20做電性接觸。之後,任 何的晶粒附接材料(未顯示),諸如例如環氧樹脂,或聚酰 亞胺或矽黏著劑,可被注入半導體晶粒12和封裝體16之間 的空間内。晶粒附接材料將半導體晶粒12固定於封裝體16 内,因而確保彈簧的預負載被保持著。或者,亦可使用施 敷晶粒附接材料的其他方法,其對於熟於此技者在熟悉本 發明之教示後是清楚明白的。例如,晶粒附接材料可在半 導體晶粒12被移到窗口 18之位置之前被沈積於封裝體基體 16上》無論如何,當晶粒12被固定於窗口 18之後,被含於 半導體晶粒12上的剩餘I/O墊(未顯示)可根據此技藝中熟 知或未來可發展出的很多的程序(例如佈線焊結)而被附接 到提供於封裝體16上的適當引線(亦未顯示)。 如上所述,使接觸墊14電性連接到引線墊20的線圈 彈簧22可用焊線機「高速旋轉」而形成》然而,其他的設 本纸張尺度適用中國國家標準(CNS)A4規袼(210x297公爱) <請先閱讀背面之注¾事項再填寫本頁) 經濟部智慧財產局員工湞費合作社印製
I ϋ n I ,°Jfl I i I n n n ϋ n I i i n n ϋ ϋ I 經·濟部智慧財產局員工消費合作社印製 A? Β7 五、發明說明(1ό) 置是可能的。例如,現參考第4圖,半導體元件總成110的 第二實施例可被提供有一預成形線圈彈簧122〇預成形線 圈彈簧122可接著被附接到提供於半導體晶粒122上的接觸 墊114。在第4圖所示的實施例中,只有近端126和遠端128 被結合到接觸墊114。藉由稍微地壓縮彈簧122以形成關於 第一實施例所述的預負載,剩餘的線圈134被壓迫到接觸 墊114和被含於封裝體基艘116上之引線墊120兩者•預成 形彈簧122的近端126和遠端128,可藉由很多目前此技藝 中已知或未來可發展用來結合此種材料的程序(例如熱音 波或熱壓縮結合),而被結合到接觸墊114。 其他的設置仍是可能的*例如,一半導體元件總成210 的第三實施例亦可被提供有一預成形線圈彈簧222,如第5 圖清楚所示者。然而,在第三實施例中,預成形彈簧222 可藉由一分離的結合線223而被附接到半導體晶粒212上的 接觸墊214。結合線223可延伸穿過彈簧222的各種線圈 234 ’使得結合線223大致平行於彈簧軸230。結合線223的 近端227和遠端229可藉由很多程序,諸如例如熱音波或熱 壓縮結合技術,而被結合到半導想晶粒212上的接觸墊 214。因為彈簧222的各種線圈234不是單獨地被結合到接 觸墊214或被含於封裝體基體216的引線墊220,所以在半 導體元件總成210之組裝期間稍微的壓縮彈簧222以便產生 上述的預負載,通常是必要的。彈簧預負載有助於確保彈 簧222的每個單獨線圈234將與各自的接觸墊214和引線勢 220做良好的電性接觸。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱> T9 -------------裝 » H ^1 ϋ -ϋ ^OJ_ n —a I* i I (請先閲讀背面之注意事項再填窵本頁) 465052 A7 _B7__ 五、發明說明(17 ) 最後,如上所述,提供於半導體晶粒(例如標號12所 示者)上的接觸墊(例如標號14所示者),可包含很多構造 中的任何的一種》例如,現參考第6圖,半導體晶粒312的 另一實施例可包含八個單獨的接觸墊314,排列成實質上 如第6圊所示。單個彈簧322可被提供於每個分離的接觸墊 314(為清楚起見只有一個彈簧322被顯示於第6圖中)。當 然,提供於一個配合的封裝體基體(未顯示)的引線墊(亦 未顯示)可以類似構造被排列,使得引線塾(未顯示)可實 質上與提供於半導體晶粒312上的接觸墊314對齊。被提供 於每個接觸墊314的彈簧322可包含上面所述及所示的實施 例的任一者。 可預期的是,本文所述之發明性概念可以各種其他 方式具體成形,且附帶的申請專利範圍意圖被解釋為包括 本發明之其他實施例,除了在習知技藝中所限制之範圍之 外。 {請先閱讀背面之泫意事項再填寫本!) 訂i 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國囤家標準(CNS)A4規格(210 X 297公絮> 線 —-i!——.----------------- 五、發明說明( 18, A7 B7 元株糯號對照袅 經. 濟 部 智 慧 財 產 局 員 工 消 費 合 作 社 印 製 10…半導體元件總成 12…半導體晶粒 14...接觸墊 16…封裝體或基體 18".窗口 20...引線墊 22…彈簧 24".線 26,..近端 28…遠端 30...彈簧轴 32…第一線圈 34…線圈 16.·.下表面 38 —L表面 40…長度 42…寬度 44…横向方向 46…傾斜角度 110...半導體元件總成 112…半導體晶粒 114…接觸墊 116··.封裝體基體 120…引線墊 122...彈簧 126…近端 128...遠端 134...線圈 210·..半導體元件總成 212·.,半導體晶粒 214...接觸墊 220…引線墊 222…彈簧 223…結合線 227...近端 229…遠端 230...彈簧轴 234".線圈 312…半導體晶粒 314…接觸墊 320...引線墊 322...彈簧 本紙張尺度適用中圉國家標準(CNS)A4規格(210 X 297公笼) 21 -------------裝·-------訂----- !線 (請先閱讀背面之注意事項再填莴本頁)

Claims (1)

  1. 6505 2 Λ8 RS CS DS
    六、申請專利範圍 第89108942號專利申請案 申請專利範圍修正本修正日期:9〇年9月 1. 一種半導體元件總成(1〇),包含: 一半導體晶粒(12)’具有至少一個接觸墊(14) 於其上; 一封裝體基體(16),具有至少一個引線墊(2〇) 於其上,該封裝體基體(16)被定尺寸以收納該半導 體晶粒(12) ’使得當該半導體晶粒(丨2)被定置於該 封裝體基體(16)上時,該半導體晶粒(12)上的該接 觸墊(14)實質上與該封裝體基體(16)上之該引線墊 (20)對齊;及 一線圈彈簧(22)’具有一軸(30),該線圈彈簧(22) 被定置於該半導體晶粒(12)之該接觸墊(14)和該封 裝體基體(16)之該引線墊(20)之間,使得該螺旋彈 簧(22)之該轴(30)實質上平行於被含於該半導體晶 粒(12)上的該接觸塾(14)和被含於該封裝體基體 (16)上的該引線墊(2〇)。 2‘如申請專利範圍第1項之半導體元件總成(i〇),其 中該螺旋彈簧(22)被附接到該半導體晶粒(12)上的 該接觸墊(14)。 3, 如申請專利範圍第丨或2項之半導體元件總成(1〇), 其中該半導體晶粒(12)包括一上表面(38)和一下表 面(36),且其中該接觸墊(14)被定置於該半導體晶 粒(12)之該下表面(36)。 4, 一種半導體晶粒(12),包含: ί----22- 本威浪尺度適用中國國家標準(CNS)A4規格(210 X 297公芨) (請先閱讀背面之注意事項再填窵本頁) 裝·-------訂---------- 經濟部智慧財產局員工消費合作杜印製 4. 經濟部智慧时產局員工消費合作社印*''衣 六 申請專利範圍 (38); AS HS C£ DS 大致平行基體,具有第一側(3 6)和第二側 一接觸墊(14)’定置於該半導體晶粒(12)之該第 一側(36); 一線圈彈簧(22),具有一軸(3〇),該線圈彈簧被 附接到該半導體晶粒(12)上的該接觸墊(14),使得 該線圈彈簧(22)的該麵(30)係大致平行於該半導體 晶粒(12)的該第一側(36)。 5. 如申請專利範圍第4項之半導體晶粒(12),其中該線 圈彈簧(22)有一近端¢26)和一遠端(28),其中線圈 彈簧(22)之該近端(26)在第一位置處被附接到半導 體晶粒(12 )上的該接觸墊(14 ),且其中該線圈彈黃 (22)之該遠端(28)在第二位置處被附接到該半導體 晶粒(12)上的該接觸墊(14)。 6. 如申請專利範圍第4或5項之半導體晶粒(12),其中 該線圈彈簧(22)包含至少一個線圈(34),其中該至 少一個線圈(34)被附接到該半導體晶粒(12)上的該 接觸墊(14)。 7. 如申請專利範圍第4項之半導體晶粒(12),其中該螺 旋彈簧(22)包含一近端(26)、一遠端(28)和至少一 線圈(34),該半導體晶粒(12)更包含一結合線 (223),具有一近端(227)和一遠端(229),該結合線 (223)大致沿著該線圈彈簧(22)之該轴(30)延伸穿 過該線圈彈簧(22)之該線圈(34),該結合線(223)之 -23- ^--------^---------線 ί請先閱讀背面之注意事項再填寫本頁) 本紙張尺度璉用中國國家標準(CNS)A4規格(2J0 * 297公堃) 4650 AS Bb CS DS 申請專利範圍 經濟部智慧財產局員工消費合作社印製 近端(227)和該遠端(229)被附接到該半導體晶粒 (12)上的接觸墊(14),該結合線(223)將該線圈彈簧 (22)固定到該半導體晶粒(12)上的接觸墊(14)。 8. —種將半導體晶粒(12)上的接觸墊(14)連接到封裝 體基體(16)上之引線墊(20)的方法,包含: 定位該線圈彈簧(22),該線圈彈簧具有至少一線 圈(34)於該半導體晶粒(12)上的該接觸墊(14); 定置該半導體晶粒(12)鄰接於該封裝體基體 (16),使得該線圈彈簧(22)實質上與該封裝體基體 (16)上之該引線墊(20)對齊; 迫使該半導體晶粒(12)和該封裝體基體(16)在 一起’以便壓縮該彈簧(22)產生一預負載情況;及 將該半導體晶粒(12)相對於該封裝體基體(16) 保持在一固定位置,以便維持預負載情況。 9. 一種在接觸墊(14)上形成線圈彈簧(22)之方法,包 含: (a) 將一線(24)的近端(26)附接到該接觸墊 (14); (b) 在三度空間移動該線(24),以便產生第一 線圈(32),該第一線圈(32)從該接觸墊(14) 大致向外延伸;及 (c) 將該線(24)附接到該接觸墊(14)。 1 〇.如申請專利範圍第9項之方法,包含: (d) 將該線(24)在三度空間移動,以便產生下一 -----------^ ' I I I----訂-- ---I---^i J - (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(21ϋ X 297公釐) A« RS CS DS 六、申請專利範圍 個線圈(34),該下一個線圈(34)從該接觸墊(14)大 致向外延伸; (e)將該線(24)附接到該接觸墊(14);及 重覆(d)和(e)的步驟,以形成具有所需數目線圈 (34)的彈簧(22)。 -----------訂'-------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工湞費合作社印制^ 25 - 本紙張尺度適用中國國家標準(CNS)A4規格(2]0 X 297公S )
TW089108942A 1999-10-28 2000-05-10 IC die power connection using canted coil spring TW465052B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/429,512 US6313523B1 (en) 1999-10-28 1999-10-28 IC die power connection using canted coil spring

Publications (1)

Publication Number Publication Date
TW465052B true TW465052B (en) 2001-11-21

Family

ID=23703577

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089108942A TW465052B (en) 1999-10-28 2000-05-10 IC die power connection using canted coil spring

Country Status (5)

Country Link
US (2) US6313523B1 (zh)
JP (1) JP3634737B2 (zh)
KR (1) KR100651485B1 (zh)
SG (1) SG91874A1 (zh)
TW (1) TW465052B (zh)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002151550A (ja) * 2000-11-15 2002-05-24 Nec Corp 半導体装置、その製造方法並びに製造に使用するコイルスプリング切断治具及びコイルスプリング供給治具
US6439894B1 (en) * 2001-01-31 2002-08-27 High Connection Density, Inc. Contact assembly for land grid array interposer or electrical connector
US7083427B2 (en) * 2002-01-15 2006-08-01 Tribotek, Inc. Woven multiple-contact connectors
BR0215519A (pt) * 2002-01-15 2005-03-22 Tribotek Inc Conector de contato múltiplo tramado
US7077662B2 (en) * 2002-01-15 2006-07-18 Tribotek, Inc. Contact woven connectors
US7056139B2 (en) * 2002-01-15 2006-06-06 Tribotek, Inc. Electrical connector
US6551112B1 (en) 2002-03-18 2003-04-22 High Connection Density, Inc. Test and burn-in connector
US6846184B2 (en) * 2003-01-24 2005-01-25 High Connection Density Inc. Low inductance electrical contacts and LGA connector system
WO2005008703A1 (en) * 2003-07-11 2005-01-27 Tribotek, Inc. Multiple-contact woven electrical switches
US7097495B2 (en) * 2003-07-14 2006-08-29 Tribotek, Inc. System and methods for connecting electrical components
US7140916B2 (en) * 2005-03-15 2006-11-28 Tribotek, Inc. Electrical connector having one or more electrical contact points
JP5013681B2 (ja) * 2005-05-10 2012-08-29 新日鉄マテリアルズ株式会社 半導体実装体、半導体実装体半製品及びその製造方法
US7214106B2 (en) * 2005-07-18 2007-05-08 Tribotek, Inc. Electrical connector
WO2007038132A1 (en) * 2005-09-21 2007-04-05 Jones Eric T Fuel cell device
US7982290B2 (en) * 2006-01-12 2011-07-19 Palo Alto Research Center, Inc. Contact spring application to semiconductor devices
US20070222087A1 (en) * 2006-03-27 2007-09-27 Sangdo Lee Semiconductor device with solderable loop contacts
US20080293308A1 (en) * 2007-05-24 2008-11-27 Tribotek, Inc. Pivoting wafer connector
US7384271B1 (en) 2007-06-14 2008-06-10 Itt Manufacturing Enterprises, Inc. Compressive cloverleaf contactor
CN101316014B (zh) * 2007-10-17 2012-02-01 番禺得意精密电子工业有限公司 电连接装置及其组装方法
US7806699B2 (en) * 2008-01-31 2010-10-05 Methode Electornics, Inc. Wound coil compression connector
US7794235B2 (en) * 2008-01-31 2010-09-14 Methode Electronics, Inc. Continuous wireform connector
US7806737B2 (en) * 2008-02-04 2010-10-05 Methode Electronics, Inc. Stamped beam connector
US20100126764A1 (en) * 2008-11-24 2010-05-27 Seagate Technology, Llc die ground lead
US8128418B1 (en) 2010-08-17 2012-03-06 Hamilton Sundstrand Space Systems International, Inc. Thermal expansion compensator having an elastic conductive element bonded to two facing surfaces
US9312610B2 (en) * 2013-09-06 2016-04-12 Sensata Technologies, Inc. Stepped spring contact
US9275970B1 (en) * 2014-08-13 2016-03-01 Hamilton Sundstrand Corporation Wire bonds for electronics
EP3112830B1 (en) 2015-07-01 2018-08-22 Sensata Technologies, Inc. Temperature sensor and method for the production of a temperature sensor
JP6706494B2 (ja) 2015-12-14 2020-06-10 センサータ テクノロジーズ インコーポレーテッド インターフェース構造
US10109556B2 (en) 2016-03-07 2018-10-23 Toyota Motor Engineering & Manufacturing North America, Inc. Systems and methods for spring-based device attachment
US10428716B2 (en) 2016-12-20 2019-10-01 Sensata Technologies, Inc. High-temperature exhaust sensor
US10502641B2 (en) 2017-05-18 2019-12-10 Sensata Technologies, Inc. Floating conductor housing
US10937752B1 (en) * 2020-08-03 2021-03-02 Topline Corporation Lead free solder columns and methods for making same
WO2022039016A1 (ja) * 2020-08-19 2022-02-24 三菱電機株式会社 半導体レーザモジュール

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3921201A (en) * 1972-01-22 1975-11-18 Siemens Ag Improved liquid cooled semiconductor disk arrangement
US5829128A (en) * 1993-11-16 1998-11-03 Formfactor, Inc. Method of mounting resilient contact structures to semiconductor devices
US4830979A (en) * 1988-08-01 1989-05-16 Sundstrand Corp. Method of manufacturing hermetically sealed compression bonded circuit assemblies
JPH0653277A (ja) 1992-06-04 1994-02-25 Lsi Logic Corp 半導体装置アセンブリおよびその組立方法
US5897326A (en) * 1993-11-16 1999-04-27 Eldridge; Benjamin N. Method of exercising semiconductor devices
US6023103A (en) * 1994-11-15 2000-02-08 Formfactor, Inc. Chip-scale carrier for semiconductor devices including mounted spring contacts
US6033935A (en) * 1997-06-30 2000-03-07 Formfactor, Inc. Sockets for "springed" semiconductor devices
JP3653131B2 (ja) * 1995-12-28 2005-05-25 日本発条株式会社 導電性接触子
US5976913A (en) * 1996-12-12 1999-11-02 Tessera, Inc. Microelectronic mounting with multiple lead deformation using restraining straps
US5989939A (en) * 1996-12-13 1999-11-23 Tessera, Inc. Process of manufacturing compliant wirebond packages
US6159773A (en) * 1999-02-12 2000-12-12 Lin; Mou-Shiung Strain release contact system for integrated circuits

Also Published As

Publication number Publication date
US6312973B2 (en) 2001-11-06
SG91874A1 (en) 2002-10-15
KR100651485B1 (ko) 2006-11-28
JP2001144137A (ja) 2001-05-25
JP3634737B2 (ja) 2005-03-30
KR20010070166A (ko) 2001-07-25
US6313523B1 (en) 2001-11-06
US20010010946A1 (en) 2001-08-02

Similar Documents

Publication Publication Date Title
TW465052B (en) IC die power connection using canted coil spring
KR910004506B1 (ko) 반전 칩 캐리어
JP2936320B2 (ja) 半導体パッケージ
EP2847793B1 (en) Ramp-stack chip package
US8884421B2 (en) Multi-chip package and method of manufacturing the same
EP0571749A1 (en) Stacking semiconductor multi-chip module and method for making the same
US20080138934A1 (en) Method of manufacturing multi-stack package
TW200828523A (en) Multi-component package with both top and bottom side connection pads for three-dimensional packaging
JP4858692B2 (ja) チップ積層型半導体装置
US10582617B2 (en) Method of fabricating a circuit module
CN106463472B (zh) 半导体器件及制造其的方法
US5569956A (en) Interposer connecting leadframe and integrated circuit
TW464992B (en) Semiconductor device and method of producing the same
JP2010130004A (ja) 集積回路基板及びマルチチップ集積回路素子パッケージ
US6472734B2 (en) Stacked semiconductor device and method for manufacturing the same
CN111384020A (zh) 具有直通时钟迹线的半导体封装和相关联的装置、系统及方法
KR100833187B1 (ko) 반도체 패키지의 와이어 본딩방법
JP4007917B2 (ja) 半導体装置及びその製造方法
US20040173902A1 (en) Ball grid array package stack
TW200301960A (en) Reverse wire bonding techniques
JP2008270446A (ja) 積層型半導体装置とその製造方法
TW439237B (en) Flip chip structure and its manufacturing method
JP3288973B2 (ja) 半導体装置、積層体及びモジュール構造体
JP2001319943A (ja) 半導体装置
JP2004179300A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent