TW455808B - Method of and apparatus for dispatching a processing element to a program location based on channel number of received data - Google Patents

Method of and apparatus for dispatching a processing element to a program location based on channel number of received data Download PDF

Info

Publication number
TW455808B
TW455808B TW088117619A TW88117619A TW455808B TW 455808 B TW455808 B TW 455808B TW 088117619 A TW088117619 A TW 088117619A TW 88117619 A TW88117619 A TW 88117619A TW 455808 B TW455808 B TW 455808B
Authority
TW
Taiwan
Prior art keywords
channel number
received
address
data
stored
Prior art date
Application number
TW088117619A
Other languages
English (en)
Inventor
Jung-Jen Liu
Bruce Fairman
Original Assignee
Sony Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Electronics Inc filed Critical Sony Electronics Inc
Application granted granted Critical
Publication of TW455808B publication Critical patent/TW455808B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Information Transfer Systems (AREA)
  • Small-Scale Networks (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Facsimiles In General (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Description

4 5 5 RO 8 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(1 ) 發明領域 本發明有關管理藉一裝置所接收資料之接收,更特別 地’本發明有關管理藉一裝置在頻道上所接收資料之接收 〇 發明背景 I EEE標準’ 9 9 5年中所認可之草案、、用於高 性能串列匯流排之I E E E 1 3 9 4標準〃係用於實行 一種非昂貴之高速串列匯流排架構之國際標準,其支持非 同步及同步二者之格式資料轉移。同步資料轉移係實時間 轉移,其發生使得有效情況間之時間間隔具有相同期間於 傳乾及接收二者之應用。同步轉移之資料之各封包係以其 自己之時間週期來轉移,IEEE 1394-1 995標準之匯流排架 構提供直至六十四(6 4 )頻道供諸應用間之同步資料轉 移。6位元頻道號碼係以資料廣播的,而確保由適當應用 之接收,此允許多重應用同持地傳輸同步資料到匯流排結 構。非同步轉移係傳統之資料轉移操作,其會儘快地發生 且從一來源轉移一數量之資料至目的地。 IEEE 1 3 94 - 1 9 9 5標準提供一種高速串列匯流排供互連 數位式裝置用,藉此提供通用之I /〇連接。該IEEE Π 9 4 - 1 9 9 5標準界定一數位介面供該等應用,藉此消除一應 用在其傳輸到匯流排之前轉換數位資料至類比資料之需: 同樣地,接收應用將從匯流排接收數位資料而非類比資料 ,且將因此無需轉換類比資料至數位資料。相較於其他使 本紙張尺度適用中國國家標準(CNS)A4规格(21〇 x 29?公爱)-4 - -----:---l·----裝--------訂-------1«^ ---- (請先閱讀t面之注意事項再填寫本頁) 455808 A7 B7 五、發明說明(2 ) 用於連接此等裝置之笨重電纜,IEEE 1 394_〗995標準所需 之電纜在大小上係極細的。雖然匯流排係活化的,但諸裝 置可從IEEE 1 394- 1 995匯流排添加及移開,若—裝置係如 此地添加或移開時’該匯流排將接著自動地再建構其本身 以用於傳輸資料於當時存在之節點間。節點係視爲在匯流 排結構上具唯一識別號碼之邏輯實體,各節點提供一識別 R Ο Μ,一標準化組合之控制暫存器及其自己之位址空間 〇 該IEEE 1394-1995標準界定一協定,如第1圖中所繪 。此協定含有:一串列匯流排管理方塊1 〇,耦合於一處 理層12 ,一鏈接層1 4及一具體層1 6 ,該具體層1 6 提供電氣及機械連接於一裝置或應用與IEEE 1394-1995電 纜之間,同時,該具體層1 6會提供裁定以確保所有耦合 於IEEE 13 94- 1 995匯流排之裝置具有到該匯流排之通路以 及實際之資料傳輸及接收;該鏈接層14提供資料封包傳 送服務以用於非同步及同步二者之資料封包傳送,此利用 確認之協定來支援非同步資料傳送及同步資料傳送而提供 實時間保證之帶寬協定供僅及時資料傳送用;該處理層 1 2支援所需之命令以完成含有讀出,寫入及閂鎖之非同 步資料轉移;該串列匯流排管理方塊i 〇含有一同步資源 管理者’供管理同步資料轉移用’同時,該串列匯流排管 理方塊1 0以下列方式來提供該串列匯流排之整體組態控 制:使任意時序最佳化,足夠的電力供匯流排上所有裝置 用之保證,循環主導者之指派,同步頻道及帶寬資源之指 本紙張尺度適用中國國家標準(CNS)A4規格(2〗0 X 297公釐).5 - {請先閱讀背面之注意事項再填寫本頁) ----訂----- 線 經濟部智慧財產局員工消費合作杜印製 經濟部智慧財產局員工消費合作社印製 5 5 80 8 A7 ___B7_ 五、發明'說明(3 ) 派,以及基本之誤差告示° 如上述,IEEE 1 394- 1 995裝置含有傳輸及接收同步資 料於多重頻道上之能力’該IEEE 1394- 1 995標準會提供直 至6 4個相異之同步頻道以使用於IEEE 1394-1995裝置之 網路內,然而,在目前之實施中,若干IEEE 13 94- 1 995裝 置僅建立有傳輸及接收資料於少於6 4個頻道之次組合上 之能力,當接收資料於一同步頻道上之時’該資料必須由 該接收裝置予以處理1此處理含有任何或所有之顯示’調 處,運送及儲存,通常在相異之同步頻道上所接收之資料 係根據接收資料之裝置形式,所接收之資料形式及該資料 之所企望之使用而予以不同地處理,若未有效地接收及處 理該同步頻道上所接收之資料時則會造成資料顯示或使用 上之誤差。 發明槪述 一種根據所接收資料之頻道號碼以將處理元件分配至 程式位置之裝置包含:頻道指標暫存器,具有若干儲存位 置,各儲存位置具一頻道號碼欄;一有效位元欄以及一相 對應之指令指標欄,當配置同步頻道供使用於接收時,主 裝置會程式規劃頻道號碼及相對應之指令指標値到儲存位 置內,當程式規劃儲存位置時,較佳地亦設定有效位元於 該儲存位置內,該等相對應之指令指標値指出一串列之將 使用於處理該同步頻道上所接收之資料的指令,當接收同 步資料時,所接收資料之頻道號碼.會比較於頻道指標暫存 本纸張尺度適用中國國家標準(CNS)A4規格(2]〇χ 297公釐)-6 - ----^---l· -----η裳---------訂 --------線 ---- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 455808 A7 _ B7 五、發明說明(4 ) 器中之有效儲存位置內之頻道號碼,若在有效儲存位置內 之頻道號碼之一匹配於所接收資料之頻道號碼時,則輸出 相對應之指令指標値且根據起始於該相對應之指令指標値 所特定之位置處之一串列之指令來處理該資料;相反地> 若所接收資料之頻道號碼並未匹配於有效儲存位置內之任 一頻道號碼時,則輸出一缺設指令指標値且根據起始於該 缺設指令指標値所特定之位置處之一串列之指令來處理戶斤 接收之資料。 在本發明之一觀點中,一種用於處理所接收資料之方 法包含下列步驟:在所接收之頻道號碼上接收資料;比較 所接收之頻道號碼於複數之記憶體位置內所儲存之頻道號 碼,各該等複數之記憶體位置含有一特定起始位址之相對 應位址値,該起始位址係用於一串列之供處理相對應所儲 存頻道號碼上所接收之資料的指令;若所儲存頻道號碼之 一匹配所接收頻道號碼時,則提供相對應於匹配所接收頻 道號碼之所儲存頻道號碼相對應之位址値作爲輸出位址値 ;以及若沒有所儲存頻道號碼匹配所接收頻道號碼時’則 提供缺設位址値作爲輸出位.址値。該方法尙含有配置所配 置頻道號碼供接收資料及程式規劃所配置頻道號碼以及配 置所配置相對應位址値於該等記憶體位置之一內而形成所 儲存頻道號碼及相對應位址値供該記憶體位置用之步驟。 該缺設位址値特定一缺設起始位址供一串列之缺設指令用 以用於處理所接收頻道號碼上所接收之資料β該等記憶體 位置係暫存器內之位址。該方法尙含有程式規劃—有效値 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公Μ ) -------J------------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 455808 A7 B7 五、發明說明(5 ) 於一程式規劃之記憶體位置內之步驟,較佳地,該資料係 同步資料》 在本發明之另一觀點中,一種用於處理所接收資料之 裝置包含:複數之儲存位置,各含有一頻道號碼欄儲存所 儲存頻道號碼及一指令指標欄儲存所儲存位址値;一比較 電路,耦合於複數之儲存位置且建構接收一其上接收資料 之所接收頻道號碼,其中該比較電路比較所儲存頻道號碼 於所接收頻道號碼以確定是否任一該等所儲存之頻道號碼 匹配所接收之頻道號碼:以及一輸出電路,耦合於該比較 電路及耦合於該等複數之儲存位置以提供所儲存之位址於 具有所儲存頻道號碼匹配所接收頻道號碼之儲存位置內當 作輸出位址値。該裝置尙含有一缺設儲存位置,耦合於該 輸出電路以儲存一缺設位址値,且若沒有所儲存頻道號碼 匹配所接收頻道號碼時,則提供該缺設位址値當作輸出位 址値。進一步地,該等儲存位置包含有一有效位元,該等 儲存位置係可程式規劃的。該裝置尙含有一主裝置,耦合 於複數之儲存位置以程式規劃所儲存頻道號碼及所儲存位 址値,當程式規劃該儲存位置時,該主裝置設定該有效値 於該儲存位置之內,該裝置尙含有一處理裝置,耦合於該 輸出電路以接收輸出位址値1其中該輸出位址値特定一用 於一串列之將使用來處理所接收頻道號碼上所接收資料之 指令的起始位置,較佳地,該資料係同步資料。 在本發明之又一觀點中,一種用於處理所接收資料之 裝置包含:用於儲存之裝置,含有複數之儲存位置,各儲 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公釐).8 - (請先閱讀背面之注意事項再填寫本頁) ----訂---------線^^· 經濟部智慧財產局員工消費合作社印製 455808 A7 B7 五、發明說明(6 ) 存位置具有一頻道號碼欄儲存所儲存之頻道號碼及一指令 指標欄儲存所儲存之位址値;用於比較之裝置,耦合於該 用於儲存之裝置及建構用於接收一其上接收資料之所接收 之頻道號碼,其中該用於比較之裝置比較所儲存之頻道號 確於所接收之頻道號碼以確定是否任一所儲存之頻道號碼 匹配所接收之頻道號碼;以及用於提供之裝置,耦合於該 用於比較之裝置及用於儲存之裝置,以用於提供所儲存之 位址値於具有所儲存頻道號碼匹配所接收頻道號碼之儲存 位置內當作輸出位址値。該裝置尙包含一缺設儲存位置, 耦合於該用於提供之裝置以用於儲存一缺設位址値,以及 若沒有所儲存之頻道號碼匹配所接收之頻道號碼時,則提 供該缺設位址値當作輸出位址値。該等儲存位置尙各含有 一有效位元,該等儲存位置係可程式規劃的。該裝置尙包 含一主裝置,該主裝置耦合於該用於儲存之裝置以用於程 式規劃所儲存之頻道號碼及所儲存之位址値,當程式規劃 該儲存位置時,主裝置會設定該有效位元於該儲存位置之 內。該裝置尙含有一處理裝置,該處理裝置耦合於該用於 提供之裝置以接收該輸出位址値,其中該輸出位址値特定 一起始位置以用於將使用來處理在該所接收之頻道號碼上 所接收資料之一串列的指令。該用於儲存之裝置係一暫存 器’較佳地,該資料係同步資料。 在本發明之再一觀點中,一種闱於接收來自一或更多 遠距裝置之資料的接收裝置,包含:一介面電路,建構接 收一或更多所接收頻道號碼上之資料;複數之儲存位置, 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) n 一-OJ* n n -ί r 4H n I · .線w-卜 經濟部智慧財產局員工消費合作社印製 455808 A7 經濟部智慧財產局員工消費合作社印製 __B7___五、發明說明(7 ) 各含有一頻道號碼欄以儲存一所儲存之頻道號碼’ 一指令 指標欄以儲存一所儲存之位址値及一有效位元’該有效位 元具有一第一狀態及一第二狀態 > 其中當儲存位置之有效 位元係在該第一狀態時,該儲存位置係有效的;一比較電 路,耦合於該介面電路及該等複數之儲存位置,以接收相 對應於所接收資料之所接收頻道號碼及比較所儲存頻道號 碼於所接收頻道號碼來確定是否任一所儲存之頻道號碼耦 合該所接收之頻道號碼;一缺設儲存位置,用於儲存缺設 位置値;以及一輸出電路,觸合於該比較電路,該等複數 之儲存位置及該缺設儲存位置,若在有效儲存位置內所儲 存頻道號碼之一匹配所接收頻道號碼時,提供所儲存之位 址値於具有所儲存頻道號碼匹配所接收頻道號碼之儲存位 置內當作輸出位址値,及若在有效儲存位置內沒有所儲存 頻道號碼匹配所接收頻道號碼時,提供該缺設位址値當作 輸出位址値。該比較電路僅比較該等有效儲存位置內之所 儲存頻道號碼於所接收頻道號碼,該等儲存位置係可程式 規劃的,當程式規劃該儲存位置時 > 該主裝置設定有效位 元於該儲存位置內。接收裝置尙含有一處理裝置,耦合於 該輸出電路以接收該輸出位址値,其中該輸出位址値特定 —起始位置以用於將使用來處理所接收頻道號碼上所接收 資料之一串列之指令。 圖式簡單說明 1'第1圖描繪IEEE 1 394- 1 995標準之協定; {請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(2ΐ〇χ 297公楚)_ _ 45580 8 A7 ϋΥ 五、發明說明(8 ) 第2圖描繪一含有電腦系統及視頻攝影機之典型之 IEEE 1 394- 1 995串列匯流排網路; 第3圖描繪電腦系統2 0之內部組件之方塊圖;以及 第4圖描繪一根據本發明較佳實施例之頻道指標暫存 器。 經濟部智慧財產局員Η消費合作社印製 符號說明 10 串列匯流排管理方塊 12 處理層 14 鏈接層 16 具體層 2 0 電腦系統 2 2 顯示器 2 4 視頻攝影機 2 6 IEEE 1 394-1 995串列匯流排電纜 2 8 IEEE 1 394- 1 995 介面電路 3 0 主記憶體 32 大容量儲存裝置 3 4 系統匯流排 3 8 鍵盤 4 0 滑鼠 42 具體介面電路 44 中央處理單元(CPU) 46 視頻記憶體 (請先閱讀背面之注意事項再填寫本頁) /裝 線、 A7 --—_________B7 4 8 視 頻 多 丁 SS J— 及 移 位 器電 路 5 0 視 頻 放 大器 5 2 同 步 資 料管 線 6 0 ifcS 頻 道 指 標暫 存 器 6 2 頻 道 號 碼欄 6 4 有 效 位 元攔 6 6 相 對 應 指令 指 標 欄 6 8 缺 =n 指 令指 標 値 儲 存位 置 7 0 頻 道 號 碼比 II, 蚁 器 4 5 5 8 0 3 五、發明說明(9 ) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印^f 經.佳-實施例之詳細說明 一種根據所接收資料之頻道號碼以將處理元件分配至 程式位置之裝置含有頻道指標暫存器,該頻道指標暫存器 含有許多儲存位置,各儲存位置具有一頻道號碼欄,一有 效位元欄及一相對應指令指標欄。當主裝置配置同步頻道 且期望開始在該同步頻道上接收資料時,各該等儲存位置 係由該主裝置程式規劃。當程式規劃該頻道指標暫存器內 之儲存位置時,在其上主裝置期望接收同步資料之頻道號 碼係寫入於頻道號碼欄之內且一相對應指令指標値係寫入 於指令指標欄之內,該相對應指令指標値較佳地係藉一同 步資料管線(I D P )所辨識之程式位置1該程式位置含 有用於處理此同步頻道上所接收資料之程式指令。當儲存 位置程式規劃有頻道號碼及相對應指令指標値時 > 在有效 位元欄內之有效位元係設定於—邏輯高電壓準位,而僅能 本紙張尺度適用中國囷家標準(CNS)A4規格(210 =< 297公釐).12 - 經濟部智慧財產局員工消費合作社印製 4 5 5 80 8 A7 ___B7___五、發明說明(1〇〉 程式規劃具有等於邏輯低電壓準位之値的有效位元之儲存 位置。當儲存位置內之資料不再有效或已重配置一同步頻 道時,在該儲存位置內之有效位元會重設於一邏輯低電壓 準位,而發出該儲存位置內之資料不再有效之信號。 當同步資料係由主裝置接收時,該主裝置會確定那一 個頻道已接收該同步資料,然後比較此頻道號碼與該頻道 指標暫存器中之有效儲存位置內之該等頻道號碼,若在有 效儲存位置內之該等頻道號碼之一匹配於目前接收頻道號 碼時,則該頻道指標暫存器會輸出指令指標値於匹配之儲 存位置內,此指令指標値會指出程式位置,而開始於此程 式位置處之程式指令係接著由該主裝置使用以處理目前接 收頻道號碼上所接收之資料。較佳地,該主裝置使用同步 資料管線來處理所接收之同步資料,如美國專利申請案序 號0 8 / 6 1 2 3 2 2號中所教示,該專利申請於 1 9 9 6年3月7日及命名爲、用於管理及調處流動於一 應用與一匯流排結構間之高速同步資料流之同步資料管線 ",其將結合於本文供參考。替換性地,任何其他適當之 處理裝置可使用來處理進入之同步資料。 若在頻道指標暫存器中之有效儲存位置內之該等頻道 號碼並未匹配目前接收頻道號碼時,則該頻道指標暫存器 會輸出一指令指標缺設値,此指令指標缺設値會指出一缺 設程式位置,接著,開始於此程式位置處之缺設程式指令 會由IDP或其他適當處理裝置使用以處理目前接收頻道 號碼上所接收之資料。 -----^---I IJ)M.-------- ^----- (請先閱讀背面之注意事項再填寫本頁) 線Γ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -13 - 4 5 580 8 A7 -SZ---;_.^ 五、發明說明(11 ) 實施本發明且含有電腦系統及視頻攝影機之一種典型 之IE E E 1 3 9 4 - 1 9 9 5串列匯流排網路係描繪於第2圖之中1 該電腦系統2 0含有相結合之顯示器2 2且藉IEEE 1 394-1 995串列匯流排電纜2 6耦合於該視頻攝影機2 4,視頻 資料及相結合之資料會在該IEEE 1 394- 1 995串列匯流排電 纜2 6之上傳送於該視頻攝影機2 4與該電腦系統2 〇之 間。 該電腦系統2 0之內部組件之方塊圖係描繪於第3圖 之中,該電腦系統20含有中央處理單元(CPU) 44 ,主記憶體3 0,視頻記憶體4 6,大容量儲存裝置3 2 及IEEE 1 3 94-1 995介面電路2 8,所有均藉習知之雙向系 統匯流排3 4予以耦合。該介面電路2 8含有具體介面電 路4 2以用於傳送及接收通訊於該IEEE Π94-1995串列匯 流排及同步資料管線5 2之上;該同步資料管線5 2係使 用來處理透過該具體介面電路4 2所接收及傳輸之同步資 料流;該具體介面電路4 2在該IEEE 1 3 94-1 995串列匯流 排電纜2 6之上耦合於該攝影機2 4 :該系統匯流排3 4 --- ----——If J/ ----i I I I ^ ·ΙΙΙΙ I 1 ** .1 (請先聞讀背面之注意事項再填窵本頁) 經濟部智慧財產局員工消費合作社印製 一送, 相耦於 任傳 6 及 8 令 之供 4 ο 3 命 6 排體 4 盤制 4 流憶 鼠鍵控 及匯記 滑該及 ο 料頻毛,。料 3 資視 π 8 置資 體一 , π 3裝入 憶有 OU盤出輸 記含 3 2 鍵輸者 該 4 體各含及用 址3憶«5於入使 定排記® 合輸許 於流主八7!'耦邊允 用匯,I統週於 , 統 4 2 系多用 排系 4 3 腦許以 流該 U 置電之 4 匯 ,Ρ 裝該 2 4 址時 C 存 ,2 U 位同該儲時器 Ρ 1 ,於量同示 C 有分料容 顯於 含部資大 關合 本纸張尺度適用中國國家標準(CNS)A4規格(2]0 X 297公釐) -14 - 45580 8 A7 ____B7 -_ 五、發明說明(12 ) 該電腦系統2 0之內;習知之滑鼠4 0係耦合於該鍵盤 3 8以用於調處圖形影像於顯示器2 2之上當作游標控制 裝置,例如熟知於該項技術中,該滑鼠4 〇可替換性地透 過一串列埠而直接地耦合於該電腦2 0。 該視頻記億體4 6之埠係耦合於視頻多工器及移位器 電路4 8 ’該視頻多工器及移位器電路4 8依序地親合於 視頻放大器5 Q ’該視頻放大器5 0會:驅動顯示器2 2, 該視頻多工器及移位器電路4 8與該視頻放大器5 Q會轉 換儲存於視頻記憶體4 6中之像素資料爲適合於由顯示器 2 2使用之光域信號。 本發明頻道指標暫存器描繪於第4圖中。較佳地,該 頻道指標暫存器在該主裝置之主記憶體3 0之內。替換性 地,該頻道指標暫存器可配置於一專用暫存器之內。較佳 地’該頻道指標暫存器6 0係具有8個儲存位置之2 2位 元暫存器,各儲存位置含有一頻道號碼欄6 2,一有效位 元欄6 4及一相對應指令指標欄6 6。相對應指令指標値 係以儲存位置之位元0至1 1儲存於相對應指令指標欄 6 6之內,有效位元係以儲.存位置之位元1 5儲存於有效 位元欄6 4之內,頻道號碼係以儲存位置之位元1 6至 2 1儲存於頻道號碼欄6 2之內,較佳地,該等儲存位置 之位元1 2 - 1 4則保留供將來使用。該頻道指標暫存器 6 0同時含有一缺設指令指標値儲存位置6 8 ,其中缺設 指令指標値係儲存供使用於當所接收資料之頻道號碼並未 匹配該頻道指標暫存器6 0內所儲存之任一有效頻道號碼 本紙張尺度適用中國國家標準(CNS)A4規格(2】〇 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ----訂---------線^1 經濟部智慧財產局員Η消費合作社印製 4-5580 8 A7 ____B7 _____ 五、發明說明(13 ) 時。 主資料輸入信號HostDataln係耦合於頻道指標暫存器 6 0以程式規劃該等儲存位置於頻道指標暫存器6 0之內 ,該主資料輸入信號HostDatyaln係由主裝置提供以程式規 劃該等儲存位置具適當資料供主裝置正在其上接收資料之 同步頻道用。主寫入閃控輸入Host Wr係耦合於頻道指標暫 存器6 0供閃控資料進入該頻道指標暫存器6 0用。主位 址輸入信號Host A dr係由主裝置提供且特定該主資料輸入信 號HostDataln上之資料將寫入之儲存位置於頻道指標暫存 器6 0之內。該頻道指標暫存器6 0根據所接收資料之頻 道號碼提供1 2位元指令指標輸出信號I P。 同時,在頻道指標暫存器6 0內之該等儲存位置係藉 I DP 5 2內之算術邏輯單元(ALU)或主裝置內之其 他處理元件予以讀取及寫入。同時,累積器資料輸入信號 AccData耦合於頻道指標暫存器6 〇以程式規劃儲存位置於 該頻道指標暫存器6 0之內。寫入具體位址輸入信號 WrPhyAdr,讀取具體位址輸入信號RdPhyAd:r及暫存器具體 寫入/讀出閃控輸入信號PhyWrRdn係耦合於頻道指標暫存 器6 0且由A L U利用來讀出自及寫入資料至該頻道指標 暫存器6 0內之該等儲存位置。 在該頻道指標暫存器6 0內之各儲存位置係親合於一 頻道號碼比較器7 0以用於比較該頻道指標暫存器6 〇內 之該等頻道號碼與該主裝置目前正在其上接收資料之頻道 號碼’在該頻道指標暫存器6 0內之各儲存位置的有效位 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------,Ί---裝 (請先閱讀背面之注意事項再填寫本頁)
訂---------線-JP 經濟部智慧財產局員工消費合作社印製 -16 - 經濟部智慧財產局員工消費合作杜印製 45 5 80 8 A7 _:_ B7_五、發明說明(14 ) 元値亦在信號線Valid上配置於該頻道號碼比較器7 0,利 用配置在該等信號線Valid上之有效位元値,該頻道號碼比 較器7 0可迅速地確定該頻道指標暫存器6 0內之那些儲 存位置含有有效頻道號碼及相對應指令指標。6位元接收 頻道號碼輸入信號RxChanNum係耦合於頻道號碼比較器 7 0,該接收頻道號碼輸入信號RxChanNum提供自該主裝 置內之I D P 5 2或其他處理元件且特定其上目前正接收 資料之頻道號碼。接收頻道擊中輸出信號RxChanHit係提供 自頻道號碼比較器7 0 ,當其上目前正接收資料之同步頻 道匹配該頻道指標暫存器6 0中之該等有效儲存位置之一 內的頻道號碼時,該接收頻道擊中輸出信號RxChanHii會由 比較器7 0激活且提升至邏輯高電壓準位;當其上目前正 接收資料之同步頻道並未匹配該頻道指標暫存器6 0中之 有效儲存位置內之該等.頻道號碼之任一時,該接收頻道擊 中輸出信號RxChanHit會由比較器7 〇退激活且拉回至邏輯 低電壓準位。 當程式規劃該頻道指標暫存器6 0內之儲存位置時, 該主裝置會放置將寫入於該儲存位置內之資料於主資料輸 入信號HosiDataln之上,同時該主裝置會提供將寫入之儲 存位置之位址於主位址輸入信號HostAdr之上。當該頻道指 標暫存器內之儲存位置之位址係在主位址輸入信號HostAdr 之上且將寫入於該儲存位置之資料係在主資料輸入信號 HostDataln之上時,該主裝置會激活主寫入閃控信號 HostWT ;當該主寫入閃控信號HostWr激活時,在主資料輸 <請先閱讀背面之注意事項再填寫本頁) ,.裝--------訂---------線、.IT- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) _ ·\γ . 455808 A7 ______B7 五、發明說明(15 ) (請先閱讀背面之注意事項再填寫本頁) 入信號HostDataln上之資料會寫入於該主位址輸入信號 HostAdr所特定之頻道指標暫存器6 0內之儲存位置。在此 方式中,該頻道指標暫存器6 0內之該等儲存位置係由主 裝置程式規劃。 寫入於該儲存位置內之資料含有寫入於頻道號碼欄 6 2內之頻道號碼値及寫入於指令指標欄6 6內之相對應 指令指標値。當儲存位置程式規劃有頻道號碼値及相對應 指令指標値時,該有效位元會同時設定顯示出該儲存位置 內之資料係有效於所特定之頻道號碼的信號。在程式規劃 期間,不同的頻道號碼係寫入於相異儲存位置之頻道號碼 欄6 2之內。 經濟部智慧財產局員工消費合作社印製 當接收資料時,其上接收資料之頻道號碼會在接收頻 道號碼輸入信號RxChanNum上提供於比較器7 0,接著該 比較器7 0比較該接收頻道號碼輸入信號RXChanNum上所 接收之頻道號碼於該頻道指標暫存器6 0中之有效儲存位 置內之該等頻道號碼,若具有有效値設定於邏輯高電壓準 位之儲存位置內之該等頻道號碼之一匹配該接收頻道號碼 輸入信號RxChanNum上之頻道號碼時,則輸出該儲存位置 內所儲存之指令指標値於指令指標輸出信號I P之上;同 時’若有效儲存位置內之該等頻道號碼之一匹配該接收頻 道號碼輸入信號R X C h a η N u m上所輸入之頻道號碼時,則該 比較器會提升該接收頻道擊中輸出信號RxChanHit至邏輯高 電壓準位’顯示出所接收之頻道號碼係匹配之信號,反之 ’若有效儲存位置內之該等頻道號碼無一匹配該接收頻道 -18 - 本紙張尺度適用中囤國家標準(CNS)A4規格(210 x 297公釐) 經濟部智慧財產局員工消費合作社印製 455808 A7 ___B7_____ 五、發明說明(16 ) 號碼輸入信號RxChanNum上所輸入之頻道號碼時,則儲存 於該缺設指令指標値儲存位置6 8內之缺設指令指標値會 輸出,在指令指標輸出信號I P上,且比較器7 〇會拉回 該接收頻道擊中輸出信號RxChanHit至邏輯低電壓準位,顯 示出所接收之頻道號碼並未匹配。 較佳地,在指令指標輸出信號I P上所輸出之値係提 供至i D P 5 2 ,該I D P 5 2會運轉一組程式規劃之指 令以處理進入之同步資料,開始於該指令指標輸出信號 I Ρ所特定之位址處。替換性地,可利用任何其他處理裝 置來處理該資料及執行起始於該指令指標輸出信號I Ρ所 特定之位址處之串列指令。 當同步頻道在IEEE 1 394-1 995串列匯流排網路上配置 於主裝置與遠距裝置之間時,該主裝置會程式規劃該頻道 號碼及相對應指令指標値於所配置頻道之頻道指標暫存器 6 0內之儲存位置內,該相對應指令指標値會指出將執行 於該頻道上所接收資料上之串列指令,同時,該主裝置會 設定有效値供該儲存位置用。當隨後在所配置之頻道上接 收資料時,該主裝置內之I D P 5 2或其他處理元件會提 供該頻道號碼至比較器7 0 ,該比較器7 〇接著比較該頻 道號碼於頻道指標暫存器6 0中之有效儲存位置內之該等 頻道號碼,若該頻道號碼匹配一有效儲存位置之一頻道號 碼時,則該儲存位置內之指令指標値會輸出於指令指標輸 出信號I P之上,接著,該主裝置內之I D P會根據該指 令指標輸出信號I P所特定之位置處之串列指令處理該頻 本紙張尺度適用中國國家標準(CNS)A4規格(2]0 X 297公釐)-19 - (請先閱讀背面之注意事項再填寫本頁) n n —J 一5,4 I n i n J I HI an , Α7 45 5 ΒΠ 8 Β7 五、發明說明(17 ) 道上所接收之同步信號。 相反地,若該頻道號碼並未匹配.一有效儲存位置內之 一頻道號碼時,則該缺設儲存位置6 8內之缺設指令指標 値會輸出於指令指標輸出信號I P之上。較佳地,在該主 裝置內之I D P會接著根據該缺設指令指標値所特定之位 置處之串列指令處理該頻道上所接收之同步信號。 利用本發明之方法及裝置,主裝置可有效地處理進入 之同步信號,該主裝置會程式規劃頻道號碼及相對應指令 指標値於頻道指標暫存器6 0之內,當接著在一同步頻道 上接收資料時,其上接收資料之頻道號碼會輸入於比較器 7 0且與該頻道指標暫存器6 0內之有效儲存位置中之該 等頻道號碼相比較。若一有效儲存位置內之該等頻道號碼 之一匹配所接收資料之頻道號碼時,則輸出相對應指令指 標値及根據開始於該相對應指令指標値所指出之位置處之 串列指令處理該資料;若所接收資料之頻道號碼並未匹配 該頻道指標暫存器中之有效儲存位置內之該等頻道號碼之 任一時’則輸出缺設指令指標値及根據開始於該缺設指令 指標値所指出之位置處之串列指令處理該資料。 本發明已根據結合細節之特定實施例予以描述,以易 於理解本發明之結構及操作之原理。在本文中對於諸特定 實施例及其細節之此種參考並未意圖限制本文附錄之申請 專利範圍的範疇。對於該等精硏於本項技術者而言 > 將明 顯的是’可作成諸修飾於供描繪用所選擇之實施例中而不 會背離本發明之精神及範疇。特別地,對於該等精硏於本 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公楚) -------_-----^*\裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -20 - 45 580 8 a7 _B7_ 五、發明說明(18 ) 項技術者而言,將明顯的是,雖然本發明係使用有IEEE 1 394- 1 995串列匯流排結構,但本發明亦可實施於任何其他 上 之 構 結 •1P- 流 匯 之 .用 適 (請先閲讀背面之注意事項再填寫本頁) '裝
III— ' I I I I 線一,, 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公釐) .21 -

Claims (1)

  1. 455808 六、申請專利範圍 附件一 ·第881 17619號專利申請案 中文申請專利範圍修正本 民國90年4月修正 1 . 一種處理所接收資料之方法’包含下列步驟: a)接收資料於一所接收之頻道號碼上; b )比較該所接收之頻道號碼與複數記憶位置內所儲 存之頻道號碼,各該等複數記憶位置含有—相對應位址値 ,該相對應位址値特定一起始位址供一串列之指令用,以 用於處理在一相對應之所儲存之頻道號碼上所接收之資料 c) 若所儲存之頻道號碼之一匹配該所接收之頻道號 碼時,則提供相對應於匹配該所接收頻道號碼之所儲存頻 道號碼之相對應位址値當作輸出位址値;以及 d) 若所儲存之頻道號碼無一匹配該所接收之頻道號 碼時,則提供一缺設位址値當作該輸出位址値。 2 .如申請專利範圍第1項之方法,尙含有下列步驟 a)配置一所配置之頻道號碼供接收資料用:以及 b )程式規劃該所配置之頻道號碼及一相對應所配置 之位址値進入該等記憶位:置之一以形成該所儲存之頻道號 碼及該相對應位址値供該記憶位置用。 3 .如申請專利範圍第2項之方法,其中該缺設位址 値特定一缺設起始位址供一串列之缺設位址用,以用於處 理該所接收之頻道號碼上所接收之資料。 本紙掁尺度適用中國國家標準(CNS > A4規格(ΖΙΟΧ297公荦) (請先閱讀背"之注意事項再填寫表頁) 訂 經濟部智葸財4局段工消骨合作社印製 Λ8 BS C8 D8 I六、申請專利範圍 i 4 ·如申請專利範圍第3項之方法,其中該等記憶位 置係一暫存器內之位置。 5 ·如申請專利範圍第4項之方法,尙含有程式規劃 一有效位元於一程式規劃之記憶位置內之步驟。 丨 6 .如申請專利範圍第5項之方法,其中該資料係同 步資料。 7 種處理所接收資料之裝置,包含·_ a)複數之儲存位置’各儲存位置含有一頻道號碼襴 以儲存一所儲存之頻道號碼及一指令指標欄以儲存一所儲 存之位址値; b ) —比較電路,耦合於該等複數之儲存位置且建構 接收一其上接收資料之所接收之頻道號碼’其中該比較電 路比較該等所儲存之頻道號碼與該所接收之頻道號碼以確 定是否該等所儲存之頻道號碼匹配該所接收之頻道號碼; 以及 c ) 一輸出電路’耦合於該比較電路及該等複數之儲 存位置,以提供該所儲存之位址値於具有該所儲存之頻道 號碼匹配該所接收之頻道號碼之該儲存位置內當作一輸出 位址値。 8 .如申請專利範圍第7項之裝置’尙含有一缺設儲 存位置,耦合於該輸出電路·’以儲存一缺設位址値且若該 等所儲存之頻道號碼無一匹配該所接收之頻道號碼時’則 提供該缺設位址値當作該輸出位址値。 9 .如申請專利範圍第8項之裝置’其中該等儲存位 ^ t@®( CNS )'^ ^ .2-— (請先"讀背面之注意事項再填寫本頁) 訂 Γ. 經濟郝智慧时4¾¾工消赀合作社印製 455808 AS B8 C8 D8六、申請專利範|圍 置尙各含有一有效位元。 1 0 .如申請專利範圍第9項之裝置,其 位置係可程式規劃的。 1 1 .如申請專利範圍第1 0項之裝置, 裝置,耦合於該等複數之儲存位置以程式規劃 之頻道號碼及該等所儲存之位址値3 1 2 .如申請專利範圍第1 1項之裝置, 存位置程式規劃時,該主裝置設定該有效位元 置之內。 1 3 .如申請專利範圍第1 2項之裝置, 理裝置,耦合於該輸出電路以接收該輸出位址 輸出位址値特定一起始位置,以用於將使用來 收之頻道號碼上所接收之資料的一串列指令。 1 4 .如申請專利範圍第1 3項之裝置, 係同步資料。 1 5 . —種處理所接收資料之裝置,包含: a )用於儲存之裝置含有複數之儲存位置 中該等儲存 尙含有一主 該等所儲存 其中當該儲 於該儲存位 尙含有一處 値,其中該 處理該所接 其中該資料 各儲存位 4ΐί 智 財 4. th ti £ -η 費 合 作 社 印 t 置含有一頻道號碼攔來儲存一所儲存之頻道號碼及一指令 指標欄來儲存一所儲存之位址値; b)用於比較之裝置,耦合於該用於儲存之裝置且建 構用於接收一其上接收資料之所接收之頻道號碼’其中該 用於比較之裝置比較該等所儲存之頻道號碼與該所接收之 頻道號碼以確定是否該等所儲存之頻道號碼之任一匹配該 所接收之頻道號碼;以及 本紙张尺度適用中國國家標準(CNS > A4规格(2!0·Χ 公埯)-3 - (請先閱讀背面之注意事項再填寫本頁)
    Β8 CS D8 4 5 580 8 六、申請專利範圍 C )用於提供之裝置,耦合於該用於比較之裝置及該 用於儲存之裝置,以用於提供所儲存之位址値於具有該所 儲存之頻道號碼匹配該所接收之頻道號碼之該儲存位置內 當作一輸出位址値。 1 6 ·如申請專利範圍第1 5項之裝置,尙含有一缺 設儲存位置,耦合於該用於提供之裝置,以用於儲存一缺 設位址値且若該等所儲存之頻道號碼無一匹配該所接收之 頻道號碼時,則提供該缺設位址値當作該輸出位址値。 1 7 .如申請專利範圍第1 6項之裝置,其中該等儲 存位置尙各含有一有效位元。 1 8 .如申請專利範圍第1 7項之裝置,其中該等儲 存位置係可程式規劃的。 1 9 .如申請專利範圍第1 8項之裝置,尙含有一主 裝置,耦合於該用於儲存之裝置,以用於程式規劃該等所 儲存之頻道號碼及該等所儲存之位址値。 2 ◦.如申請專利範圍第1 9項之裝置,其中當該儲 存位置程式規劃時,該主裝置設定該有效位元於該儲存位 置之內。 2 1 .如申請專利範圍第2 0項之裝置,尙含有一處 理裝置,耦合於該用於提供之裝置以接收該輸出位址値, 其中該輸出位址値特定一起始位置,以用於將使用來處理 該所接收之頻道號碼上所接收之資料的一串列指令。 2 2 .如申請專利範圍第2 1項之裝置,其中該用於 儲存之裝置係一暫存器。 诗先!14.讀背而之注意事碑再填寫本頁) 訂 44Γ· 夂紙浪尺度適用中國國家標準(CNS > Α4规格(210x2叼公埯) -4 - B8 C8 D8 45 580 8 六、申請專利範圍 2 3 ·如申請專利範圍第2 2項之裝置,其中該資料 係同步資料。 2 4 . —種用於自一或更多遠距裝置接收資料之接收 裝置,包含: a ) —界面電路,建構接收資料於一或更多所接收之 頻道號碼上: b )複數之儲存位置,各儲存位置含有一頻道號碼欄 以儲存一所儲存之頻道號碼,一指令指標欄以儲存一所儲 存之位址値’及一具有第一狀態及第二狀態之有效位元, 其中當一儲存位置之該有效位元係於該第一狀態之中時, 該儲存位置係有效的; c ) 一比較電路,耦合於該介面電路及該等複數之儲 存位置 > 以接收以相對應於所接收之資料之所接收頻道號 碼時,及比較該等所儲存之頻道號碼於該所接收之頻道號 碼以確定是否該等所儲存之頻道號碼之任一匹配該所接收 之頻道號碼; d ) —缺設儲存位置,用於儲一缺設位址値;以及 e ) —輸出電路,耦合於該比較電路,該等複數之儲 存位置及該缺設儲存位置’若有效儲存位置內之該等所儲 存頻道號碼之一匹配該所,接收頻道號碼時’則提供所儲存 之位址値於具有該所儲存_道號碼匹配該所接收頻道號碼 之該儲存位置內當作一輸出位址値’及若該等有效儲存位 置內之該等所儲存頻道號碼無一匹配該所接收頻道號碼時 ,則提供該缺設位址値當作該輸出位址値。 本紙張·尺度適用中國國家標準(CNS ) Α4規格(210X2Q7公楚).5 - ----------'-V------1T------ (請先閱諸背冶之注意事項鼻填寫本頁) 經濟部智毪財4-;..7貝工消費合作社印製 4 5 5 8 0 8 DO C8 D8 六、申請專利範圍 2 5 .如申請專利範圍第2 4項之接收裝置,其中該 比較電路僅比較該等有效儲存位置內之所儲存頻道號碼與 該所接收頻道號碼。 2 6 .如申請專利範圍第2 5項之接收裝置,其中該 等儲存位置係可程式規劃的。 ί 2 7 .如申請專利範圍第2 6項之接收裝置,其中當 該儲存位置程式規劃時’該主裝置設定該有效位元於該儲 存位置之內。 2 8 _如申請專利範圍第2 7項之接收裝置,尙含有 一處理裝置,耦合於該輸出電路以接收該輸出位址値,其 中該輸出位址値特定一起始位置,以用於將使用來處理該 所接收之頻道號碼上所接收之資料的一串列指令。 〈诗先閱讀背而之注意事項再填寫本頁) 訂 經濟部智.1-財4局;3;1.消費合作社印製 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐〉 -6-
TW088117619A 1998-10-14 1999-10-12 Method of and apparatus for dispatching a processing element to a program location based on channel number of received data TW455808B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/172,994 US6167471A (en) 1998-10-14 1998-10-14 Method of and apparatus for dispatching a processing element to a program location based on channel number of received data

Publications (1)

Publication Number Publication Date
TW455808B true TW455808B (en) 2001-09-21

Family

ID=22630055

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088117619A TW455808B (en) 1998-10-14 1999-10-12 Method of and apparatus for dispatching a processing element to a program location based on channel number of received data

Country Status (9)

Country Link
US (2) US6167471A (zh)
EP (1) EP1121633B1 (zh)
JP (1) JP4007572B2 (zh)
KR (1) KR100605657B1 (zh)
AT (1) ATE257958T1 (zh)
AU (1) AU1201400A (zh)
DE (1) DE69914212T2 (zh)
TW (1) TW455808B (zh)
WO (1) WO2000022502A1 (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6593937B2 (en) * 1998-06-18 2003-07-15 Sony Corporation Method of and apparatus for handling high bandwidth on-screen-display graphics data over a distributed IEEE 1394 network utilizing an isochronous data transmission format
US6470410B1 (en) * 1998-11-23 2002-10-22 Advanced Micro Devices, Inc. Target side concentrator mechanism for connecting multiple logical pipes to a single function utilizing a computer interconnection bus
US6618782B1 (en) 1998-11-23 2003-09-09 Advanced Micro Devices, Inc. Computer interconnection bus link layer
US6499079B1 (en) 1998-11-23 2002-12-24 Advanced Micro Devices, Inc. Subordinate bridge structure for a point-to-point computer interconnection bus
US6611891B1 (en) 1998-11-23 2003-08-26 Advanced Micro Devices, Inc. Computer resource configuration mechanism across a multi-pipe communication link
US6457081B1 (en) 1998-11-23 2002-09-24 Advanced Micro Devices, Inc. Packet protocol for reading an indeterminate number of data bytes across a computer interconnection bus
US6457084B1 (en) * 1998-11-23 2002-09-24 Advanced Micro Devices, Inc. Target side distributor mechanism for connecting multiple functions to a single logical pipe of a computer interconnection bus
JP2000196624A (ja) * 1998-12-28 2000-07-14 Pioneer Electronic Corp 伝送管理装置、情報処理装置及び情報伝送システム
US6937599B1 (en) * 1999-10-21 2005-08-30 Matsushita Electric Industrial Co., Ltd. Data source, data conversion device, inverse data conversion device, auxiliary data file generation device, reception method, medium and information aggregate
US6523108B1 (en) 1999-11-23 2003-02-18 Sony Corporation Method of and apparatus for extracting a string of bits from a binary bit string and depositing a string of bits onto a binary bit string
DE69940781D1 (de) * 1999-12-30 2009-06-04 Sony Deutschland Gmbh Schnittstellenverbindungsschicht- Einrichtung zum Aufbau eines verteilten Netzwerks
US6647447B1 (en) * 2000-12-29 2003-11-11 Sony Corporation Allocating isochronous channel numbers to devices on an IEEE-1394 bus
WO2003036879A1 (de) * 2001-10-17 2003-05-01 Siemens Aktiengesellschaft Teilnehmergerät für ein hochperformantes kommunikationssystem
KR100617831B1 (ko) * 2005-02-18 2006-08-28 삼성전자주식회사 Ieee 1394 네트워크에서 전송되는 스트림 수신을 위한자동 채널 선택 방법
US20070035668A1 (en) * 2005-08-11 2007-02-15 Sony Corporation Method of routing an audio/video signal from a television's internal tuner to a remote device
US8036965B1 (en) * 2007-03-26 2011-10-11 Trading Technologies International, Inc. Distribution of electronic market data
US9913116B2 (en) * 2016-02-24 2018-03-06 Robert D. Pedersen Multicast expert system information dissemination system and method

Family Cites Families (93)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2221629C3 (de) * 1972-05-03 1978-04-27 Siemens Ag, 1000 Berlin Und 8000 Muenchen Verfahren zur Synchronisierung in Zeitmultiplex-Übertragungssystemen
US3906484A (en) * 1972-09-13 1975-09-16 Westinghouse Electric Corp Decoder input circuit for receiving asynchronous data bit streams
US4218756A (en) * 1978-06-19 1980-08-19 Bell Telephone Laboratories, Incorporated Control circuit for modifying contents of packet switch random access memory
US4409656A (en) * 1980-03-13 1983-10-11 Her Majesty The Queen, In Right Of Canada As Represented By The Minister Of National Defense Serial data bus communication system
US4493021A (en) * 1981-04-03 1985-01-08 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Multicomputer communication system
US4897783A (en) * 1983-03-14 1990-01-30 Nay Daniel L Computer memory system
US4857910A (en) 1983-12-19 1989-08-15 Pitney Bowes Inc. Bit-map CRT display control
US4641238A (en) * 1984-12-10 1987-02-03 Itt Corporation Multiprocessor system employing dynamically programmable processing elements controlled by a master processor
US4750149A (en) 1986-07-03 1988-06-07 Integrated Device Technology, Inc. Programmable FIFO buffer
US4998245A (en) * 1987-12-17 1991-03-05 Matsushita Electric Industrial Co., Ltd. Information transmission system having collective data transmission and collection devices
US5008879B1 (en) * 1988-11-14 2000-05-30 Datapoint Corp Lan with interoperative multiple operational capabilities
US5359713A (en) * 1989-06-01 1994-10-25 Legato Systems, Inc. Method and apparatus for enhancing synchronous I/O in a computer system with a non-volatile memory and using an acceleration device driver in a computer operating system
JPH03156554A (ja) * 1989-11-14 1991-07-04 Hitachi Ltd データ転送制御方式
FR2658971B1 (fr) * 1990-02-23 1995-07-28 Europ Rech Electr Lab Procede de traitement des donnees numeriques de controle associees a un signal video de type hd-mac et dispositif pour la mise en óoeuvre du procede.
US5325510A (en) * 1990-05-25 1994-06-28 Texas Instruments Incorporated Multiprocessor system and architecture with a computation system for minimizing duplicate read requests
US5343469A (en) * 1990-06-14 1994-08-30 Nec Corporation Communication system and communication devices having lock function
US5546553A (en) * 1990-09-24 1996-08-13 Texas Instruments Incorporated Multifunctional access devices, systems and methods
US5307491A (en) * 1991-02-12 1994-04-26 International Business Machines Corporation Layered SCSI device driver with error handling circuit providing sense data from device directly to the driver on the occurrence of an error
DE4129205A1 (de) * 1991-03-28 1992-10-01 Bosch Gmbh Robert Verfahren zum aufbau von botschaften fuer den datenaustausch und/oder fuer die synchronisation von prozessen in datenverarbeitungsanlagen
US5369773A (en) * 1991-04-26 1994-11-29 Adaptive Solutions, Inc. Neural network using virtual-zero
US5276684A (en) * 1991-07-22 1994-01-04 International Business Machines Corporation High performance I/O processor
JP3243803B2 (ja) * 1991-08-28 2002-01-07 ソニー株式会社 Av機器
US5471632A (en) * 1992-01-10 1995-11-28 Digital Equipment Corporation System for transferring data between a processor and a system bus including a device which packs, unpacks, or buffers data blocks being transferred
EP0588046A1 (en) * 1992-08-14 1994-03-23 International Business Machines Corporation IEEE standard 802.2 virtual device driver
US5647057A (en) * 1992-08-24 1997-07-08 Texas Instruments Incorporated Multiple block transfer mechanism
US5499344A (en) * 1992-10-07 1996-03-12 Texas Instruments Incorporated Programmable dual port data unit for interfacing between multiple buses
US5361261A (en) * 1992-11-02 1994-11-01 National Semiconductor Corporation Frame-based transmission of data
US5550802A (en) * 1992-11-02 1996-08-27 National Semiconductor Corporation Data communication network with management port for isochronous switch
EP0596648A1 (en) 1992-11-02 1994-05-11 National Semiconductor Corporation Network link endpoint capability detection
US5544324A (en) * 1992-11-02 1996-08-06 National Semiconductor Corporation Network for transmitting isochronous-source data using a frame structure with variable number of time slots to compensate for timing variance between reference clock and data rate
KR100305268B1 (ko) * 1992-11-02 2001-11-22 아담 씨. 스트리겔 스위칭메카니즘에서의등시(等時)데이타의국부루프백
EP0596651A1 (en) * 1992-11-02 1994-05-11 National Semiconductor Corporation Network for data communication with isochronous capability
KR940017376A (ko) * 1992-12-21 1994-07-26 오오가 노리오 송신 방법, 수신 방법, 통신 방법 및 쌍방향 버스 시스템
US5400340A (en) * 1993-03-04 1995-03-21 Apple Computer, Inc. End of packet detector and resynchronizer for serial data buses
GB2275852B (en) 1993-03-05 1997-02-26 Sony Broadcast & Communication Signal synchroniser with resynchronise control
US5412698A (en) * 1993-03-16 1995-05-02 Apple Computer, Inc. Adaptive data separator
US5509126A (en) * 1993-03-16 1996-04-16 Apple Computer, Inc. Method and apparatus for a dynamic, multi-speed bus architecture having a scalable interface
US5559967A (en) * 1993-03-18 1996-09-24 Apple Computer, Inc. Method and apparatus for a dynamic, multi-speed bus architecture in which an exchange of speed messages occurs independent of the data signal transfers
WO1994022253A1 (en) * 1993-03-20 1994-09-29 International Business Machines Corporation Method and apparatus for extracting connection information from protocol headers
CA2134061A1 (en) 1993-10-28 1995-04-29 Aaron William Ogus Frame buffering of network packets
US5835726A (en) * 1993-12-15 1998-11-10 Check Point Software Technologies Ltd. System for securing the flow of and selectively modifying packets in a computer network
US5659780A (en) * 1994-02-24 1997-08-19 Wu; Chen-Mie Pipelined SIMD-systolic array processor and methods thereof
EP1087571B1 (en) * 1994-03-09 2003-06-04 Matsushita Electric Industrial Co., Ltd. Data transmission system and method
US5465402A (en) * 1994-03-23 1995-11-07 Uniden America Corp. Automatic frequency transfer and storage method
US5566174A (en) * 1994-04-08 1996-10-15 Philips Electronics North America Corporation MPEG information signal conversion system
JP3129143B2 (ja) * 1994-05-31 2001-01-29 松下電器産業株式会社 データ転送方法
JP3458469B2 (ja) * 1994-07-15 2003-10-20 ソニー株式会社 信号受信装置及び通信方法
JP3203978B2 (ja) * 1994-07-25 2001-09-04 ソニー株式会社 データ送受信装置、データ受信装置及びデータ送信装置
US5706439A (en) * 1994-09-27 1998-01-06 International Business Machines Corporation Method and system for matching packet size for efficient transmission over a serial bus
US5687316A (en) * 1994-07-29 1997-11-11 International Business Machines Corporation Communication apparatus and methods having P-MAC, I-MAC engines and buffer bypass for simultaneously transmitting multimedia and packet data
US5586264A (en) * 1994-09-08 1996-12-17 Ibm Corporation Video optimized media streamer with cache management
US5603058A (en) * 1994-09-08 1997-02-11 International Business Machines Corporation Video optimized media streamer having communication nodes received digital data from storage node and transmitted said data to adapters for generating isochronous digital data streams
US5689727A (en) * 1994-09-08 1997-11-18 Western Digital Corporation Disk drive with pipelined embedded ECC/EDC controller which provides parallel operand fetching and instruction execution
US5668948A (en) * 1994-09-08 1997-09-16 International Business Machines Corporation Media streamer with control node enabling same isochronous streams to appear simultaneously at output ports or different streams to appear simultaneously at output ports
US5548587A (en) * 1994-09-12 1996-08-20 Efficient Networks, Inc. Asynchronous transfer mode adapter for desktop applications
US5617419A (en) * 1994-09-20 1997-04-01 International Business Machines Corporation Adapting switch port and work station communication adapters to data frame types with disparate formats and data rates
JP3371174B2 (ja) * 1994-09-22 2003-01-27 ソニー株式会社 パケット受信装置
US5632016A (en) * 1994-09-27 1997-05-20 International Business Machines Corporation System for reformatting a response packet with speed code from a source packet using DMA engine to retrieve count field and address from source packet
US5619646A (en) * 1994-09-27 1997-04-08 International Business Machines Corporation Method and system for dynamically appending a data block to a variable length transmit list while transmitting another data block over a serial bus
US5640592A (en) * 1994-09-30 1997-06-17 Mitsubishi Kasei America, Inc. System for transferring utility algorithm stored within a peripheral device to a host computer in a format compatible with the type of the host computer
US5828903A (en) * 1994-09-30 1998-10-27 Intel Corporation System for performing DMA transfer with a pipeline control switching such that the first storage area contains location of a buffer for subsequent transfer
US5602853A (en) * 1994-11-03 1997-02-11 Digital Equipment Corporation Method and apparatus for segmentation and reassembly of ATM packets using only dynamic ram as local memory for the reassembly process
US5515329A (en) 1994-11-04 1996-05-07 Photometrics, Ltd. Variable-size first in first out memory with data manipulation capabilities
US5704052A (en) * 1994-11-06 1997-12-30 Unisys Corporation Bit processing unit for performing complex logical operations within a single clock cycle
US5664124A (en) * 1994-11-30 1997-09-02 International Business Machines Corporation Bridge between two buses of a computer system that latches signals from the bus for use on the bridge and responds according to the bus protocols
KR0138964B1 (ko) * 1994-12-14 1998-06-15 김주용 데이타 포멧 변화기를 포함한 차분 펄스 코드 변조기
US5526353A (en) * 1994-12-20 1996-06-11 Henley; Arthur System and method for communication of audio data over a packet-based network
US5533018A (en) * 1994-12-21 1996-07-02 National Semiconductor Corporation Multi-protocol packet framing over an isochronous network
US5835733A (en) * 1994-12-22 1998-11-10 Texas Instruments Incorporated Method and apparatus for implementing a single DMA controller to perform DMA operations for devices on multiple buses in docking stations, notebook and desktop computer system
US5533021A (en) * 1995-02-03 1996-07-02 International Business Machines Corporation Apparatus and method for segmentation and time synchronization of the transmission of multimedia data
US5559796A (en) * 1995-02-28 1996-09-24 National Semiconductor Corporation Delay control for frame-based transmission of data
US5594732A (en) * 1995-03-03 1997-01-14 Intecom, Incorporated Bridging and signalling subsystems and methods for private and hybrid communications systems including multimedia systems
US5519701A (en) * 1995-03-29 1996-05-21 International Business Machines Corporation Architecture for high performance management of multiple circular FIFO storage means
JP3249334B2 (ja) * 1995-04-06 2002-01-21 株式会社東芝 ディジタルインターフェース装置及びディジタルインターフェース方法
US5655138A (en) * 1995-04-11 1997-08-05 Elonex I. P. Holdings Apparatus and method for peripheral device control with integrated data compression
FI98028C (fi) * 1995-05-03 1997-03-25 Nokia Mobile Phones Ltd Datasovitin
US5793953A (en) * 1995-07-07 1998-08-11 Sun Microsystems, Inc. Method and apparatus for allowing packet data to be separated over multiple bus targets
US5815678A (en) * 1995-07-14 1998-09-29 Adaptec, Inc. Method and apparatus for implementing an application programming interface for a communications bus
US5752076A (en) * 1995-08-31 1998-05-12 Intel Corporation Dynamic programming of bus master channels by intelligent peripheral devices using communication packets
US5692211A (en) * 1995-09-11 1997-11-25 Advanced Micro Devices, Inc. Computer system and method having a dedicated multimedia engine and including separate command and data paths
US5970236A (en) * 1995-11-14 1999-10-19 Compaq Computer Corporation Circuit for selectively performing data format conversion
US5991520A (en) 1996-02-02 1999-11-23 Sony Corporation Application programming interface for managing and automating data transfer operations between applications over a bus structure
US5828416A (en) * 1996-03-29 1998-10-27 Matsushita Electric Corporation Of America System and method for interfacing a transport decoder to a elementary stream video decorder
US5761430A (en) 1996-04-12 1998-06-02 Peak Audio, Inc. Media access control for isochronous data packets in carrier sensing multiple access systems
EP0860823A4 (en) 1996-07-15 2001-05-02 Toshiba Kk DEVICE WITH DIGITAL INTERFACE, NETWORK SYSTEM WITH THIS DEVICE AND COPY PROTECTION PROCEDURE
US5761457A (en) * 1996-10-21 1998-06-02 Advanced Micro Devices Inc. Inter-chip bus with fair access for multiple data pipes
US5774683A (en) * 1996-10-21 1998-06-30 Advanced Micro Devices, Inc. Interconnect bus configured to implement multiple transfer protocols
US5835793A (en) * 1997-05-02 1998-11-10 Texas Instruments Incorporated Device and method for extracting a bit field from a stream of data
US5938752C1 (en) * 1997-05-20 2002-02-05 Microsoft Corp System and method for encapsulating legacy data transport protocols for ieee 1394 serial bus
US6085270A (en) 1998-06-17 2000-07-04 Advanced Micro Devices, Inc. Multi-channel, multi-rate isochronous data bus
US6226338B1 (en) 1998-06-18 2001-05-01 Lsi Logic Corporation Multiple channel data communication buffer with single transmit and receive memories
US6145016A (en) 1998-09-03 2000-11-07 Advanced Micro Devices, Inc. System for transferring frame data by transferring the descriptor index data to identify a specified amount of data to be transferred stored in the host computer
US6516371B1 (en) 1999-05-27 2003-02-04 Advanced Micro Devices, Inc. Network interface device for accessing data stored in buffer memory locations defined by programmable read pointer information

Also Published As

Publication number Publication date
JP2002527972A (ja) 2002-08-27
DE69914212T2 (de) 2004-10-21
KR20010080097A (ko) 2001-08-22
EP1121633A4 (en) 2002-02-06
US6757760B1 (en) 2004-06-29
JP4007572B2 (ja) 2007-11-14
WO2000022502A1 (en) 2000-04-20
EP1121633B1 (en) 2004-01-14
KR100605657B1 (ko) 2006-07-28
DE69914212D1 (de) 2004-02-19
EP1121633A1 (en) 2001-08-08
AU1201400A (en) 2000-05-01
US6167471A (en) 2000-12-26
ATE257958T1 (de) 2004-01-15

Similar Documents

Publication Publication Date Title
TW455808B (en) Method of and apparatus for dispatching a processing element to a program location based on channel number of received data
US6141767A (en) Method of and apparatus for verifying reliability of contents within the configuration ROM of IEEE 1394-1995 devices
CN103946828B (zh) 数据处理系统和数据处理的方法
CA2247341C (en) Asynchronous data pipe for automatically managing asynchronous data transfers between an application and a bus structure
JPH11220485A (ja) Ieee1394ブリッジ及びブリッジ
US6516361B2 (en) Method of and apparatus for capturing and processing continuous media-based data streams transmitted over an IEEE 1394 serial bus
JP2004500731A (ja) 複数のディスプレイ装置に亘ってビデオ及び/又はグラフィック画像を分割し、スケーリングし、表示する方法及び装置
TW445413B (en) Bus management method
US6363428B1 (en) Apparatus for and method of separating header information from data in an IEEE 1394-1995 serial bus network
TW508497B (en) Data transmission controller, information memory medium and electronic machine
TW519822B (en) Information processing device, information processing method and bridge using the same
CN108011795B (zh) 一种实现通信设备中多板卡和多数据通道管理的方法及系统
CN107193766A (zh) 一种PCIe设备与主机之间的多路有序数据传输方法
US6041286A (en) Apparatus for and method of accurately obtaining the cycle time of completion of transmission of video frames within an isochronous stream of data transmitted over an IEEE 1394 serial bus network
TW475116B (en) A multi-protocol media storage device implementing protocols optimized for storing and retrieving both asynchronous and isochronous data
US6901444B1 (en) Method of and apparatus for communicating data structures between devices in a networking environment
JP2002368767A (ja) 信号処理装置および方法、記録媒体、並びにプログラム
CN104636280B (zh) 用于管道仲裁的电路和方法
US6993022B1 (en) Method of and apparatus for directly mapping communications through a router between nodes on different buses within a network of buses
WO2000062179A1 (en) Asynchronous data transmission with scattering page tables
TW427086B (en) Information processing apparatus and connection establishing method
WO2000072157A1 (en) Architecture, system and method for scheduling networked resources using repeat-time sequence data
KR20010033660A (ko) 데이터 전송 제어 장치 및 전자기기
JP4529231B2 (ja) 電子機器
JP2001103075A (ja) 情報処理装置および情報処理方法、並びに記録媒体

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees