TW425503B - A RAMDAC testing method - Google Patents

A RAMDAC testing method Download PDF

Info

Publication number
TW425503B
TW425503B TW87118044A TW87118044A TW425503B TW 425503 B TW425503 B TW 425503B TW 87118044 A TW87118044 A TW 87118044A TW 87118044 A TW87118044 A TW 87118044A TW 425503 B TW425503 B TW 425503B
Authority
TW
Taiwan
Prior art keywords
register
ramdac
display
color data
equal
Prior art date
Application number
TW87118044A
Other languages
English (en)
Inventor
You-Chiuan Jang
Jia-Di Shi
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW87118044A priority Critical patent/TW425503B/zh
Application granted granted Critical
Publication of TW425503B publication Critical patent/TW425503B/zh

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Description

4255 Ο 3 1眞W 厅:'·存 月 Γϋ-·>;、-修正本有無奪δ辱"容是苍准予—正 一修正史 _室號 8711ftfU/t 五、發明說明(1) 本發明係有關於電腦系統生產技術,特別是有關於一 種RAMDAC ί則試方法。 由於電恥顯不器是採用類比信號,但電腦系統所處理 者大多屬數位資料,因此,在顯示控制系統(dispiay control stystem)上會設置有數位/類比轉換器 (digita 卜 to-anai〇g converter,簡以DAC 稱之)將輸入 的數位資料轉換為類比信號後’驅動顯示器做顯像。由於 輸入至數位/類比轉換器之數位資料係來自隨機存取記憶 體(RAM) ’故亦稱之為RAMDAC。 請參照第1目’所示為習知電腦中顯示控制系統的方 塊圖不。如第1圖所示,此顯示控制系統i包括:一顯示控 制器(display controlieO 10、—RAMMC 2〇、以及一顯 不,憶體(通常又稱為視頻隨機存取記憶體VRAJJ) 3 〇等^ ,示控制器U)、RAMDAC 20、以及顯示記憶體3〇可整合成 =二電路板做為一顯示卡(dispUy adapter),再經由擴 與電腦主機板耦接;另外,顯示控制器10、RAMDAC 以,顯示§己憶體3 〇也可以是内建在電腦主機板上。 顯不控制器10係做為一中央處理單元(Central rocessing Unit,通常簡以CPU稱之)2與顯示控制系統} Π的介面。第1圖中’顯示控制器】〇是經由一系統匯流 2進灯資料傳輸,並且會輸出水平同步信號 =YNC與垂直同步信mvsYNC,對—顯示器4進行同步控 躱。此外,欲及於_顯示器4顯示的資料(下文以顯示實料 稱之),係經由顯示控制器10儲存至顯示記憶體3〇内。而
4 255 Ο 3 五、發明說明(2) 顯示器4可以是陰極射線管(CRT)顯示器、或平面顯示器。 請參照第2圖,所示為第1圖之RAMDAC 20的詳細方塊 圖示。第2圖中,RAMDAC 20包括一位址解碼器21、由若干 暫存器所組成之一色彩對照表(color lookup table) 22、以及三個DAC 23_25等β及於位址輸入端a的顯示資料 (通常為八位元資料)經位址解碼器2〗解碼後,選取色彩對 照表22内相對應暫存器内儲的色彩資料值輸出,然後藉由 DAC轉換成類比R、G、b視頻信號輸出後,及於顯示器4做 顯像。譬如’VGA規格中訂定有320 X200點像素、256色的 模式’若要能支援此一模式’色彩對照表便需具有2 5 6個 暫存器。. 通常,R ' G、B三原色係分以六個位元表示,因此, 每一暫存器總計有十八個位元,。至於各暫存器内儲之色彩 ^料值’係由CPU 2提供資料(通常為八位元資料)經由資 料輸出/入端D寫入而得;反之,也可以經由資料輸出/入 端D讀取各暫存器内儲之色彩資料值。而讀寫之操作則是 由顯示控制器10以一讀取/寫入控制信號R/w(如第1圖所 不)為之。 然而,顯示控制系統1要能顯示正破的顏色,一者是 要色彩對照表2 2内暫存器能正確地讀寫與儲存色彩資料 值’另一者則疋DAC 23-25要能將數位的色彩資料值正破 地轉換為類比R、G、B視頻信號。 因此’本發明便提出一種RAMDAC測試方法,可檢測出 暫存器能否正確地讀寫與儲存色彩資料值,然後透過均勻
C:\ProgramFiIes\Patent\0549-4011-E. ptd第 5 頁 4255 0 五、發明說明(3) '一" ----- 、G、B色層顯示,便於以目測檢查RAMJ)AC能否將數位 的色彩資料值正確地轉換為類比R、G、B視頻信號。. 古沐,?致上述目的,本發明可藉由提供一種RAMDAC測試 、^元成。此RAMDAC測試方法用以對複數暫存器進行測 ',每一暫存器係由複數位元組成。此一ramdac測試方法 係先將暫存器之所有位元重置為第_邏輯狀態。然後,依 序對&暫存器之一位元寫入第二邏輯狀態後逕行讀取,若 寫入資料與讀取資料不同,則發φ 一錯誤訊息。上述寫入 讀取動作,直至對每一暫存器均完成測試止。 再者,本發明提出一種RAMDAC測試方法,用以對數位 /類比轉換器進行測試,此數位/類比轉換器係根據複數暫 $器内儲之數位色彩資料轉換為類比視頻信號。RAMDAC測 試方法係先區分出R、G、B等三個顯示區域後,依序變更 暫存器内儲之數位色彩資料,經數位/類比轉換器轉換 後,及於一顯示器均勻地顯示r、G、b色層。接著,判斷 顯示器成否均勻地顯示r、G、B色層,若否,數位/類比轉 換器可能有損壞之情事發生。. 為讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂,下文特舉一較佳實施例,並配合所附圖式,作詳 細說明如下: 圖示之簡單說明: 第1圖係顯示習知電腦中顯示控制系統的方塊圖示; 第2圖係顯示第1圖之RAMDAC 20的詳細方塊圖示; 第3 A-3G圖係顯示根據本發明暫存器測試方法第一較
C:\PrograniFiles\Patent\0549-4011-E. ptd第 6 頁 425503
五、發明說明(4) 佳實施例流程圖 第4A-4G圖係顯示根據太 佳實施例流程圖;以及 月暫存器測試方法第二較 第5圖係顯示根據本發明均勻r 較佳實施例的流程圖。 u、B色層顯示方法一 符號說明: 1 ~顯示控制系統 器;10~顯示控制器; 彩對照表;23-25〜DAC 實施例: ’〜ePu ; 3〜系統匯流排;4~ 〇 RAMDAC ;21〜位址解碼器 ’以及’ 3 0〜顯示記憶體。 顯示 ,2 2〜色 由於顯示控制系统!要能顯示 要色彩對照表22内暫存^ 巴取决於是 值、以及DAC 23-25要能3將與儲存色彩資料 為請、G、B視頻Ϊ;=的值…轉換 .± ^ ,ν ^ y-因此,本發明之RAMDAC測試方 法,主要£刀為暫存15測試方法與均勻R、G、B色層顯示 方法兩部A。前者可檢測出暫存器能否正確地讀寫與儲存 色彩資料值;後者係透過均勻的R、G、3色層顯示/便於 以目測檢查RAMDAC能否觯數位的色彩資料值正確地換 類比R、G、B視頻信號、馬 '請參照第3A — 3G圖,所示為根據本發明暫存器測試方 法第一較佳實施例流程圖。本實施例係aR、G、B三色分 以六個位元表示為例做一說明 請參照第3A圖’首先,於步驟S1 wRAMMC各個暫存器 内儲色彩資料值重設為0。再於步驟S2和S3分別將N與I之
C:\ProgramFiles\Patent\0549-4011-E.ptil第 7 頁 4255 0 3 五、發明說明(5) 起始值設為1後,於步驟S4對暫存器N之R、G、B色彩資料 值(^,〜,6卩)寫入(1,0,0)。接著,於步驟35將】之起始值 設定為1後,於步驟S6對暫存器j讀取r、g ' B色彩資料值 (Rj,G;,B_[)。然後,於步驟S7判斷J是否等於N、。 請參照第3B圖,若步驟S7判斷得知J等於N,則進行 步驟S8判斷暫存器J之R、G、B色彩資料值(R:, G;,B:)是否 等於(I,0, 0),若否,則於步驟S9顯示出錯誤訊息;若步 驟S7判斷知J不等於N,則進行步驟Si 〇判斷暫存器j之r、 G、B色彩資料值(R;,G;,B】)是否等於(〇, 〇, 〇),若否,則進 行步驟S9顯示出錯誤訊息.。若分別在步驟s8或S1 0知暫存 器J之R、G、B色彩資料值Gj,B】)等於(I,〇, 〇)或等於 (〇,〇,0),則進行至步驟S11判斷J是否大於255。若J小於 等於255 ’則進行步驟S12將J增量一後,回復至步驟% ; 若J大於255 ’則進行至步驟S13判斷I是否大於32,若否, 則於步驟S14將I值左移一個位元(亦即將I值乘以2 )後,回 復至步驟S4 ί 接著,若步驟S13判斷知I大於32,即如第3C圖所示, 進行步驟S15將RAMDAC之各個暫存器内儲色彩資料值重設 為〇。再於步驟S 16將I之起始值設為1後,於步驟si7對暫 ,器Ν之R、G、β色彩資料值(rn,gn,Bn)寫入(〇, I,0)。接 著’於步驟S18將J之起始值設定為1後,再於步驟gig對暫 存器J讀取R、G、B色彩資料值(Rj,G" BJ。然後,於步驟 S20判斷J是否等於n。 請參照第3D圖’若步驟S20判斷得知J等於N,則進行
C:\ProgramFiles\Patent\0549-4011-E.ptd第 8 頁 425503 五、發明說明(6) 步驟S21判斷暫存器j之r、g、b色彩資料值d Gp Β;)是否 等於(〇, 1,0) ’若否,則於步驟S22顯示出錯誤訊息;若步 驟S20判斷知j不等於n,則進行步驟S23判斷暫存器j之 R、G、B色彩資料值(Rj,(^,Bj)是否等於(〇, 〇, 〇 ),若否, 則進行步驟S22顯示出錯誤訊息《若在步驟S21或S23分別 判知暫存器J之r、G、B色彩資料值(Rj,Gj,Β;)等於(0, I,0) 或等於(0, 0, 0),則進行至步驟S24判斷J是否大於2 55。若 J小於等於2 5 5,則進行步驟S25將J增量一後,回復至步驟 S19 ;若J大於255,則進行至步驟S2 6判斷I是否大於32, 若否’則於步驟S2 7將I値左移一個位元(亦即將I值乘以2 ) 後’回復至步驟S1 7。 接著’若步驟S26判斷知I大於32,即如第3E圖所示, 進行步驟S2 8將RAM DAC之各個暫存器内儲色彩資料值重設 為0。再於步驟S29將I之起始值設為1後,於步驟S30對暫 存器N之β、G、β色彩資料值(rn,gn,βΝ)寫入(〇, 〇, I )。接 著,於步驟S31將J之起始值設定為1後,再於步騍s 32對暫 存器J讀取R、G、B色彩資料值(R:,Gj,Β:)。然後,於步驟 S33判斷J是否等於N。 請參照第3 F圖,若步驟S 3 3判斷得知J等於N,則進行 步驟S34判斷暫存器J之R、G、B色彩資料值(R;,G;,Β;)是否 等於(0,0,1),若否,則於步驟S35顯示出錯誤訊息;若步 騍S33判斷知J不等於N ’則進行步驟S36判斷暫存器J之 R、G、β色彩資料值)是否等於(〇,〇,〇),若否, 則進行步驟S35顯示出錯誤訊息。若在步驟S34或S36分別
C:\ProgramFiles\Patent\0549-4011-E.ptd第 9 頁 425503 五、發明說明(7) 判知暫存器J之R、G、B色彩資料值(Rp Gj,I)等於(0, 0, I) 或等於(0,0,0),則進行至步驟S37判斷J是否大於2 55。若 J小於等於25 5,則進行步驟S38將J增量一後,回復至步驟 532;若】大於255,則進行至步驟339判斷1是否大於32, 若否,則於步驟S4 0將I值左移一個位元(亦即將I值乘以2 ) 後,回復至步驟S3 0。 請參照第3G圖,若步驟S39判斷知I大於32,則進行步 驟S41判斷N是否大於255,若否,則進行步驟S42對N值增 量一後,回復至步驟S3 ;若N大於25 5,便完成此暫存器測 _試方法。 根據第3A-3G所列舉的測試方法,簡言之,就是先將 將各暫存器之每一位元全重置為0,然後再將暫存器每一 位元依序寫入1後,再進行讀取操作。例如,色彩資料值 (R,G,B)依序被寫入設定為(000001,〇〇〇〇〇〇,〇〇〇〇〇〇 )B、( 0 0 00 1 0, 000 000, 〇〇〇〇〇〇)B..... ( 1 0000 0, 000 000, ο 〇〇〇〇〇 )B ' ( 00 0 000, 00000 1, 00 0 00 0 )B ,(〇〇〇〇〇〇, ooooio,〇〇〇〇〇〇)B..... ( 00000 0, 1 00 000 , 0 00000 )B ^ ( 000 000, 00000 0, 〇〇〇〇〇l)B , (000000, 000000,000010)B ..... (000000,000000,1〇〇〇〇〇\等,並於寫入後進行讀取,藉 由寫入與讀取資料的比對,獲知暫存器能否正確地讀寫與 儲存色彩資料值。 請參照第4 A - 4 G圖,所示為根據本發明暫存器測試方 法第二較佳實施例流程圖。本實施例係以R、G、B三色分
C:\Prograra Files\Patent\0549〜4011-E.ptd第 1〇 頁
以六個位元表示為例做一說明 α請參照第4Α圖,首先,於步驟S51將RAMDAC各個暫存 器内儲色彩資料值重設為1。再於步驟852和S53分別將ν與 I、之起始值設為1後,於步驟354取1值的卜補數成為又值, 並對暫存器N之R、G、B色彩資料值(Rn,Gn,Bn)寫入 U’ 3F,3F)H。接著,於步驟S55將j之起始值設定為1後, 於步驟S56對暫存器j讀取R、G、B色彩寶料值(n,d。 然後,於步驟S57判斷j是否等於N。' ' 請參照第4B圖’若步驟S57判斷得知J等於N,則進行 步驟S58判斷暫存器j 、G、B色彩資料值(n,是否 等於(X,3F,3F)H ’若否’則於步驟S59顯示出錯誤訊息; 若步驟S57判斷知J不等於n,則進行步驟S60判斷暫存器j 之R、G、B色彩資料值(R” Gj,Β;)是否等於(3F,3F,3f)h,°若 否’則進行步驟S59顯示出錯誤訊息。若分別在步驟§58或 S60知暫存器J之R、G、b色彩資料值(R” Bj)等於(χ,3F, 3F)H或等於(3F,3F,3F)H,則進行至步驟S61判斷J是否大於 255。若J小於等於255 ’則進行步驟S62將J增量一後,回 復至步驟S56 ;若J大於255,則進行至步驟S63判斷I是否 大於32,若否,則於步驟S64將I值左移一個位元(亦即將I 值乘以2)後,回復至步驟S54。
接著’若步驟S63判斷知I大於32,即如第4C圓所示, 進行步驟S 6 5將RAMDAC之各個暫存器内儲色彩資料值重設 為1。再於步驟S66將I之起始值設為1後,於步驟S67取I值 的卜補數成為X值’並對暫存器N之R、G、B色彩資料值(R
C:\Program Files\Patent\0549-4011 〜E.ptd第 1.1 頁 4 25 5 Ο 3
寫入(3F,X,3F)H。接著,於步驟S68將J之起始值設 二為1後;再於步驟S69對暫存器:讀取R、G、B色彩資料值 Uj,G” Β:)。然後,於步驟S7〇判斷】是否等於N。: 卓^參照第4D圖’若步驟S70判斷得知J等於N,則進行 步驟S71判斷暫存器j之p、「 D . 等於2 色彩資料值(Rj,Gj,Bj)是否 ^於(3F,X,3F)H ’若否,則於步驟奶顯示出錯誤訊息; 右步驟S70判斷知J不等於N,則進行步驟S73判斷暫存器】 之R、G ' B色彩肓料值(n,是否等於。F,3F, 3ρ)Η,若 否,則進行步驟S72顯示出錯誤訊息。若在步驟S71或S73 分別判知暫存器J之R、G、B色彩資料值(Rj Gj Bj)等於 (3F,X’3F)H或等於(3F,3F,3F)H,則進行至步驟S74判斷j是 否大於255。若J小於等於255,則進行步驟S75將j增量一 後,回復至步驟S 6 9 ’若j大於2 5 5,則進行至步驟s 7 6判斷 I疋否大於32 ’若否,則於步驟S77將j值左移一個位元(亦 即將I值乘以2)後,回復至步驟S67。 接著’若步驟S76判斷知I大於32,即如第4E圖所示, 進行步驟S 78將R AMD AC之各個暫存器内儲色彩資料值重設 為1。再於步驟S79將I之起始值設為1後,於步驟取j值 的1-補數成為X值’並對暫存器N之r、g、B色彩資料值(R N,GN,BN)寫入(3F,3F,X)H。接著,於步驟S8l將J之起始值設 定為1後,再於步驟S82對暫存器j讀取r、g、b色彩資料值 (Rj,G;,B】)。然後,於步驟S83判斷J是否等於N。 請參照第4F圖’若步驟S83判斷得知J等於N,則進行 步驟S84判斷暫存器J之R、g、B色彩資料值(R” G;,Β;)是否
C:\Program Files\Patent\0549-4011-E‘ptd第 12 頁 4255 Ο 3 五、發明說明(ίο) 等於(3F,3F,X)H,若否’則於步驟S85顯示出錯誤訊息; 若步驟S 8 3判斷知J不等於N,則進行步驟S 8 6判斷暫存器j 之K、G、B色彩資料值(R】,G” Bj)是否等,於(3F,3F,3F)H,若 否,則進行步驟S85顯示出錯誤訊息。若在步驟S84或S86 分別判知暫存器J之R、G、B色彩資料值(R” Gj, Β;)等於 (3卩,3?,乂))]或等於(3?,3?,3?)1),則進行至步驟$87判斷:1是 否大於255。若J小於等於255,則進行步驟S88將J增量一 後’回復至步驟S82 ;若J大於25 5,則進行至步驟s89判斷 I疋否大於32 ’右否’則於步驟S90將I值左移一個位元(亦 即將I值乘以2)後,回復至步驟S80。 請參照第4 G圖’若步驟S 8 9判斷知I大於3 2,則進行步 驟S91判斷N是否大於255 ’若否,則進行步驟S92對N值增 量一後,回復至步驟S53 ;若N大於255,便完成此暫存器 測試方法。 根據第4A-4G所列舉的測試方法,簡言之,就是先將 將各暫存器之每一位元全重置為1,然後再將暫存器每一 位元依序寫入0後’再進行讀取操作。例如,色彩資料值 (I?,G,B)依序被寫入設定為(111 1 10, mill,ill u i )B、(111101, 111111, 111111)Β .....(011111,mm, 111111 )Β、(111111,111110, uu⑴β、 (111111,111101,111111 )Β.....(111111, 011111,111111 )Β ' (111111, 111111,11111〇)Β , (111111,111111,111101 )Β.....(111111,111111,011111 )Β等,並於寫入後進行讀取,藉
C:\Program Fiies\Patent\0549_4011-E.ptd第 13 頁 425503 五、發明說明(u) 由寫入與讀取資料的比對’獲知暫存器能否正峰地讀寫與 儲存色彩資料值。 請參照第5圖,所示為根據本發明均勻R、G、B色層顯 不方法一較佳實施例的流程圖V本例中係以256色模式為 例。 於穸騍S1 01將顯示 如第5圖所示,首先 Α„叫伙一" 為R、G、Β等三色顯示區域。然後,於步驟sl〇2將c〇1〇r值 重置為1後,於步驟S1 0 3將RAMAC暫存器之色彩資料值 (R’g’b)設定為(colorColor,col〇r)。接著,於步驟81〇居 判斷CoI〇r值是否大於63,若否,則進行步驟si 〇5將c〇 l〇r 值增量―,並於步驟S106根據此時之Color值顯示三秒鐘 後、,回復至步騍S103。若於步驟值大於63, 則進行步驟S1 〇 7以目測方式判斷是否顯示正常。若顯示器 並非按照由暗至亮的方式均勻變化,則表示數位色彩資^ 值轉換為類比R、G、B視頻信號時發生錯誤,便 y 可據以判斷DAC 23_25可能有損壞情事發生。 因此’本發明之RAMDAC測試方法,可檢*測出暫 否正確地讀寫與儲存色彩資料值,然後,透過均勻的/、 示,便於以目測檢查睡AC能否將數位的色彩 貝科值正確地轉換為類比R、G、B視頻信號。 雖然本發明已以較佳實施例揭露如上, =發明,任何熟習此技藝者,在不脫離; 視後附之申料利範圍所#定者為準。之㈣氣圍當

Claims (1)

  1. 4 255 0 六、申請專利範圍 1·—種RAMDAC測試方法,用以對複數暫存器進杯、 試’母一該暫存器係由複數位元組成;該RAMDAC測試大、 乃― 包括: Ca)重置該等暫存器之該等位元為第一邏輯狀態; (b) 依序對該等暫存器中一者之該等位元中之一者寫 入第二邏輯狀態後逕行讀取,若寫入資料與讀取資料不 同,則發出一錯誤訊息;以及 (c) 重覆步驟(b),直至對每一該暫存器完成測試。 2.如申請專利範圍第1項所述之該RAMDAC測試方法, 其中’該第一邏輯狀態是邏輯0,該第二邏輯狀態是邏輯 3. 如申請專利範圍第1項所述之該RAMDAC測試方法, 其中,該第一邏輯狀態是邏輯1,該第二邏輯狀態是邏輯 4. 一種RAMDAC測試方法,用以對數位/類比轉換器進 行測試,該數位/類比轉換器係根據複數暫存器内儲之數 位色彩資料轉換為類比視頻信號;該RAMDAC測試方法包 括: (a )區分出R、G、B等三個顯示區域; (b) 依序變更該等暫存器内儲之該等數位色彩資料’ 經該數位/類比轉換器轉換後,及於一顯示器均勻地顯示 R、G、B色層;以及 (c) 判斷該顯示器能否均勻地顯示該等R、G、B色層’ 若否,該數位/類比轉換器可能有損壞之情事。
    C:\ProgramFiles\Patent\0549~4011_E.ptd第 15 頁 425503 六、申請專利範圍 5.申請專利範圍第4項所述之該RAMDAC測試方法,其 中,步驟(b)係將該等數位色彩資料由1漸次增量為6 3。
    C:\ProgramFiles\Patent\0549-4011-E. ptd第 16 頁
TW87118044A 1998-10-30 1998-10-30 A RAMDAC testing method TW425503B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW87118044A TW425503B (en) 1998-10-30 1998-10-30 A RAMDAC testing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW87118044A TW425503B (en) 1998-10-30 1998-10-30 A RAMDAC testing method

Publications (1)

Publication Number Publication Date
TW425503B true TW425503B (en) 2001-03-11

Family

ID=21631821

Family Applications (1)

Application Number Title Priority Date Filing Date
TW87118044A TW425503B (en) 1998-10-30 1998-10-30 A RAMDAC testing method

Country Status (1)

Country Link
TW (1) TW425503B (zh)

Similar Documents

Publication Publication Date Title
TWI391901B (zh) 驅動電路、顯示裝置及電視系統
US5987624A (en) Method and apparatus for automatically determining signal parameters of an analog display signal received by a display unit of a computer system
KR20100011641A (ko) 표시장치 및 이의 구동방법
TW200414114A (en) Method and apparatus to enhance response time of display
US20050062735A1 (en) Display unit and control method thereof
WO2010035797A1 (ja) 表示装置、およびテレビジョンシステム
US7576554B2 (en) Semiconductor devices and methods of testing the same
JPS62200394A (ja) 画像表示装置
TW425503B (en) A RAMDAC testing method
JP2010078870A (ja) 表示装置、およびテレビジョンシステム
US20080001935A1 (en) Componet supplied with an analog value
EP0729129B1 (en) Display system and method comprising image conversion processing that can be inspected without a visual check
JP3146117B2 (ja) クロックタイミング自動調整方法およびクロックタイミング自動調整装置
US20050086398A1 (en) Method of changing EDID of motherboard
JPH1021150A (ja) メモリテスト回路
KR20040076072A (ko) 마이콤 테스트 장치
GB2355822A (en) Testing RAMDACs
JP3281502B2 (ja) 表示制御装置及び情報処理装置及び制御方法
TWI684976B (zh) 可增進圖像緩存架構處理效率的裝置、處理方法及顯示裝置
KR940001669B1 (ko) 표시 제어 시스템
JP2002014143A (ja) 電子回路基板の検査システムおよびその検査のためのプログラムを記録した記録媒体
US20100091026A1 (en) Detecting method for display device using driving circuit
KR100380574B1 (ko) 화면상 표시 형성 장치 및 방법
JPH11326422A (ja) 表示装置用駆動回路
JPH07261729A (ja) モニタ調整システム

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees