TW212838B - Power saving control system for computer system - Google Patents

Power saving control system for computer system Download PDF

Info

Publication number
TW212838B
TW212838B TW082102323A TW82102323A TW212838B TW 212838 B TW212838 B TW 212838B TW 082102323 A TW082102323 A TW 082102323A TW 82102323 A TW82102323 A TW 82102323A TW 212838 B TW212838 B TW 212838B
Authority
TW
Taiwan
Prior art keywords
mode
power
period
control system
address
Prior art date
Application number
TW082102323A
Other languages
English (en)
Inventor
Osamu Ikeda
Original Assignee
Daiya Semiconductor System Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Daiya Semiconductor System Kk filed Critical Daiya Semiconductor System Kk
Application granted granted Critical
Publication of TW212838B publication Critical patent/TW212838B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/325Display of status information by lamps or LED's
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Debugging And Monitoring (AREA)

Description

A6 B6 經濟部中央櫺準居8工消費合作杜印製 五、發明説明(i ) 發明領域 本發明有關於一種供電腦系統用之省電控制系統。更 詳言之,本發明是有關於一種特別適用於以電池操作的攜 帶式個人電腦中的省電系統。 相關技術說明 正如在日本公開專利公報第2 — 1 7 8 8 1 8號案中 所揭示的,在本技術領域中省電控制是一項E知的技術, 可用以中斷電腦系統中未在執行任何實質業務的部分,以 減少電腦系統的整體功率耗損。此種技術已被應用至本領 域之產品中。在以電池操作之個人電腦領域(包括膝上型 電腦)中,針對此種省電技術已有多項之硏究,以期能在 使用較小與較輕之電池的情況下,使系統使用時間達到最 長。 、 在某些習知個人電腦系統中,安排有如下兩種使個人 電腦進入待命狀態的功能,即所謂的休息模態功能與睡眠 模態功能。執行休息模態功能時,是於C P U保持在年操I 作狀態下一段預定時間後,自動將電腦系統的操作時鐘頻 率由正常操作模態時之1 6MHz切換至1MHz。如果 於電腦系統保持在休息模態中後又過了 一段預定時段,便 自動啓始睡眠模態,以切斷電源。在m腦系統的上述任一 模態中,均可藉觸動任一_來恢復正常操作模態。在許多 情況下,啓始待命模態的預定時段長度可由使用者透過人 丨.'.. ·**·. 爲設定操作來任意設定。 (請先閲讀背面之注意事項再塡寫本頁) 丨裝· 訂· .線· 本纸張尺度適用中國國家標準(CNS)甲4规格(210 X 297公釐) 82.3. 40,000 A6 B6 經濟部中央標準局8工消費合作杜印製 五、發明説明(2 ) 由上可知,習知方法是在「C P U在一段預定時間內 未實質操作」的條件下,將電腦系統設定至省霉狀態(即 前述待命狀態)的。實際情況中,則是於一段預定時間內 ,在沒有任何外界因素來啓動C PU進行實質業務(例如 由鍵盤或通訊管理系統等而來之輸入)的情況下,將電腦 系統之操作狀態由正常狀態改變爲省電狀態。 —般而言,當上述引發實茸業務的因素於一段預定時 間內未出現時,會將C P U視作處於實置休息狀態。然而 於習知技術中,探測到C PU的前述實質休息狀態並將操 作模態改變至省電模態的此種程序可能並不能充分地省電 ,因爲對一般個人電腦而言,需將該預定時段設定成超過 數土赞左右。 舉例來說,假設一個人電腦中正進行一文字處理應用 軟體。此時,每一個透過鍵盤的輸入均被視作啓始c P U 業務的因素。回應於各個輸入信號,C PU執行各種業務 ,這些業務包括非常簡單的.業務如在顯示幕上顯示字元, 稍微費時的業務如將假名輸入轉換成漢字或移動一文件, 及相當費時的業務如檔案分類等。於操作者在撰寫文章時 ,他在鍵盤輸入之間會有較長之停頓,以考慮適當的字詞 等等。此時,鍵盤輸入之間的間隔經常可能超過數十微秒 至數秒。 在這種情況下,如果於習知省電方法中將預定時段長 度設於1秒/至數秒的範圍內,則省電模態可能於費時業務 進行中便啓動,而使業務無法繼績。爲免除此種可能性, (請先閱讀背面之注意事項再塡窝本頁) 丨裝· 訂· 線. 本紙張尺度適用中國困家標準(CNS)甲4规格(210 X 297公;* ) 82.3. 40,000 3128^^ A6 B6 經濟部申央標準局S工消費合作社印製 五、發明説明(3) 必須將預定時段長度設在數十秩至數分盤的範圍內。此時 ,由於在鍵盤輸入間所常出現的短暫停鲺中(此時CPU ·'-····-►' - .*"·’「 處於實質体__息狀態),省電功能無法作用,故無法達成令 人滿意的省電效果。 上述問題的一種農盖,方式是,使CPU本身在每次 進入實質休專/狀態時,便向一外部電路(省電電路)宣告 它已進入寅雪..生皇狀態。然而,應用此種方式時,此項功 能必須包括在C . P U所執疗的每一個軟體中。要對已閑發 完成之各種軟體加入此項功能是很困難而幾乎不可能的。 另一方面,如果電腦系統上僅執行單——個軟體,則 可藉自行分析軟雔內容並探測其狀態來精確地探測C P u 的實質休息狀態,此時會重覆一個僅存取一特定位址組的 小迴路。然而於電腦系統在執行多個軟體時,此方法便不 適用了。 發明概要 、 , .ο . ( 因此,本發明的一項圭:寒,的便是要提供一種供m腦 用之省電系st,.此系統可達成省_雾_势能而毋需改變雹..腦系 統中所執行之任何軟體。 本發明的另一目的是要提供一種貧n蘇,可在電腦 系統之使用者察覺的情形下在正常模態與省電模態間切換 0 I ~~ 根據本發明之一項內夸,一種供含有c PU之電腦系 統用的省電控制系統乃是包含: (請先閲讀背面之注意事項再塡寫本頁> -裝· 訂. .線. 本紙張尺度遴用中國a家標準(CNS)甲4规格(210 X 297公釐〉 82.3. 40,000 212B33 A6 B6 經濟部中央標準局S工消费合作社印製 五、發明説明(4 ) 第一裝_,置,供選擇性地使該C P U在第一摸態中以高 性能及高功率耗損來操作,或在第二i 中以低性能及低 功率耗損來操作; 箄二裝.置,供監測.C PU在一給皇.時段內所存取的位 址,以探測C PU的一項預定操作狀態,於此狀態中僅重 覆地存取一特定位址組;_ 第三裝置,與第一裝置相連,供在第一模態中正常地 操作該第一裝置,並回應於供採測預定操作狀態的第二裝 置,而只要在該預定操作狀態持續時,便在第二模態中操 作該第一裝置;以及 第四裝置,供產生一個電腦系統操作員所能察覺的指 示,以顯示C P U的目前操伤模態。 於較佳結構中,第二裝置藉由週麗,_性地變化所述之給 定時段,來監測C PU所存取的位址。實務上,第二裝置 可於構成該給定時段前段的一個給定學習時段中在一學習 模態下操作,以記錄C PU所存取的位址,並於構成該給 定時段後段的一個給定比較時段中在一比較模態下操作, 以將目前所存取的位址與在之前緊接的學習模態操作中所 記錄的位址相比較。此例中,第二裝置可在比較模態操作 結束時更新該給定學習時段,並依據更新之學習時段來導 出給定比較時段。第二裝置最好是在一個由上下限値所界 定的範圍內變化該給定學習時段。舉例而言,第二裝置啓 始時將給定學習時段設定於下@値,並於每次比較模態操 作結束時,將目前之學習時段加上一個預定.的票加.適。段單 (請先閲讀背面之注意事項再塡寫本頁) 丨裝_ 訂. 丨線. 本纸張尺度適用中a國家樣準(CNS)甲4规格(21〇 X 297公* ) 82.3. 40.000 娌濟部中央標準局工消费合作社印製 A6 B6 五、發明説明(5 ) 位,以更新該學習時段。 此外,在實際結構中,第三裝置可在c PU處於第二 模態時,於第二裝置探測到C PU已不處在所述預定操作 狀態之際,回應之而將第一裝置之操作由第二模態切換至 第一模態。另外,第四裝置可包含有一視覺指示器,此指 示器可依據第一裝置目前所選定之C PU操作模態而在 ON與OFF間切換。 / I - 於較佳實施例中,第一裝®包括有一第一時鐘產生器 以供產生較髙頻之第一時鐘信號,一第二時鐘產生·器以供 產生較低頻之第二時鐘信號,與一切^裝置议供選擇性地 將第一與第二時鐘信號之一供應給C PU。 根據本發明的另一項内3-,一種供含有C...P U之電腦 系統用的丨省包含: 一操作模態切換裝置,供將c PU之操作模態在一正 常模態(此時功率耗_較大)與一省寬模態(此時功率耗 損較小)之間切換; —重覆存取探測裝置,供以一預定之位址解析方式來 監測C PU之位址存取於一預定時段內之變遷,並探測 C PU之重蜃存取狀態,在此狀態下c PU僅重覆存取一 特定位址組: —控制裝置,供於CPU處於正常摸態時,在重覆存 取探測裝置探測到重覆存取狀態之際,回應之而將C PU 的操作模態切換至省電模態;以及 一狀態顯示裝置,用以顯示c PU的操作模態。 本纸張尺度適用中國國家缥準(CNS)甲4规格(210 X 297公货) 82.3. 40,000 ..---.---------.------------装------#------^ (請先閲讀背面之注意事項再瑣寫本頁) 2l2B〇3 A6 B6 經濟部中央標準屬貝工消费合作社印製 五、發明説明(6 ) 所述重覆存取探測裝«最好於監測位址存取變遷時能 週期性地變化其位址解析方式。 我們更希望省電系統中能包含有一:ii.忠裝雾〆以於 c P U的操J乍_狀_態滿足一預定之制止條件時,制止控制裝 置將操作..择態切...挺至省.暴模態。 實務上,制止裝g可於下列狀況下制止.控制裝®之切 換操作〆於之前緊接之預定時段中,存取了有關接收鍵盤 輸人之軟體岔斷向置位址時過去一段時間內,未存取 有關檢査鍵盤输入之軟體岔斷位址時; '或於正在存取一個 指派給視頻記憶用之位址時。 附圖簡述 從以下對本發明較佳實施例及附圖的詳細說明,可更 加了解本發明,不過這些說明僅係供解說了解之用,而不 應視作對本..垔..mil限制。 圖1爲本發明之供電腦系統用之省電控制系^疏的較佳 實施例之示意方塊圖;而 圖2爲流程圖,示出在圖1之省電控制系統中的狀態 判斷與省電控制器的操作程序。 較佳實施例說明 現在請參考附圖,特別是圖1 ,其中示意地圇示了供 電腦系統用之省電控制系統的較佳示範實施例。需注意的 是,有關本發明之省電控制的,一般輕念及省霉控制系統 T--------·* (請先閲讀背面之注意事項再填寫本頁) 丨裝- 訂. 本紙張尺度遴用中团國家標準(CNS)甲4規格(210 X 297公| ) 82·3. 40,000 2l2Bc>3 A6 B6 經濟部中央樣準局貝工消費合作社印製 五、發明説明(7 ) 的一造已掲示於同爲本發明申請人所有的,在 1 9 9 2年5月2 0日所申請之審査中的美國專利申請案 第〇 7/8 8 6 ,6 4 9號中,該案爲美國專利申請案第 07/735 ,382號的後,並另有於1 9 9 2年 2月2 7日所申請之對應的歐洲專利申請案第 9 2 9 〇 6 1 5 9 . 6號亦在審..查中。上述相關專利申請 案可供參考。 爲便於說明,所示之省電控制系統之實施例可應用於 所謂的筆記型個人電腦中,此種電腦內裝有Intel 8 0 3 8 6 SX型CPU。不過,應了解的是,本發明並 不限定應用於上述特定電腦系統中,而可應用至任何型式 的電腦系統內。 電腦系統操作的功率耗損可藉由改變输至C P U的 CPU時鐘之頻率來予以改變。在所示實施例中,藉由切 換CPU時鐘頻率,可使CPU在一正常(高速)模態下 操作(此時功率耗損較高)或在一省電(低速)模態下操 作(此時功率耗損較低)。爲了提供不同的CPU時鐘頻 率,所示省電控制系統之實施例包括有一個髙速時鐘產生 電路7,此電路產生一個較高預定頻率的高速時鐘(例如 50MHz),以及一個低速時鐘產生電路8,此電路產 生一個較低預定頻率的低速時鐘(例如4MHz)。實施 例中另安排有一個切換電路6 ,以選擇性地供應高速或低 速時鐘之一給電腦系統1之CPU。 所示省電控制系統之實施例另包括有一個狀態判斷與 (請先閲讀背面之注意事項存填窝本頁) .丨裝· 訂· 線_ 本紙張尺度適用中a國家標準(CNS)甲4规格(210 X 297公釐) -9 - 82.3. 40,000 212SB3 A6 B6 經濟部中央標準局霣工消费合作社印製 五、發明説明(8 ) 省電控制器3、位址儲存與比較電路4、及位址探測電路 5,它們連接至電腦系統1的系統匯流排2。這些電路元 件可對電腦系統之操作及省電控制進行監控。位址儲存與 比較電路4與狀態判斷與省電控制器3相配合,視後者的 控制信號來選擇性地在位址儲存模態或位址比較模態下操 作。在位址儲存模態中,儲存的內容寒予清洗,再接著以 適切的位址解析來儲存由電腦系統之C PU所接達存取的 位址。詳言之,當C PU存取某位址時,位址儲存與比較 電路4內之對應記憶單元便設定爲「1」。位址儲存模態 中所儲存的位址組於後文中稱作「學習位址」。在位址儲 存與比較電路4之位址比較模態操作中,將CPU現在正 存取的位址與學習位址依序作比較。如果現在存取的位址 並非學習位急之一,則輸出一不配合信號給狀態判斷與省 電控制器3。 以下進一步討論本發明之省電控制系統實施例應用至 電腦系統1上之情形,此電腦系統1上採用MS — DOS 作爲其操作系統。請注意雖然以下是針對特定資施例來討 論,不過所示的本發明之省電控制系統實施例可應用於採 用任何操作系統的電腦系統中。在所示應用中,於 8 0 3 8 6 S X CPU上之即時模趨下運作的任何版本 之MS-DOS應用軟體中,對特定位址指派有一個岔斷 向量表。爲此一岔斷向量表安排有:回應於鍵盤輸入而獲 取輸入資料之軟體岔斷功能,e’以及檢査是否有鍵盤輸入存 在之軟體岔斷功能。圖1中之位址探測電路5是一個用以 (請先閲讀背面之注意事項再塡寫本頁) •装_ 訂· -線. 本紙張尺度通用中國國家標準(CNS)甲4規格(210 X 297公釐) 82.3. 40,〇〇〇 212833 Α6 Β6
經濟部中央標準马員工消费合作社印製 個別探測對岔斷向量表中兩軟體岔斷向置之存耍,進而產 生一位«L探邇信號的電路。位址探測信號由狀態判斷與省 電控制器3以後述的方式來使用。 此外,由狀態判斷與省m控制器3所輸出之用以切換 操作模態的切換信號也被輸入至一指示電路9中。指示電 路9回應於切換信號,而在C PU於正常模態操作時維持 LED指示器10爲OFF狀態,並在CPU於省電模態 操作時使LED指示器1 0呈ON狀態。LED指示器 1 0可與電源指示燈、RAM驅動存取指示燈、硬碟存取 指示燈等一起安置在電腦系統的外殼上。 由狀態判斷與省電控制器3對電腦系統1所執行的狀 態監控與省電控制程式以流程圇形式示於圖2中。如圖2 所示,於啓始步驟1 0 0時,電腦系統1被設定於正常操 作模態,此時C PU接受高速(例如5 0 Μ Η z )時鐘以 供正常操作。接著於步驟1 〇 1時,以一下限値(例如 1 0 0 s e c )來設定學習時段Τχ。其後於步驟 1 0 2中,將位址儲存與比較電路4清除或重設。之後於 步驟1 0 2中,在學習時段Τχ內啓始位址儲存與比較電 路4之位址儲存模態操作。藉此可將學習時段J X內 C PU所存取之位址儲存在位址儲存與比較電路4中,以 建立學習位址。 於步驟1 0 3時,一計時器開始計時測置i控時段 Ty,此時段長度視學習時段Τχ而定,不過設定成藏學 習時段τ[及長。在監控時段τ y中,位址儲存與比較電 I------------------------裝------ΤΓ------線 (請先閲讀背面之注意事項再塡寫本頁) 本紙張尺度通用中國國家標準(CNS)甲4规格(210 X 297公釐) 11 82.3. 40,000 2128〇3 A6 B6 經濟部中央標準局K工消费合作社印製 五、發明説明(10) 路4在比態下操作。在比較模態下操作之位址傭存與 比較電路4於計時器所測量的監控時段Ty中檢査C PU 是否存取了學以外見位—扯(步驟1 0 3與1 0 4 ) 。如果在監控時段T y中所存取的位魅並非學習位址,則 程序由步驟1 0 4前進至步驟1..JL 5。於步驟1 0 5中, 在學習時段Tx的現値中加入1 0 0 # s e c以更新學習 時段T X。接著於步驟1 0 6中檢査步驟1 0 5中所更新 之Τχ値是否超過一預定上限値,例如1 0ms e c。若 更新後之T X時段小於該上限値(例如1 0 m s e c ), 則程序回到步驟1 0 2而重新開始學習模態操作。另一方 面,如果更新後之T X大於或等於上限値,則程序回到步 驟1 0 1以將學習時段T jc設定至下限値,例如100 ^ s e c 0 經由上述步驟1 0 0 — 1 0 6,步驟1 0 2之學習程 序與步驟1 0 3、1 0 4、1 0 5之監控程序不斷重覆而 將學習時段Τχ與監控時段Ty由下限値漸增至上限値, 藉此探知一重覆存取狀態之_存在,於此狀態下「在麗莖時 段Ty中並未存取學習位址以外的位址」。 當探知到重覆存取狀態時,此時「在監控時段Ty中 並未存取學習位址以外的位址」,程序由步驟1 〇 4前進 至步驟1 0 7,以判斷電腦系辦1之狀態是否符合後述之 制1條件。如果電腦系統的狀態不符合任何一種制止條件 ,則程序前進至步驟lj 8。於步驟1 0 8中,切斷電路 6受切換而使C P U接受由低速時鐘產生電路8所供應的 (請先閲讀背面之注意事项再場寫本頁) •裝_ 訂. .線. 本纸張尺度通用中國國家標準(CNS)甲4规格(210 X 297公釐) 12 82.3. 40,000 A6 B6 2l2B〇3 五、發明説明(Π) (請先閲讀背面之注意事項再填窝本頁) 低速時鐘(例如4MHz時鐘),以使CPU在省鼇模態 下操作。接著,於步驟1 0 9時,持續檢査是否已 脫離重覆存取狀態。如果探測到C P U已脫離重覆存取狀 態,程序便回到啓始步驟0,以使CPU接收由高速 時鐘產生器7所供應的高速時鐘(例如5 ΟΜΗζ時鐘) ,而於正常模態下操作。 請注意於步驟1 0 7中所設定的制止條件比如可以是 :(1 )在之前緊接的預定時段中,存取了有關接收鍵盤 輸入之軟體岔斷向量位址時:(2)於過去一段時間內, 未存取有關檢査鍵盤输入之軟體岔斷位址時;及(3)於 正在存取一個指派作爲視頻記憶空間的位址時。 另一方面,於步驟1 Q..„9 .時,是以下述方式來實際探 測是否脫離重覆存取狀態。藉助於位址儲存與比較電路4 ....一-一 .·"··— — 在比較模態中的操作,可持續檢査是否存取了學習位址以 外的..位址。當存取學習位址以外的位址時,便判斷c PU 是否脫離了重稷存取狀態。此外,即使於並未存取學習位 址以外的位址廢,也會判販覆存取狀態是否因存取了有 ___________ 關_取鍵盤输入之軟體岔斷向量位址而終止。 經濟部中央標準局貝工消费合作社印製 如上述地,我們可探知在一.篆於.或小於2 0 m s e c 的給定時段中C PU重覆存取一特定位址組之操作狀態, 而在持績探知此重覆存取狀態之時段中(除非有前述制止 條件產生)使c PU在省電模態下操作。藉此,在典型之 MS — DOS操作狀態或其應用中,可經常出現1 〇 m s e c至數秒範圍內的省電時段,以達成實質的省電效 本紙張尺度適用中國國家揉準(CNS)甲4规格(210 X 297公藿) .]〇 _ 82.3. 40,000 A6 B6 經濟部中央標準居员工消费合作杜印製 五、發明説明(12) 益而不致降低電腦系統的處理性能。 在許多情況中,上述之相當短時間的省锾模態操作應 不致爲使用者所察覺。在所述實施例中,由於在CPU處 於省電模態時L E D指示器U爲導通,故使用者可察覺 其本身之.鍵與操作、軟谶執行狀態與所示省電控制系統寅 施例之操作間的關係。如此可澄清使用者對「省電控制是 否會影.饗電腦系統之處理操作與C P U之性能」的疑慮。 雖然本發明已參照示範Jt.施例來予以圖示說明,不過 熟悉本技術之士應可了解,在不脫離本發明的精神範圍之 下,可對上述內容作多種I化、刪改及增添。因此,本發 明不應偈限於前述特定實施例中,而應包括後附申請專利 範園所述特徵所包涵的範園及其等效物中所能實施的所有 可能實施例。 例如,雖然前述實施例中是使用一種使時鐘頻率在正 常模態與省電模態間變換,以藉此降低功率耗損的控制系 統,但改用他種控制系統也是可以的,例如可採低...麗源 霉逦,Ik適當間隔來間歇操作CPU、或降低CPU之存 取率等方式。這些控制系統可視省電控制系統的應用狀況 來加以選擇。 此外,也可視C PU的溫度狀況爽控制C PU的操作 模態,以避.袭r過熱。在本發明所有人所擁有之審基-中的美 國專利申請案「微處理器之驅動控制系統」中,對溫度控 制有詳細的討論,可供參考。另外,亦可選擇性地在探測 到重覆存的時段中啓始省電模態操作。此種程序可 (請先閲讀背面之注意事項再填寫本頁) 訂----- .線. 本紙張尺度適用中aa家標準(CNS>甲4規格(210 X 297公釐) 82.3. 40,000 2128^3 A6 B6 五、發明説明(13) 避免在某些情形(例如執行軟體迴圈時)啓始省電模態。 在本發明所有人所擁有的審査中之美國專利案「具有選擇 卜---- 性啓始省電控制之特徵的電腦系統之省電控制系統」內對 此有所揭示,可供參考。 (請先閲讀背面之注意ί項再填寫本頁) .裝. .ΤΓ. .線. 經濟部中央櫺準屬8工消费合作社印製 本紙張尺度通用中國國家標準(CNS)甲4規格(210 X 297公* ) .. - 82.3. 40,000

Claims (1)

  1. 2128^3 A7 B7 C7 D7 $、申請專利範園 種供含有C P u之電腦系統用的省電控制系統 包含 第一裝置,供選擇性地使該C PU在第一模態中以高 性能及高功率耗損來操作,或在第二模態中以低性能及低 功率耗損來操作; 第二裝置,供監測C PU在一給定時段內所存取的位 址,以探測C PU的一項預定操作狀態,於此狀態中僅重 覆地存取一特定位址組; 第三裝置,與第一裝置相連,供在第一模態中正常地 操作該第一裝置,並回應於供探測預定操作狀態的第二裝 置,而只要在該預定操作狀態持績時,便在第二模態中操 作該第一裝置;以及 、第四裝置,供產生一個電腦系統操作員所能察鷺的指 示,以顯示C PU的目前操作模態。 2 .如申請專利範園第1項所述之省電控制系統,其 中該第二裝置藉由1期性地變化所述之給定時段,來監測 CPU所存取的位址。 3. 如申請專利範圍第1項所述之省電控制系統,其 中該第二裝置可於構成該給定時段前段的了個給定學習時 段中在一學習模態下操作,以記錄c PU所存取的位址, 並於構成該給定時段後段的一個給定比較時段中在一比較 模態ϋ作,以將目前所存取的位址與在之前緊接的學習 模態操作中所記錄的位址相比較。 4. 如申請專利範圈第3項所述之省電控制系統,其 本紙張尺度適用中圃囲家標準(CNS)甲4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) 裝- 訂 經濟部中央標準扃貝工消費合作社印製 3 A7 B7 C7 D7 經濟部中央標準局霣工消费合作社印製 六、申請專利範圓 中該氣二LJ^—置在比較模態操作結束時更新該給定學習時段 ,並依據更新之學習時段來導出該給定比較時段。 5 .如申請專利範園第4項所述之省電控制系統,其 中該第二裝置是在一個由上下限値\所界定的範圍內變化該 給定學習時段。 6 .如申請專利範圍第5項所述之省電控制系統,其 中該第二裝置啓始時將給定學習時段設定於下限値,並於 每次比終模〜態.操作結束時,將目前之學習時段加上一個預 定的累加時段單元,以更新該學習時段。 7 .如申請專利範園第1項所述之省電控制系統,其 中該第三裝®在C PU處於第二模態時,於第二裝置探測 到C PU已不處在所述預定操作狀態之際,回應之而將第 一裝置之操作由第二模態切換至第一模態。 8 .如申請專利範園第1項所述之省電控制系統,其 中該第四裝置包含有一嗯i釁指丞:备,此指示器可依據第一 裝置目前所選定之C PU操作模態而在ON與OF F間切 換0 9.如申請專利範圍第1項所述之省電控制系統,其 中該第一裝置包括有一第一時鐘產生器以供產生較高頻之 第一時鐘信號,一第二哮.麗.1.生器以供產生較低頻之第二 時鐘號,與一切換裝置以供選擇性地將第一與第二時鐘 信號之一供應給工P U。 1 0 . —種供含有CPU之電腦系統用的省電控制系 統,包含\/ (請先閱讀背面之注意事項再播寫本頁) i裝- 訂- .線 本紙張又度適用中國國家櫟淳(CNS>甲4 (01Π V W '、,,. A7 B7 經濟邾中央樣率居β工消费合作社印製 C7 ___ D7 六、申請專利範園 一操作模態切換裝置,供將C PU之操作模態在一正 常模態(此時功率耗損較大)與一省電模態(此時功率耗 損較小)之間切換: —重覆存取探測裝置,供以一預定之位址解析方式來 監測C PU之位址存取於一預定時段內之變遷,並探測 C PU之重覆存取狀態,在此狀態下C PU僅重覆存取一 特定位址組; —控解裝置,供於C PU處於正常模態時,在重覆存 取探測裝置探測到重覆存取狀態之際,回應之而將C PU 的操作模態切換至省電模態:以及 —狀態顯示裝置,用以顯示C PU的#作模態。 1 1 .如申請專利範圍第1 0項所述之省髦控制系統 ,其中所述重覆存取探測裝置於監測位址存取變遷時週期 +.~ ...........-"" 性地變化其位址解析方式。 12.如申請專利範園第11項所述之省電控制系統 ,其中更包含有一制止裝置,以於c PU的操作狀態滿足 一預定之制止條件時,制止控制裝置將操作模態切換至省 甯模態。 1 3 .如申請專利範園第1 2項所述之省電控制系統 ,其中該制止裝置於之前緊接之預定時段中,存取了有關 接收鍵盤輸入之軟髏岔斷向焉位址時,制止控制裝S之切 換操作。 1 4 .如申請專利範圍第1 2項所述之省鼇控制系統 ,其中該制止裝置於過去一段時間內,未存取有關檢査鍵 -- 本纸張尺度適用中陲醭家標淮(CNS)田4将坆、,Ά、· --------—- •I;-----.------------------裝------·玎------線 (請先閱讀背面之注意事項再填寫本頁) 2123〇3 A7 B7 C7 D7_ 六、申請專利範圍 盤輸入之軟體岔斷位址時,制止控制裝置之切換操作。 1 5 .如申請專利範圍第1 2項所述之省電控制系統 ,其中該制止裝置於正在存取一個指派給屬頻記憶用之位 -- __ ' 址時,制止控制裝置之切換操作。 —-----“----------------裝------·玎------線 (請先閲讀背面之注意事項再填寫本頁) 經濟部t央標準局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)甲4現格(210 X 297公釐) * 19 -
TW082102323A 1992-04-02 1993-03-27 Power saving control system for computer system TW212838B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4080807A JP3058986B2 (ja) 1992-04-02 1992-04-02 コンピュータシステムの節電制御装置

Publications (1)

Publication Number Publication Date
TW212838B true TW212838B (en) 1993-09-11

Family

ID=13728745

Family Applications (1)

Application Number Title Priority Date Filing Date
TW082102323A TW212838B (en) 1992-04-02 1993-03-27 Power saving control system for computer system

Country Status (4)

Country Link
US (1) US5504908A (zh)
EP (1) EP0564302A1 (zh)
JP (1) JP3058986B2 (zh)
TW (1) TW212838B (zh)

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6158012A (en) 1989-10-30 2000-12-05 Texas Instruments Incorporated Real-time power conservation and thermal management for computers
DE69224661T2 (de) 1991-12-17 1998-08-27 Compaq Computer Corp Vorrichtung zur verminderung des energieverbrauchs eines rechnersystems
JP3904244B2 (ja) * 1993-09-17 2007-04-11 株式会社ルネサステクノロジ シングル・チップ・データ処理装置
US6865684B2 (en) * 1993-12-13 2005-03-08 Hewlett-Packard Development Company, L.P. Utilization-based power management of a clocked device
US7167993B1 (en) * 1994-06-20 2007-01-23 Thomas C Douglass Thermal and power management for computer systems
US5752011A (en) 1994-06-20 1998-05-12 Thomas; C. Douglas Method and system for controlling a processor's clock frequency in accordance with the processor's temperature
JP3617105B2 (ja) * 1995-02-16 2005-02-02 ソニー株式会社 電子機器及びその動作モード制御方法
JPH08263370A (ja) * 1995-03-27 1996-10-11 Toshiba Microelectron Corp キャッシュメモリシステム
US5631852A (en) * 1995-05-22 1997-05-20 Eteq Microsystems, Inc. Smart cooling security system
JP3075957B2 (ja) * 1995-05-30 2000-08-14 株式会社東芝 コンピュータシステム
US5721935A (en) * 1995-12-20 1998-02-24 Compaq Computer Corporation Apparatus and method for entering low power mode in a computer system
US5940785A (en) * 1996-04-29 1999-08-17 International Business Machines Corporation Performance-temperature optimization by cooperatively varying the voltage and frequency of a circuit
KR19980035389A (ko) * 1996-11-13 1998-08-05 김광호 오디오 콤팩트 디스크 구동 기능을 갖는 컴퓨터 시스템 및 그 제어 방법
US5911081A (en) * 1997-05-05 1999-06-08 Sun Microsystems, Inc. Method and apparatus for selectively inhibiting power shutdowns based upon the number of power shutdowns that an electrical device has been experienced
JPH11143571A (ja) * 1997-11-05 1999-05-28 Mitsubishi Electric Corp データ処理装置
KR19990054607A (ko) 1997-12-26 1999-07-15 윤종용 컴퓨터에서의 휴식모드 제어방법 및 그 장치
US6523124B1 (en) * 1999-04-23 2003-02-18 Palm, Inc. System and method for detection of an accessory device connection status
KR100626359B1 (ko) * 1999-09-10 2006-09-20 삼성전자주식회사 컴퓨터 시스템의 전원 관리 방법
US6501999B1 (en) * 1999-12-22 2002-12-31 Intel Corporation Multi-processor mobile computer system having one processor integrated with a chipset
US6748546B1 (en) * 2000-09-26 2004-06-08 Sun Microsystems, Inc. Method and apparatus for reducing power consumption
US6748548B2 (en) * 2000-12-29 2004-06-08 Intel Corporation Computer peripheral device that remains operable when central processor operations are suspended
KR100946831B1 (ko) 2001-01-31 2010-03-09 가부시키가이샤 히타치세이사쿠쇼 데이터 처리 시스템 및 데이터 프로세서
US7111179B1 (en) 2001-10-11 2006-09-19 In-Hand Electronics, Inc. Method and apparatus for optimizing performance and battery life of electronic devices based on system and application parameters
KR20040005272A (ko) * 2002-07-09 2004-01-16 삼성전자주식회사 컴퓨터시스템
JP3756882B2 (ja) * 2003-02-20 2006-03-15 株式会社東芝 情報処理装置及び情報処理方法
DE602004025913D1 (de) * 2003-03-27 2010-04-22 Nxp Bv Aufzeichnen von aktivität nach sprüngen
JP3958720B2 (ja) * 2003-07-22 2007-08-15 沖電気工業株式会社 クロック制御回路とクロック制御方法
TWI220083B (en) * 2003-08-07 2004-08-01 Analog Integrations Corp Control circuit of pulse width modulation DC-to-DC converter
CN100470656C (zh) * 2003-10-31 2009-03-18 宇田控股有限公司 摆动时钟信号的产生方法和产生装置
US20050108075A1 (en) * 2003-11-18 2005-05-19 International Business Machines Corporation Method, apparatus, and program for adaptive control of application power consumption in a mobile computer
US7281149B2 (en) * 2004-02-24 2007-10-09 Hewlett-Packard Development Company, L.P. Systems and methods for transitioning a CPU from idle to active
US7447923B2 (en) * 2005-08-19 2008-11-04 International Business Machines Corporation Systems and methods for mutually exclusive activation of microprocessor resources to control maximum power
US7836216B2 (en) * 2005-08-23 2010-11-16 Palm, Inc. Connector system for supporting multiple types of plug carrying accessory devices
US7734841B2 (en) * 2006-06-30 2010-06-08 Palm, Inc. System and method for providing serial bus connectivity
US7673160B2 (en) * 2006-10-19 2010-03-02 International Business Machines Corporation System and method of power management for computer processor systems
FI20065783A0 (sv) * 2006-12-08 2006-12-08 Nokia Corp Signalfördistorsion i radiosändare
TW200917136A (en) * 2007-10-03 2009-04-16 Micro Star Int Co Ltd Method of determining power-saving mode for multimedia applications
US7852699B2 (en) * 2007-10-04 2010-12-14 Macronix International Co., Ltd. Power saving method and circuit thereof for a semiconductor memory
US8200371B2 (en) * 2009-06-25 2012-06-12 Qualcomm Incorporated Prediction engine to control energy consumption
JP5182268B2 (ja) * 2009-10-30 2013-04-17 ブラザー工業株式会社 電子機器および電子機器の動作モード切替方法
TWI439851B (zh) 2011-02-24 2014-06-01 E Ink Holdings Inc 低功耗電路以及降低功率消耗的方法
US9547364B2 (en) 2011-07-29 2017-01-17 Nokia Technologies Oy Method and apparatuses for determining a user attention level using facial orientation detection
CN103186224A (zh) * 2011-12-30 2013-07-03 鸿富锦精密工业(深圳)有限公司 主板
JP2014021786A (ja) 2012-07-19 2014-02-03 International Business Maschines Corporation コンピュータ・システム

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61105795A (ja) * 1984-10-29 1986-05-23 Nec Corp メモリ回路
US4980836A (en) * 1988-10-14 1990-12-25 Compaq Computer Corporation Apparatus for reducing computer system power consumption
JPH0314083A (ja) * 1989-06-12 1991-01-22 Toshiba Corp 携帯可能電子装置
US5142684A (en) * 1989-06-23 1992-08-25 Hand Held Products, Inc. Power conservation in microprocessor controlled devices
CA2063413C (en) * 1989-06-30 2000-08-15 Leroy D. Harper Computer power management system
US5222239A (en) * 1989-07-28 1993-06-22 Prof. Michael H. Davis Process and apparatus for reducing power usage microprocessor devices operating from stored energy sources
JPH03116311A (ja) * 1989-09-29 1991-05-17 Toshiba Corp スリープモード制御方式
JPH0413179A (ja) * 1990-05-07 1992-01-17 Mitsubishi Electric Corp 表示制御装置
JPH04230508A (ja) * 1990-10-29 1992-08-19 Internatl Business Mach Corp <Ibm> 低電力消費メモリ装置
US5430881A (en) * 1990-12-28 1995-07-04 Dia Semicon Systems Incorporated Supervisory control method and power saving control unit for computer system
US5148546A (en) * 1991-04-22 1992-09-15 Blodgett Greg A Method and system for minimizing power demands on portable computers and the like by refreshing selected dram cells
JPH05189976A (ja) * 1991-09-03 1993-07-30 Seiko Epson Corp 半導体装置及び電子機器
US5369771A (en) * 1991-12-23 1994-11-29 Dell U.S.A., L.P. Computer with transparent power-saving manipulation of CPU clock
JP3497516B2 (ja) * 1992-02-20 2004-02-16 株式会社ルネサステクノロジ データプロセッサ
GB2264794B (en) * 1992-03-06 1995-09-20 Intel Corp Method and apparatus for automatic power management in a high integration floppy disk controller
US5404543A (en) * 1992-05-29 1995-04-04 International Business Machines Corporation Method and system for reducing an amount of power utilized by selecting a lowest power mode from a plurality of power modes

Also Published As

Publication number Publication date
EP0564302A1 (en) 1993-10-06
JP3058986B2 (ja) 2000-07-04
JPH05282082A (ja) 1993-10-29
US5504908A (en) 1996-04-02

Similar Documents

Publication Publication Date Title
TW212838B (en) Power saving control system for computer system
TW212841B (en) Device control system for microprocessor
TW211606B (en) Power saving control system for computer system with feature of selective initiation of power saving control
EP0565914B1 (en) A system for distributed power management in portable computers
US5790875A (en) Method for lowering power consumption in a computing device
EP1416381B1 (en) System and method for preserving state data of a personal computer in a standby state in the event of an ac power failure
US8209480B2 (en) DRAM selective self refresh
JP3434956B2 (ja) 携帯型コンピューターにおけるハードウェアカーソルを利用したピーエムエスレベル表示装置及びその方法
TW493119B (en) Method for automatically identifying the type of memory and motherboard using the same
EP2513753A1 (en) Memory power reduction in a sleep state
US6694442B2 (en) Method for saving power in a computer by idling system controller and reducing frequency of host clock signal used by system controller
CN112099613B (zh) 服务器机箱开盖检测方法及装置
CN100399237C (zh) 可自动切换电源模式的可携式电子装置及其切换方法
JP2003076952A (ja) Sdメモリカードホストコントローラ及びクロック制御方法
CN106814840A (zh) 用于处理器的低电力状态保持模式
GB2477417A (en) Memory power reduction in a sleep state
JP2906798B2 (ja) 画像表示装置
US7142995B2 (en) Method for reading battery status by operation system of portable computer
US6892146B2 (en) Method for reading battery status by operation system of portable computer
CN103970253A (zh) 省电操作方法与电子装置
US6539485B1 (en) Intelligent sleep mode indicator
JP2904876B2 (ja) パーソナルコンピュータの表示装置
JPH0844622A (ja) 情報処理装置
US20050060593A1 (en) Inquiring apparatus and method thereof
JP3058070B2 (ja) 情報処理装置