TW210413B - - Google Patents

Download PDF

Info

Publication number
TW210413B
TW210413B TW081101163A TW81101163A TW210413B TW 210413 B TW210413 B TW 210413B TW 081101163 A TW081101163 A TW 081101163A TW 81101163 A TW81101163 A TW 81101163A TW 210413 B TW210413 B TW 210413B
Authority
TW
Taiwan
Prior art keywords
conductor
layer
patent application
conductive
insulation
Prior art date
Application number
TW081101163A
Other languages
English (en)
Original Assignee
Ikeda Takeshi
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ikeda Takeshi filed Critical Ikeda Takeshi
Application granted granted Critical
Publication of TW210413B publication Critical patent/TW210413B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/40Structural combinations of fixed capacitors with other electric elements, the structure mainly consisting of a capacitor, e.g. RC combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F2017/0093Common mode choke coil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/28Coils; Windings; Conductive connections
    • H01F27/2847Sheets; Strips
    • H01F2027/2861Coil formed by folding a blank

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Filters And Equalizers (AREA)
  • Coils Or Transformers For Communication (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Description

210413 A6 __ B6 五、發明説明(1 ) 本發明偽關於層叠型電感電容元件,尤指在層叠有多 層絶緣層之層叠體内,以分布常數方式形成有由電感器 ,電容器所成之LC電路(電感電容電路)的靥叠型LC(電 感雷容)元件。 「以往之技術] 隨着近來電子技術之發達,電子電路被廣泛用於各種 産業分野。因此,各種電子電路有需要穩定確實地産生動 作,而不受外來雜訊之影缠。 由於近年來大量使用各種高性能之電子機器,與雜訊 相醑之限制愈趨駸格。是以函待開發既能切實去除所發 生之雜訊,亦能符合小型化且高性能要求之濾雜訊器。 然而,習知電感電容濾雜訊器偽如第21圖所示,在鐵 心1卷繞2組線圈2, 3 ,並將電容器4, 5平行地分別 接鏞於此些線圈2, 3之兩端而形成。 因此,構成電感器之鐵心1及線圈2 , 3之組合部份 的形大,而且電感器與電容器4 , 5分別由値別的構件 形成,使得整摘濾雜訊器變大,無法符合小型小重量化 之品質要求,此為其問題。 為要解決上述問題,曾經有如日本國特開昭56-50507 ,特開昭 56-144524,特開昭 56-142622,特開昭 63-76313 所提示之技術。 經濟部中央揉準局印裝 (請先閱讀背面之注意事項再填寫本頁) 其中之例如持開昭56-50 5 07號所掲示之複合電子零件 偽如圖22所示,由多痼絶緣體層l〇a, 10b, 10c-- -層叠 -3- 甲 4(210X 297 父; 210413 五、發明説明(2) A 6 Π 6 以形成層叠體,並在各絶線體層10a, 10b-- -之層間設 由1層間連纊繞到接下來之1層間之導電圏型12a, 12b ,12c, ϋ以形成預定卷數之線圈L 。 又,在該絶緒體層10a, 10b, 10c-- -之層間配設與該 卷纗導電匾型12a, 相隔開之導霣靥14a, 14b,俾在 此些導霣層14a, 14b輿導電園型12a, 12c之間形成電容 C 〇 · ' 如此可獾得圖23所示由L及C所成之集中常數型之濾 雜訊器。 又,依此習知技術,因為L及C被組裝入層叠體内, 可製成小型而量輕的LC濾雜訊器。 但是,依照此LC濾雜訊器,只能在鄰接於形成線圊之 導電圖型之一部份,即12a, 12c之直線部分,設用以形 成電容之導霉層14a, 14b。因此,線圈與導18層14 a, 14b間之電容非常小,無法得到良好的衮減特性。 又.此LC濾雜訊器偽被形成而成為集中常數型之LC濾 雜訊器,如園23所示。因此,無法切實去除各種雜訊, 尤其是開醑突波等之共態雜訊或漣波成分等常態雜訊。 (請先閱讀背而之注意事項再塡寫本一Jf、 裝· -5 _ 線- 經濟部屮央標準局貝工消赀合作杜印製 訊知 雜習 濾是 態上 常以 之。 型器 子訊 端雜 3 濾 於態 用共 適之 能型 只子 器端 訊 4 雜為 濾做 LC能 此不 ,而 又 , 器 ^ ^ ^ 技[# 題 問 述 略 有 具 供 提 在 的 巨 之 明 發 本 題 間 之 術 技 知 習 述 上 本紙張尺度边用中SH家標準(CNS)T4規格(210X297公龙) 81. 2. 20,000 五、發明説明(3 ) 充分大電容而能切實去除所侵入雜訊之小型層叠型“ 元件。 本發明之另一目的在提供不僅可用於常態型濾雜訊器 ,亦可依需要當做共態型濾雜訊器使用之層叠型LC元件 為要 :由多 間設以 傾面狀 設用以 通電路 導體; 性元件 體之間 接之 逹成上 數絶狳 自一層 之第1 形成以 的開縫 及在該 互相面 形成電 ,說明 述目的,本發明之層叠型LC元件像以含有 層叠合形成之層墨;在絶綈層之多數層 間跨過另一層間之方式互相電氣連接之多 導霣性元件,在逋些面狀第1導霣性元件 自一層間跨遇另一層間之方式連绩卷繞之 ,俥産生具有預定卷數之線圈之功能的第1 絶線層之層間設隔着絶錁層而輿第1導電 對之面狀第2導霣性元件,俥在與第1導 容之第2導體為待擻。 本發明之作用。 。成此 體設因 ·被。 層間態 成層狀 形之之 以層燒 合緣卷 ·絶鑛 層在連 纗偽式 绝件方 數元之 多性間 將霣層 偽導一 件 1 另 元第過 LC之跨 之體間 明導層 發 1 一 本第自 以 (請先閲讀背而之注意事項孙填寫本一i、 裝· 線_ 經濟部屮央標準局员工消费合作杜印製 間 層 之 體 絲 绝 該 。在 圈設 線被 之像 感件 電元 定性 預霣 有導 具 2 為第 成之 髓體 導導 1 2 狀成 面形 成間 形之 被者 件兩 元在 性此 電藉 導 , 2 對 第面 及相 1 互 第而 於層 在縑 點絶 特著 之隔 明者 發兩 本使 並 本紙張尺度边用中a Η家標準(CNS)肀4規格(210x297公龙) 81. 2. 20,000 Λ 6 Π 6 五、發明説明(4 ) 充分大的電容。 因此,依本發明,第1導體不僅具有電感器功能,與 第2導體之間亦形成充分大的電容。 又,推定該霣容偽以分布常數方式形成在第1及第2 導體之間。因此,本發明之靥疊型LC元件可産生分布常 數型LC濂雜訊器之功能,如輿習用集中常數型LC濾雜訊 器相比,可在較廣頻帶域獲得良好衮滅特性,可在不産 生響鈐(ringing)等之下去除各種雜訊。乃其是,本發 明之層叠型LC元件,因為分布常數電路之L成分及C成 分發生有效的作用.能有效地去除各種雜訊。 此外,本發明之層叠型LC元件可在第2導體設接地端 子,並在第1導體之兩端設输出入端子,藉此可做為常 態型LC濾雜訊器使用。 此外,本發明之層叠型LC元件亦可在第1及第2導體 之兩端設輸出入端子,藉此做為共態型LC濾雜訊器使用 如上所説明,本發明你採用:由多數絶绪層叠合形成 騄*型,將第1導_以自各絶綠層之一靥間跨過另一層 間之方式連鳙卷繞成為具有預定卷數之線圈,並將第2 (請先閲讀背而之注意事項再填寫本一ί'' 裝. 訂_ 線_ 經濟部中央標準局貞工消t合作杜印製 體面可 導相而 1 互從 第而 ,0 與» 容件 而緣霄元 層絶之LC 緣着量型 絶隔大* 着在分 β 隔可充之 為此成廉 成如形價 。間且 間成之能 層構體性 之潁導好 層新 2 良 線的第具 絶態及而 於狀 1 型 設之第小 體對之得 導相對獲 本紙張尺度边用中國困家標毕(CNS) 規格(210x297公;tt) 81. 2. 20,000 21041^_nl_ 五、發明説明(5) 尤其是本發明之第1及第2導電性元件均為面狀而隔 着絶纗驪互相面對,俥在兩者之間獲得大鼉霣容,且推 定此《容像以分布常數方式形成在第1及第2導鼸之間 。因此,如做為LC濾雜訊器使用時,與習用集中常數型 濾雜訊器相較,具有能切實衮滅去除所浸入各種雜訊之 優異衰減待性。 此外,依本發明,如將第1及第2導體之雙方做為通 霉導體使用時,可成為共態型濾雜訊器,又將第2導體 接地時即可成為常態型濾雜訊器,從而可擴大適用範園 (請先閲讀背而之注意事項再填寫本
經濟部屮央標準局工消赀合作杜印M
解 1 狀之 分 中第之,器 之 其之叠態訊 器 ,狀層狀雜 訊 麵折被之濾 雜 明曲 HIILC 濾 説成緣 * 之 LC之形絶層品 型 序被之於成 態 程而 > 着製 常 造體 U 阽,為 子 製導示被成 端 之 2 表片而 3 器第為引子 之 亂及 }用端 明 雜 1(B接設 發 濾第,缠装 明本 之有圏示體 說用 1 設明表* 單· 圔面說為靥 簡為。為兩的 > 在 之 1 團 2 為片(C為 式圈明 _ > 縑 ·) 圖 說(A絶態(D 器形 說 訊被 解 雜器 分 濾訊 之 LC雜 器 型濾 訊 子之。雜 蟵示圖濾 3所路LC 示 2 罨之 所團效成 2 ,等形 _ 1 之型 , 圖時圈 1 為器霣 圓 > 訊導 為(B雜同 },濾不 U匾型用 ,路子使 中電端為 圈 3 效 4 4 明匾等為圖 說 之成 裝- 訂 線 本紙尺度边用中國S家樣準(CNS)肀4規格(210x29/公;«:) 81. 2. 20,000 210413 Λ 6 H 6 經濟部中央標準局貝工消作合作杜印ft,l4 五、發明説明(b ) 明圖。 醒5中,(A), (B), (C), (D)為團4之LC濾雜訊器之 製造程序的説明圈。 匾6中,(A), (B>, (C), (D>為使用不同導«画型時 之LC濾雜訊器之製造程序的說明圓。 匾7為在用來做為接地導醱之第2導體形成不同開缝 画型之LC濾雜訊器之分解說明圃。 匾8為用來做為接地導體之第2導體被形成為多個分 割接地導體時之LC濾雜訊器之分解説明靨。 圈9為園8之分剌接地型LC濾雜訊器之等數m路園。 圏10為由2個通霣導體及1 _接地導_所成之LC濾雜 訊器之分解說明匾。 _11為圜10之LC濾雜訊器之等效霣路匾。 圖12為本發明層叠型LC元件之較佳的第2實施例之分 解斜視匾。 園13(A)及(B>為圈12之層疊型LC元件之組合順序之斜 視說明圖。 圖14為鼷12, 13所示各導電性元件之立釀配置的説明 睡 〇 圓15為在基板表面設凹凸並在其上被覆形成導電性元 件,藉以擴大導霣性元件之有效被覆面積之情況的說明 圖。 匾16(a)〜(d)為表示形成為離散型之層叠型LC元件之 -8- (請先閲讀背.-¾之注意事項再填寫木i、 線 本紙張尺度边用中國Η家標準(CNS)甲4規格(210X297公:¢) 81. 2. 20,000 A 6 B 6 21041^ 五、發明説明(7 ) 一例的說明團。 (請先閱讀背而之注意事項再塡寫本 圖17為使用輿圈13不同開缝匾型而形成之層璺型LC元 件之一例的分解斜視圈。 匾18為使用與園12, 17不同開縫騙型而形成之靥疊型 LC元件之分解斜視圖。 園19(a)〜(1)為表示利用薄膜形成技術將導霣性元件 及絶線薄膜被覆於基板上而成之層叠型LC元件之製造過 程的説明匾。 * _20(·)〜(u)為利用薄膜形成技術將導電性元件及絶 綠薄膜被覆於基板上而成之«疊型LC元件之製造過程之 説明匾。 _2 1為習知較一般性之LC濾雜訊器之一例的說明圈。 匾22(a)〜(f)為習知靥叠型LC元件之製程之一例的說 明圃。 靨23為圏22所示LC元件之等效霣路圓。 [«施例] 下文參照匾式說明本發明之較佳實施例。 第1奮掄例 經濟部中央標準局兵工消赀合作杜印Μ 本實施例LC元件之特撖俱使用具有多數可交替反向折 叠稹暦之折叠部的絶緣H,以形成層叠黼。以下詳細説 明本實施例之較佳具體例。 第丄iitl— 匾1及圖2表示本發明鼷用於3端子常態型LC濾雜訊 -9- 81. 2. 20,000 本紙張尺度边用中國國家標準(CNS) Τ4規格(210X297公;¢) 210413 A 6 B6 經濟部屮央標準局A工消"合作杜印製 五、發明説明(8 ) 器時之較佳例子。 製造實施例之LC濾雜訊器時,首先形成圔1所示之第 ]絶緣H20。此第1絶嫌片20像以折叠稹層之多數折叠 部形成絶嫌靥22-1, 22-2, ---22-7,其偽經由折曲部 24被排列成達績狀。各祈曲部24形成有針孔接缝,以利 析曲。該各絶绨靥22即折叠部雖然呈正方形,但是只要 在被折叠時可互相層合,即可採任意形狀。 然後,在第1絶緣片20之表面20a侧,設第1導鼸40 〇 第1導體40偽被連鑛設在連鑛排列之各絶綠層22-1, 2 2 - 2 , - - - 2 2 - 7之表面2 0 a钿。第1導醱4 0含有呈面狀之 多數第1導電性元件42 - 1, 42 -2, ---42 -7。 各導電性元件42- 1, 42 -2. ---42 -7形成有預定之開 缝匾型46,酋第1導黼40和第1絶緣片20—起以交互且 反向方式析疊層合時.由這些醑缝匾型46形成預定圖型 卷數(此實施例有3.5卷)之線圑。此實施例偽將Y宇型 之開缝匾型46形成為交替反向之狀態,藉以形成箭頭A 所示之通霄路(誚參閲_1)。44a, 44b為設在第1導體 40之兩端的输入引出片及輸出引出片。 第2導艚60含有多數面狀之第2導霣性元件62-1, 6 2 - 2 , - - - 6 2 - 7 ,被形成在第1絶線片2 0之各絶緣靥2 2 - 1 ,22 -2, ---22-7之背面侧。因此,各導電性元件62-1, 62-2,---62-7 像隔著絶錁層 22 - 1, 22 -2, ---22 -7 而面 -10- (請先閱讀背而之注意事項#塡寫木^、 本紙張尺度边用中國Η家標準(CNS)甲4規格(210X297公龙) 81. 2. 20,000 經濟部屮央標準局A工消费合作杜印製 五、發明説明(9) 向於第1導體40之各導S性元件42-1, 42- 1, ---42-7, 俥在兩者間形成分布常數性的夠大霣容。64為設在第2 導體60之一端之接地引出Η。 依此實施例,各第2導霣性元件62 - 1, 62 -2, ---62 - 7亦設有與第1導電性元件42-1, 42-2, ---42-7—搛 呈Υ宇形之開缝圈型66。第1導鼸40之Υ宇形開縫圔型 46及第2導體60之Υ宇形開缝_型被配置成相對之狀態 η 第1導體40及第2導體60除了可利用印刷,蝕刻,霣 鍍等各種方法被覆形成在絶嫌Η20之兩面外,亦可將如 匾1所示圜型形狀之導霣板貼着於第1絶縐片20上等, 以任意手段形成之。 接之,在第1導體40及第2導體60之表面被覆以未繪 出之絶镰層以防止短路。不被覆此絶綈層,代之以另外 準備與第1絶縲Η20同樣構造之第2絶緣Η及第3絶緣 Η,將這些絶綠片層合成以第]及第2絶線Η夾靥第1 導體40,並以第2及第3絶線Κ夾層第2導體60之狀態亦 可a為簡化實施例之說明起見,嗣後均以不使用上述第 2 .第3絶緣片之情況為例進行說明。 接之,將兩面分別形成有第1及第2導體40, 60之第 1絶镰H20如園2(A)所示利用折曲部2 4折曲成曲折狀, 以形成匾2(B)所示靥叠醱100 。 此時,可使用絶綠性接合劑接合各絶緣層22- 1, 22 -2 -1 1 - (請先閲讀背而之注意事項再填筠本一一, 裝· 線· 本紙張尺度边用中國國家樣準(CNS)甲4規格(210x297公龙) 81. 2. 20,000 2i〇4i3 經濟部屮央櫺準局KX工消奸合作杜印製 五、發明説明(1G) ,---22-7之絶緣層間 26-1, 26-2,---26-7。 然後,由園2(B)之層叠體100向外伸出之宽幅引出片 44a, 44b及64依序朝箭頭方向折疊,以形成匾(C)所示 之LC无件。此時,最好用絶嫌性接合劑等將折叠之各引 出H44a, 44b, 64黏着固定於層叠醴本鼸。另外,突出 於外部之引出H 44a, 44b, 64之表面不應被覆有絶緣層 ,以保持良好«霄作用。 接之,如團2 ( D)所示,對層叠鼸之表面施加表面處理 ,在其表面形成與各引出H44a, 44b, 64電氣接鑛之输 出入端子48a, 48b,及接地端子68。 如此即可獲得小型之SMD (表面安装設備Surface Mount Device)型之LC元件,對於近年來自動化S路組 裝之産業非常有利。 S外,依此實施例之LC元件,各端子48a, 48b, G4不 僅可直接焊接於電路基板,亦可依必要形成為接鑛用之 接鼸結構。 園3(A)表示本實施例LC元件之等效霣路。 在實施例之LC元件中,設有Y宇型開缝園型46之面狀 第1導電性元件42-1, 42-2, ---42-7偽由絶緣層22之 一層間跨到另一層間之方式k鑛地卷繞,藉此以第1導 體40形成預定卷數(實施例有3.5卷)之線圈,而成為具 有電感U之電感器。 又,依本實施例,由於第1導醱40輿第2導艚60偽以 -12- (請先閲讀背而之注意事項#填寫本一ί , 裝· 訂· 線 本紙張尺度逍用中a 8家樣準(CNS)甲4規格(210x297公;a:) 81. 2. 20,000 A 6 Η 6 五、發明説明(11) 面狀相對,隔着絶緣片20而在兩者間可形成大容量之電 容,而且可推定此電容你以分布常數式的形成在兩導體 40 , 60 間。 因為實施例之LC元件具有如圏3(A)所示等效霣路之3 端子LC濾雜訊器之功能,尤其可推定在第1及第2導體 40,60之間以分布常數式的形成充分大置之霣容C ,所 以可發揮習用集中常數型濾雜訊器所無之衰滅特性。 又,實施例之濾雜訊器在第1及第2導髓40, 60形成 Y宇型颺縫匾型46,此開縫圏型46可在第1及第2導匾 40, 60(造些導體具有'自層叠_100之表面期I繞至背面 側之線圈功能)之中央部形成磁路。亦即,利用Y宇型 開縫園型46之設置,可防止具有線圈功能之第〗導體及 (請先閲讀背而之注意事項#填寫本i、
經濟部中央標準局A工消赀合作杜印M 2 引 及形。之用 1 亦 第致 1 的性地地第 . 及不 第數特接接之 部 1 亦 由常減被,用 全 第, 有布衮60知作 c之 ,置 具分的體播感»40 此配 僅以越導果霣影觴 因之 不有卓方結用大導 。對 ,具揮一 C 電很 1 塞面 器亦發般討通有第 阻相 訊,能例探有性着 體互 雜L2而施的具待向 導而 濾,,實步對減可 被22之L1C 如一面衰僅 路層 例感容對進置之不 磁緣 施電電針做位器60 之絶 實之量等,何訊鼸 60著。本成大人器以雜導 ,介低,形之明訊60濾 2 4060減知所間發雜醱對第 體,之可體者本濾導 ,, 導40感此導兩,型 240之 2 體電由 2 在又態第體詳 第導起 第成 常之導 本紙張尺度边用中國國家標準(CNS) T4規格(210X297公釐) 81. 2. 20,000 A 6 H 6 2i〇4i3 五、發明説明(12) 可依必要向着其中之一部份。此時,確認了若將第2導 艚配置於霣路上較接近第1導體40之輪出入端子48b, 4 8 a之位置,即可得到優越之衰減特性。 又,檢討如何形成第2導體60之接地端子60之問題, 結果確認了若接地皭子68被配置於電路上較接近輪出入 端子48b , 48 a之何一方之位置,即可得到良好衰減待 性。 前述之具體例僳將Y宇型閭缝圏型66形成在第1及第 2導黼40,60之各導電性元件42, 62上,但是本發明並 不限定於此,而可依必要使用任意形狀之開缝圈型。 _4 ,画5表示將V字型關缝匾型46, 66形成在各導 霄性元件42, 62之一例。其中圖4為使用不同導電圖型 形成之LC濾雜訊器之分解說明圆。画5之(A), (B), (C), (D)為說明圖4之LC濾雜訊器之製造順序之斜視園 〇 此例亦輿前述之實施例同樣,在第1絶緣片20之兩面 形成分別具有Y宇型颺缝圖型46, 66之第1及第2導龌 40, 60,各Y宇型匾型46, 66互相反向,將此絶錁片折 曲成曲折狀可形成園(B)〜(D)所示靥疊型LC濾雜訊器。 此外,如圈6所示,將I宇型開缝圏型46交互反向形 成在第1導體40上,再未繪出之第2導«之I宇型開縫 匾犁交互反向形成亦可。如此,輿前述之具體例同樣亦 -14- 本紙張尺度逍用中a S家標準(CNS)甲4規格(210x29/公;«:) (請先閲讀背而之注意事項再填寫本一ί 裝- 線_ 經济部屮央標準局貝工消奸合作杜印^ 81. 2. 20,000 210413 Λ 6 Β 6 經濟部屮央標準局ΚΧ工消费合作杜印製 五、發明説明(13) 可稽得具良好持性之層叠型LC濾雜訊器。 上述各窗施例你以將相同鬭缝圈型46, 66相對形成在 第1及第2導醱40, 60之情況為例,但是本發明並不受 此限制,而如採用互不相同之開缝圏型46, Θ6亦可。 _7為此種例子之一,即在第1導_40上交互反向形 成Y宇型開缝_型46,在第2導體60即設與該Y宇型開 缝圈型46相對向之園形醑缝圏型66。如此形成之第1及 第2導體40, 60被設在第1絶镰片20之兩锢I,經層合形 成層叠臞100時,第1導釀40亦可産生線圈之作用,而 在此線圈之中央形成以自層叠齷100之表面跨至背面之 方式貫穿各鬭縫画型46, 66之磁路。因此,可在不減低第 1導體40之電感下,獾得具充分強大電容C之3端子常 態濾雜訊器。 又,此時若不需考《具通霣路作用之第1導體40之霉 感之減低之場合,亦可使用不具開縫函型之第2導體60 〇 第3具鳙俐 圓8 ,圓9表示本發明之較佳之第3具體例。其中與 前述各具體例對應之構件均符以同樣記號,而省略其説 明。 本具體之LC常態濾雜訊器偽與前述各具體例同樣靨於 常態型L C濾雜訊器。 本具體例之待歡係將具接地導體作用之第2導體60分 -15' (請先閲讀背而之注意事項#填寫本ί, 裝- 訂- 線 本紙張尺度边用中a B家標準(CNS)平4規格(210x29/公釐) 81. 2. 20,000 A 6 Π 6 210413 14 五、發明説明() (請先閱讀背而之注意亊項再填寫本一ί 剌成多數匾,並使各分剌區間接地,以形成分剌接地導 體60-1,60-2, 60-3. 60 -4。各分割接地導體60-1〜 60-4 分別設有接地引出 Η 64-1, 64-2, 64-3, 64-4。 接之,被覆有第1及第2導體40,60之絶線Μ20,與 前述之具醱例一樣被折曲形成層叠體之際,將逭些接地 引出片64-〗〜64-4互相達接成單一之接地端子68。 依照如此形成之LC濾雜訊器,各分割接地導體60-1〜 60-4之本身霣感L小,因而與第1導體40間依分布常數 形成之電容可直接當成LC濾雜訊器之電容使用,結果可 播得更大之電容。 本發明人等進一步研究結果發現,分割接地導龌60-1 〜60-4與具電感作用之第1導體40之相對配置位置,對 濾雜訊器之衮減待性有很大影進。亦確認了如本具龌例 將分剌接地導體60-1〜60-4配置於(以霣路而言)較接近 第1導體40之輪出入端子之位置,即可得到優越之衮減 特性。 又,針對如何形成各分割接地導體60-1〜60-4之接地 引出Η64-1〜64-4加以檢討,結果確認了位置於電路上 較接近一方輪出入端子48a (引出片44a )之部處的分割
經濟部屮央標準局貞工消赀合作社印M 接地導體60-1,60-2最好將其接地導醱64- 1, 64-2配置 於電路上接近输出入端子48a (引出M44a)之部位,且 其他分割接地導體60-3, 60-4最好將其接地導體64-3, 64-4配置於®路上接近S —输出人端子48M引出片44b) -16- 81. 2. 20,000 本紙張尺度逍用中a國家標準(CNS)肀4規格(210x297公;《:) 2l〇4i^ A 6 Π6 經濟部中央榣準局β工消仲合作杜印5i 五、發明説明(15) 之部位。 如此,本具黼例之LC濾雜訊器如圏9之等效電路所表 示,可成為具良好衮滅待性之常態型濾雜訊器。 第一.4.......-具 jH. 圖3(B)表示本發明之較佳之第4具體例。 前述之各具讎例之LC濾雜訊器均為常態型濾雜訊器, 而本具體例之特擻供在於形成共態型LC濾雜訊器。 邸,本具髏例之LC濾雜訊器不僅是在第1導體40之兩 端,遽第2導醱60之兩端也設輸出入端子68a, 68b。 如此一來,本具體例之第1及第2導體40, 60分別産 生LI. L2之霣感導體之功能,在兩導髏40, 60間可形成 分布常數式的大霣感C 。 如此可使,本具體例之LC濾雑訊器成為具良好衰減特 性之4端子共態型LC濾雜訊器。 第5—具_籃1 本發明之第5具醱例表示於圖10, _11。其中,與前 述第1〜4具醱例相對應之構件均符一相同之記號,並省 輅其説明。 如圆10所示,育施例之濾雜訊器,先準備相同構造之 第1及第2絶緣片20-1及20-2。在第1絶絲片20-1之表 而20a ,輿前述實施例同樣被覆形成第1導體40,在第 2絶緣H20-2之表面也被覆形成輿第1導體同樣画型之 第3導體70。72-1, 72-2-- -為第3導電性元件,74a, -17- ........................^.....^-· · · ά (請先閲讀背而之注意事項#填寫本!ί , 本紙張尺度边用中S Η家楳準(CNS)平4規格(2丨0x297公;«:) 81. 2. 20,000 210413 Λ 6 It 6 經濟部屮央榣準局员工消#合作社印製 五、發明説明(lb) 74b為_出人引出片,76為開缝園型,78 A, 78 B為輸出 入端子。 接之,將具接地導體作用之第2導醱夾層於兩絶镰片 20-1,20-2之間,再將兩者阽合在一起。 接之,將此阽合之第1及第2片20-1, 20-2輿前述各 «施例一樣析疊成曲祈狀,以形成層叠體,再依輿該具 體例同樣的暇序形成SMD型之濾雜訊器。 如此形成之共態型LC濾雜訊器之等效霄路示於圏11。 如此圈所示,實施例之第1及第3導黼40, 70分別産生 LI, L 3之電感器之功能,並在兩電感器導醴40, 70與第 2導體60之間依分布常數形成霄容C 。 如此本富施例之LC濾雜訊器可成為具良好衮減待性之 共態型LC濾雜訊器。 其—他ill 本實施例不限於上述之具髏例,而可有其他種種變態 例,、 舉例而言,前述各具體例偽以將絶緣層被覆於具«感 導醱作用之各導體之表面的情況為例進行説明,但是本 發明並非限於此情況,而將導體絶綈片層疊於各絶縐Η 20-1, 20-2以將各霣感導體40, 60被覆亦可。此時所用 之導體絶線片最好使用與前述絶绨Μ20同樣之構造。 又,本發明中之絶線片之材料,若使用霄磁波吸收發 熱醱,可提高高頻波帶之性能。 _ 1 8 _ (請先閲讀背而之注意,項#塡寫本一ί: 裝. 訂_ 線 本紙張尺度逍用中國困家標毕(CNS)甲4規格(2丨0x297公龙) 81. 2. 20,000 Λ 6 l\ 6 2ΐΜΐ^_ 五、發明説明(17) 又,前述各具體例之LC濾雜訊器偽使用連成單一片狀 之第1絶緣H20。如以第1絶縑H20為例。其各絶緣曆 22-1, 22-2, ---22-8像介著具有針孔接缝之折曲部而 連續形成單一之Η狀。 但是,這些各绝緣暦22-1, 22-2, ---22-8可依需要 而形成分離狀。此時,可使用藉銜孔加工形成有與第1 具體例同樣匾型之導霣板作為第1及第2導體40, 60, 將這些導體40. 60阽付固定於第1絶縑片20之各絶鐮層 22-1〜22-8之兩面。如此可使第1絶绨片20之絶緣層 22-1〜22-8及第1導體40, 60互相缠接,再將此第1絶 緣Η20如前述第〗實施例般交互反向折疊成曲折狀以形 成層《體,而成為與第1 Η施例同樣之LC濾雜訊器。 又,於此場合,最好在第1導體40之表面被覆以絶镰 膜,以防lh第1及第2導體40, 60在絶綈層22-1〜22-8 之間陳發生短路。 第..2. 其次說明本發明之較佳第2實施例。 本實施例之特撤在於該層疊醴100俱由多數用來做為 (請先閲讀背而之注意事項再填寫木一ί , 裝- 經濟部屮央標準扃员工消赀合作杜印製 以序 合依 層板 ·緣 折絶 互數 交多 2 以 〇 片之 例 線代 體 絶偽 具 由例 之 。你施 例 成例實 施 而施本 實 合實但。本 層之,髏明 板述 ο* 說 緣前10層細 絶,體成詳 之之«形更 層言層而文 31 換成合下 絶形曆 本紙張尺度逍用中S國家標準(CNS) 規格(210X297公龙) 81. 2. 20,000 210413 A 6 η 6 經濟部中央櫺準局貝工消奸合作社印製 五、發明説明(la) 第1具腰Μ _12,匾13表示本實施例之較佳具醴例,其中画12為 跚鬌型LC元件之分解斜麵,1113(A), (Β)為圖12之曆叠 犁丨.C元件之組合順序之斜視説明圓。 此實施例之LC元件具有由多數絶緣板32- 1, 32 -2, --- 靥合而成之層II體1 0 0 ,設在各絶绨板3 2之層間3 4 - 1 , 3 4-3, 34-5,---以形成預定卷數線圈之第1導釀40, 及配置在絶緣板32之其他層間34-2, 34 - 4, 34 -6, --- Η.隔着絶絲板32而輿第1導醴40互相面對之第2導體60 各絶綈板32可依需要使用各種絶緣材料,諸如陶瓷, 塑睽及各種合成樹脂等,此實施例像使用陶瓷。 在最h層之絶絲板3 2-1及最下層之絶緣板32-15之表 而被覆有第1導體40之引出片44-a, 44-b及第2導鼸60 之引出Η 6 4。 第1導體40你由自絶縲板32之層間34-1,34-3, --- 3 4-13中之一層間跨至另一層間之方式連鑛卷纗之多數 第1導電性元件42 - 1, 42 -2, ---42 - 7所構成。 第2導醱60像由自絶線板3 2之層間34-2, 34- 4, --- 3 4-14中之一層間跨至另一層間之方式連饋卷繞之多數 第2導電性元件62 - 1, 62 -2, ---62 - 7所構成。 其中有一特點是,第1及第2導電性元件42, 62被設 成介箸絶線板3 2而相對之面形狀,而在兩者之間大致連 -20- (請先閱讀背而之注意事項洱塡寫本一_、 本紙张尺度边用中國國家樣準(CNS) Τ4規格(2)0X297公龙) 81. 2. 20,000 210413 經濟部十央橾準局员工消费合作杜印Μ 五、發明説明(19) 鏞地形成較大容量之霣容。 詳之,在互相面對之第1及第2導電性元件42, 62, 铒前述第1實施例同樣形成有預定之開缝圈型46, 66, 俥使而狀之各導霄性元件42, 62形成自一層間朝向另一 靥間連鏞卷繞之狀態。 如此,可使第〗及第2導體40, 60不僅具有預定卷數 之線圈的作用,亦在第1及第2導體40, 60之間隔箸絶 緣板3 2形成大致連鏞的窜容C ,而且可推定的是此霣容 C偽以分布常數方式的形成在第1及第2導釀40, 60之 間。 此實施例之第1及第2導電性元件42, 62乃利用例如印 刷,蒸鍍,電鍍等法在絶線板32之兩面被覆成互相向着 之狀態。形成在絶嫌板32-1表面之引出片44a俱經由通 孔33'遽接於設在絶綈板32-2上之第1導電性元件42-1。 同搛,設在最下曆絶緣板3 2-15上之S —引出片44b供經 由通孔33連接於形成在絶镰板32-8上之第1導霄性元件 4 2 - 7。又,形成在最上層絶縐板32-1上之接地用引出片 64傜經由形成在絶緣板32-1, 32-2上之通孔33連接於設 在絶緣板3 2-2背面之第2導電性元件62-1。設在各絶绨 板3 2-2, 32-4,---上之第1及第2導電性元件42, 62 猙由設在谙些各絶嫌板32-2, 32-3, 32-4, 32-5, --- h.之通孔33而以自一層間34撓至另一層間之方式被電氣 -21 - (請先閲讀背而之注意I項#塡寫本ί: 裝. 線 本紙尺度边用中8 S家樣準(CNS)甲4規格(210x297公;《:) 81. 2. 20,000 Q-4 4 X 2 66 ΛΒ 經濟部中央櫺準局貞工消价合作杜印製 五、發明説明(2C)) 然後,如稍後之説明,對由各絶緣板32-1,32-2, --- 骣合而成之_13(A)之層疊體100 ,施加如圏13(B)所示 預定之表面處理之後,形成電氣連接於各引出片44a, 44b, 64之端子 48a, 48b, 68。 依照此實施例之層叠型LC元件,第1導體40之兩端缠 接於输出人端子48a, 48b,成為具有預定霣感L1之線圈 。同理,第2導醱60之一端被連接於端子68,成為具有 預定霄感L 2之線圈。 尤其侬本發明,呈面狀之第1及第2導電性元件42, 62係隔着絶镰板32而相對之配置。從而可獲得遠大於習 用層*型LC元件之霣容C ,加以如前所述,II容C似供 以分布常數式的連鑛形成在第1及第2導體40, 60之間 ,因此本發明之層#型LC元件能發揮習用集中常數型LC 元件所無之優越特性,當此層叠型LC元件被用於LC濾雜訊器時. 能發揮廣頻帶的優越衰滅待性。 又,如_14所例示,本實施例之導電性元件42, 62具 有立醴配置。此時,如以第1導霣性元件42-2為例,此 元件42-2不僅隔着絶綠板32-3而與第2導霣性元件62-1 相對,以形成霄容,亦在輿位於下方之第2導電性元件 62-2之間形成電容。由於各導S性元件42如上述輿其上 下兩側之第2導電性元件62均形成電容,可在兩者間之 有限空間産生十S的霣容C ,其所以能得到優良特性之 靥*型LC元件的原由不雜瞭解。 -22- (請先閲讀背而之注意事項再塡寫本一 裝- •?r_ 本紙張尺度適用中困國家標準(CNS)T4規格(2]0X297公埂) 81. 2. 20,000 ο X 2 λ 66 ΛΒ 經濟部屮央楳準局A工消"合作杜印级 五、發明説明(21) 又,若要再增大此LC元件之電容C ,如圓15所示,可 在絶嫌板3 2表而藉蝕刻法等形成凹凸。因為在此種絶緣 板32之表而被覆之導電性元件42, 62可增大其相面對的 而穡,故以同一大小LC元件可播得較大霄容C 。 如t所説明,依本發明可«得以分布常數方式形成大 量電容C之LC元件,而且可在不增加元件本身之尺寸下 ,依必要設定其電容C於較大的值,從而可發揮習用曆 •型丨,C元件所無之優異持性。 f其确用本發明於濾雜訊器時,可發揮赛頻域之優異 衰減持件,從而可得到逮優於習用集中常數型LC元件之 雜訊去除效果。 又,本實施例之層叠型LC元件既可用於常態型LC濾雜 訊器,亦可滴用於共態型濾雜訊器。 詳之,本實施例之層叠型LC元件如匾3(A)所示將端子 68接地時,可當做以分布常數方式形成有L及C之常態 型L C濾雜訊器使用。又如圔3 ( B >所示在第2導體6 0之兩 端形成端子68a, 68b,做為輪出入端子使用時,實施例 之靥#型LC元件可以成為在兩導霣體間以分布常數方式 形成霉感之4端子共態犁LC濾雜訊器。 _1 3偽表示本實施例之層叠型LC元件被形成為3端子 常態犁濾雜訊器之一例。 於此場合,將圈12所示之絶緣板32層合固定,以形成 阃13(A)所示之曆叠醱100 。然後以導電材施加被覆, (請先閱讀背而之注意事項#塡寫本^ 本紙張尺度边用中國S家標準(CNS)T4規格(210X297公:《:) 81, 2. 20,000 12 3 S1 ΛAr 66 ΛΠ 經濟部中央標準局A工消仲合作杜印製 五、發明説明(22) 使形成在暦嚳體〗00之表面及背面之輪出入引出片44a, 44b成為輸出人端子48a, 48b 。 如此便成為在靥叠黼100之外周面設有2鶴輸出入端 子48a, 48b及1儔接地端子68之3端子型濾雜訊器。由 於此濾雜訊器亦具有上述SMD型元件之結構,非常易於 操作輿處理。 又,前述第2實施例中,像利用通孔33連接霣路各部 份,但是以導®轜頭(conductive cap)取代通孔,或使 用由導電性®鍍.導霣園型印刷或塗布等所形成之導電 _型亦可。将通孔33,導霉性帽頭,II鍍等之導霣圈型 等鏟宜組合使用亦可。 又,此實施例偽如_13所示將端子48a, 48b, 68被覆 於層樣驩100之金部外周而匾域,但此端子圏型可依需 要形成任意狀態。 又,此實施例以本發明之層疊型LC元件形成為SMD型 元件之情況為例,但本發明不受此限制,例如採用銷結 構之端子48a, 48b, 68以形成為如圏16所示之分立型元 件。該_16(a)〜(d)傜表示銷結構端子48a,48b, 68之 安裝蹰序之一例。 又,瑄些第1及第2導黼40, 60之圓型可以任意設定 ,比如不用國12所示之匾塑,而代之以圖17,麵18所示 V字型,I宇塑之闌缝國塑46, 66。 又,如本《施例使用陶瓷形成絶綈板32之情況,可利 -24- (請先閲讀背而之注意事項再填寫本一 裝· - 本紙張尺度逍用中國困家橒準(CNS)肀4規格(210x297公;tt) 81. 2. 20,000 ^_β,Μ ------ 4 經濟部屮央標準局貝工消赀合作杜印製 10 2 Λ 6 _Π_6_ 五、發明説明(23) 用坏板烟燒形成絶緣板32。詳之,先裝造含起電醱原料 ,燒結補肋爾,結合_等之未焙燒之富撓性薄板(即坯板) .在此坏板上印刷例如圏〗2所示之各導電園型,再在必 要部處形成通孔等。然後依匾12之層疊順序依次層叠, 並目為了絶縐及加強起見,將未印刷内部霄極之片多數 *層於兩外侧。將此暦合之Η在一定溫度,灞度及壓力 下予以成形為一體,將此單體經切斷成為生坯基片。再 將此生坯基Η以預定溫度煆燒,接之在煆燒後之基Η之 有端子露出的外面,塗布以如園12所示之導霣圈型,再 以高溫焐燒之。如此可使用層合陶瓷片霣容器之製法形 成本窨施例之層* SLC元件。 第3富—施_1 接之說明本發明靥合型LC元件之較佳的第3實施例。 前述之實施例之LC元件傺使用絶镰板做為絶錁層,但 本窗施例傺以使用絶線薄膜或絶绨厚膜做為絶绨層為特 微。如此一來,可利用薄膜成形技術形成層叠型LC元件r> 下文將詳細説明本實施例之較佳具醱例。 第1具應例_ _ 19,國20傜表示利用薄膜成形技術之此層叠型LC元 件之製造遇程之較佳例子。 窗施例之LC元件,偽如圖19(a)所示先在絶緣性基板80 之自背而制跨至賴面被覆形成補肋 引出部44a 。又在 -25- (請先閱讀背而之注意事項#填寫木1, 本紙張尺度逍用中® Η家標準(CNS) 規格(210x297公龙)‘ 81. 2. 20,000 21041^ 經濟部屮央櫺準局負工消"合作杜印驭 五、發明説明严4) 基板80之表而被覆形成面狀之第1導電性元件42-1,此 第1導霄性元件42-1具有自補助引出部44a起連鐮延 伸之I宇型開縫圈型46。 接之,如圓19(b)所示,在絶綠性基板80之表面被覆 形成絶錁薄膜200-1,俾使第1導電性元件42-1之端部 驀出。 接之,如國19(c)所示,自絶綠性基板80之背面侧跨 至稱而被覆形成補肋引出部64。再在絶縑薄膜200-1上 被覆形成自補肋引出部64連鏞延伸且介箸絶緣薄膜200-1而與第〗導電性元件42-1互相面對之面狀第2導電性 元件62-U在此第2導電性元件62-1也設與開縫匾型46 相對向之I字型開縫圖型66。 接下來如鬮19(d)所示,將絶絲薄膜200-2被覆成使各 導霉件元件42 - 1, 62 - 1之端部露出之狀態。 接之,如圈19(e)所示,被覆形成面狀之第1導電性元 件42-2,此元件42-2«氣接鳙於露出在絶緣薄膜200-2 卜之第1,導罨性元件42-1之端部。在第1導電性元件42 -2卜也設Τ字型開缝46.其方向與第1導電性元件42-1 之_型46相反。結果,第1導霣性元件42-1, 42-2形成 自一靥間跨至另一靥間連鑛卷繞之通電路。 接之,如圖19(f)所示,被覆形成絶線薄膜200-3,使 第1導霄件元件42-2,第2導電性元件62-1之端部露出 ,然後如顯19(g)所示,在此絶縐薄膜200 -3上將第2導 -26 - (請先閲讀背而之注意事項再蜞寫本ί,、 本紙張尺度逍用中國國家標準(CNS)甲4規格(210x297公:¢) 81. 2. 20,000 〇l〇4i3 Λ 6 η 6 經濟部屮央標準局员工消伢合作社印製 五、發明説明(25) 電件元件62-2被覆成面狀,並且與第1導電性元件42-2 互相而對之狀態。 此種薄膜形成步驟及元件形成步驪依圏19(h)〜(丨> 及 _20(m)〜U)之順序反覆施行,以形成靥叠體100 。 此時,在圖20(q)之步驟中,在基板80之側面及表面 被覆形成自第1導電性元件42-5連鑛延伸之補肋引出部 44b , 然後,在圈20 (u)所示之最终步爨中,在此層叠體100 之表而被覆形成輿補肋引出部44a, 44b, 64電氣連接之 端子 48a, 48b, 68。 如此可播得由如圖3(A)所示之L及C所成而具有分布 常數式等效電路之3端子型LC元件。因此,本實施例之 丨元件被適用於例如濾雜訊器時,可發揮函蓋廣頻域之 良奸衰減/特性。 本實施例像只在第2導體60之一端設端子,並以此端 子做為接地端子,但本發明不受此限制,而例 如國3(B)所示在第2導體60之兩端設端子68a, 68b,以 形成4端子之LC元件亦可。此時,可將第1及第2導體 40. 60之各端子分別做為輪出入端子,以便做為具有以 分布常數式的形成在各導電醱間之電容的共態型LC濾雜 訊器使用。 又,前述第1及第2導黼4 0,6 0之圖型不受其限制, 而可依黑要採用各種園型 -27- (請先閱讀背而之注意事項孙填寫本一{ 裝· 訂· 本紙張尺度逍用中困國家樣準(CNS)甲4規格(210X297公龙) 81. 2. 20,000 〇l〇4i^ 經濟部屮央標準局员工消费合作社印製 五、發明説明(2b) 另外,本實施例之靥疊型LC元件可藉各種薄糢成形技 術諸如蒸鍍法,濺射法,離子佈植法,汽相成長法等而 容易形成之。 例如利用濺射法形成本實施例之層叠型LC元件之情況 .先準備以閘分隔之多匍真空室,並在各真空室内封存 氬氣體。在各真空室内設置由與絶緣薄膜200或導電性 元件42, 62對應之材質所形成之靶料,並將此靶料與各 裒空室内之基板80相對,巨在靶料輿基板80之間設用以 形成特定鬮型之掩單。 然後,繂由參電掙將負直流電壓施加在靶料,並將基 板80接於接地霄保Λ將高頻電壓加在負電極與接地電極 之間時,靶料因受正離子化之氣體之衝擊而放出原子或 分子,瘡#原子或分子朝向基板80濺射而附着成薄膜狀 此時之濺射圖《!取決於掩罩圖型。 丙此,設置可在基板80上被覆絶縑薄膜200之薄膜形 成1:程所用之真空室,及被覆形成導電性元件之元件形 成1:稈用之真空室,即可反複地交替施行薄膜形成工程 及元件形成Τ:程,而簡單地形成實施例之層疊型LC元件 A 利用眈樺薄膜成形技術形成之本發明層疊型LC元件, 與前沭第〗,2實施例者相較,形狀可更為縮小,重量 审為減释λ 其他具體例 ~28~ (請先閲讀背而之注意事項#填寫本一ί 裝· - 線- 本紙张尺度边用中a a家樣準(CNS)T4規格(2U1X297公;tt) 81. 2. 20,000 210413 經读部屮央櫺準而貝工消"合作杜印ft,14 五、發明説明(27) 在前沭第2及第3窗施例中,與第1實施例之第3具 賻例同樣,將具接地導體作用之第2導臞60分割成多値 ,並使各分割匾間接地,以形成接地導釀亦可。 又,前述第2 ,第3育施例之LC濾雜訊器也與第1實 施例之第5具謄例同樣,可形成為如圖】1所示具有通霄 導體用之第1及第3導體40, 70及接地導釀用之第2導 體6 0。 又,前述第1 ,第2育施例偽舉第1 ,第2導醴40, 60被覆形成於例如絶緣板32,基板80上,或被覆形成於 絶綠薄膜200 h之場合為例者,但本發明並不受此限制 ,例如將導霉板衝剪形成各第1 ,第2導電性元件42, 62之形狀,再將此安裝固定於已經燒結之絶緣板32或基 板8 0 ,絶绨薄膜2 0 0 t亦可。 其次簡軍地說明絶綠板32之材質使用三氣化鈦鉬,並 將由鐧板衝萌加T而成之導電性元件安裝於此絶緣板32 而予以m合之方法。 首先,將方形薄板狀三氧化鈦鉬在空氣氣氛下以1250〜 1 350m之溫度焙燒約2小時,以形成絶綈板30。 接之,將此絶緣板3 2及藉衝剪加工形成有預定導電圖 型之銅板予以靥合(例如_12所示 >,再從兩倒以預定之 醱力挾住此層餐體此層*體被置於預定之中性氣氛 (潭原氣氛)中,在鋦之熔點溫度以下且在11001C以下之 溫度焐燒,、 -29- (請先閲讀背-¾之注意枣項#堝寫本ί. 裝· 線 本紙張尺度逍用中a困家標準(CNS)甲4規格(210X29/公;》) 81. 2. 20,000 ⑽“3 經濟部屮央標準局貝工消t合作杜印製 五、發明説明(28) h述之中件氣氛較佳者使用在m摻雜有2〜IOOppb之 氣的辇氣。h述設定在11001C以下滬度之理由在於,若 以1100T:以卜.之溫度焐燒.三氣化鈦鉬會因反應而變成 半導賻.,窨施例俗以950〜lOOOt之溫度按預設之時間 焙燒該層#醱Λ 眈時,由三氣化鈦钼所成之絶绨板32與銅板之間,會 形成例如燒緣石等之低熔點化合物,因而在銅板與絶絲 板.32間形成良好的接合狀態〇 此時若在中性氣氛中摻雜之氣最愈多,反應愈好,但 氣之榇雜量太多時,用來做為端子之銅板表面亦受氣化 .導致焊料之附着不佳,,因此,在氣摻雜量多之中性氣 氛中焐燒過之LC元件,最好在接下來之預定邇原氣氛中 旃加再度焐燒。 採h秫方法時,即使在絶緣板32使用三氣化鈦鉬而且 存導霉忡元件42. 62使用衢剪而成之鋦板,亦可形成良 奸的層#型LC元件。 眈外,亦可使用熱塑性塑暖以代替三氣化鈦_,但推 测熱塑件塑睽如铒三氣化鈦鉬相比,其随時間之變化大 ,附久件較差。 另外,前述第3實施例僳利用薄膜成形技術來形成絶 錁薄膜2 0 0者,但本發明不受此限制,而可依必要使用 其他之方法例如使用絶緣片等形成之。 又,依前述各窗施例,欲將第1 ,第2導體40, 60之 -30 - (請先閲讀背而之注意事項#填窍本ί、 裝. 線· 本紙張尺度边用中國困家榣準(CNS)T4規格(210x297公龙) 81. 2. 20,000 Λ 6 η 6 經濟部中央標準局ΚΧ工消伢合作社印製 五、發明説明(29) 霜容增大時,亦可使用例如卩<?等之通電磁性體來形成例 如各導霄件元件42, 62, 64,或將磁性醴接合或粉體塗 覆於瘡各導電件元件42,62上。又,亦可利用將磁性 賻混合於絶緣板32,絶緣薄膜200内等之手段,以增加 其雷容L 。 眈外,在曆*體100之中央設磁芯插通孔,將此層叠 餺100之表而塗覆以磁性材料或收容於磁性容器内,以 便猙由捅通孔形成通過曆β體100周園之開磁路或閉磁 路亦可。 又,如有必要,將第1 .第2導體40, 60之長度設定 於不同數俏,例如使第1導體40之長度大於第2導體60 ,使其霄容L加大亦可。 比外,例如使各絶緣層薄狀化,或採用電解容器方式 使導電艚具有多孔結構,亦可增大電容。 另外,前述各實施例偽以使用例如陶瓷或塑膠等之絶 緣材料形成用來做為絶緣曆之絶緣板32或絶緣薄膜200 之情況為例進行說明,但是如有必要可使用電磁波吸收 發熱賻做為絶絲材料,藉以提高濾雜訊器在高頻帶域之 件能 又,前述各奮施例偽以將本發明之層叠型LC元件適用 於濾雜訊器之情況為例進行說明,但是本發明並不受此 限制,而可適用於如各種濾波器,或突波吸收用之壓敏 霉阳等其他用途η -31 - (請先閲讀背而之注意事項再塡寫本ί . 本紙張尺度边用中國國家標準(CNS)甲4規格(210X297公:¾) 81. 2. 20,000 五、發明説明(3ϋ) 呔外,在前述第3實施例中,雖以使用薄膜形成技術 之情況為例進行說明,但是如有必要使用厚膜形成技術 製诰本發明之LC元件亦可。 (請先閲讀背而之注意事項#填寫本i、 裝· 經济部中央櫺準局员工消#合作杜印奴 本紙張尺度边用中國國家標準(CNS) T4規格(210x297公:¢) 81. 2. 20,000

Claims (1)

  1. 、.,λ “ 丨 AT 2i〇4i^ B7 _ Ό1_ 六、申請專利範圊 1. 一樺層*型霄感電容元件,其特猷包括: 由多數絶緣層•合形成之層叠體; 在絶線靥之多數層間設以自一層間跨至另一層間之 方式百相雷氣缠接之多餾而狀之第1導電性元件,在 痦典而狀之第1導電性元件設用以形成以自一層間跨 牵另一餍間之方式_鏞卷繞之通電路的開缝,俥産生 具有預定卷黢之線圈之功能的第1導齷;及 存該絶線層之層間設隔素絶線層而與該第1導電性 元件百相而對之而狀第2導電性元件,俾在輿第〗導 餺之間形成雷容之第2導膊>·, 2. 依申謫專利範_第1項之曆*型電感電容元件,其中 該第2導醱含有在該絶緣靥之多個層間被缠接成自一 醑間跨至另一層間之狀態的多倨第2導電性元件。 3. 依申請專利範閬第2項之層譽犁電感霄容元件,其中 該第2導電件元件設有通電路形成用之開縫,且此開 缝之形狀輿隔索絶緣層而相對之第〗導電性元件之開 縫形狀大致相同。 經濟部中央標举局員工消費合作杜印製 (請先閱讀背面之注意事項再填寫本百) 4. 依申請專利範圃第1項之層叠型電感電容元件,其中 該第2導勝被形成為接地用之電容器導體,該第1導 賻被形成為其兩端設有輸出入端子之電感器導體,禅 做為常態型電感霄容濾雜訊器使用。 5. 依申謫專利範鬮第3項之曆型電感電容元件,其中 第2導驊被形成為接地用之電容器導體,第1導體被 -33- 木紙張尺度適;丨丨屮阑阐家標苹(CNS) Ψ4规格(210父297公焚) 2104x3 經濟部中央標準局員工消費合作杜印製 A 7 B7 C7 D7_ 六、申請專利範圊 形成為其兩端設有輪出入端子之電感器導體,俾做為 常糖型之霉感霭容濾雜訊器使用。 fi.依申請專利範園第1項之層疊型霄感電容元件,其中 第1及第2導體被形成為其兩端設有輪出入端子之電感 器導體,俥做為共態型霄感霄容濾雜訊器使用。 7. 依申謫專利範園第3項之層疊型霣感電容元件,其中 第1及第2導體被形成為其兩端設有輪出入端子之霣 感器導體,俥做為共態型電感電容濾雜訊器使用。 8. 侬申_專利範圃第3項之層*型電感霄容元件,其中 Ψ含有第3導賵,眈第3導齷係在絶綈層之多數層間 設以自一靥間跨辛另一層間之方式霜氣連接之多個面 狀第3導髑件元件並在這毕面狀第3導甯性元件設用 以形成以自一醑間跨辛另一鳞間之方式連鑛卷繞之通 罨路的閉縫,俥産生具有預定卷數之線圈之功能;該 第2導驩被形成為接地用之電容器導體;且第1及第 3導體被形成為其兩端設有輪出入端子之電感導體; 俥做為霉感霉容濾雜訊器使用。 9. 依申請專利範謂第1項之層II型電感電容元件,其中 該靥*醴含有第1絶緣此第1絶緣片具有被交互 反向析*層合之多_折《部;各折*部被形成産生絶 緣饜功能;該各第1導電性元件被設在各折叠部之單 而鋼.俥於各析#部被交互反向析叠層合時形成預定 卷數之狳薄I;該各第2導霄性元件被設在各祈叠部之 _ 3 4 _ (請先閲讀背面之注意事項再填寫本頁) •訂* .線- 木紙張尺度適川t «阐家標堆(CNS) T4规格(210x297公焚) 經濟部中央標準局員工消費合作杜印製 2ΐ·〇4 丄 3 Β7 C7 ___D7_ 六、申請專利範園 另一而御IR大致與各第1導電性元件互相面對。 10.侬申謫專利範圃第3項之層叠型電感雷容元件,其 中該層《賻含有第]絶緣H,此第1絶緣Η具有被 交百反向析#靥合之多倨析疊部;各祈叠部被形成 以库牛絶錁層功能;該各第1導電性元件被設在各 祈*部之單而制,俥於各析叠部被交互反向折叠層 合時形成預定卷數之線圈,該各第2導電性元件被 設在各折#部之另一面劁且大致與各第1導電性元 件百相而對。 U.依申請專利範鬭第9項之層叠型霄感電容元件,其 中該絶緣片被形成為其各析叠部像經由折曲部而相連 之單一片狀。 12. 依申請專利範W第9項之層叠型電感電容元件,其 中該絶線片之各折#部俗互相分離形成,且藉跨設 在各祈#部之該各導醱而互相連結。 13. 依申_專利範園第】項之層叠型電感轚容元件,其 中該靥*體俗以多數絶緣板為絶緣層中層叠者。 14. 依申請專利範_第丨項之曆叠型電感電容元件,其 中該層#體偽以設有導電性元件露出部之絶線膜為 絶緣層而靥#,第1及第2導電性元件係經由該露 出部而缠接到相鄰曆間之第1及第2導電性元件。 15. 依申請專利範阐第3項之曆叠_電感電容元件,其 中該靥#賻俗以設有導電性元件露出部之絶線膜為 -35- (請先閲讀背面之注意事項再填寫本頁) 木紙张尺度適川t w W家楳準(CNS) Τ4规格(210χ297々《) u i ___D7_ 六、申請專利.苑園 絶緣層而餍#,該第〗及第2導電性元件偽經由該 露出部而薄接到相鄰餍間之第1及第2導電性元件 r\ 1β.依由請專利範圃第8項之曆#型電感電容元件,其 中該靥*餺偽以設有導電性元件露出部之絶緣膜為 絶緣層而餍*,該第〗及第2導電性元件係經由該 露出部而連接到相鄰靥間之第1及第2導電性元件 Γ- 17. 依申請專利範_第5項之靥樣型電感電容元件,其 中該第2導蘸之接地端子被配置在霣路上較接近第 1壤薅兩端所設之輪出入端子之一方的位置。 18. 依申請專利範爾第5項之曆疊型電感電容元件,其 中該第2導艚偽被分割接地.. 1 9 .使用申請專利範圃第3項之層疊型電感電容元件, 為待m之霄子機器。 (請先閲讀背面之注意事項再填寫本頁 •訂. 經濟部中央標卒局員工消費合作社印製 .線. -36 - 木紙张尺度適川小W家標平(CNS) 规格(210乂297公釐)
TW081101163A 1991-02-21 1992-02-18 TW210413B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03050600A JP3073035B2 (ja) 1991-02-21 1991-02-21 Lcノイズフィルタ

Publications (1)

Publication Number Publication Date
TW210413B true TW210413B (zh) 1993-08-01

Family

ID=12863462

Family Applications (1)

Application Number Title Priority Date Filing Date
TW081101163A TW210413B (zh) 1991-02-21 1992-02-18

Country Status (7)

Country Link
US (1) US5250915A (zh)
EP (1) EP0500103B1 (zh)
JP (1) JP3073035B2 (zh)
KR (1) KR920017230A (zh)
DE (1) DE69200552T2 (zh)
HK (1) HK1007854A1 (zh)
TW (1) TW210413B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105900194A (zh) * 2014-01-13 2016-08-24 苹果公司 多层电容器中的声学噪声消除

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6817532B2 (en) 1992-02-12 2004-11-16 Lenscard U.S., Llc Wallet card with built-in light
US5381124A (en) * 1993-12-29 1995-01-10 General Electric Company Multi-turn z-foldable secondary winding for a low-profile, conductive film transformer
DE19724473A1 (de) * 1996-06-10 1997-12-11 Fuji Electric Co Ltd Entstörfilteranordnung für Stromrichter und Verfahren zu ihrer Herstellung
US6038134A (en) * 1996-08-26 2000-03-14 Johanson Dielectrics, Inc. Modular capacitor/inductor structure
US6144269A (en) * 1997-06-10 2000-11-07 Fuji Electric Co., Ltd. Noise-cut LC filter for power converter with overlapping aligned coil patterns
US5880662A (en) * 1997-08-21 1999-03-09 Dale Electronics, Inc. High self resonant frequency multilayer inductor and method for making same
US5945902A (en) * 1997-09-22 1999-08-31 Zefv Lipkes Core and coil structure and method of making the same
JP2003092218A (ja) * 2001-09-18 2003-03-28 Hitachi Cable Ltd 電気・電子機器用コイル及びその製造方法
WO2018182246A1 (ko) * 2017-03-28 2018-10-04 (주)오상헬스케어 커넥터 모듈 및 이를 구비한 전자 기기
CN110660567A (zh) * 2018-06-28 2020-01-07 高屋科技(深圳)有限公司 层叠线圈及其制造方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2943966A (en) * 1953-12-30 1960-07-05 Int Standard Electric Corp Printed electrical circuits
US4063201A (en) * 1973-06-16 1977-12-13 Sony Corporation Printed circuit with inductively coupled printed coil elements and a printed element forming a mutual inductance therewith
CA1028436A (en) * 1973-07-20 1978-03-21 Larry A. Olson Method of tuning a frequency resonant microelectronic circuit
GB1478354A (en) * 1974-02-04 1977-06-29 Hull Corp Multiple electrical components in integral form and method of making the same
US4048593A (en) * 1974-05-13 1977-09-13 Zillman Jack H Electrical component for providing integrated inductive-capacitive networks
JPS5933248B2 (ja) * 1979-10-02 1984-08-14 ティーディーケイ株式会社 複合電子部品
JPS55156311A (en) * 1979-05-24 1980-12-05 Kokusai Electric Co Ltd Inductance element
JPS56142622A (en) * 1980-04-07 1981-11-07 Tdk Electronics Co Ltd Method of manufacturing composite part
JPS56144524A (en) * 1980-04-11 1981-11-10 Tdk Electronics Co Ltd Method of manufacturing laminated composite part
DE3143210A1 (de) * 1981-10-30 1983-05-11 Max-E. Dipl.-Ing. 7320 Göppingen Reeb "elektrisches bauteil"
JPS58220513A (ja) * 1982-06-16 1983-12-22 Murata Mfg Co Ltd 電子部品
JPS637017A (ja) * 1986-06-27 1988-01-12 Sharp Corp 無接点リレ−
JPS6376313A (ja) * 1986-09-18 1988-04-06 ティーディーケイ株式会社 積層lcフイルタ部品
US4717438A (en) * 1986-09-29 1988-01-05 Monarch Marking Systems, Inc. Method of making tags
JP2598940B2 (ja) * 1988-01-27 1997-04-09 株式会社村田製作所 Lc複合部品
US5039964A (en) * 1989-02-16 1991-08-13 Takeshi Ikeda Inductance and capacitance noise filter

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105900194A (zh) * 2014-01-13 2016-08-24 苹果公司 多层电容器中的声学噪声消除
TWI564920B (zh) * 2014-01-13 2017-01-01 蘋果公司 用於多層電容器中的聲噪消降之器件、系統及方法
CN105900194B (zh) * 2014-01-13 2019-04-12 苹果公司 多层电容器中的声学噪声消除

Also Published As

Publication number Publication date
EP0500103B1 (en) 1994-10-26
JP3073035B2 (ja) 2000-08-07
KR100210955B1 (zh) 1999-07-15
EP0500103A1 (en) 1992-08-26
US5250915A (en) 1993-10-05
DE69200552D1 (de) 1994-12-01
HK1007854A1 (en) 1999-04-23
DE69200552T2 (de) 1995-06-14
JPH04267321A (ja) 1992-09-22
KR920017230A (ko) 1992-09-26

Similar Documents

Publication Publication Date Title
TW210413B (zh)
JP3362764B2 (ja) 積層型チップインダクタの製造方法
TW444431B (en) Multilayer chip common mode filter and method for producing the same
JPS6379307A (ja) 積層トランス
TW200411685A (en) Stacked coil device and fabrication method thereof
TW422998B (en) Inductor element and the manufacturing method of the same
WO2011058404A4 (en) Low noise battery with a magnetic compensation structure for wireless mobile communication device
JP2001313212A (ja) 積層型コイル及びその製造方法
JPH0296312A (ja) 絶縁されたアモルファス金属リボンを使用した集積電力キャパシタおよびインダクタ/変成器
JPH0235810A (ja) ノイズフィルタ
JP2001053571A (ja) Lcノイズフィルタ
JP2826320B2 (ja) 3端子型ノイズフィルタおよびその製造方法
EP0055050B1 (en) Lamination-wound chip coil and method for manufacturing the same
JP2003031416A (ja) コモンモードノイズフィルタ
EP4009337A1 (en) Thin-film-type power inductor
CN209980995U (zh) 多张薄膜错位叠合折叠式电容芯子
JPH01151212A (ja) 積層応用部品の構造
CN110233049A (zh) 折叠式电容芯子及其加工工艺
EP0126446A2 (en) Noise filter and production method
JPS598054B2 (ja) 多数の電気コンポネントを含む統合母体の製造方法
JPS60176208A (ja) 積層部品およびその製造法
JP2590281Y2 (ja) 面実装型コイル部品
TW457624B (en) Manufacturing method of etching-type single-layer and stacked-layer chip inductor
JPH09298115A (ja) 積層型インダクタ
CN103578687B (zh) 薄膜式共模滤波器