TW202406256A - 半導體結構 - Google Patents

半導體結構 Download PDF

Info

Publication number
TW202406256A
TW202406256A TW112101315A TW112101315A TW202406256A TW 202406256 A TW202406256 A TW 202406256A TW 112101315 A TW112101315 A TW 112101315A TW 112101315 A TW112101315 A TW 112101315A TW 202406256 A TW202406256 A TW 202406256A
Authority
TW
Taiwan
Prior art keywords
interposer
die
semiconductor
substrate
layer
Prior art date
Application number
TW112101315A
Other languages
English (en)
Inventor
林昱聖
李信賢
吳俊霖
莊曜群
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202406256A publication Critical patent/TW202406256A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68363Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used in a transfer process involving transfer directly from an origin substrate to a target substrate without use of an intermediate handle substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

半導體結構包括中介層,其具有第一平坦表面、一組非水平表面,且一組非水平表面的頂部周邊連接至第一平坦表面的周邊、框形表面連接至一組非水平表面的底部周邊、多個側壁連接至框形表面、以及第二平坦表面連接至側壁;至少一半導體晶粒,經由焊料材料部分的個別陣列貼合至中介層;以及底填材料部分,位於中介層與至少一半導體晶粒之間,並接觸第一平坦表面的一部分。

Description

半導體結構
本發明實施例關於半導體結構,更特別關於晶片封裝結構與其形成方法。
中介層與半導體晶粒之間的底填材料經常承受機械應力。若無法適當地吸收機械應力,則可能造成碎裂於半導體晶粒或中介層中而使封裝失效。舉例來說,底填材料中的碎裂可能誘發額外碎裂於半導體晶粒、焊料材料部分、中介層、及/或半導體晶粒或封裝基板中的多種介電層中。在其他例子中,半導體封裝中的多種層狀物可能分層。因此需抑制底填材料中的碎裂或分層。
在一些實施例中,半導體結構包括:中介層,包括第一平坦表面、一組非水平表面,且一組非水平表面的頂部周邊連接至第一平坦表面的周邊、框形表面連接至一組非水平表面的底部周邊、多個中介層側壁連接至框形表面、以及第二平坦表面連接至中介層側壁;至少一半導體晶粒,經由多個焊料材料部分的個別陣列貼合至中介層;以及底填材料部分,位於中介層與至少一半導體晶粒之間,並接觸第一平坦表面的一部分。
在一些實施例中,一種半導體結構包括扇出式封裝,其中扇出式封裝包括:中介層,含有第一平坦表面、一組非水平表面,且一組非水平表面的頂部周邊連接至第一平坦表面的周邊、以及框形表面連接至一組非水平表面的底部周邊;至少一半導體晶粒,經由焊料材料部分的個別陣列貼合至中介層;底填材料部分,位於中介層與至少一半導體晶粒之間,並接觸第一平坦表面的一部分;以及成型化合物晶粒框,橫向圍繞至少一半導體晶粒與底填材料部分,並接觸框形表面。
在一些實施例中,半導體結構的形成方法,包括:形成中介層的二維陣列,其中每一中介層包括個別組的穿基板通孔結構與個別組的金屬內連線結構形成於介電材料層中;貼合半導體晶粒至中介層的二維陣列;沿著中介層的二維陣列的切割通道形成凹槽,且凹槽垂直地延伸穿過介電材料層;形成成型化合物基質於凹槽之中以及半導體晶粒周圍;以及將含有半導體晶粒與成型化合物基質的組裝切割成多個晶片封裝。
下述詳細描述可搭配圖式說明,以利理解本發明的各方面。值得注意的是,各種結構僅用於說明目的而未按比例繪製,如本業常態。實際上為了清楚說明,可任意增加或減少各種結構的尺寸。
下述內容提供的不同實施例或實例可實施本發明的不同結構。下述特定構件與排列的實施例係用以簡化本發明內容而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸的實施例,或兩者之間隔有其他額外構件而非直接接觸的實施例。此外,本發明之多個實例可重複採用相同標號以求簡潔,但多種實施例及/或設置中具有相同標號的元件並不必然具有相同的對應關係。
此外,空間相對用語如「在…下方」、「下方」、「較低的」、「上方」、「較高的」、或類似用詞,用於描述圖式中一些元件或結構與另一元件或結構之間的關係。這些空間相對用語包括使用中或操作中的裝置之不同方向,以及圖式中所描述的方向。當裝置轉向不同方向時(旋轉90度或其他方向),則使用的空間相對形容詞也將依轉向後的方向來解釋。除非另外說明,否則具有相同標號的單元具有相同材料組成與相同範圍的厚度。
本發明實施例關於半導體裝置,更特別關於晶片封裝結構與其形成方法,而晶片封裝結構所含的中介層具有階狀表面以接觸晶粒框。
封裝角落的底填材料部分在製造或操作時,因為半導體材料與底填材料之間的熱膨脹係數不匹配而易於分層或碎裂。舉例來說,矽的熱膨脹係數為約2.6x10 -6/℃,而一般的底填材料的熱膨脹係數為約8.0x10 -5/℃至1.0x10 -4/℃。當封裝尺寸增加時,底填材料部分分層或碎裂的問題可能更嚴重。薄化中介層可能增加封裝基板的翹曲,因此不適於解決底填材料部分的碎裂及/或分層問題。
本發明一實施例的中介層可具有階狀表面,其包括框形水平延伸表面以橫向封閉晶片封裝如扇出式封裝中的所有半導體晶粒。在此實施例中,可調整成型化合物晶粒框以與中介層的階狀表面的形狀共形。此設置可減少中介層與底填材料部分之間的接觸面積,且採用成型化合物晶粒框以減少機械應力,以在晶片封裝的熱循環時減少底填材料部分的分層及/或碎裂。因此可增進晶片封裝的可信度而不增加晶片封裝的翹曲。本發明多種實施例將搭配圖式詳細說明。
圖1係形成半導體中介層的二維陣列所用的半導體基板。半導體基板可為任何市售的可行半導體基板,比如直徑為100 mm至450 mm的單晶矽晶圓。在一實施例中,半導體基板可包括製程中的半導體中介層400'的二維週期性陣列。此處所述的「製程中的單元」指的是在製造製程中形成的單元,之後可調整為最終結構。每一製程中的半導體晶粒400'可形成於個別區域中。每一製程中的半導體中介層400'可形成於個別的矩形區域(在此處可視作晶粒區DA)中。每一晶粒區DA的尺寸可與後續形成的晶片封裝(如扇出式封裝)的面積相同。在所述例子中,每一晶粒區DA可為矩形。矩形的每一側的長度可為0.5公分至10公分,比如1公分至5公分,但亦可採用較小或較大的尺寸。在一實施例中,製程中的半導體中介層400'的二維陣列可配置為週期性的二維陣列,其具有沿著第一水平方向hd1的第一間距與沿著第二水平方向hd2的第二間距,且第一水平方向hd1垂直於第二水平方向hd2。
圖2A至2E依序為本發明一實施例中,形成穿基板通孔結構414與中介層接合墊428、施加黏著層311、與貼合承載晶圓310時的圖1的半導體基板中的晶粒區DA的垂直剖視圖。
如圖2A所示,可施加光阻層(未圖示)於半導體基板410'的水平表面上。在一實施例中,半導體基板410'可為本技術領域中任何市售的可行半導體基板。舉例來說,半導體基板410'可為單晶矽晶圓。可微影圖案化光阻層以形成分開開口的陣列圖案於每一單位晶粒區DA中。舉例來說,分開開口的每一陣列可為相同形狀的開口的二維陣列。舉例來說,每一開口的形狀可為圓形、卵形、矩形、圓潤化的矩形、或具有封閉周邊的任何其他二維曲線形狀。可進行非等向蝕刻製程以蝕刻光阻層未遮罩的半導體基板410'的部分。通孔空洞409可形成於光阻層未遮罩的區域中的半導體基板410'的上側部分中。通孔空洞409的深度可為5微米至20微米,但亦可採用較小或較大的深度。在通孔空洞409具有圓形水平剖面形狀的實施例中,每一通孔空洞409的橫向尺寸如每一通孔開口409的水平剖面形狀的直徑可為1微米至10微米,但亦可採用較小或較大的橫向尺寸。之後可移除光阻層,且移除方法可為灰化。
如圖2B所示,可順應性沉積含有至少一介電材料的介電襯墊412。舉例來說,介電襯墊412可包括及/或可為至少一介電材料如氧化矽、氮化矽、碳化矽、碳氮化矽、及/或介電金屬氧化物(如氧化鋁、氧化鉭、氧化鈦、或類似物)。介電襯墊412的沉積方法可為順應性的沉積製程如化學氣相沉積製程。介電襯墊412的厚度可為50 nm至300 nm,但亦可採用較小或較大的厚度。
至少一導電材料如至少一金屬材料可沉積餘通孔空洞的其餘體積之中以及介電襯墊412之上,以形成導電材料層414L。在一實施例中,至少一導電材料可包括銅。在此實施例中,導電材料層414L的形成方法可為進行銅晶種層的沉積製程,其採用物理氣相沉積或無電鍍銅鍍製程。接著可進行電鍍製程以形成銅於銅晶種層上。導電材料層414L可改為包括金屬阻障襯墊(含有金屬氮化物材料如氮化鈦、氮化鉭、或氮化鎢)與金屬填充材料(如鎢、鈦、鉭、鉬、鈷、釕、或類似物)。在此實施例中,導電材料層414L的形成方法可採用至少一物理氣相沉積製程及/或至少一化學氣相沉積製程。在一實施例中,至少一導電材料可填入通孔空洞的其餘體積。
如圖2C所示,可進行平坦化製程以自含有導電材料層414L的水平上表面的水平平面上移除至少一導電材料的部分。舉例來說,凹陷蝕刻製程或化學機械平坦化製程可用於自含有導電材料層414L的水平上表面的水平平面上移除至少一導電材料的部分。至少一導電材料的每一保留部分可構成穿基板通孔結構414。
如圖2D所示,接合結構如中介層接合墊428可形成於穿基板通孔結構414上。舉例來說,凸塊下金屬化層堆疊可沉積於穿基板通孔結構414與介電襯墊412上。選擇凸塊下金屬化層堆疊中的材料層順序,使焊料材料部分之後可接合至凸塊下金屬化層堆疊的下表面的部分。凸塊下金屬化層堆疊所用的層狀堆疊可包括但不限於鉻/鉻銅/銅/金、鉻/鉻銅/銅、鈦鎢/鉻/銅、鈦/鎳/金、或鉻/銅/金。其他合適材料亦屬本發明實施例的範疇。凸塊下金屬化層堆疊的厚度可為1微米至10微米,比如2微米至5微米,但亦可採用較小或較大的厚度。
可形成光阻層(未圖示)於凸塊下金屬化層堆疊上,且可微影圖案畫光阻層以形成開口穿過光阻層。光阻層中的開口圖案可與後續形成的接合結構圖案相同。舉例來說,光阻層中的開口的水平剖視形狀可為圓形、卵形、矩形、圓潤化的矩形、或具有封閉周邊的任何其他二維曲線形狀。每一開口的橫向尺寸(如直徑)可為10微米至60微米,但亦可採用較小或較大的尺寸。可進行電鍍製程以形成銅墊於光阻層中的開口之中。銅墊的厚度可為10微米至60微米,但亦可採用較小或較大的厚度。
之後可移除光阻層,且移除方法可為灰化。可移除銅墊未遮罩的凸塊下金屬化層堆疊的部分,且移除方法可為蝕刻製程如等向蝕刻製程或非等向蝕刻製程。凸塊下金屬化層堆疊與銅墊的保留部分的每一連續組合可構成接合結構。接合結構之後可用於貼合中介層至封裝基板。在此實施例中,接合結構在此處可視作中介層接合墊428。可形成中介層接合墊428的二維陣列。
如圖2E所示,可施加黏著層311至介電襯墊412。承載晶圓310可經由黏著層311貼合至半導體基板410'。承載晶圓310可包括透光基板如玻璃基板或藍寶石基板,或可包括半導體基板如矽基板。承載晶圓310的直徑可為100毫米至450毫米,但亦可採用較小或較大的直徑。一般而言,承載晶圓310與半導體基板410'的橫向尺寸可相同。承載晶圓310的厚度可為500微米至2000微米,但亦可採用較小或較大的厚度。黏著層311可為光熱轉換層。黏著層311可改為熱分解的黏著材料。多個穿基板通孔結構414垂直延伸至每一晶粒區DA中的半導體基板410'中。
圖3A至3D依序為本發明一實施例中,形成介電材料層450、金屬內連線結構480、中介層上凸塊結構、與焊料材料部分438時的晶粒區DA的垂直剖視圖。
如圖3A所示,可移除半導體基板410'的背側部分以薄化半導體基板410',而半導體基板410'的背側遠離承載晶圓310。由薄化製程所薄化的半導體基板在此處可視作薄化的半導體基板410。研磨製程與拋光製程的組合可用於移除半導體基板410的背側部分。穿基板通孔結構414再拋光製程時可作為停止結構。在薄化半導體基板410'之後,穿基板通孔結構414的水平端表面可物理露出。
如圖3B所示,可使半導體基板410的半導體材料垂直凹陷,比如進行選擇性蝕刻製程,以相對於穿基板通孔結構414與介電襯墊412的材料而蝕刻半導體基板410的半導體材料。舉例來說,可採用氫氧化鉀的濕蝕刻使半導體基板410其物理露出的水平表面垂直地凹陷。介電材料可沉積於半導體基板410其凹陷的水平表面上,且沉積方法可為化學氣相沉積。介電材料可包括氧化矽或氮化矽。可自含有穿基板通孔結構414的水平上表面(如平坦端表面)的水平平面上移除介電材料的多餘部分,且移除方法可為化學機械研磨製程。介電材料的保留部分構成蓋介電層416,其物理露出的水平表面可與穿基板通孔結構414的水平上表面共平面。
如圖3C所示,可形成金屬內連線結構480以埋置於介電材料層450中。介電材料層450可各自形成於蓋介電層416與任何下方的介電材料層450 (若存在)上,且可圖案化以形成線路空洞及/或通孔空洞於其中。線路空洞及/或通孔空洞可填有至少一金屬材料,比如沉積與進行鑲嵌平坦化製程以形成金屬線路與通孔結構,其可構成一子組的金屬內連線結構480。可重複進行一組製程步驟如介電材料層沉積製程、介電材料層圖案化製程、與金屬沉積及圖案化製程,以形成金屬內連線結構480與介電材料層450。布線層的總數(如金屬線路層的總數)可為1至20,比如2至10,但亦可採用較多布線層。
如圖3D所示,凸塊結構可形成於最頂層的金屬內連線結構480上。凸塊結構可形成為個別中介層的部分,且在此處可視作中介層上凸塊結構435。例示性結構除了承載晶圓310與黏著層311以外的每一部分位於個別晶粒區DA中以構成中介層400,其可為含有半導體基板410的半導體中介層。在半導體基板410為矽基板的實施例中,中介層400可為矽中介層。例示性結構包括中介層400的二維陣列位於承載晶圓310上,並經由黏著層311貼合至承載晶圓310。一般而言,中介層400的二維陣列可形成於承載晶圓310上。中介層400可各自包括個別組的穿基板通孔結構414與個別組的金屬內連線結構480形成於介電材料層450中。
在一實施例中,中介層上凸塊結構435可形成為微凸塊結構,其設置以用於微凸塊接合(如晶片連接接合)。在此實施例中,中介層上凸塊結構435可形成為柱狀結構,其高度可為10微米至100微米,但亦可採用較小或較大高度。在一實施例中,每一微凸塊結構的橫向尺寸(如直徑)可為10微米至50微米,但亦可採用較小或較大的橫向尺寸。微凸塊結構的陣列的間距可為20微米至100微米,但亦可採用較小或較大的間距。
可施加焊料材料部分438 (見圖4B)至中介層上凸塊結構435。
如圖4A及4B所示,可貼合一組至少一半導體晶粒(701, 703)至中介層400的二維陣列中的每一中介層400。每一組至少一半導體晶粒(701, 703)包括至少一半導體晶粒,其可為單一半導體晶粒或多個半導體晶粒。每一組至少一半導體晶粒(701, 703)可包括本技術領域已知的任何組的至少一半導體晶粒。在一實施例中,每一組至少一半導體晶粒(701, 703)可包括多個半導體晶粒(701, 703)。舉例來說,每一組至少一半導體晶粒(701, 703)可包括至少一單晶片系統晶粒701及/或至少一記憶體晶粒703。單晶片系統晶粒701可各自包括應用處理器晶粒、中央處理器晶粒、或圖形處理器晶粒。在一實施例中,至少一記憶體晶粒703可包括高帶寬記憶體晶粒,其包括靜態隨機存取記憶體晶粒的垂直堆疊。在一實施例中,至少一半導體晶粒(701, 703)可包括至少一單晶片系統晶粒701與至少一高帶寬記憶體晶粒。高帶寬記憶體晶粒可各自包括靜態隨機存取記憶體晶粒的垂直堆疊,其可經由微凸塊的陣列彼此內連線,且被個別的成型化合物密封環橫向圍繞。
每一半導體晶粒(701, 703)可包括晶粒上凸塊結構788的個別陣列。可施加焊料材料部分至半導體晶粒(701, 703)的晶粒上凸塊結構788或中介層上凸塊結構435。焊料材料部分在此處可視作晶粒對中介層的接合焊料材料部分,或第一焊料材料部分438。每一半導體晶粒(701, 703)可位於面向下方的位置中,使晶粒上凸塊結構788面向中介層上凸塊結構435。可採用取放設施放置半導體晶粒(701, 703)。使每一晶粒上凸塊結構788可面向個別的中介層上凸塊結構435。每一組至少一半導體晶粒(701, 703)可置於個別晶粒區DA中,其可為下方中介層400的區域。晶粒對中介層的接合焊料材料部分如第一焊料材料部分438貼合至晶粒上凸塊結構788之一與中介層上凸塊結構435,以用於每一面向成對的晶粒上凸塊結構788與中介層上凸塊結構435。成組的至少一半導體晶粒(701, 703)的二維陣列可經由焊料材料部分438貼合至中介層400的二維陣列。可形成重組晶圓100,其包含中介層400的二維陣列與一組至少一半導體晶粒(701, 703)的二維陣列。
如圖5A及5B所示,可沿著中介層400的二維陣列中的切割通道形成凹槽459。在本發明一實施例中,凹槽459的寬度比切割通道的寬度大至少20微米。在一實施例中,凹槽459的寬度可比中介層400所用的切割通道的寬度大一段距離,比如沿著每一中介層400的周邊形成的水平階狀的橫向尺寸的兩倍。凹槽459的寬度與切割通道的寬度之間的差異可為20微米至6毫米,比如60微米至2毫米,但亦可採用較小或較大的差異。
凹槽459的深度小於每一中介層400的厚度。在一實施例中,凹槽459的深度可大於介電材料層450與蓋介電層416的總厚度。在此實施例中,凹槽459可垂直延伸穿過介電材料層450,且可延伸至半導體基板410的上側部分中。每一凹槽459可物理露出半導體基板410的水平表面與側壁。在一實施例中,凹槽延伸至半導體基板的上側部分鐘,而不延伸穿過半導體基板410。
在一實施例中,凹槽459可由具有合適切割邊緣的切割機或研磨機所形成。可選擇中介層400的材料的移除速率,以最小化中介層400的應力碎裂。在一實施例中,與凹槽459具有相同寬度的旋轉刀可用於切割凹槽459於重組晶圓100的上側部分中。
在形成凹槽459之後,每一中介層400的表面包括第一平坦表面451,其面向一組至少一半導體晶粒(701, 703);一組非水平表面453,其頂部周邊與第一平坦表面451的周邊相連;以及框形表面454,其與一組非水平表面453的底部周邊相連。每一中介層400可包括第二平坦表面452以接觸黏著層311。在一實施例中,一組非水平表面453可為垂直表面。在一實施例中,框形表面454可包括水平框形表面。此處所述的框形表面指的是具有內側周邊與外側周邊的表面。在此製程步驟中,每一框形表面454的外側周邊可由中介層400的凹陷表面與定義晶粒區DA的垂直表面的交界所定義。
定義凹槽459的邊界的表面輪廓可或可不平直,且可或可不水平或垂直。圖5C至5F顯示對應圖5A及5B的製程步驟時的例示性結構的其他設置中,晶粒區域的垂直剖視圖。一般而言,凹槽459的側壁可包括垂直表面、錐形表面、或凹入表面,且凹槽459的下表面可包括水平表面或凹入表面。
如圖5C所式,例示性結構的第一其他設置顯示一組非水平表面453為平直的錐形表面。框形表面454可為水平表面。
如圖5D所式,例示性結構的第二其他設置顯示框形表面454具有凹入輪廓。一組非水平表面453可垂直而非錐形。
如圖5E所示,例示性結構的第三其他設置顯示加寬的框形表面454。一般而言,只要所有的至少一半導體晶粒(701, 703)位於框形表面454的內側周邊所定義的區域中,即可加寬框形表面454。
如圖5F所示,例示性結構的第四其他設置顯示一組非水平表面453為共形表面如凹入表面。
如圖5A至5F所示,至少一半導體晶粒(701, 703)可經由焊料材料部分438的個別陣列貼合至中介層400。中介層400可各自包括一組非水平表面453。一組非水平表面453包括一組垂直表面、一組凹入表面、或一組錐形表面,且錐形表面相對於垂直方向的錐形角度小於或等於45度。每一中介層400可具有框形表面454。框形表面454可包括平坦水平表面或凹入表面。
如圖6所示,底填材料部分可形成於每一中介層400與個別的上方成組的至少一半導體晶粒(701, 703)之間。底填材料部分在此處可視作第一底填材料部分792。第一底填材料部分792的二維陣列可形成於中介層400的二維陣列與成組的至少一半導體晶粒(701, 703)的二維陣列之間。每一第一底填材料部分792可形成於個別的下方中介層400的台面區中。每一台面區可為隆起高於凹槽459的護城河區的區域,且凹槽459的護城河區橫向圍繞台面區。
在一實施例中,凹槽459可橫向圍繞每一第一底填材料部分792,且第一底填材料部分792可自凹槽459橫向偏離一段距離如個別中介層400的平坦上表面(如第一平坦表面451)的周邊部分。在一實施例中,每一第一底填材料部分792可位於中介層400與至少一半導體晶粒(701, 703)之間,且可接觸第一平坦表面451的中心部分。可物理露出第一平坦表面451的周邊部分。在一實施例中,第一底填材料部分792的外側周邊可自一組非水平表面453向內橫向偏離一段距離,如第一平坦表面451的周邊部分的寬度。第一底填材料部分792與一組非水平表面453之間的橫向偏離,有利於在熱循環與生產步驟中緩解第一底填材料部分792的分層與碎裂,可增進後續形成的晶片封裝(如扇出式封裝)的可信度而不增加晶片封裝的翹曲。
如圖7所示,成型化合物晶粒框760橫向圍繞第一底填材料部分792與至少一半導體晶粒(701, 703)。可施加密封劑如成型化合物至凹槽459之中以及半導體晶粒(701, 703)周圍,以填入中介層400之間的間隙。成型化合物可包括含環氧化合物,其可硬化(如固化)以提供足夠剛性與機械強度的介電材料部分。成型化合物可包括環氧樹脂、硬化劑、二氧化矽(如填料)、與其他添加劑。可提供液相或固相的成型化合物,端視黏度與流動性而定。液相的成型化合物通常提供較佳的處理性、優良的流動性、較少孔洞、較佳塡隙能力、與較少流痕。固相的成型化合物通常提供較少的固化收縮、較佳支撐、與較少的晶粒偏移。成型化合物中的高填料含量(如85 wt%)可縮短成型時間、減少成型收縮、並減少成型翹曲。成型材料中的填料尺寸分布一致可減少流痕,且可增進流動性。
可在固化溫度下固化成型化合物,以形成成型化合物基質760M。成型化合物基質760M橫向封閉每一組至少一半導體晶粒(701, 703),其可為個別組的多個半導體晶粒(701, 703)。成型化合物基質760M可為連續材料層,其延伸越過承載晶圓310上的重組晶圓的所有區域。位於個別晶粒區DA中的成型化合物基質760M的每一部分可構成成型化合物晶粒框。如此一來,成型化合物基質760M可包括彼此相接的多個成型化合物晶粒框。可自含有半導體晶粒(701, 703)的上表面的水平平面移除高於水平平面的成型化合物基質760M的多餘部分,且移除方法可為平坦化製程如化學機械平坦化。在一子組的半導體晶粒(701, 703)凸起高於含有另一子組的半導體晶粒(701, 703)的上表面的水平平面的實施例中,可採用平坦化製程移除一子組的半導體晶粒(701, 703)的凸起部分,且提供的設置中的半導體晶粒(701, 703)的所有上表面與成型化合物基質760M的上表面形成於相同水平平面中。
重組晶圓形成於承載晶圓310上。位於晶粒區DA中的重組晶圓的每一部分構成扇出式封裝。在本發明一實施例中,每一中介層400的每一第一平坦表面451的周邊部分、每一中介層400的所有成組的非水平表面453、與每一中介層400的所有框形表面可直接接觸成型化合物基質760M。
如圖8A所示,可自含有中介層400的二維陣列、成組的至少一半導體晶粒(701, 703)的二維陣列、第一底填材料部分792的二維陣列、與成型化合物基質760M的重組晶圓分離承載晶圓310。若承載晶圓310包括透光材料且黏著層311包括光熱轉換材料,則可照射穿過承載晶圓310以分離承載晶圓310。在黏著層311包括熱可分解的粘著材料的實施例中,可採用退火製程或雷射照射以分離承載晶圓310。可進行合適的清潔製程以移除黏著層311的殘留部分。可物理露出每一中介層400的第二平坦表面452。在一實施例中,第二平坦表面452可為介電襯墊412的水平表面。
之後可將重組晶圓切割成多個晶片封裝,其可微多個扇出式封裝800。具體而言,可沿著切割通道將成型化合物基質760M與半導體基板410切割成多個扇出式封裝800。切割通道的寬度小於相鄰成組的非水平表面453之間的橫向空間。一旦切割重組晶圓成中介層400,即可物理露出中介層400的側壁。成型化合物基質760M可分成多個成型化合物晶粒框760。每一成型化合物晶粒框760為個別的扇出式封裝800的構件。成型化合物晶粒框760的側壁可與位於相同扇出式封裝800中的個別中介層400的側壁垂直地一致。
在一實施例中,一組非水平表面453的底部周邊與框形表面454的內側周邊一致。在一實施例中,框形表面454的每一部分可具有相同寬度,在此處可是作框寬度。一組非水平表面453的底部周邊可自中介層400的側壁455向內橫向偏離一致的橫向偏離距離,其等於框寬度。一致的橫向偏離距離(即框寬度)可小於至少一半導體晶粒(701, 703)與含有中介層400的側壁455的垂直平面之間的最小橫向距離。換言之,至少一半導體晶粒(701, 703)可比一組非水平表面453的底部周邊更遠離含有中介層400的側壁455的垂直平面。在一實施例中,至少一半導體晶粒(701, 703)可比一組非水平表面453的頂部周邊更遠離含有中介層400的側壁455的垂直平面。
在一實施例中,框形表面454與第二平坦表面452之間的垂直距離以及第一平坦表面451與第二平坦表面452之間的垂直距離之間的比例,可為0.1至0.99,比如0.2至0.90,但亦可採用較小或較大的比例。在一實施例中,框寬度(如含有中介層400的側壁455的垂直平面與一組非水平表面453的底部周邊之間的距離)以及至少一半導體晶粒(701, 703)與含有中介層400的側壁455的垂直平面之間的橫向空間的比例,可為0.0125至0.8,比如0.025至0.5,但亦可採用較小或較大的比例。
圖8A至8E係本發明一實施例中,對應圖8A的製程步驟時可提供的扇出式封裝800的其他實施例的垂直剖視圖。圖8B對應圖5C所示的第一其他設置。圖8C對應圖5D所示的第二其他設置。圖8D對應圖5E所示的第三其他設置。圖8E對應圖5F所示的第四其他設置。
如圖8A至8E所示,提供扇出式封裝800,其中成型化合物晶粒框760橫向圍繞與接觸第一底填材料部分792與至少一半導體晶粒(701, 703)。在一實施例中,成型化合物晶粒框760的側壁765與中介層400的側壁455垂直地一致。在一實施例中,所有的一組非水平表面453與所有的框形表面454接觸扇出式封裝800中的成型化合物晶粒框760。在一實施例中,成型化合物晶粒框760接觸第一平坦表面451的周邊部分。
在一實施例中,非水平表面453的底部周邊自中介層400的側壁455向內橫向偏離一致的橫向偏離距離(如框寬度),其小於至少一半導體晶粒(701, 703)與含有中介層400的側壁455的垂直平面之間的最小橫向距離。
在一實施例中,一組非水平表面453包括一組垂直表面、一組凹入表面、或一組錐形表面,且錐形表面相對於垂直方向的個別錐形角度小於或等於45度。在一實施例中,框形表面454包括平坦的水平表面或凹入表面。在一實施例中,中介層400的側壁455與成型化合物晶粒框760的側壁765垂直地一致。
在一實施例中,一組非水平表面453自第一底填材料部分792的外側周邊向外橫向偏離。在一實施例中,中介層400包括半導體基板410、多個穿基板通孔結構414垂直延伸穿過半導體基板410、以及成型化合物晶粒框760接觸半導體基板410的表面。在一實施例中,中介層400包括金屬內連線結構480位於介電材料層450中,而介電材料層450的側壁接觸成型化合物晶粒框760且可包括中介層400的一組非水平表面453的部分。
如圖9所示,提供封裝基板200。封裝基板可微含有核心基板210的核心封裝基板,或不含封裝核心的無核心封裝基板。封裝基板200可改為包含積體封裝上系統基板,其含有重布線層及/或層間介電層與至少一埋置中介層(如矽中介層)。此機體封裝上系統基板可包括一層接一層的內連線,其採用焊料材料部分、微凸塊、底填材料部分(如成型底填材料部分)、及/或黏著膜。雖然本發明採用例示性基板封裝作說明,但應理解本發明實施例的範疇不限於任何特定種類的基板封裝且可包括積體封裝上系統基板。核心基板210可包括玻璃環氧板,其含有穿板洞的陣列。可提供含有金屬材料的穿核心通孔結構214的陣列於穿板洞中。穿核心通孔結構可或可不各自包含圓柱體的空心於其中。可視情況採用介電襯墊212以電性隔離穿核心通孔結構214與核心基板210。
封裝基板200可包括板側表面積層電路240與晶片側表面積層電路260。板側表面積層電路可包括板側絕緣層242以埋置板側布線內連線244。晶片側表面積層電路260可包括晶片側絕緣層262以埋置晶片側布線內連線264。板側絕緣層242與晶片側絕緣層262可包括光敏環氧材料,其可微影圖案化後固化。板側布線內連線244與晶片側布線內連線264可包括銅,其可電鍍沉積於板側絕緣層242或晶片側絕緣層262中的圖案之中。
在一實施例中,封裝基板200包括晶片側表面積層電路260,其含有晶片側布線內連線264連接至基板接合墊268的陣列,而基板接合墊268的陣列可接合至第二焊料材料部分290。封裝基板200亦包括板側表面積層電路240,其含有板側布線內連線244連接至板側接合墊248的陣列。板側接合墊248的陣列可設置為經由焊料球接合。基板接合墊268的陣列可設置為經由控制塌陷晶片連接焊料球接合。一般而言,可採用任何種類的封裝基板200。雖然本發明實施例以含有晶片側表面積層電路260與板側表面積層電路240的封裝基板200作說明,但可省略晶片側表面積層電路260與板側表面積層電路240之一,或者將其置換成接合結構如微凸塊的陣列。在所示例子中,晶片側表面積層電路260可置換為微凸塊的陣列或任何其他接合結構的陣列。
扇出式封裝800可位於封裝基板200上,而第二焊料材料部分290可位於兩者之間。在一實施例中,第二焊料材料部分290可形成於扇出式封裝800的中介層接合墊428上。第二焊料材料部分290可改為形成於基板接合墊268上。可進行再流動製程,使第二焊料材料部分290再流動,進而誘發接合於扇出式封裝800與封裝基板200之間。第二焊料材料部分290可各自接合至個別的中介層接合墊428與個別的基板接合墊268。在一實施例中,第二焊料材料部分290可包括控制塌陷晶片連接焊料球,而扇出式封裝800可經由控制塌陷晶片連接焊料球的陣列貼合至封裝基板200。一般而言,扇出式封裝800可接合至封裝基板200,使中介層400經由焊料材料部分(如第二焊料材料部分290)的陣列接合至封裝基板200。
如圖10所示,施加底填材料至扇出式封裝800與封裝基板200之間的間隙,以形成第二底填材料部分292。第二底填材料部分292可橫向圍繞並接觸每一第二焊料材料部分290。
可採用黏著層293貼合強化環294與封裝基板200。在一實施例中,可施加黏著層293於封裝基板200的上表面的周邊區。在一實施例中,可施加熱界面材料層295到成型化合物晶粒框760與至少一半導體晶粒(701, 703)的物理露出上表面,使熱界面材料層295接觸強化環294的下表面。
如圖11所示,可提供印刷電路板1000,其含有印刷電路板基板110與印刷電路板接合墊180。印刷電路板1000包括印刷電路(未圖示)於印刷電路板基板110的至少一側上。可形成焊料接點190的陣列以接合板側接合墊248的陣列至印刷電路板接合墊180的陣列。焊料接點190的形成方法可為將焊料球的陣列置於板側接合墊248的陣列與印刷電路板接合墊180的陣列之間,並使焊料球的陣列再流動。可形成額外底填材料部分(在此處可視作板對基板的底填材料部分192)於焊料接點190周圍,且其形成方法可為施加與成形底填材料。封裝基板200經由焊料接點190的陣列貼合至印刷電路板1000。
一般而言,印刷電路板可經由焊料接點190的陣列接合至封裝基板200。可形成額外底填材料部分(如板對基板的底填材料部分192)於印刷電路板1000與封裝基板200之間,以橫向圍繞焊料接點190。
圖12係本發明一實施例中,形成晶片封裝的步驟的流程圖。
如步驟1210與圖1至3D所示,可形成中介層400的二維陣列於承載晶圓310上。每一中介層400包括個別組的穿基板通孔結構414與個別組的金屬內連線結構480形成於介電材料層450中。
如步驟1220與圖4A及4B所示,可貼合半導體晶粒(701, 703)至中介層400的二維陣列。
如步驟1230與圖5A至5F所示,可沿著中介層400的二維陣列的切割通道形成凹槽459。凹槽459垂直延伸穿過介電材料層450。
如步驟1240與圖6及7所示,可形成成型化合物基質760M於凹槽459之中與半導體晶粒(701, 703)周圍。
如步驟1250與圖8A至11所示,可將含有半導體晶粒(701, 703)與成型化合物基質760M的組裝切割成多個晶片封裝如多個扇出式封裝800。
在一些實施例中,半導體晶粒經由焊料材料部分的陣列貼合至中介層的二維陣列。在一些實施例中,上述方法更包括形成底填材料部分於中介層的二維陣列與半導體晶粒之間,其中底填材料部分各自形成於凹槽所橫向圍繞的個別台面區中。在一些實施例中,凹槽橫向圍繞每一底填材料部分,且每一底填材料部分自凹槽橫向偏離一段距離,且距離為個別中介層的平坦上表面的周邊部分。在一些實施例中,凹槽延伸至半導體基板的上側部分,且不延伸穿過半導體基板;凹槽的側壁包括垂直表面、錐形表面、或凹入表面;以及凹槽的下表面包括水平表面或凹入表面。
如本發明所有圖式與多種實施例所示,提供半導體結構,其包括中介層400,包括第一平坦表面451、一組非水平表面453,且一組非水平表面453的頂部周邊連接至第一平坦表面451的周邊、一框形表面454連接至一組非水平表面453的底部周邊、多個側壁455連接至框形表面454、以及第二平坦表面452連接至側壁455;至少一半導體晶粒(701, 703),經由多個焊料材料部分438的個別陣列貼合至中介層400;以及第一底填材料部分792,位於中介層400與至少一半導體晶粒(701, 703)之間,並接觸第一平坦表面451的一部分。
在一實施例中,第一底填材料部分792的外側周邊自一組非水平表面453向內橫向偏離。在一實施例中,半導體結構包括成型化合物晶粒框760橫向圍繞第一底填材料部分792與至少一半導體晶粒(701, 703)。在一實施例中,成型化合物晶粒框760的側壁765與中介層400的側壁455垂直地一致。在一實施例中,所有的一組非水平表面453與所有的框形表面454接觸成型化合物晶粒框760。在一實施例中,成型化合物晶粒框760接觸第一平坦表面451的周邊部分。
在一實施例中,一組非水平表面453的底部周邊自中介層400的側壁455向內橫向偏離一致的橫向偏離距離,其小於至少一半導體晶粒(701, 703)與含有中介層400的側壁455的垂直平面之間的最小橫向距離。在一實施例中,一組非水平表面453包括一組垂直表面、一組凹入表面、或一組錐形表面,且錐形表面相對於垂直方向的個別錐形角度小於或等於45度。在一實施例中,框形表面454包括平坦水平表面或凹入表面。
在一實施例中,中介層400包括半導體中介層,其含有半導體基板410、多個穿基板通孔結構414垂直地延伸穿過半導體基板410、以及金屬內連線結構480位於介電材料層450之中與半導體基板410之上。
本發明另一實施例提供的半導體結構包括扇出式封裝800。扇出式封裝800包括:中介層400,含有第一平坦表面451、一組非水平表面453,且一組非水平表面453的頂部周邊連接至第一平坦表面451的周邊、以及框形表面454連接至一組非水平表面453的底部周邊;至少一半導體晶粒(701, 703),經由焊料材料部分438的個別陣列貼合至中介層400;第一底填材料部分792,位於中介層400與至少一半導體晶粒(701, 703)之間,並接觸第一平坦表面451的一部分;以及成型化合物晶粒框760,橫向圍繞至少一半導體晶粒(701, 703)與第一底填材料部分792,並接觸框形表面454。
在一實施例中,中介層400的側壁455與成型化合物晶粒框760的側壁765垂直地一致。在一實施例中,一組非水平表面453自第一底填材料部分792的外側周邊向外橫向偏離。
在一實施例中,中介層400包括半導體中介層,其含有半導體基板410與多個穿基板通孔結構414垂直地延伸穿過半導體基板410;以及成型化合物晶粒框760接觸半導體基板410的表面。
在一實施例中,中介層400包括金屬內連線結構480位於介電材料層450中,且介電材料層450的側壁455接觸成型化合物晶粒框760。
本發明多種實施例提供的設置可提供含有框形表面454與一組非水平表面的階狀表面於中介層400上,使成型化合物晶粒框760接觸階狀表面,以抑制及/或消除中介層400與至少一半導體晶粒(701, 703)之間的第一底填材料部分792的分層及/或碎裂。成型化合物晶粒框760與中介層400的階狀表面之間的直接接觸,可減少第一底填材料部分792上的熱應力、增加晶片封裝的可信度、且不增加晶片封裝的翹曲。
上述實施例之特徵有利於本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者應理解可採用本發明作基礎,設計並變化其他製程與結構以完成上述實施例之相同目的及/或相同優點。本技術領域中具有通常知識者亦應理解,這些等效置換並未脫離本發明精神與範疇,並可在未脫離本發明之精神與範疇的前提下進行改變、替換、或更動。
DA:晶粒區 hd1:第一水平方向 hd2:第二水平方向 100:重組晶圓 110:印刷電路板基板 180:印刷電路板接合墊 190:焊料接點 192:底填材料部分 200:封裝基板 210:核心基板 212:介電襯墊 214:穿核心通孔結構 240:板側表面積層電路 242:板側絕緣層 244:板側布線內連線 248:板側接合墊 260:晶片側表面積層電路 262:晶片側絕緣層 264:晶片側布線內連線 268:基板接合墊 290:第二焊料材料部分 292:第二底填材料部分 293,311:黏著層 294:強化環 295:熱界面材料層 310:承載晶圓 400:中介層 400’:製程中的半導體中介層 409:通孔空洞 410,410’:半導體基板 412:介電襯墊 414:穿基板通孔結構 414L:導電材料層 416:蓋介電層 428:中介層接合墊 435:中介層上凸塊結構 438:焊料材料部分 450:介電材料層 451:第一平坦表面 452:第二平坦表面 453:非水平表面 454:框形表面 455,765:側壁 459:凹槽 480:金屬內連線結構 701:單晶片系統晶粒 703:記憶體晶粒 760:成型化合物晶粒框 760M:成型化合物基質 788:晶粒上凸塊結構 792:第一底填材料部分 800:扇出式封裝 1000:印刷電路板 1210,1220,1230,1240,1250:步驟
圖1係本發明一實施例中,形成半導體中介層的二維陣列所用的半導體基板的上視圖。 圖2A至2E依序為本發明一實施例中,形成穿基板通孔結構與基板側接合結構、施加第一黏著層、以及貼合第一承載晶圓時的半導體基板中的晶粒區的垂直剖視圖。 圖3A至3D係本發明一實施例中,形成介電材料層、金屬內連線結構、與中介層上凸塊結構時的晶粒區的垂直剖視圖。 圖4A係本發明一實施例中,貼合一組半島晶粒至例示性結構中的中介層的二維陣列中的每一中介層之後的例示性結構的上視圖。 圖4B係圖4A的例示性結構中的晶粒區的垂直剖視圖。 圖5A係本發明一實施例中,沿著例示性結構中的中介層的二維陣列中的切割通道形成凹槽之後的例示性結構的上視圖。 圖5B係圖5A的例示性結構中的晶粒區的垂直剖視圖。 圖5C至5F係本發明實施例中,依據圖5A及5B的製程步驟中的例示性結構的其他設置中的晶粒區的垂直剖視圖。 圖6係本發明一實施例中,形成第一底填材料部分之後的例示性結構中的晶粒區的垂直剖視圖。 圖7係本發明一實施例中,形成成型化合物基質之後的例示性結構中的晶粒區的垂直剖視圖。 圖8A係本發明一實施例中,分離第一承載晶元並切割例示性結構中的重組晶圓所形成的扇出式封裝的垂直剖視圖。 圖8B至8E係本發明一實施例中,對應圖8A的製程步驟時可提供的扇出式封裝的其他實施例的垂直剖視圖。 圖9係本發明一實施例中,扇出式封裝與封裝基板的組裝的垂直剖視圖。 圖10係本發明一實施例中,形成第二底填材料部分與貼合強化結構之後的組裝的垂直剖視圖。 圖11係本發明一實施例中,貼合封裝基板至印刷電路板之後的結構的垂直剖視圖。 圖12係本發明一實施例中,形成晶片封裝的步驟的流程圖。
400:中介層
410:半導體基板
412:介電襯墊
414:穿基板通孔結構
416:蓋介電層
428:中介層接合墊
435:中介層上凸塊結構
438:焊料材料部分
450:介電材料層
451:第一平坦表面
452:第二平坦表面
453:非水平表面
454:框形表面
455,765:側壁
480:金屬內連線結構
701:單晶片系統晶粒
703:記憶體晶粒
760:成型化合物晶粒框
788:晶粒上凸塊結構
792:第一底填材料部分
800:扇出式封裝

Claims (1)

  1. 一種半導體結構,包括: 一中介層,包括一第一平坦表面、一組非水平表面,且該組非水平表面的頂部周邊連接至該第一平坦表面的周邊、一框形表面連接至該組非水平表面的底部周邊、多個中介層側壁連接至該框形表面、以及一第二平坦表面連接至該些中介層側壁; 至少一半導體晶粒,經由多個焊料材料部分的個別陣列貼合至該中介層;以及 一底填材料部分,位於該中介層與該至少一半導體晶粒之間,並接觸該第一平坦表面的一部分。
TW112101315A 2022-07-22 2023-01-12 半導體結構 TW202406256A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/871,375 2022-07-22
US17/871,375 US20240030076A1 (en) 2022-07-22 2022-07-22 Interposer including stepped surfaces and methods of forming the same

Publications (1)

Publication Number Publication Date
TW202406256A true TW202406256A (zh) 2024-02-01

Family

ID=89577037

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112101315A TW202406256A (zh) 2022-07-22 2023-01-12 半導體結構

Country Status (2)

Country Link
US (1) US20240030076A1 (zh)
TW (1) TW202406256A (zh)

Also Published As

Publication number Publication date
US20240030076A1 (en) 2024-01-25

Similar Documents

Publication Publication Date Title
US11488842B2 (en) Method of making semiconductor device package including conformal metal cap contacting each semiconductor die
CN110634847B (zh) 半导体器件和方法
TWI710072B (zh) 半導體裝置封裝體及其製造方法
KR102453507B1 (ko) 반도체 die 패키지 및 제조 방법
US20200365571A1 (en) Package structure and method of manufacturing the same
KR102455197B1 (ko) 집적 회로 패키지 및 방법
US11862577B2 (en) Package structure and method of fabricating the same
TWI727423B (zh) 積體電路封裝及其形成方法
US11990443B2 (en) Semiconductor die package and method of manufacture
TW202401709A (zh) 接合組裝
TW202349619A (zh) 半導體結構
TW202339029A (zh) 包括銅柱陣列的半導體結構及其形成方法
TW202349578A (zh) 半導體結構
TWI775443B (zh) 半導體封裝及其形成方法
CN115547843A (zh) 高密度互连转接板、封装结构及其制作方法
TW202406256A (zh) 半導體結構
CN114975359A (zh) 半导体器件和制造方法
TWI842343B (zh) 裝置封裝、半導體封裝及封裝方法
CN221596446U (zh) 芯片封装结构
US11652037B2 (en) Semiconductor package and method of manufacture
CN221447174U (zh) 接合总成
TW202349613A (zh) 接合組裝
TW202339138A (zh) 半導體結構及形成其的方法
TW202401688A (zh) 半導體結構與其形成方法與組裝
TW202349584A (zh) 半導體封裝