TW202321857A - 電壓調節電路 - Google Patents
電壓調節電路 Download PDFInfo
- Publication number
- TW202321857A TW202321857A TW111104622A TW111104622A TW202321857A TW 202321857 A TW202321857 A TW 202321857A TW 111104622 A TW111104622 A TW 111104622A TW 111104622 A TW111104622 A TW 111104622A TW 202321857 A TW202321857 A TW 202321857A
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- signal
- voltage
- amplifier
- output
- Prior art date
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
- Networks Using Active Elements (AREA)
- Logic Circuits (AREA)
- Amplifiers (AREA)
- Details Of Television Scanning (AREA)
- Control Of Eletrric Generators (AREA)
- Control Of Electrical Variables (AREA)
Abstract
本發明提供一種電壓調節電路。電壓調節電路包括誤差放大器、輸出電晶體、雜訊擷取電路以及穩定電路。誤差放大器反應於回饋電壓的變動來提供控制訊號。輸出電晶體接收輸入電壓訊號,並反應於控制訊號以及輸入電壓訊號來調節位於輸出端的輸出電壓訊號。雜訊擷取電路擷取輸入電壓訊號的雜訊以提供雜訊電流訊號。穩定電路將雜訊電流訊號轉換為穩定訊號。在高操作頻率範圍,穩定電路將穩定訊號提供至輸出電晶體的控制端以抵銷輸入電壓訊號的雜訊所造成的干擾。
Description
本發明是有關於一種電壓調節電路,且特別是有關於一種在高操作頻率範圍下具有高電源紋波抑制比(power supply rejection ratio,PSRR)的電壓調節電路。
電壓調節電路,如低壓差(low dropout,LDO)調節電路,會接收輸入電壓訊號以產生輸出電壓訊號,並調節輸出電壓訊號。電壓調節電路的性能可基於電源紋波抑制比(power supply rejection ratio,PSRR)被評價。當PSRR越大,輸出電壓訊號受到輸入電壓訊號的雜訊(即,紋波)的影響越小。PSRR越高,後級電路的設計會越有利。在另一方面,當PSRR越小,輸出電壓訊號受到輸入電壓訊號的雜訊的影響越大。因此,如何提高電壓調節電路的PSRR,是本領域技術人員的研究重點之一。
然而,在高操作頻率,LDO的迴路增益會因為操作頻寬被限制而降低,PSRR下降。因此,電壓調節電路在高操作頻率的PSRR表現必須被考量。
本發明提供一種在高操作頻率範圍下具有高電源紋波抑制比(power supply rejection ratio,PSRR)的電壓調節電路。
本發明的電壓調節電路包括誤差放大器、輸出電晶體、雜訊擷取電路以及穩定電路。誤差放大器反應於回饋電壓的變動來提供控制訊號。回饋電壓的電壓值關聯於位於電壓調節電路的輸出端的電壓值。輸出電晶體的控制端耦接於誤差放大器的輸出端。輸出電晶體接收輸入電壓訊號,並反應於控制訊號以及輸入電壓訊號來調節位於輸出端的輸出電壓訊號。雜訊擷取電路擷取輸入電壓訊號的雜訊以提供雜訊電流訊號。穩定電路耦接於雜訊擷取電路。穩定電路將雜訊電流訊號轉換為穩定訊號,並在高操作頻率範圍將穩定訊號提供至輸出電晶體的控制端以抵銷輸入電壓訊號的雜訊所造成的干擾。
基於上述,本發明的電壓調節電路擷取輸入電壓訊號的雜訊以提供雜訊電流訊號。在高操作頻率範圍,電壓調節電路能夠利用雜訊電流訊號來抵銷伴隨於輸入電壓訊號的雜訊所造成的干擾,從而穩定輸出電壓訊號。如此一來,在高操作頻率範圍,電壓調節電路具有高PSRR。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
本發明的部份實施例接下來將會配合附圖來詳細描述,以下的描述所引用的元件符號,當不同附圖出現相同的元件符號將視為相同或相似的元件。這些實施例只是本發明的一部份,並未揭示所有本發明的可實施方式。更確切的說,這些實施例只是本發明的專利申請範圍中的範例。
請參考圖1,圖1是依據本發明第一實施例所繪示的電壓調節電路的示意圖。在本實施例中,電壓調節電路100包括誤差放大器EA、輸出電晶體M1、雜訊擷取電路110以及穩定電路120。誤差放大器EA反應於回饋電壓VF的變動來提供控制訊號V1。回饋電壓VF的電壓值關聯於位於電壓調節電路100的輸出端的電壓值。輸出電晶體M1耦接於誤差放大器EA的輸出端。輸出電晶體M1接收輸入電壓訊號VIN,並反應於控制訊號V1以及輸入電壓訊號VIN來調節位於電壓調節電路100的輸出端的輸出電壓訊號VOUT。
舉例來說明,輸出電晶體M1例如是N型MOSFET。輸出電晶體M1的第一端接收輸入電壓訊號VIN。輸出電晶體M1的控制端耦接於誤差放大器EA的輸出端並接收控制訊號V1。輸出電晶體M1的第二端作為電壓調節電路100的輸出端。誤差放大器EA的非反相輸入端接收參考電壓訊號VREF。誤差放大器EA的反相輸入端接收回饋電壓VF。誤差放大器EA的輸出端耦接至輸出電晶體M1。誤差放大器EA以及輸出電晶體M1可以是低壓差(low dropout,LDO)調節電路的基本架構的至少部分。參考電壓訊號VREF具有固定的電壓值。回饋電壓VF的電壓值與輸出電壓訊號VOUT的電壓值呈正相關。因此,誤差放大器EA基於回饋電壓VF的變動來調整控制訊號V1。如果電壓訊號VOUT的電壓值大於一預定值,回饋電壓VF的電壓值上升至大於參考電壓訊號VREF的電壓值。控制訊號V1的電壓值會被下降。因此,輸出電壓訊號VOUT的電壓值會被下降。相反地,如果電壓訊號VOUT的電壓值小於預定值,回饋電壓VF的電壓值下降至小於參考電壓訊號VREF的電壓值。因此控制訊號V1的電壓值會被上升。因此,輸出電壓訊號VOUT的電壓值會上升。
在本實施例中,雜訊擷取電路110擷取輸入電壓訊號VIN的雜訊以提供雜訊電流訊號Ix。穩定電路120耦接於雜訊擷取電路110。穩定電路120將雜訊電流訊號Ix轉換為穩定訊號SS。穩定電路120在高操作頻率範圍將穩定訊號SS提供至輸出電晶體M1的控制端以抵銷輸入電壓訊號VIN的雜訊。輸出電壓訊號VOUT並不會包括輸入電壓訊號VIN的雜訊。操作頻率是電壓訊號VIN的頻率。
在另一方面,在高操作頻率範圍以外的操作頻率範圍(如,中操作頻率範圍以及低操作頻率範圍的至少其中之一),穩定電路120則停止將穩定訊號SS提供至輸出電晶體M1的控制端。
在此值得一提的是,在高操作頻率範圍,穩定電路120耦接至誤差放大器EA並利用雜訊電流訊號Ix來抵銷伴隨於輸入電壓訊號VIN的雜訊所造成的干擾,從而穩定輸出電壓訊號VOUT。如此一來,在高操作頻率範圍,電壓調節電路能夠具有高PSRR。
在本實施例中,電壓調節電路100還可以包括回饋電路FBC。回饋電路FBC耦接於電壓調節電路100的輸出端與誤差放大器EA之間。回饋電路FBC將輸出電壓訊號VOUT轉換為回饋電壓VF,並將回饋電壓VF提供至誤差放大器EA。
請參考圖2,圖2是依據本發明第二實施例所繪示的電壓調節電路的示意圖。在本實施例中,電壓調節電路200包括誤差放大器EA、緩衝器BF、輸出電晶體M1、回饋電路FBC、雜訊擷取電路210以及穩定電路220。誤差放大器EA以及輸出電晶體M1的實施方式已經在如圖1的第一實施例中清楚說明,故不再此重述。
在本實施例中,緩衝器BF耦接於誤差放大器210的輸出端以及輸出電晶體M1之間。緩衝器BF抬升電壓調節電路200的迴路增益(loop gain)。進一步來說,緩衝器BF接收控制訊號V1,並依據控制訊號V1來提供控制訊號V2。緩衝器BF透過控制訊號V1、V2的轉換來提供跨導值。因此,電壓調節電路200的迴路增益基於跨導值而被增加。
在本實施例中,回饋電路FBC可以是由分壓電路來實施。回饋電路FBC包括分壓電阻器R1、R2。分壓電阻器R1、R2串聯耦接於電壓調節電路200的輸出端與參考接地端(例如是接地)之間。分壓電阻器R1的第一端耦接於電壓調節電路200的輸出端。分壓電阻器R1的第二端耦接於分壓節點ND。分壓電阻器R2的第一端耦接於分壓節點ND。分壓電阻器R2的第二端耦接於參考接地端。分壓節點ND耦接至誤差放大器EA的反相輸入端。回饋電路FBC對輸出電壓訊號VOUT進行分壓操作以在分壓節點ND產生回饋電壓VF。
在本實施例中,雜訊擷取電路210包括輔助電晶體M2。輔助電晶體M2的第一端接收輸入電壓訊號VIN。輔助電晶體M2的控制端耦接於穩定電路220。輔助電晶體M2的第一端與輔助電晶體M2的控制端之間存在寄生電容Cs。輔助電晶體M2透寄生電容Cs來擷取輸入電壓訊號VIN的雜訊以提供雜訊電流訊號Ix。輔助電晶體M2在輔助電晶體M2的控制端將雜訊電流訊號Ix提供至穩定電路220。穩定電路220會將雜訊電流訊號Ix轉換為穩定訊號SS。
此外,輔助電晶體M2的第二端耦接至電壓調節電路200的輸出端。輔助電晶體M2並不會參與電源的傳輸。因此,在設計上,輔助電晶體M2的尺寸小於輸出電晶體M1的尺寸。舉例來說,輔助電晶體M2的布局面積大致上等於輔助電晶體M2的布局面積的1%,本發明並不以此為限。
在本實施例中,穩定電路220會將雜訊電流訊號Ix轉換為穩定訊號SS。穩定電路220在高操作頻率範圍將穩定訊號SS提供至輸出電晶體M1的控制端。在本實施例中,當穩定訊號SS被提供至輸出電晶體M1的控制端時,穩定訊號SS相對於控制訊號V2存在轉換函數H。這轉換函數H能夠抵銷在高操作頻率範圍的極點的相位。如此一來,電壓調節電路200在高操作頻率範圍能夠具有較高的PSRR。
請參考圖3,圖3是依據本發明第三實施例所繪示的電壓調節電路的示意圖。在本實施例中,電壓調節電路300包括誤差放大器EA、緩衝器BF、輸出電晶體M1、回饋電路FBC、雜訊擷取電路210以及穩定電路320。誤差放大器EA、緩衝器BF、輸出電晶體M1、回饋電路FBC以及雜訊擷取電路210的實施方式已經在圖1以及圖2的多個實施例中清楚說明,故不再此重述。
在本實施例中,穩定電路320包括放大器電路TIAC、OTA以及開關SW。放大器電路TIAC接收來自於雜訊擷取電路210的雜訊電流訊號Ix。放大器電路TIAC基於第一轉換函數以將雜訊電流訊號Ix轉換為轉換訊號V3。放大器電路OTA耦接於放大器電路TIAC的輸出端。放大器電路OTA基於第二轉換函數以將轉換訊號V3轉換為穩定訊號SS。
在本實施例中,開關SW耦接於放大器電路OTA的輸出端以及輸出電晶體M1的控制端之間。開關SW會在高操作頻率範圍(或稱為,第一操作頻率範圍)被導通。放大器電路OTA與輸出電晶體M1耦接。因此,在第一操作頻率範圍,穩定訊號SS被提供至輸出電晶體M1的控制端。舉例來說,在第一操作頻率範圍,穩定電路320或外部電路會提供第一開關控制訊號以導通開關SW。在本實施例中,開關SW可以是由任意型式的電晶體開關或傳輸閘來實現。
在第一操作頻率範圍,放大器電路TIAC的極點的相位與放大器電路OTA的極點的相位彼此相位。因此,穩定電路320能夠抵銷輸入電壓訊號VIN的雜訊所造成的干擾。
在高操作頻率範圍以外的至少一操作頻率範圍(或稱為,第二操作頻率範圍),開關SW會被斷開。放大器電路OTA與輸出電晶體M1解耦。穩定訊號SS不會被提供至輸出電晶體M1的控制端。因此,在第二操作頻率範圍,穩定訊號SS被提供至輸出電晶體M1的控制端。舉例來說,在第二操作頻率範圍,穩定電路320或外部電路會提供第二開關控制訊號以斷開開關SW。
進一步來說,在本實施例中,放大器電路TIAC包括電阻器Rx以及電容器Cx。電阻器Rx的第一端接收雜訊電流訊號Ix。電阻器Rx的第二端耦接於放大器電路TIAC的輸出端。電容器Cx與電阻器Rx並聯耦接。在本實施例中,放大器電路TIAC被用以作為跨阻放大器(Trans-Impedance Amplifier)。放大器電路TIAC將雜訊電流訊號Ix轉換為電壓形式的轉換訊號V3。也就是說,轉換訊號V3是電壓訊號。
在本實施例中,第一轉換函數是依據電阻器Rx的電阻值以及電容器Cx的電容值被決定。第一轉換函數如公式(1)所示。
Z(s)被表示為第一轉換函數。第一轉換函數是拉普拉斯(Laplace)函數。s被表示為拉普拉斯轉換的複數(complex)項。r_Rx被表示為電阻器Rx的電阻值。c_Cx被表示為電容器Cx的電容值。在本實施例中,放大器電路TIAC所提供的極點等於電阻器Rx的電阻值與電容器Cx的電容值的乘積的倒數,如公式(2)所示。
p1被表示為放大器電路TIAC的極點。
在本實施例中,放大器電路TIAC還包括偏壓電路BC。偏壓電路BC基於控制訊號V2來偏置轉換訊號V3。在本實施例中,偏壓電路BC以運算放大器來實施。偏壓電路BC的第一輸入端(即,反相輸入端)接收雜訊電流訊號Ix。偏壓電路BC的第二輸入端(即,非反相輸入端)接收控制訊號V2。偏壓電路BC的輸出端耦接至放大器電路OTA。
在本實施例中,放大器電路OTA是由跨導放大器(trans-conductance amplifier)來實施。放大器電路OTA的第一輸入端接收轉換訊號V3。放大器電路OTA的第二輸入端接收控制訊號V2。放大器電路OTA的輸出端耦接至開關SW。放大器電路OTA將轉換訊號V3轉換為電流形式的穩定訊號SS。也就是說,穩定訊號SS是電流訊號。
進一步來說,在本實施例中,第二轉換函數依據電壓調節電路300的迴路增益以及放大器電路OTA的極點被決定。第二轉換函數如公式(3)所示。
A(s)被表示為第二轉換函數。第二轉換函數也是拉普拉斯函數。K被表示為電壓調節電路300的迴路增益(直流迴路增益)。K關聯於緩衝器BF所提供的跨導值。p2被表示為放大器電路OTA的極點。放大器電路OTA的極點關聯於輸入電壓訊號VIN的操作頻率。
在本實施例中,基於電壓調節電路300的設計,控制訊號V2與輸入電壓訊號VIN之間的轉換函數T如公式(4)所示。
c_Cs被表示為寄生電容Cs的電容值。在低操作頻率範圍(如,小於1kHz),轉換函數T會趨近於0。這表示不論開關SW是否被導通,轉換函數T在低操作頻率範圍都不會變動。PSRR不會受到開關SW的影響。
在中操作頻率範圍(如,1kHz至數百kHz),轉換函數T會近似於s×c_Cs。這表示穩定電路320的加入會降低電壓調節電路300的PSRR。也就是說,在中操作頻率範圍,開關SW被導通會降低電壓調節電路300的PSRR。因此,在本實施例中,至少在中操作頻率範圍,開關SW會被斷開。
在高操作頻率範圍(如,數百kHz至數百MHz),轉換函數T如公式(5)所示。
應注意的是,公式(5)大致上等於第一轉換函數以及第二轉換函數的乘積。此外,在公式(5)中,極點p1、p2的相位彼此相反。極點p1、p2的相位在控制訊號V2上產生180˚的延遲。也就是說,從控制訊號V2到輸出電壓訊號VOUT的路徑的雜訊以及從到輸入電壓訊號VIN到輸出電壓訊號VOUT的路徑的雜訊具備反相的關係。也就是說,在高操作頻率範圍,當開關SW會被導通時,電壓訊號VOUT的雜訊會被抵銷。如此一來,在高操作頻率範圍,電壓調節電路300的PSRR會有很大的提升。
請參考圖4,圖4是依據本發明第四實施例所繪示的電壓調節電路的示意圖。在本實施例中,電壓調節電路400包括誤差放大器EA、緩衝器BF、輸出電晶體M1、回饋電路FBC、雜訊擷取電路210、穩定電路320以及電流源TIS。誤差放大器EA、緩衝器BF、輸出電晶體M1、回饋電路FBC、雜訊擷取電路210以及穩定電路320的實施方式已經在如圖1至圖3的多個實施例中清楚說明,故不再此重述。
在本實施例中,電流源TIS耦接於放大器電路OTA。電流源TIS追蹤流經輸出電晶體M1的負載電流IL以提供參考電流IS。參考電流IS的電流值正比於負載電流IL的電流值。放大器電路OTA能夠基於參考電流IS來決定放大器電路OTA的極點。應注意的是,放大器電路OTA接收參考電流IS並依據參考電流IS的變動來獲知負載電流IL的變動。在本實施例中,放大器電路OTA能夠依據參考電流IS的波形來獲知輸入電壓訊號VIN的操作頻率,並基於輸入電壓訊號VIN的操作頻率來決定放大器電路OTA的極點。也就是說,放大器電路OTA的極點能追隨輸入電壓訊號VIN的操作頻率。
請同時參考圖3、圖4以及圖5,圖5是依據本發明一實施例所繪示的PSRR的模擬結果。圖5所示的PSRR的模擬結果適用於圖3以及圖4的實施例。在本實施例中,模擬結果的縱軸為PSRR。縱軸的單位是分貝。模擬結果的橫軸為頻率f。橫軸的單位是Hz。模擬結果示出了曲線C1、C2。曲線C1表示當開關SW會被斷開時的PSRR的模擬結果。曲線C2表示當開關SW會被導通時的PSRR的模擬結果。
在操作頻率範圍FR1(小於約300kHz),曲線C1、C2大致上維持於約-82.5dB。也就是說,不論開關SW被斷開或被導通,高PSRR會被維持。
在操作頻率範圍FR2(約300kHz至約700kHz),曲線C1、C2兩者都往上抬升。也就是說,PSRR下降。曲線C1的PSRR結果優於曲線C2的PSRR結果。由此可知,在開關SW被斷開的情況下,電壓調節電路300具有較佳的PSRR。
在操作頻率範圍FR3(大於約700kHz),曲線C1持續往上抬升。曲線C2則發生轉折,並且在約1.09MHz的操作頻率FP大幅下降。由此可知,在開關SW被導通的情況下,穩定電路320能夠使電壓調節電路300具有較佳的PSRR。以本實施為例,在操作頻率FP,在開關SW被導通的情況下,電壓調節電路300的PSRR約為-67dB。在開關SW被斷開的情況下,電壓調節電路300具有較佳的PSRR約為-41.9dB。在開關SW被導通的情況下,電壓調節電路300的PSRR改善約-25dB。
基於緩衝器BF的設計,電壓調節電路300的迴路增益可進一步被提升。因此在操作頻率範圍FR3,電壓調節電路300的PSRR改善幅度可以進一步地被提升。
此外,放大器電路OTA可基於追蹤參考電流IS來獲知輸入電壓訊號VIN的操作頻率FP。因此,放大器電路OTA的極點能追隨輸入電壓訊號VIN的操作頻率FP。因此,一旦電壓訊號VIN的操作頻率FP被改變,放大器電路OTA的極點也會對應地被改變。如此一來,在操作頻率範圍FR3,穩定電路320都能夠追隨輸入電壓訊號VIN的操作頻率FP。電壓調節電路300能夠維持較佳的PSRR。
綜上所述,本發明的電壓調節電路擷取輸入電壓訊號的雜訊以提供雜訊電流訊號。在高操作頻率範圍,電壓調節電路能夠利用雜訊電流訊號來抵銷伴隨於輸入電壓訊號的雜訊所造成的干擾,從而穩定輸出電壓訊號。如此一來,在高操作頻率範圍,電壓調節電路具有高PSRR。電壓調節電路利用緩衝器以提高電壓調節電路的迴路增益。因此,電壓調節電路的PSRR改善幅度可以進一步地被提升。此外,電壓調節電路還能夠基於輸入電壓訊號的操作頻率來調整在操作頻率範圍的極點。如此一來,在高操作頻率範圍,電壓調節電路都能夠追隨輸入電壓訊號的操作頻率。電壓調節電路能夠維持較佳的PSRR。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、200、300、400:電壓調節電路
110、210:雜訊擷取電路
120、220、320:穩定電路
BC:偏壓電路
BF:緩衝器
C1、C2:曲線
Cs:寄生電容
Cx:電容器
EA:誤差放大器
f:頻率
FBC:回饋電路
FP:操作頻率
FR1、FR2、FR3:操作頻率範圍
H:轉換函數
Ix:雜訊電流訊號
IS:參考電流
IL:負載電流
M1:輸出電晶體
M2:輔助電晶體
ND:分壓節點
OTA、TIAC:放大器電路
R1、R2:分壓電阻器
Rx:電阻器
SS:穩定訊號
SW:開關
TIS:電流源
VF:回饋電壓
V1、V2:控制訊號
V3:轉換訊號
VIN:輸入電壓訊號
VOUT:輸出電壓訊號
VREF:參考電壓訊號
圖1是依據本發明第一實施例所繪示的電壓調節電路的示意圖。
圖2是依據本發明第二實施例所繪示的電壓調節電路的示意圖。
圖3是依據本發明第三實施例所繪示的電壓調節電路的示意圖。
圖4是依據本發明第四實施例所繪示的電壓調節電路的示意圖。
圖5是依據本發明一實施例所繪示的PSRR的模擬結果。
100:電壓調節電路
110:雜訊擷取電路
120:穩定電路
EA:誤差放大器
FBC:回饋電路
Ix:雜訊電流訊號
M1:輸出電晶體
SS:穩定訊號
VF:回饋電壓
V1:控制訊號
VIN:輸入電壓訊號
VOUT:輸出電壓訊號
VREF:參考電壓訊號
Claims (15)
- 一種電壓調節電路,包括: 誤差放大器,經配置以反應於回饋電壓的變動來提供控制訊號,其中所述回饋電壓的電壓值關聯於位於所述電壓調節電路的輸出端的電壓值; 輸出電晶體,所述輸出電晶體的控制端耦接於所述誤差放大器的輸出端,所述輸出電晶體經配置以接收輸入電壓訊號,並反應於所述控制訊號以及所述輸入電壓訊號來調節位於所述輸出端的輸出電壓訊號; 雜訊擷取電路,經配置以擷取所述輸入電壓訊號的雜訊以提供雜訊電流訊號;以及 穩定電路,耦接於雜訊擷取電路,經配置以將所述雜訊電流訊號轉換為穩定訊號,並在高操作頻率範圍將所述穩定訊號提供至所述輸出電晶體的控制端以抵銷所述輸入電壓訊號的雜訊所造成的干擾。
- 如請求項1所述的電壓調節電路,其中在所述高操作頻率範圍以外的操作頻率範圍,所述穩定電路停止將所述穩定訊號提供至所述輸出電晶體的控制端。
- 如請求項1所述的電壓調節電路,其中所述雜訊擷取電路包括: 輔助電晶體,所述輔助電晶體的第一端接收所述輸入電壓訊號,所述輔助電晶體的控制端耦接於所述穩定電路, 其中所述輔助電晶體的第一端與所述輔助電晶體的控制端之間存在寄生電容, 其中所述輔助電晶體經配置以透過寄生電容擷取所述輸入電壓訊號的雜訊以提供所述雜訊電流訊號。
- 如請求項3所述的電壓調節電路,其中所述輔助電晶體的第二端耦接至所述輸出端。
- 如請求項1所述的電壓調節電路,還包括: 緩衝器,耦接於所述誤差放大器的輸出端以及所述輸出電晶體之間,經配置以抬升所述電壓調節電路的迴路增益。
- 如請求項1所述的電壓調節電路,其中所述穩定電路包括: 第一放大器電路,經配置以基於第一轉換函數以將所述雜訊電流訊號轉換為轉換訊號; 第二放大器電路,耦接於所述第一放大器電路的輸出端,經配置以基於第二轉換函數以將所述轉換訊號轉換為所述穩定訊號;以及 開關,耦接於所述第二放大器電路的輸出端以及所述輸出電晶體的控制端之間,經配置以: 在所述高操作頻率範圍被導通,從而使於所述第二放大器電路與所述輸出電晶體耦接,並且 在所述高操作頻率範圍以外的操作頻率範圍被斷開,從而使於所述第二放大器電路與所述輸出電晶體解耦。
- 如請求項6所述的電壓調節電路,其中在所述高操作頻率範圍,所述第一放大器電路的極點的相位與所述第二放大器電路的極點產生的相位彼此反向,從而抵銷所述輸入電壓訊號的雜訊所造成的干擾。
- 如請求項6所述的電壓調節電路,其中所述第一放大器電路包括: 電阻器,所述電阻器的第一端接收所述雜訊電流訊號,所述電阻器的第二端耦接於所述第一放大器電路的輸出端;以及 電容器,與所述電阻器並聯耦接, 其中所述第一轉換函數依據所述電阻器的電阻值以及所述電容器的電容值被決定。
- 如請求項8所述的電壓調節電路,其中所述第一放大器電路還包括: 偏壓電路,經配置以基於所述控制訊號來偏置所述轉換訊號。
- 如請求項9所述的電壓調節電路,其中: 所述偏壓電路以運算放大器來實施, 所述偏壓電路的第一輸入端接收所述雜訊電流訊號, 所述偏壓電路的第二輸入端接收所述控制訊號,並且 所述偏壓電路的輸出端耦接至所述第二放大器電路。
- 如請求項6所述的電壓調節電路,其中: 所述第二放大器電路由跨導放大器來實施, 所述第二放大器電路的第一輸入端接收所述轉換訊號, 所述第二放大器電路的第二輸入端接收所述控制訊號,並且 所述第二放大器電路的輸出端耦接至所述開關。
- 如請求項6所述的電壓調節電路,其中所述第二轉換函數依據所述電壓調節電路的迴路增益以及所述第二放大器電路的極點被決定。
- 如請求項6所述的電壓調節電路,其中所述穩定電路還包括: 電流源,耦接於所述第二放大器電路,經配置以追蹤流經所述輸出電晶體的負載電流以提供參考電流, 其中所述參考電流的電流值正比於所述負載電流的電流值。
- 如請求項13所述的電壓調節電路,其中所述第二放大器電路基於所述參考電流來決定所述第二放大器電路的極點。
- 如請求項1所述的電壓調節電路,還包括: 回饋電路,耦接於所述電壓調節電路的輸出端以及所述誤差放大器,經配置以將輸出電壓訊號轉換為所述回饋電壓,並將所述回饋電壓提供至所述誤差放大器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210248533.6A CN116136701A (zh) | 2021-11-17 | 2022-03-14 | 电压调节电路 |
US17/717,126 US11720132B2 (en) | 2021-11-17 | 2022-04-10 | Voltage regulation circuit |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202163280555P | 2021-11-17 | 2021-11-17 | |
US63/280,555 | 2021-11-17 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202321857A true TW202321857A (zh) | 2023-06-01 |
TWI818432B TWI818432B (zh) | 2023-10-11 |
Family
ID=86948922
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111102045A TWI800223B (zh) | 2021-11-17 | 2022-01-18 | 低通濾波電路 |
TW111102046A TWI826902B (zh) | 2021-11-17 | 2022-01-18 | 電荷泵電路 |
TW111104622A TWI818432B (zh) | 2021-11-17 | 2022-02-08 | 電壓調節電路 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111102045A TWI800223B (zh) | 2021-11-17 | 2022-01-18 | 低通濾波電路 |
TW111102046A TWI826902B (zh) | 2021-11-17 | 2022-01-18 | 電荷泵電路 |
Country Status (1)
Country | Link |
---|---|
TW (3) | TWI800223B (zh) |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4327335A (en) * | 1979-11-19 | 1982-04-27 | Institut De Recherche De L'hydro-Quebec | Electronic low-pass filter circuit with an adjustable long time base |
US6703815B2 (en) * | 2002-05-20 | 2004-03-09 | Texas Instruments Incorporated | Low drop-out regulator having current feedback amplifier and composite feedback loop |
JP2007249712A (ja) * | 2006-03-16 | 2007-09-27 | Fujitsu Ltd | リニアレギュレータ回路 |
US7868603B2 (en) * | 2006-10-04 | 2011-01-11 | Microsemi Corporation | Method and apparatus to compensate for supply voltage variations in a PWM-based voltage regulator |
US7741898B2 (en) * | 2007-01-23 | 2010-06-22 | Etron Technology, Inc. | Charge pump circuit for high voltage generation |
US7508177B2 (en) * | 2007-06-08 | 2009-03-24 | Freescale Semiconductor, Inc. | Method and circuit for reducing regulator output noise |
US20090302930A1 (en) * | 2008-06-09 | 2009-12-10 | Feng Pan | Charge Pump with Vt Cancellation Through Parallel Structure |
JPWO2013021626A1 (ja) * | 2011-08-08 | 2015-03-05 | パナソニック株式会社 | フィルタモジュール |
JP5952035B2 (ja) * | 2012-03-12 | 2016-07-13 | エスアイアイ・セミコンダクタ株式会社 | ローパスフィルタ回路及びボルテージレギュレータ |
CN103636125A (zh) * | 2012-06-21 | 2014-03-12 | 华为技术有限公司 | 离散时间滤波器 |
US9098101B2 (en) * | 2012-10-16 | 2015-08-04 | Sandisk Technologies Inc. | Supply noise current control circuit in bypass mode |
US9312824B2 (en) * | 2014-01-14 | 2016-04-12 | Intel Deutschland Gmbh | Low noise low-dropout regulator |
US9552006B1 (en) * | 2015-03-09 | 2017-01-24 | Inphi Corporation | Wideband low dropout voltage regulator with power supply rejection boost |
US9742270B2 (en) * | 2015-12-31 | 2017-08-22 | Stmicroelectronics Design And Application S.R.O. | Voltage regulator circuits, systems and methods for having improved supply to voltage rejection (SVR) |
US9785165B2 (en) * | 2016-02-03 | 2017-10-10 | Stmicroelectronics Design And Application S.R.O. | Voltage regulator with improved line regulation transient response |
US9904305B2 (en) * | 2016-04-29 | 2018-02-27 | Cavium, Inc. | Voltage regulator with adaptive bias network |
JP2018073288A (ja) * | 2016-11-02 | 2018-05-10 | エイブリック株式会社 | ボルテージレギュレータ |
CN107070202B (zh) * | 2017-04-19 | 2019-06-04 | 中国电子科技集团公司第二十四研究所 | 具有电压自动调节功能的负电压产生电路 |
WO2019207836A1 (ja) * | 2018-04-26 | 2019-10-31 | 株式会社ヨコオ | 高周波スイッチ及びアンテナ装置 |
CN108809084B (zh) * | 2018-06-14 | 2020-03-06 | 长江存储科技有限责任公司 | 电荷泵电路 |
JP7079158B2 (ja) * | 2018-06-27 | 2022-06-01 | エイブリック株式会社 | ボルテージレギュレータ |
US10976764B2 (en) * | 2019-09-18 | 2021-04-13 | Intel Corporation | Differential to single-ended high bandwidth compensator |
-
2022
- 2022-01-18 TW TW111102045A patent/TWI800223B/zh active
- 2022-01-18 TW TW111102046A patent/TWI826902B/zh active
- 2022-02-08 TW TW111104622A patent/TWI818432B/zh active
Also Published As
Publication number | Publication date |
---|---|
TWI800223B (zh) | 2023-04-21 |
TWI826902B (zh) | 2023-12-21 |
TWI818432B (zh) | 2023-10-11 |
TW202322555A (zh) | 2023-06-01 |
TW202322530A (zh) | 2023-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8154263B1 (en) | Constant GM circuits and methods for regulating voltage | |
KR101238296B1 (ko) | 출력 커패시터값의 광범위에 걸쳐 안정성을 제공하는 보상기술 | |
US9256237B2 (en) | Low drop-out regulator | |
US8294441B2 (en) | Fast low dropout voltage regulator circuit | |
US5982226A (en) | Optimized frequency shaping circuit topologies for LDOs | |
TWI546642B (zh) | 二級低壓降線性電源供應系統與方法 | |
JP2005243032A (ja) | 線形電圧調整器用の効率的な周波数補償 | |
JP6482566B2 (ja) | 低ドロップアウト電圧レギュレータ回路 | |
JP2011113567A (ja) | 低ドロップアウト線形レギュレータ(ldo)、ldoを提供するための方法、およびldoを動作させるための方法 | |
CN109101067B (zh) | 一种双电源轨的低压差线性稳压器 | |
US11016519B2 (en) | Process compensated gain boosting voltage regulator | |
US9069368B2 (en) | Light load stability circuitry for LDO regulator | |
CN113672016B (zh) | 一种电源抑制电路、芯片及通信终端 | |
CN110058633B (zh) | 一种高精度低压差线性恒流源电路及前馈频率补偿方法 | |
CN112000166B (zh) | 电压调节器 | |
CN110825157B (zh) | 基于重载补偿的低压差线性稳压器 | |
CN108445959B (zh) | 一种可选接片外电容的低压差线性稳压器 | |
TWI818432B (zh) | 電壓調節電路 | |
US9231525B2 (en) | Compensating a two stage amplifier | |
TWI548964B (zh) | 電壓翻轉式零點補償電路 | |
CN116136701A (zh) | 电压调节电路 | |
TW202246933A (zh) | 電壓調節器 | |
US10963032B2 (en) | Power supply with power delivery network equalization | |
KR20160012858A (ko) | 저 드롭아웃 레귤레이터 | |
TWI831244B (zh) | 低壓差穩壓器及其運作方法 |