TW202245272A - 半導體裝置結構 - Google Patents

半導體裝置結構 Download PDF

Info

Publication number
TW202245272A
TW202245272A TW111110117A TW111110117A TW202245272A TW 202245272 A TW202245272 A TW 202245272A TW 111110117 A TW111110117 A TW 111110117A TW 111110117 A TW111110117 A TW 111110117A TW 202245272 A TW202245272 A TW 202245272A
Authority
TW
Taiwan
Prior art keywords
source
epitaxial layer
drain structure
layer
epitaxial
Prior art date
Application number
TW111110117A
Other languages
English (en)
Inventor
李韋儒
鄭存甫
吳忠緯
志強 吳
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202245272A publication Critical patent/TW202245272A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41791Source or drain electrodes for field effect devices for transistors with a horizontal current flow in a vertical sidewall, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28518Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table the conductive layers comprising silicides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823821Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823871Complementary field-effect transistors, e.g. CMOS interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0924Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823878Complementary field-effect transistors, e.g. CMOS isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

半導體裝置包括具有鰭狀物的基板;第一源極/汲極結構,其包括第一磊晶層接觸第一鰭狀物、第二磊晶層位於第一磊晶層上、第三磊晶層位於第二磊晶層上且包括中心部分與高於中心部分的邊緣部分、以及第四磊晶層位於第三磊晶層上;第二源極/汲極結構,與第一源極/汲極結構相鄰並包括第一磊晶層接觸第二鰭狀物、第二磊晶層位於第二源極/汲極結構的第一磊晶層上、第三磊晶層位於該第二源極/汲極結構的第二磊晶層上且包括中心部分與高於第三磊晶層的中心部分的邊緣部分。

Description

半導體裝置結構
本發明實施例關於半導體裝置結構,更特別關於磊晶源極/汲極結構與源極/汲極接點。
隨著半導體產業進展至奈米技術製程節點以求更高裝置密度、更高效能、與更低成本,來自製作與設計的問題造成三維設計如鰭狀場效電晶體的發展。鰭狀場效電晶體裝置通常含有高深寬比的半導體鰭狀物,而通道與源極/汲極區形成其中。閘極形成於鰭狀結構的側部與頂部上(比如包覆鰭狀結構)而具有優點如增加通道表面積,因此可產生更快、更可信、且控制更佳的半導體電晶體裝置。然而隨著尺寸縮小,源極與汲極接點面臨關鍵尺寸一致性的問題。
一實施例為半導體裝置結構,其包括基板,具有自基板形成的多個鰭狀物;第一源極/汲極結構,包括第一源極/汲極結構的第一磊晶層,接觸鰭狀物的第一鰭狀物;第一源極/汲極結構的第二磊晶層,形成於第一源極/汲極結構的第一磊晶層上;第一源極/汲極結構的第三磊晶層,形成於第一源極/汲極結構的第二磊晶層上,且第一源極/汲極結構的第三磊晶層包括中心部分與高於第一源極/汲極結構的第三磊晶層的中心部分的邊緣部分;以及第一源極/汲極結構的第四磊晶層,形成於第一源極/汲極結構的第三磊晶層上;第二源極/汲極結構,與第一源極/汲極結構相鄰並包括第二源極/汲極結構的第一磊晶層,接觸鰭狀物的第二鰭狀物;第二源極/汲極結構的第二磊晶層,形成於第二源極/汲極結構的第一磊晶層上;第二源極/汲極結構的第三磊晶層,形成於第二源極/汲極結構的第二磊晶層上,第二源極/汲極結構的第三磊晶層包括中心部分與高於第二源極/汲極結構的第三磊晶層的中心部分的邊緣部分;其中第二源極/汲極結構的第三磊晶層的中心部分與邊緣部分分別接觸第一源極/汲極結構的第三磊晶層的中心部分與邊緣部分;以及第二源極/汲極結構的第四磊晶層,形成於第二源極/汲極結構的第三磊晶層上;以及源極/汲極接點,覆蓋第一源極/汲極結構與第二源極/汲極結構的第三磊晶層的所有邊緣部分,且源極/汲極接點覆蓋第一源極/汲極結構與第二源極/汲極結構的第三磊晶層的中心部分的一部分。
另一實施例為半導體裝置結構,其包括基板;第一閘極結構,位於基板的第一區中;第二閘極結構,與第一區中的第一閘極結構相鄰,其中第二閘極結構與第一閘極結構的隔有第一橫向分隔距離。半導體裝置結構包括第一源極/汲極結構,位於第一閘極結構與第二閘極結構之間,其中第一源極/汲極結構包括:第一源極/汲極結構的第一磊晶層,具有實質上鑽石狀;以及第一源極/汲極結構的第二磊晶層,接觸第一源極/汲極結構的第一磊晶層,並具有第一中心部分與高於第一中心部分的第一邊緣部分。半導體裝置結構包括第二源極/汲極結構,位於第一閘極結構與第二閘極結構之間,其中第二源極/汲極結構包括:第二源極/汲極結構的第一磊晶層,為實質上鑽石狀;以及第二源極/汲極結構的第二磊晶層,接觸第二源極/汲極結構的第一磊晶層,並具有第二中心部分與高於第二中心部分的第二邊緣部分;第三閘極結構,位於基板的第二區中;第四閘極結構,與第二區中的第三閘極結構相鄰,其中第四閘極結構與第三閘極結構的隔有第二橫向分隔距離,且第二橫向分隔距離小於第一橫向分隔距離。半導體裝置結構包括第三源極/汲極結構,位於第三閘極結構與第四閘極結構之間,其中第三閘極結構的第一磊晶層為實質上棒狀。
又一實施例為半導體裝置結構的形成方法,其包括自基板形成多個鰭狀物;形成第一閘極結構與第二閘極結構於基板的第一區中,其中第二閘極結構與第一閘極結構隔有第一橫向分隔距離。方法包括形成第三閘極結構與第四閘極結構於基板的第二區中,其中第四閘極結構與第三閘極結構隔有第二橫向分隔距離,且第二橫向分隔距離小於第一橫向分隔距離。方法包括形成第一源極/汲極結構於第一閘極結構與第二閘極結構之間,包括形成第一源極/汲極結構的第一磊晶層於多個鰭狀物的第一鰭狀物上;形成第一源極/汲極結構的第二磊晶層於第一源極/汲極結構的第一磊晶層上,其中控制第一源極/汲極結構的第二磊晶層的形成方法,使(100)表面取向的表面平面上的成長速率大於(110)及(111)表面取向的表面平面上的成長速率;以及形成第一源極/汲極結構的第三磊晶層於第一源極/汲極結構的第二磊晶層上。方法包括形成第二源極/汲極結構於第三閘極結構與第四閘極結構之間,包括形成第二源極/汲極結構的第一磊晶層於鰭狀物的第二鰭狀物上;形成第二源極/汲極結構的第二磊晶層於第二源極/汲極結構的第一磊晶層上;以及形成第二源極/汲極結構的第三磊晶層於第二源極/汲極結構的第二磊晶層上。方法包括形成接點蝕刻停止層於第一源極/汲極結構與第二源極/汲極結構的第三磊晶層上,以及第一閘極結構、第二閘極結構、第三閘極結構、與第四閘極結構的露出表面上。方法包括形成層間介電層於接點蝕刻停止層上。方法包括形成開口穿過層間介電層與接點蝕刻停止層,且開口露出第一源極/汲極結構與第二源極/汲極結構的第三磊晶層的至少一部分。方法包括形成源極/汲極接點於開口中。
下述詳細描述可搭配圖式說明,以利理解本發明的各方面。值得注意的是,各種結構僅用於說明目的而未按比例繪製,如本業常態。實際上為了清楚說明,可任意增加或減少各種結構的尺寸。
下述內容提供的不同實施例或實例可實施本發明的不同結構。下述特定構件與排列的實施例係用以簡化本發明內容而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸的實施例,或兩者之間隔有其他額外構件而非直接接觸的實施例。此外,本發明之多個實例可重複採用相同標號以求簡潔,但多種實施例及/或設置中具有相同標號的元件並不必然具有相同的對應關係。
此外,空間相對用語如「在…下方」、「下方」、「較低的」、「上方」、「較高的」、或類似用詞,用於描述圖式中一些元件或結構與另一元件或結構之間的關係。這些空間相對用語包括使用中或操作中的裝置之不同方向,以及圖式中所描述的方向。當裝置轉向不同方向時(旋轉90度或其他方向),則使用的空間相對形容詞也將依轉向後的方向來解釋。
形成磊晶源極/汲極結構的現有技術通常造成不同形狀與高度的磊晶源極/汲極結構於基板中。舉例來說,短通道區或核心電路區中的裝置(如電晶體)的閘極堆疊之閘極長度與閘極間隔,小於長通道區或輸入/輸出電路區中的裝置的閘極堆疊之閘極長度與閘極間隔,造成短通道區或核心電路區中的磊晶結構的隆起高度(比如磊晶結構高於鰭狀物頂部的高度)大於長通道區或輸入/輸出區中的磊晶結構的隆起高度。在本發明實施例中,控制磊晶源極/汲極結構的形成方法,使(100)表面取向的表面上的成長速率大於(110)及(111)表面取向的表面上的成長速率。由於不同區中的不同閘極間隔與不同表面平面上的成長速率不同,短通道區或核心電路區中的磊晶源極/汲極結構為實質上棒狀,而長通道區或輸入/輸出區中的磊晶源極/汲極結構為實質上鑽石狀。具體而言,長通道區或輸入/輸出區中的磊晶源極/汲極結構的鑽石狀可增加隆起高度,進而增加磊晶源極/汲極結構的表面積以用於後續形成的源極/汲極接點而傳導更多電流。如此一來,長通道區或輸入/輸出區中的磊晶源極結構結構的接點電阻可降低,並改善電晶體的裝置效能。多種實施例將詳述於下。
雖然本發明一些實施例以鰭狀場效電晶體作說明,本發明的一些實施方式可用於其他製程及/或其他裝置,比如平面場效電晶體、奈米片通道場效電晶體、水平全繞式閘極場效電晶體、垂直全繞式閘極場效電晶體、或其他合適裝置。
圖1A至11B係本發明實施例中,製造半導體裝置結構100的例示性製程。應理解在圖1A至11B所示的製程之前、之中、與之後可提供額外步驟,且方法的額外實施例可置換或省略一些下述步驟。步驟或製程的順序不限於下述說明而可調換。
圖1A至11A係一些實施例中,製造半導體裝置結構100的多種階段在Z-X平面中的剖視圖。圖1B至11B係一些實施例中,製造半導體裝置結構100的多種階段在Z-Y平面中的剖視圖。如圖1A及1B所示,半導體裝置結構包括基板101,其可為晶圓的一部分。在半導體裝置結構100的個別部分中,基板101包括一或多個短通道區100S (圖式中只有一個短通道區)與一或多個長通道區100L (圖式中只有一個長通道區)。短通道區100S與長通道區100L可彼此隔有任何預定距離(以虛線表示),端視應用而定。雖然圖式中的短通道區100S沿著X方向與長通道區100L相鄰,長通道區100L可位於基板101的不同區域中。在圖1A及1B至圖11A至11B所示的一實施例中,短通道區100S設計為核心電路區,而長通道區100L設計為輸入/輸出電路區。舉例來說,可由淺溝槽隔離區隔離短通道區100S與長通道區100L。
基板101可包含適於進行製程以形成電晶體裝置的已知材料或之後發展的材料。基板101可為或包含基體結晶半導體材料,比如但不限於矽、鍺、矽鍺、砷化鎵、銻化銦、磷化鎵、銻化鎵、砷化鋁銦、砷化銦鎵、磷化鎵銻、砷化鎵銻、或磷化銦。在一些實施例中,基板101可為或包含複合結構如絕緣層上矽基板,其具有絕緣層(如氧化物)位於兩個矽層之間以增進效能。
基板101可包含摻雜雜質(比如具有p型或n型導電性的摻質)的多種區域。依據電路設計,摻質可為n型場效電晶體所用的磷或p型場效電晶體所用的硼。
如圖1B所示,形成鰭狀物112於基板101的短通道區100S與長通道區100L中。可由任何合適方法圖案化鰭狀物。舉例來說,圖案化鰭狀物的方法可採用一或多道光微影製程,包括雙重圖案化或多重圖案化製程。一般而言,雙重圖案化或多重圖案化製程結合光微影與自對準製程,其產生的圖案間距小於採用單一的直接光微影製程所得的圖案間距。舉例來說,一實施例形成犧牲層於基板上,並採用光微影製程圖案化犧牲層。採用自對準製程以沿著圖案化的犧牲層的側部形成間隔物。接著移除犧牲層,而保留的間隔物之後可用於圖案化鰭狀物。在一實施例中,鰭狀物112的形成方法可為圖案化基板101上的硬遮罩層(未圖示),且圖案化步驟可採用光微影與蝕刻製程。蝕刻製程可包含乾蝕刻(如反應性離子蝕刻)、濕蝕刻、及/或上述之組合。可蝕刻基板101以形成溝槽於短通道區100S與長通道區100L中的相鄰的成對鰭狀物112之間。在形成鰭狀物112之後,可形成絕緣材料118於溝槽中,使短通道區100S與長通道區100L中的鰭狀物112埋置於絕緣材料118中。接著可進行平坦化步驟如化學機械研磨法,以露出鰭狀物112的頂部。絕緣材料118的組成可為氧化矽、氮化矽、氮氧化矽、碳氮氧化矽、碳氮化矽、氟矽酸鹽玻璃、低介電常數的介電材料、或任何合適的介電材料。絕緣材料118的形成方法可為任何合適方法,比如低壓化學氣相沉積、電漿輔助化學氣相沉積、或可流動的化學氣相沉積。
圖2A及2B顯示基板101的短通道區100S與長通道區100L中的介電鰭狀結構105。選擇性沉積介電鰭狀結構105於相鄰鰭狀物112之間的絕緣材料118中。在圖2B至11B所示的一實施例中,至少兩個鰭狀物112位於短通道區100S中的相鄰介電鰭狀結構105之間,且至少六個鰭狀物112位於長通道區100L中的相鄰介電鰭狀結構105之間。由於磊晶源極/汲極結構之後形成於鰭狀物112之上並接觸後續形成的源極/汲極接點(如圖11A及11B中的源極/汲極接點176),可依短通道區100S與長通道區100L中所需的電流,改變相鄰的介電鰭狀結構105之間的鰭狀物112的數目。短通道區100S中相鄰的介電鰭狀結構105之間的鰭狀物112的數目,可小於、等於、或大於長通道區100L中相鄰的介電鰭狀結構105之間的鰭狀物112的數目。在一些實施例中,短通道區100S中相鄰的介電鰭狀結構105之間的鰭狀物112的數目,小於長通道區100L中相鄰的介電鰭狀結構105之間的鰭狀物112的數目。舉例來說,短通道區100S中相鄰的介電鰭狀結構105之間的鰭狀物112的數目可為1至6,而長通道區100L中相鄰的介電鰭狀結構105之間的鰭狀物112的數目可為3至20。
介電鰭狀結構105可包含單一的介電材料或兩種或更多種介電材料,其組成可為低介電常數的介電材料或高介電常數的介電材料。介電鰭狀結構105可視作混合鰭狀物。在一實施例中,每一介電鰭狀結構105包括第一介電層109、第二介電層111形成於第一介電層109上、以及第三介電層113形成於第二介電層111上並接觸第一介電層109。第一介電層109可包含金屬氧化物或介電常數大於或等於7的高介電常數的材料。在一些實施例中,第一介電層109可包含氧化鉿、氧化鋯、氧化鉿鋁、氧化鉿矽、氧化鋁、或類似物,且其形成方法可為任何合適的沉積技術如化學氣相沉積、電漿輔助化學氣相沉積、原子層沉積、濺鍍、或類似方法。第二介電層111可包含低介電常數的介電材料(如介電常數低於7的材料)。在一些實施例中,第二介電層111為含矽的低介電常數的介電材料如氧化矽、氮化矽、碳氮化矽、碳氧化矽、或碳氮氧化矽,且其形成方法可為任何合適的沉積技術如化學氣相沉積、電漿輔助化學氣相沉積、原子層沉積、濺鍍、或類似方法。第三介電層113可包含介電常數大於氧化矽的介電常數的介電材料。在一些實施例中,第三介電層113可包含氧化矽、氮化矽、氮氧化矽、碳氮化矽、碳氮氧化矽、氧化鉿矽、氧化鋯矽、氧化鋁矽、氧化鉿、氧化鋯、氧化鉿鋁、或氧化鋁,且其形成方法可為任何合適的沉積技術如化學氣相沉積、電漿輔助化學氣相沉積、原子層沉積、濺鍍、或類似方法。
如圖3A及3B所示,使絕緣材料118凹陷以形成隔離區於基板101的短通道區100S與長通道區100L中。絕緣材料118的凹陷可露出短通道區100S與長通道區100L中的鰭狀物112與介電鰭狀結構105的部分,比如第一介電層109的側壁。使絕緣材料118凹陷的方法,可為合適的乾蝕刻製程、濕蝕刻製程、或上述之組合。絕緣材料118可凹陷至任何合適高度。在一些實施例中,使絕緣材料118凹陷,因此絕緣材料118的上表面高度約為介電鰭狀結構105的一半高度。
圖4A及4B顯示犧牲閘極結構130a及130b形成於半導體裝置結構100上。犧牲閘極結構130a及130b分別形成於短通道區100S與長通道區100L中的鰭狀物112的一部分上。每一犧牲閘極結構130a及130b可包含犧牲閘極介電層132、犧牲閘極層134、與遮罩層136。犧牲閘極介電層132、犧牲閘極層134、與遮罩層136的形成方法,可為依序形成個別的層狀物,接著圖案化這些層狀物成犧牲閘極結構130a及130b。接著形成閘極間隔物138於犧牲閘極結構130a及130b的側壁上。舉例來說,閘極間隔物138的形成方法可為順應性地沉積閘極間隔物138所用的一或多層,並非等向蝕刻一或多層。
犧牲閘極介電層132可包含一或多層的介電材料,比如氧化矽為主的材料。犧牲閘極層134可包含矽如多晶矽或非晶矽。遮罩層136可包含多層,比如氧化物層與氮化物層。閘極間隔物138的組成可為介電材料如氧化矽、氮化矽、碳化矽、氮氧化矽、碳氮化矽、碳氧化矽、碳氮氧化矽、及/或上述之組合。
部分暴露於每一犧牲閘極結構130a及130b的兩側上的鰭狀物112,可定義半導體裝置結構100所用的源極/汲極區。在一些例子中,多種電晶體之間可共用一些源極/汲極區。舉例來說,短通道區100S中的多個源極/汲極區可連接在一起並作為多功能電晶體。類似地,長通道區100L中的多個源極/汲極區可連接在一起並作為多功能電晶體。
短通道區100S中的每一犧牲閘極結構130a具有閘極長度L1,其可由短通道區100S中的犧牲閘極層134沿著X方向的長度所定義。長通道區100L中的每一犧牲閘極結構130b具有閘極長度L2,其可由長通道區100L中的犧牲閘極層134沿著X方向的長度所定義。閘極長度L2大於閘極長度L1。一般而言,短通道區100S中相鄰的犧牲閘極結構130a之間的橫向分隔距離D1,小於長通道區100L中相鄰的犧牲閘極結構130b之間的橫向分隔距離D2。橫向分隔距離D1及D2可為約60 nm至約150 nm。
值得注意的是,短通道區100S中的每一犧牲閘極結構130a與長通道區100L中的每一犧牲閘極結構130b可不具有相同的閘極長度。此外,雖然圖式中的短通道區100S與長通道區100L分別具有三個犧牲閘極結構130a與兩個犧牲閘極結構130b,但犧牲閘極結構的數目不限於此。在一些實施例中,基板101的不同區域中的短通道區100S與長通道區100L,可在X方向中各自包含任何數目的犧牲閘極結構。
圖4B亦顯示在形成犧牲閘極結構130a及130b與圖案化閘極間隔物138之後,部分保留形成於鰭狀物112上的犧牲閘極介電層132與閘極間隔物138的部分。保留於鰭狀物112上的犧牲閘極介電層132與閘極間隔物138的部分,有時可視作鰭狀物側壁117。在一些實施例中,鰭狀物側壁117的頂部與鰭狀物112的上表面實質上共平面。
如圖5A及5B所示,使源極/汲極區中的鰭狀物112的部分向下凹陷至低於介電鰭狀結構105的上表面。在一些實施例中,使源極/汲極區中的鰭狀物112向下凹陷至低於絕緣材料118的上表面。使鰭狀物112凹陷的方法,可為移除犧牲閘極結構130a及130b未覆蓋的鰭狀物112的部分。一些實施例在移除鰭狀物112的部分時,可部分地使鰭狀物側壁117的部分凹陷。可使鰭狀物側壁117凹陷,因此鰭狀物側壁117的頂部高度低於介電鰭狀結構105的上表面,但高於鰭狀物112的頂部。可一起或分開移除鰭狀物112與鰭狀物側壁117的部分,且移除方法可為任何合適的移除製程如乾蝕刻、濕蝕刻、或上述之組合。移除製程可為一或多道選擇性蝕刻製程,其可移除鰭狀物112與鰭狀物側壁117而不移除介電鰭狀結構105。凹陷的鰭狀物側壁117的高度可為約9 nm至約20 nm。
使鰭狀物112的部分凹陷,以形成溝槽119a及119b於鰭狀物112上的源極/汲極區之中,以及相鄰的鰭狀物側壁117之間,如圖5A及5B所示。如圖5A所示,短通道區100S的源極/汲極區的溝槽119a具有深度D3,其為自犧牲閘極結構130a之下的犧牲閘極介電層132的底部所定義的表面至溝槽119a的底部的距離。長通道區100L的源極/汲極區的溝槽119b具有深度D4,其為自犧牲閘極結構130b之下的犧牲閘極介電層132的底部所定義的表面至溝槽119b的底部的距離。深度D3大於深度D4,因為短通道區100S與長通道區100L之間的不同蝕刻製程的負載效應。
如圖6A及6B所示,形成磊晶源極/汲極結構146於短通道區100S與長通道區100L的源極/汲極區。磊晶源極/汲極結構146可包含第一磊晶層146a、第二磊晶層146b形成於第一磊晶層146a上、第三磊晶層146c形成於第二磊晶層146b上並接觸第一磊晶層146a、與第四磊晶層146d形成於第三磊晶層146c上。
第一磊晶層146a分別形成於短通道區100S與長通道區100L中的溝槽119a及119b中(圖5A)。第一磊晶層146a可包含半導體材料如n型通道場效電晶體所用的矽、磷化矽、碳化矽、砷化矽、或碳磷化矽,或p型通道場效電晶體所用的矽、矽鍺、或鍺。依據欲形成於鰭狀物112上的裝置的導電型態,第一磊晶層146a可具有n型摻質(如磷或砷)或p型摻質(如硼)。不論何種狀況,第一磊晶層146a的第一摻質濃度可低於第二磊晶層146b的第二摻質濃度。第一磊晶層146a的第一摻質濃度較低,可避免摻質擴散至通道區(比如犧牲閘極結構130a及130b之下與相鄰的磊晶源極/汲極結構146之間的基板101的區域)。在一些實施例中,第一磊晶層146a可為未摻雜的矽層。
第二磊晶層146b形成於第一磊晶層146a上。在一些實施例中,第二磊晶層146b可為半導體材料,比如n型通道場效電晶體所用的矽、磷化矽、碳化矽、砷化矽、或碳磷化矽,或者p型通道場效電晶體所用的矽、矽鍺、或鍺。依據欲形成於鰭狀物112上的裝置的導電型態,第二磊晶層146b可具有n型摻質或p型摻質。不論何種狀況,第二磊晶層146b的第二摻質濃度可低於第三磊晶層146c的第三摻質濃度。在一些實施例中,第二摻質濃度介於約15E19原子/cm 3至約5E20原子/cm 3之間。第二磊晶層146b沿著Z方向的厚度可介於約3 nm至約15 nm之間。若第二磊晶層146b的厚度小於3 nm,則第二磊晶層146b的厚度不足以作為第一磊晶層146a與之後形成的第三磊晶層146c之間的晶格轉換層。若第二磊晶層146b的厚度大於15 nm,則增加製造成本而對結晶結構轉換無明顯的額外優點。
第三磊晶層146c形成於第二磊晶層146b上。在一些實施例中,第三磊晶層146c的一部分亦接觸第一磊晶層146a。第三磊晶層146c可形成磊晶源極/汲極結構146的主要部分。類似地,第三磊晶層146c可包含半導體材料如n型通道場效電晶體所用的矽、磷化矽、碳化矽、砷化矽、或碳磷化矽,或p型通道場效電晶體所用的矽、矽鍺、或鍺。依據欲形成於鰭狀物112上的裝置的導電型態,第三磊晶層146c可具有n型摻質或p型摻質。不論何種狀況,第三磊晶層146c的第三摻質濃度可高於第二磊晶層146b的第二摻質濃度。第三磊晶層146c的第三摻質濃度較高,可減少磊晶源極/汲極結構146的接點電阻,並與後續形成的源極/汲極金屬接點(如圖11A及11B所示的源極/汲極接點176)具有較佳導電性。在一些實施例中,第三摻質濃度介於約1E20 原子/cm 3至約5E21 原子/cm 3之間。
第四磊晶層146d形成於第三磊晶層146c上。第四磊晶層146d可作為蓋層以限制第三磊晶層146c中的摻質,並避免後續清潔製程損傷第三磊晶層146c。類似地,第四磊晶層146d可為半導體材料,比如n型通道場效電晶體所用的矽、磷化矽、碳化矽、砷化矽、或碳磷化矽,或者p型通道場效電晶體所用的矽、矽鍺、或鍺。依據欲形成於鰭狀物112上的裝置的導電型態,第四磊晶層146d可具有n型摻質或p型摻質。在一些例子中,第四磊晶層146d的第四摻質濃度大於第三磊晶層146c的第三摻質濃度。在一些例子中,第四摻質濃度小於第三磊晶層146c的第三摻質濃度,但大於第二磊晶層146b的第二摻質濃度。在一些實施例中,第四摻質濃度介於約1E21原子/cm 3至約2E21 原子/cm 3之間。第四磊晶層146d沿著Z方向的厚度可介於約3 nm至約10 nm之間。
第一磊晶層146a、第二磊晶層146b、第三磊晶層146c、與第四磊晶層146d的形成方法可為任何合適製程,比如循環沉積蝕刻磊晶製程、選擇性蝕刻成長製程、原子層沉積、分子束磊晶、或任何上述之組合。在一些例示性的實施例中,第一磊晶層146a、第二磊晶層146b、第三磊晶層146c、與第四磊晶層146d的形成方法可為一或多道循環沉積蝕刻磊晶製程。在一實施例中,第一磊晶層146a形成於溝槽119a及119b (圖5A及5B)中的方法可採用第一循環沉積蝕刻磊晶製程。第一循環沉積蝕刻磊晶製程可包含磊晶成長,其中溝槽119a及119b暴露至含有一或多種含矽前驅物(如二氯矽烷、矽烷、乙矽烷、或類似物)、p型或n型摻質氣體(如硼、磷、砷、或類似物)、與載氣(如氬氣、氫氣、或類似物)的氣體混合物並歷時第一時段以形成第一磊晶層146a。接著進行選擇性蝕刻,其中第一磊晶層146a暴露至蝕刻劑如鹵化物氣體(如氯化氫、氯氣、或類似物)並歷時第二時段,以選擇性移除第一磊晶層146a的非晶或多晶部分,而第一磊晶層146a的結晶部分維持完整。可重複第一循環沉積蝕刻磊晶製程的磊晶成長與選擇性蝕刻,直到第一磊晶層146a達到所需厚度與上述的摻質濃度(如第一摻質濃度)。在第一循環沉積蝕刻磊晶製程之後可進行額外步驟如退火製程以活化摻質。
圖6C及6D係圖6A及6B的半導體裝置結構100在Z-Y平面中的一部分的剖視圖,其分別顯示一些實施例中的短通道區100S與長通道區100L中的磊晶源極/汲極結構146。如圖6C及6D所示,第一磊晶層146a的一部分形成於鰭狀物112上,並接觸短通道區100S與長通道區100L中的犧牲閘極介電層132。鰭狀物側壁117的頂部之外的第一磊晶層146a的其餘部分,可自由成長並形成次要晶面。在一些實施例中,第一磊晶層146a的一部分更接觸短通道區100S與長通道區100L中的閘極間隔物138。短通道區100S中的第一磊晶層146a的高度H1S,可與長通道區100L中的第一磊晶層146a的高度H1L大致相同。
在形成短通道區100S與長通道區100L中的第一磊晶層146a之後,可進行第二循環沉積蝕刻磊晶製程以形成第二磊晶層146b於第一磊晶層146a上。類似地,第二循環沉積蝕刻磊晶製程可包含磊晶成長,其中第一磊晶層146a暴露至含有一或多種含矽前驅物(如二氯矽烷、矽烷、乙矽烷、或類似物)、p型或n型摻質氣體(如硼、磷、砷、或類似物)、與載氣(如氬氣、氫氣、或類似物)的氣體混合物並歷時第一時段以形成第二磊晶層146b。接著進行選擇性蝕刻,其中第二磊晶層146b暴露至蝕刻劑如鹵化物氣體(如氯化氫、氯氣、或類似物)並歷時第二時段,以選擇性移除第二磊晶層146b的非晶或多晶部分,而第二磊晶層146b的結晶部分維持完整。可重複第二循環沉積蝕刻磊晶製程的磊晶成長與選擇性蝕刻,直到第二磊晶層146b達到所需厚度與上述的摻質濃度(如第二摻質濃度)。在第二循環沉積蝕刻磊晶製程之後,可進行額外步驟如退火製程以活化摻質。
在磊晶成長第二磊晶層146b時,由於不同表面平面上的成長速率不同,因此可能形成晶面。舉例來說,在(111)表面取向的表面(視作(111)平面)上的成長速率,通常小於其他平面如(110)及(100)平面上的成長速率。因此不同平面的成長速率差異,造成第二磊晶層146b具有晶面147a、147b (圖6C)、149a、149b (圖6D)。在一些實施例中,其可與本發明的一或多個任何實施例組合,而第二循環沉積蝕刻磊晶製程在(100)平面上的成長速率大於(110)及(111)平面上的成長速率,且(110)及(111)平面上的成長速率實質上相同。在一些實施例中,(100)、(110)、及(111)平面的成長速率的比例(如(100):(110):(111))可為約0.8:0.2:0.2至約3.5:0.35:0.35,比如約1:0.3:0.2。在一實施例中,(100)、(110)、及(111)平面的成長速率的比例可為約1.1:0.35:0.2。由於短通道區100S與長通道區100L中的犧牲閘極結構130a及130b的閘極長度不同(如圖4A中的閘極長度L1及L2)且閘極間隔不同(比如圖4A中的橫向分隔距離D1及D2),不同平面的上述成長速率不同會造成短通道區100S中的第二磊晶層146b為實質上棒狀,而長通道區100L中的第二磊晶層146b為實質上鑽石狀,如圖6C及6D所示。此處所述的用語「棒狀」指的是具有多邊形、管狀、圓柱狀、棒狀、或類似形狀的剖面的任何物件,且沿著物件縱向的直徑實質上一致。在一些實施例中,短通道區100S中的棒狀的第二磊晶層146b,其末端153可為圓形、扁平形、錐形、或圓錐形。此處所述的用語「鑽石狀」指的是具有至少一(111)結晶取向的晶面的任何物件。
與短通道區100S中的磊晶源極/汲極結構146相較,長通道區100L中的磊晶源極/汲極結構146可具有較低的隆起高度,部分原因在於犧牲閘極結構130b的閘極間隔(如圖4A中的橫向分隔距離D2)較大。長通道區100L中的鑽石狀的第二磊晶層146b,有助於提升後續形成的層狀物(如第三磊晶層146c)的高度,進而增加最終隆起高度,並因此增加後續形成的源極/汲極接點176 (圖11A及11B)所用的磊晶源極/汲極結構146的表面積以傳導更多電流。如此一來,長通道區或輸入/輸出區中的磊晶源極/汲極結構的接點電阻降低,並改善電晶體的裝置效能。此處所述的用語「隆起高度」指的是磊晶源極/汲極結構146高於鰭狀物112的頂部的中心高度。若(100)、(110)、及(111)平面的成長速率比例小於0.8:0.2:0.2,則長通道區100L中的磊晶源極/汲極結構146的最終隆起高度可能過小,而無法提供足夠的表面積以用於後續形成的源極/汲極接點176 (圖11B)。因此無法提供適當操作輸入/輸出電路裝置所需的電流,並降低長通道區100L中的輸入/輸出電路裝置的效能。另一方面,若(100)、(110)、及(111)平面的成長速率比例大於3.5:0.35:0.35,則可能影響短通道區100S中的鰭狀物112與鰭狀物側壁117的關鍵尺寸一致性,且短通道區100S中的磊晶源極/汲極結構146的最終隆起高度可能增加並與相鄰裝置產生不想要的合併。
不同平面上的成長速率可影響短通道區100S與長通道區100L中的磊晶源極/汲極結構146的最終形狀。已發現短通道區100S中的磊晶源極/汲極結構146的最終隆起高度主要由(111)及(100)平面上的成長速率控制,而長通道區100L中的磊晶源極/汲極結構146的最終隆起高度主要由(100)平面上的成長速率控制。可調整第二循環沉積蝕刻磊晶製程的製程條件,以調整不同平面之間的成長速率的精細平衡而達到上述成長速率的比例。舉例來說,可調整進行第二循環沉積蝕刻磊晶製程的製程腔室中的一或多種含矽前驅物的流速,或者調整製程腔室中的溫度或一或多種蝕刻劑的分壓或溫度而改變蝕刻速率,以改變第二磊晶層146b的成長速率。例示性的第二循環沉積蝕刻磊晶製程可包含在製程腔室中進行磊晶沉積製程,其採用含矽氣體(如矽烷及/或二氯矽烷)其、摻質氣體(如硼、磷化氫、或砷化氫)、蝕刻氣體(如氯化氫)、與載氣(如氫氣),且其溫度可介於約400℃至800℃之間,壓力可介於約100 Torr至約600 Torr之間,並歷時約20秒至300秒之間。矽烷的流速可介於10 sccm至100 sccm之間,二氯矽烷的流速可介於200 sccm至2000 sccm之間,磷化氫的流速可介於50 sccm至500 sccm之間,氯化氫的流速可介於50 sccm至400 sccm之間,且氫氣的流速可介於2000 sccm至50000 sccm之間。磊晶沉積製程之後的蝕刻製程可採用蝕刻劑如氯化氫,其溫度可介於約600℃至800℃之間,壓力可介於約5 Torr至500 Torr之間,並歷時約2秒至60秒。蝕刻劑的流速可介於50 sccm至1000 sccm之間。
由於短通道區100S中的犧牲閘極結構130a具有較小的閘極長度(如圖4A中的閘極長度L1)與較小的閘極間隔(如圖4A中的橫向分隔距離D1),第二循環沉積蝕刻磊晶製程時的短通道區100S中的第二磊晶層146b形成於第一磊晶層146a上的沉積速率,大於長通道區100L中的第二磊晶層146b形成於第一磊晶層146a上的沉積速率。如此一來,短通道區100S中的第二磊晶層146b的高度H2S大於長通道區100L中的第二磊晶層146b的高度H2L。在一些實施例中,高度H2S及H2L分別大於高度H1S及H1L。此外,犧牲閘極結構130b的較大閘極間隔(如圖4A中的橫向分隔距離D2),可造成短通道區100S與長通道區100L中的第三磊晶層146c在Z-X平面中具有不同輪廓。圖6E及6F分別為一些實施例中,半導體裝置結構100沿著圖6C的剖面E-E與圖6D的剖面F-F的剖視圖。在Z-X平面中,長通道區100L中的第二磊晶層146b具有實質上V形或U形輪廓,而短通道區100S中的第三磊晶層146c具有實質上長卵形的輪廓。
在形成短通道區100S與長通道區100L中的第二磊晶層146b之後,可進行第三循環沉積蝕刻磊晶製程,以形成第三磊晶層146c於第二磊晶層146b上(在一些例子中亦可接觸第一磊晶層146a)。類似地,第三循環沉積蝕刻磊晶製程可包含磊晶成長,其中第二磊晶層146b暴露至含有一或多種含矽前驅物(如二氯矽烷、矽烷、乙矽烷、或類似物)、p型或n型摻質氣體(如硼、磷、砷、或類似物)、與載氣(如氬氣、氫氣、或類似物)的氣體混合物並歷時第一時段以形成第三磊晶層146c。接著進行選擇性蝕刻,其中第三磊晶層146c暴露至蝕刻劑如鹵化物氣體(如氯化氫、氯氣、或類似物)並歷時第二時段,以選擇性移除第三磊晶層146c的非晶或多晶部分,而第三磊晶層146c的結晶部分維持完整。可重複第三循環沉積蝕刻磊晶製程的磊晶成長與選擇性蝕刻,直到第三磊晶層146c達到所需厚度與上述的摻質濃度(如第三摻質濃度)。可在第三循環沉積蝕刻磊晶製程之後進行額外步驟如退火製程以活化摻質。
例示性的第三循環沉積蝕刻可包含在製程腔室中進行磊晶沉積製程,其可採用含矽氣體(如矽烷及/或二氯矽烷)、摻質氣體(如硼、磷化氫、或砷化氫)、蝕刻氣體(如氯化氫)、與載氣(如氫氣),且其溫度介於約400℃至800℃之間,壓力介於約100 Torr至600 Torr之間,並歷時約50秒至400秒。矽烷的流速可介於10 sccm至100 sccm之間,二氯矽烷的流速可介於0 sccm至2000 sccm之間,磷化氫的流速可介於100 sccm至500 sccm之間,氯化氫的流速可介於50 sccm至500 sccm之間,且氫氣的流速可介於2000 sccm至50000 sccm之間。磊晶沉積製程之後的蝕刻製程可採用蝕刻劑如氯化氫,其溫度可介於約600℃至800℃之間,壓力可介於約5 Torr至500 Torr之間,並歷時約10秒至80秒。蝕刻劑的流速可介於50 sccm至1000 sccm之間。
類似地,短通道區100S中的犧牲閘極結構130a的閘極間隔較寫且閘極長度較小,造成第三循環沉積蝕刻磊晶製程時形成第三磊晶層146c於短通道區100S中的第二磊晶層146b上的沉積速率,大於形成第三磊晶層146c於長通道區100L中的第二磊晶層146b上的沉積速率。如此一來,短通道區100S中的第三磊晶層146c的高度H3S,大於長通道區100L中的第三磊晶層146c的高度H3L。在一些實施例中,高度H3S及H3L分別大於高度H2S及H2L。由於犧牲閘極結構130b的閘極間隔較大,長通道區100L中的第三磊晶層146c在Z-X平面中可具有實質上V形或U形的輪廓,而短通道區100S中的第三磊晶層146c在Z-X平面中可具有實質上碗形的輪廓,如圖6E及6F所示。在一些實施例中,長通道區100L中的第三磊晶層146c可各自具有中心(或凹谷)部分148-c及161-c,以及邊緣(或稜邊)部分148-e及161-e (高於中心部分148-c及161-c),如圖6C所示。在圖6C中,中心部分148-c及161-c以實線表示,而邊緣部分148-e及161-e以虛線表示(位於中心部分148-c及161-c之後的平面中)。每一邊緣部分148-e及161-e可比個別的中心部分148-c及161-c高出一段高度差距D12。在一些實施例中,高度差距D12為約20 nm至約25 nm,比如約22 nm。假設邊緣部分148-e及161-e維持在相同高度,若高度差距D12大於25 nm,則長通道區100L中的磊晶源極/汲極結構146的最終隆起高度可能不足以提供後續形成的源極/汲極接點176 (圖11B)所需的接觸表面積,因此降低長通道區100L中的輸入/輸出電路裝置的效能。在圖6E所示的一些實施例中,第三磊晶層146c的邊緣部分148-e接觸閘極間隔物138。
如圖6C所示的一些實施例,第三磊晶層146c的每一中心部分148-c及161-c的一部分可接觸長通道區100L中的犧牲閘極介電層132。在一些實施例中,第三磊晶層146c的每一中心部分148-c及161-c的一部分可進一步接觸長通道區100L中的閘極間隔物138。
在一些實施例中,短通道區100S中的第三磊晶層146c具有中心(或凹谷)部分155-c與高於中心部分155-c的邊緣(或稜邊)部分155-e,如圖6D所示。在圖6D中,中心部分155-c以實線標示,而邊緣部分155-e以虛線標示(位於中心部分155-c之後的平面中)。邊緣部分155-e可比中心部分155-c高出一段高度差距D13。在一些實施例中,高度差距D13為約6 nm至約15 nm,比如約10 nm。假設邊緣部分155-e維持在相同高度,若高度差距D13大於15 nm,則短通道區100S中的磊晶源極/汲極結構146的最終隆起高度可能不足以提供後續形成的源極/汲極接點176 (圖11B)所需的接觸表面積,因此降低短通道區100S中的核心裝置的效能。在一些實施例中,第三磊晶層146c的邊緣部分155-e接觸閘極間隔物138,如圖6F所示。
如圖6D所示的一些實施例,第三磊晶層146c的中心部分155-c的一部分可接觸短通道區100S中的犧牲閘極介電層132。在一些實施例中,第三磊晶層146c的中心部分155-c的一部分可進一步接觸短通道區100S中的閘極間隔物138。
在形成短通道區100S與長通道區100L中的第三磊晶層146c之後,進行第四循環沉積蝕刻磊晶製程以形成第四磊晶層146d於第三磊晶層146c上。類似地,第四循環沉積蝕刻磊晶製程可包含磊晶成長,其中第三磊晶層146c暴露至含有一或多種含矽前驅物(如二氯矽烷、矽烷、乙矽烷、或類似物)、p型或n型摻質氣體(如硼、磷、砷、或類似物)、與載氣(如氬氣、氫氣、或類似物)的氣體混合物並歷時第一時段以形成第四磊晶層146d。接著進行選擇性蝕刻,其中第四磊晶層146d暴露至蝕刻劑如鹵化物氣體(如氯化氫、氯氣、或類似物)並歷時第二時段,以選擇性移除第四磊晶層146d的非晶或多晶部分,而第四磊晶層146d的結晶部分維持完整。可重複第四循環沉積蝕刻磊晶製程的磊晶成長與選擇性蝕刻,直到第四磊晶層146d達到所需厚度與上述的摻質濃度(如第四摻質濃度)。可在第四循環沉積蝕刻磊晶製程之後進行額外步驟如退火製程以活化摻質。
短通道區100S與長通道區100L中的第四磊晶層146d具有實質上V形或碗形輪廓,其依據第三磊晶層146c的輪廓。舉例來說,長通道區100L中的第四磊晶層146d亦可具有中心(或凹谷)部分150-c與高於中心部分150-c的邊緣(或稜邊)部分150-e。在一些實施例中,第四磊晶層146d的邊緣部分150-e接觸閘極間隔物138。
圖6E亦顯示長通道區100L中的第一磊晶層146a具有深度D5,其對應自犧牲閘極結構130b之下的犧牲閘極介電層132的底部與鰭狀物112之間的界面142b至第一磊晶層146a的底部的距離。第二磊晶層146b具有深度D6,其對應自界面142b至第二磊晶層146b的底部的距離。第三磊晶層146c具有深度D7,其對應自界面142b至第三磊晶層146c的底部的距離。第四磊晶層146d具有深度D8,其對應自界面142b至第四磊晶層146d的底部的距離。在一些實施例中,深度D5大於深度D6,深度D6大於深度D7,且深度D7大於深度D8。
類似地,短通道區100S中的第一磊晶層146a具有深度D9,其對應自犧牲閘極結構130a之下的犧牲閘極介電層132的底部與鰭狀物112之間的界面142a至第一磊晶層146a的底部的距離。短通道區100S中的第二磊晶層146b具有深度D10,其對應自界面142a至第二磊晶層146b的底部的距離。短通道區100S中的第三磊晶層146c具有深度D11,其對應自界面142a至第三磊晶層146c的底部的距離。在一些實施例中,深度D9大於深度D10,且深度D10大於深度D11。在一些實施例中,深度D10大於深度D5。在一些實施例中,第四磊晶層146d的底部可稍微高於界面142a。在一些實施例中,短通道區100S中的第三磊晶層146c與第四磊晶層146d的一部分(如邊緣部分)可接觸閘極間隔物138。
雖然上述說明以循環沉積蝕刻磊晶製程形成第一磊晶層146a、第二磊晶層146b、第三磊晶層146c、及第四磊晶層146d,亦可採用選擇性蝕刻成長製程形成這些層,其可進行循環沉積製程(比如暴露半導體裝置結構100至沉積前驅物的脈衝,如上述的循環沉積蝕刻磊晶製程)以依序沉積第一磊晶層146a、第二磊晶層146b、第三磊晶層146c、與第四磊晶層146d。在整個選擇性蝕刻成長製程中,半導體裝置結構100亦暴露至一或多種蝕刻劑(如循環沉積蝕刻磊晶製程中的上述蝕刻劑)的連續流中,以選擇性蝕刻移除磊晶層的非晶部分,而結晶部分維持完整。在一些實施例中,第一磊晶層146a、第二磊晶層146b、第三磊晶層146c、與第四磊晶層146d的一或多者的形成方法可為循環沉積蝕刻磊晶製程,而第一磊晶層146a、第二磊晶層146b、第三磊晶層146c、與第四磊晶層146d的一或多者的形成方法可為選擇性蝕刻成長製程。
如圖7A及7B所示,分別形成接點蝕刻停止層162與層間介電層164於短通道區100S與長通道區100L的源極/汲極區中。接點蝕刻停止層162順應性地形成於半導體裝置結構100的露出表面上。接點蝕刻停止層162覆蓋短通道區100S與長通道區100L中的犧牲閘極結構130a及130b的側壁、絕緣材料118、磊晶源極/汲極結構146、與介電鰭狀結構105。接點蝕刻停止層162可包括含氧材料或含氮材料,比如氮化矽、碳氮化矽、氮氧化矽、氮化碳、氧化矽、碳氧化矽、類似物、或上述之組合,且其形成方法可為化學氣相沉積、電漿輔助化學氣相沉積、原子層沉積、或任何合適的沉積技術。接著可形成層間介電層164於半導體裝置結構100上的接點蝕刻停止層162上。層間介電層164的材料可包括含矽、氧、碳、及/或氫的化合物,比如氧化矽、四乙氧基矽烷的氧化物、碳氫氧化矽、或碳氧化矽。有機材料如聚合物亦可用於層間介電層164。層間介電層164的沉積方法可為電漿輔助化學氣相沉積製程或其他合適的沉積技術。
在圖8A及8B中,一旦形成層間介電層164,即可在半導體裝置結構100上進行平坦化步驟如化學機械研磨,直到露出犧牲閘極層134的頂部。
在圖9A及9B中,移除短通道區100S與長通道區100L中的犧牲閘極結構130a及130b。層間介電層164在移除犧牲閘極結構130a及130b時,可保護磊晶源極/汲極結構146。犧牲閘極結構130a及130b的移除方法可採用電漿乾蝕刻及/或濕蝕刻。舉例來說,在犧牲閘極層134為多晶矽且層間介電層164為氧化矽的例子中,可採用濕蝕刻劑如氫氧化四甲基銨溶液以選擇性移除犧牲閘極層134,而不移除層間介電層164、接點蝕刻停止層162、與閘極間隔物138的介電材料。之後可移除犧牲閘極介電層132,且移除方法可採用電漿乾蝕刻及/或濕蝕刻。移除犧牲閘極結構130a及130b,可形成溝槽166於移除犧牲閘極層134與犧牲閘極介電層132的區域中。溝槽166露出鰭狀物112的一部分。
在圖10A及10B中,置換閘極結構174a及174b分別形成於短通道區100S與長通道區100L中的溝槽166 (圖9A)中。置換閘極結構174a及174b各自包括閘極介電層170形成於鰭狀物112的露出部分上、閘極層172形成於閘極介電層170上、以及視情況形成的蓋層173形成於閘極層172上。在一些實施例中,閘極介電層170包括一或多層的介電材料,比如氧化矽、氮化矽、高介電常數的介電材料、其他合適的介電材料、及/或上述之組合。高介電常數的介電材料的例子包括氧化鉿、氧化鉿矽、氮氧化鉿矽、氧化鉿鉭、氧化鉿鈦、氧化鉿鋯、氧化鋯、氧化鋁、氧化鈦、氧化鉿-氧化鋁合金、其他合適的高介電常數的介電材料、及/或上述之組合。閘極介電層170的形成方法可為化學氣相沉積、原子層沉積、或任何合適的沉積技術。閘極層172可包含一或多層的導電材料,比如多晶矽、鋁、銅、鈦、鉭、鎢、鈷、鉬、氮化鉭、鎳矽化物、鈷矽化物、氮化鈦、氮化鎢、鈦鋁、氮化鈦鋁、碳氮化鉭、碳化鉭、氮化鉭矽、金屬合金、其他合適材料、及/或任何上述之組合。閘極層172的形成方法可為化學氣相沉積、原子層沉積、電鍍、或其他合適的沉積技術。接著採用化學機械研磨等方法平坦化層間介電層164上的閘極層172,直到露出層間介電層164的上表面。在平坦化製程之後,由金屬閘極回蝕刻製程使閘極層172凹陷,其可為採用一或多種蝕刻劑(比如含氯氣體、含溴氣體、及/或含氟氣體)的電漿蝕刻製程。接著形成蓋層於凹陷的閘極層172上。蓋層173可包含一或多層的氮化矽為主的材料如氮化矽。蓋層173的形成方法可為化學氣相沉積、物理氣相沉積、原子層沉積、或任何合適的沉積技術。蓋層173的形成方法可為沉積絕緣材料,之後進行平坦化製程。
在圖11A及11B中,源極/汲極接點176分別形成於短通道區100S與長通道區100L中的層間介電層164中。源極/汲極接點176的形成方法可為移除層間介電層164與接點蝕刻停止層162的部分,以形成接點開口169a及169b而露出磊晶源極/汲極結構146。可採用合適的光微影與蝕刻技術移除層間介電層164與接點蝕刻停止層162的部分。在一些實施例中,亦可蝕刻磊晶源極/汲極結構146的上側部分。在這些例子中,接點開口更延伸穿過第四磊晶層146d至第三磊晶層146c的一部分中。依據移除層間介電層164與接點蝕刻停止層162所用的製程,磊晶源極/汲極結構146其被蝕刻的表面可具有平坦輪廓,或不平坦輪廓如凹入輪廓(比如碟化)或凸出輪廓(比如凸起)。在圖11A所示的實施例中,短通道區100S與長通道區100L中的第三磊晶層146c其被蝕刻的表面分別具有凹入輪廓。
在形成接點開口之後,分別形成矽化物層178於短通道區100S與長通道區100L中的磊晶源極/汲極結構146 (比如第三磊晶層146c)上。矽化物層178的底部輪廓(如凹入輪廓),依據磊晶源極/汲極結構146的上側部分被蝕刻的輪廓。矽化物層178可導電地耦接磊晶源極/汲極結構146至後續形成的源極/汲極接點176。矽化物層178的形成方法可為沉積金屬源層於磊晶源極/汲極結構146上,並進行快速熱退火製程。在快速熱退火製程時,磊晶源極/汲極結構146上的金屬源層的部分,可與磊晶源極/汲極結構146中的矽(如第三磊晶層146c)反應形成矽化物層178。接著移除金屬源層的未反應部分。對n型通道場效電晶體而言,矽化物層178的組成可包含鈦矽化物、鉻矽化物、鉭矽化物、鉬矽化物、鋯矽化物、鉿矽化物、鈧矽化物、釔矽化物、鈥矽化物、鋱矽化物、釓矽化物、鎦矽化物、鏑矽化物、鉺矽化物、鐿矽化物、與上述之組合的一或多者。對p型通道場效電晶體而言,矽化物層178的組成可包含鎳矽化物、鈷矽化物、錳矽化物、鎢矽化物、鐵矽化物、銠矽化物、鈀矽化物、釕矽化物、鉑矽化物、銥矽化物、鋨矽化物、與上述之組合的一或多者。在一些實施例中,矽化物層178的組成為金屬或金屬合金的矽化物,且金屬包含貴金屬、耐火金屬、稀土金屬、上述之合金、或上述之組合。接著可形成導電材料於接點開口中,以形成源極/汲極接點176。導電材料的組成可包含釕、鉬、鈷、鎳、鎢、鈦、鉭、銅、鋁、氮化鈦、與氮化鉭的一或多者,且其形成方法可為化學氣相沉積、原子層沉積、電鍍、或其他合適的沉積技術。雖然未圖示,但可在形成源極/汲極接點176之前,形成阻障層(如氮化鈦、氮化鉭、或類似物)於接點開口的側壁上。
如上所述,由於在形成第二磊晶層146b時控制不同表面的成長速率,可增加長通道區100L中的磊晶源極/汲極結構146的最終隆起高度。磊晶源極/汲極結構146的最終隆起高度增加,可使源極/汲極接點176覆蓋磊晶源極/汲極結構146的更多表面積。圖12A及12B係一些實施例中,半導體裝置結構100的一部分,其具有短通道區100S與長通道區100L中的蝕刻的磊晶源極/汲極結構146。在圖12A及12B中,以虛線顯示源極/汲極接點176並省略接點蝕刻停止層162以簡化圖式。如圖12A所示,長通道區100L中的磊晶源極/汲極結構146的最終高度可為約30 nm至約100 nm,其對應自第四磊晶層146d的頂部至鰭狀物112的上表面的距離D14。長通道區100L中的磊晶源極/汲極結構146的最終隆起高度可為約10 nm至約80 nm,其對應自第三磊晶層146c的中心(或凹谷)部分148-c至鰭狀物112與第一磊晶層146a之間的界面157的距離。此外,源極/汲極接點176完全埋置或覆蓋長通道區100L中的每一磊晶源極/汲極結構146的第三磊晶層146c的所有邊緣(或稜邊)部分148-e,且源極/汲極接點176部分埋置或覆蓋長通道區100L中的每一磊晶源極/汲極結構146的第三磊晶層146c的中心(或凹谷)部分148-c。在一些實施例中,源極/汲極接點176埋置或覆蓋長通道區100L中的磊晶源極/汲極結構146的第三磊晶層146c的中心部分148-c的至少30% (比如約35%至約60%)的表面積。圖12A亦顯示第二磊晶層146b的晶面147b相對於實質上平行於絕緣材料118的上表面118a的平面的角度β為約54.7˚。晶面147a相對於絕緣材料118的上表面118a的角度α為約54.7˚。
在圖12B中,短通道區100S中的磊晶源極/汲極結構146的最終高度為約40 nm至約120 nm,其對應自第四磊晶層146d的頂部至鰭狀物112的上表面的距離D16。短通道區100L中的磊晶源極/汲極結構146的最終隆起高度為約20 nm至約100 nm,其對應自第三磊晶層146c的中心部分155-c (或凹谷部)至鰭狀物112的頂部與第一磊晶層146a之間的界面的距離D17。在一些實施例中,距離D17大於距離D15。此外,源極/汲極接點176完全埋置或覆蓋短通道區100S中的磊晶源極/汲極結構146的第三磊晶層146c的邊緣部分155-e,而源極/汲極接點176部分埋置或覆蓋磊晶源極/汲極結構146的第三磊晶層146c的中心部分155-c。
應理解的是,可對半導體裝置結構進行後續的互補式金氧半製程及/或後段製程,以形成多種結構如電晶體、接點或通孔、內連線金屬層、介電層、鈍化層、或類似物。半導體裝置結構100亦可包含背側接點(未圖示)於基板101的背側上,比如翻轉半導體裝置結構100、移除基板101、與經由背側接點選擇性連接磊晶源極/汲極結構146的源極或汲極結構/末端至背側電源軌(如正電壓VDD或負電壓VSS)。磊晶源極/汲極結構146的源極或汲極結構/末端與閘極層172可連接至前側電源軌,端視應用而定。
本發明多種實施例所提出的改良製程,可增加長通道區中的磊晶源極/汲極結構的最終隆起高度。在一些例子中,長通道區100L中的磊晶源極/汲極結構146的隆起高度可增加至少5 nm至約10 nm,而不影響短通道區100S (或核心電路區)中的鰭狀物112、磊晶源極/汲極結構146、與鰭狀物側壁117的關鍵尺寸一致性。藉由形成磊晶源極/汲極結構146的至少一部分(如第二磊晶層146b)的磊晶製程,比如在(100)表面取向的表面上的成長速率大於在(110)與(111)表面取向的表面上的成長速率,可使長通道區100L中的磊晶源極/汲極結構146的隆起高度增加。由於短通道區與長通道區中的不同閘極間隔與不同表面平面上的成長速率不同,短通道區或核心電路區中的磊晶源極/汲極結構為實質上棒狀,而長通道區中的磊晶源極/汲極結構為實質上鑽石狀。長通道區或輸入/輸出區中的鑽石狀的磊晶源極/汲極結構可增加隆起高度,進而增加磊晶源極/汲極結構的表面積以用於後續形成的源極/汲極金屬接點。如此一來,可降低長通道區或輸入/輸出區中的磊晶源極/汲極結構的接點電阻,並改善電晶體的裝置效能。
一實施例為半導體裝置結構,其包括基板,具有自基板形成的多個鰭狀物;第一源極/汲極結構,包括第一源極/汲極結構的第一磊晶層,接觸鰭狀物的第一鰭狀物;第一源極/汲極結構的第二磊晶層,形成於第一源極/汲極結構的第一磊晶層上;第一源極/汲極結構的第三磊晶層,形成於第一源極/汲極結構的第二磊晶層上,且第一源極/汲極結構的第三磊晶層包括中心部分與高於第一源極/汲極結構的第三磊晶層的中心部分的邊緣部分;以及第一源極/汲極結構的第四磊晶層,形成於第一源極/汲極結構的第三磊晶層上;第二源極/汲極結構,與第一源極/汲極結構相鄰並包括第二源極/汲極結構的第一磊晶層,接觸鰭狀物的第二鰭狀物;第二源極/汲極結構的第二磊晶層,形成於第二源極/汲極結構的第一磊晶層上;第二源極/汲極結構的第三磊晶層,形成於第二源極/汲極結構的第二磊晶層上,第二源極/汲極結構的第三磊晶層包括中心部分與高於第二源極/汲極結構的第三磊晶層的中心部分的邊緣部分;其中第二源極/汲極結構的第三磊晶層的中心部分與邊緣部分分別接觸第一源極/汲極結構的第三磊晶層的中心部分與邊緣部分;以及第二源極/汲極結構的第四磊晶層,形成於第二源極/汲極結構的第三磊晶層上;以及源極/汲極接點,覆蓋第一源極/汲極結構與第二源極/汲極結構的第三磊晶層的所有邊緣部分,且源極/汲極接點覆蓋第一源極/汲極結構與第二源極/汲極結構的第三磊晶層的中心部分的一部分。
在一些實施例中,第一源極/汲極結構與第二源極/汲極結構在基板的輸入/輸出電路區中。
在一些實施例中,第一源極/汲極結構與第二源極/汲極結構的第二磊晶層相對於半導體裝置結構的剖面為實質上鑽石狀。
在一些實施例中,半導體裝置結構更包括:閘極結構,包括:閘極介電層,接觸第一鰭狀物與第二鰭狀物;以及閘極層,位於閘極介電層上;以及閘極間隔物,形成於閘極結構的側壁上並接觸閘極介電層、閘極層、與第一源極/汲極結構和第二源極/汲極結構的第三磊晶層。
在一些實施例中,第一磊晶層的第一深度對應自閘極介電層的下表面與第一鰭狀物之間的界面至第一磊晶層的底部的距離,而第二磊晶層的第二深度對應自界面至第二磊晶層的底部的距離,且其中第一深度大於第二深度。
在一些實施例中,第一源極/汲極結構與第二源極/汲極結構的第一磊晶層具有第一摻質濃度,第一源極/汲極結構與第二源極/汲極結構的第二磊晶層具有第二摻質濃度,第一源極/汲極結構與第二源極/汲極結構的第三磊晶層具有第三摻質濃度,第一源極/汲極結構與第二源極/汲極結構的第四磊晶層具有第四摻質濃度,第二摻質濃度大於第一摻質濃度,第三摻質濃度大於第二摻質濃度,且第四摻質濃度大於第三摻質濃度。
在一些實施例中,半導體裝置結構更包括:第一閘極間隔物,與第一鰭狀物相鄰並接觸第一源極/汲極結構的第三磊晶層的中心部分;以及第一閘極介電層,位於第一閘極間隔物與第一鰭狀物之間並接觸第一閘極間隔物與第一鰭狀物,其中第一閘極介電層接觸第一源極/汲極結構的第三磊晶層的中心部分。
在一些實施例中,半導體裝置結構更包括:第一矽化物層,位於源極/汲極接點與第一源極/汲極結構的第三磊晶層的中心部分之間並接觸源極/汲極接點與第一源極/汲極結構的第三磊晶層的中心部分;以及第二矽化物層,位於源極/汲極接點與第二源極/汲極結構的第三磊晶層的中心部分之間並接觸源極/汲極接點與第二源極/汲極結構的第三磊晶層的中心部分。
另一實施例為半導體裝置結構,其包括基板;第一閘極結構,位於基板的第一區中;第二閘極結構,與第一區中的第一閘極結構相鄰,其中第二閘極結構與第一閘極結構的隔有第一橫向分隔距離。半導體裝置結構包括第一源極/汲極結構,位於第一閘極結構與第二閘極結構之間,其中第一源極/汲極結構包括:第一源極/汲極結構的第一磊晶層,具有實質上鑽石狀;以及第一源極/汲極結構的第二磊晶層,接觸第一源極/汲極結構的第一磊晶層,並具有第一中心部分與高於第一中心部分的第一邊緣部分。半導體裝置結構包括第二源極/汲極結構,位於第一閘極結構與第二閘極結構之間,其中第二源極/汲極結構包括:第二源極/汲極結構的第一磊晶層,為實質上鑽石狀;以及第二源極/汲極結構的第二磊晶層,接觸第二源極/汲極結構的第一磊晶層,並具有第二中心部分與高於第二中心部分的第二邊緣部分;第三閘極結構,位於基板的第二區中;第四閘極結構,與第二區中的第三閘極結構相鄰,其中第四閘極結構與第三閘極結構的隔有第二橫向分隔距離,且第二橫向分隔距離小於第一橫向分隔距離。半導體裝置結構包括第三源極/汲極結構,位於第三閘極結構與第四閘極結構之間,其中第三閘極結構的第一磊晶層為實質上棒狀。
在一些實施例中,第一區為基板的輸入/輸出電路區,而第二區為基板的核心電路區。
在一些實施例中,第一閘極結構與第二閘極結構各自具有第一閘極長度,第三閘極結構與第四閘極結構各自具有第二閘極長度,且第一閘極長度大於第二閘極長度。
在一些實施例中,半導體裝置更包括:第一閘極間隔物,接觸第一中心部分;以及第一閘極介電層,接觸第一閘極間隔物與第一中心部分。
在一些實施例中,半導體裝置更包括:第二閘極間隔物,接觸第二中心部分;以及第二閘極介電層,接觸第二閘極間隔物與第二中心部分。
在一些實施例中,第三源極/汲極結構更包括:第三源極/汲極結構的第二磊晶層,接觸第三源極/汲極結構的第一磊晶層,且第三源極/汲極結構的第二磊晶層包括:第三中心部分;以及第三邊緣部分,高於第三中心部分。
在一些實施例中,第一源極/汲極結構與第二源極/汲極結構各自具有第一隆起高度,其為第一中心部分與第二中心部分的頂部分別至第一源極/汲極結構與第二源極/汲極結構的底部的距離;而第三源極/汲極結構具有第二隆起高度,其為第三中心部分的頂部至第三源極/汲極結構的底部的距離;以及第二隆起高度大於第一隆起高度。
在一些實施例中,半導體裝置更包括:源極/汲極接點,位於第一源極/汲極結構、第二源極/汲極結構、與第三源極/汲極結構上。
在一些實施例中,半導體裝置更包括:第一矽化物層,位於源極/汲極接點與第一中心部分之間並接觸源極/汲極接點與第一中心部分;第二矽化物層,位於源極/汲極接點與第二中心部分之間並接觸源極/汲極接點與第二中心部分;以及第三矽化物層,位於源極/汲極接點與第三中心部分之間並接觸源極/汲極接點與第三中心部分。
又一實施例為半導體裝置結構的形成方法,其包括自基板形成多個鰭狀物;形成第一閘極結構與第二閘極結構於基板的第一區中,其中第二閘極結構與第一閘極結構隔有第一橫向分隔距離。方法包括形成第三閘極結構與第四閘極結構於基板的第二區中,其中第四閘極結構與第三閘極結構隔有第二橫向分隔距離,且第二橫向分隔距離小於第一橫向分隔距離。方法包括形成第一源極/汲極結構於第一閘極結構與第二閘極結構之間,包括形成第一源極/汲極結構的第一磊晶層於多個鰭狀物的第一鰭狀物上;形成第一源極/汲極結構的第二磊晶層於第一源極/汲極結構的第一磊晶層上,其中控制第一源極/汲極結構的第二磊晶層的形成方法,使(100)表面取向的表面平面上的成長速率大於(110)及(111)表面取向的表面平面上的成長速率;以及形成第一源極/汲極結構的第三磊晶層於第一源極/汲極結構的第二磊晶層上。方法包括形成第二源極/汲極結構於第三閘極結構與第四閘極結構之間,包括形成第二源極/汲極結構的第一磊晶層於鰭狀物的第二鰭狀物上;形成第二源極/汲極結構的第二磊晶層於第二源極/汲極結構的第一磊晶層上;以及形成第二源極/汲極結構的第三磊晶層於第二源極/汲極結構的第二磊晶層上。方法包括形成接點蝕刻停止層於第一源極/汲極結構與第二源極/汲極結構的第三磊晶層上,以及第一閘極結構、第二閘極結構、第三閘極結構、與第四閘極結構的露出表面上。方法包括形成層間介電層於接點蝕刻停止層上。方法包括形成開口穿過層間介電層與接點蝕刻停止層,且開口露出第一源極/汲極結構與第二源極/汲極結構的第三磊晶層的至少一部分。方法包括形成源極/汲極接點於開口中。
在一些實施例中,(100)、(110)、及(111)表面平面的成長速率的比例(100):(110):(111)為約0.8:0.2:0.2至3.5:0.35:0.35。
在一些實施例中,第一源極/汲極結構的第二磊晶層為實質上鑽石狀,而第二源極/汲極結構的第二磊晶層為實質上棒狀。
上述實施例之特徵有利於本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者應理解可採用本發明作基礎,設計並變化其他製程與結構以完成上述實施例之相同目的及/或相同優點。本技術領域中具有通常知識者亦應理解,這些等效置換並未脫離本發明精神與範疇,並可在未脫離本發明之精神與範疇的前提下進行改變、替換、或更動。
α,β:角度 D1,D2:橫向分隔距離 D3,D4,D5,D6,D7,D8,D9,D10,D11:深度 D12,D13:高度差距 D14,D15,D16,D17:距離 E-E,F-F:剖面 H1L,H1S,H2L,H2S,H3L,H3S:高度 L1,L2:閘極長度 100:半導體裝置結構 100L:長通道區 100S:短通道區 101:基板 105:介電鰭狀結構 109:第一介電層 111:第二介電層 112:鰭狀物 113:第三介電層 117:鰭狀物側壁 118:絕緣材料 118a:上表面 119a,119b,166:溝槽 130a,130b:犧牲閘極結構 132:犧牲閘極介電層 134:犧牲閘極層 136:遮罩層 138:閘極間隔物 142a,142b,157:界面 146:磊晶源極/汲極結構 146a:第一磊晶層 146b:第二磊晶層 146c:第三磊晶層 146d:第四磊晶層 147a,147b,149a,149b:晶面 148-c,150-c,155-c,161-c:中心部分 148-e,150-e,155-e,161-e:邊緣部分 153:末端 162:接點蝕刻停止層 164:層間介電層 169a,169b:接點開口 170:閘極介電層 172:閘極層 173:蓋層 174a,174b:置換閘極結構 176:源極/汲極接點 178:矽化物層
圖1A至11A係一些實施例中,製造半導體裝置結構的多種階段沿著第一平面的剖視圖。 圖1B至11B係一些實施例中,製造半導體裝置結構的多種階段沿著垂直於第一平面的第二平面的剖視圖。 圖6C及6D係一些實施例中,圖6A及6B的半導體裝置結構的部分剖視圖。 圖6E及6F係一些實施例中,半導體裝置結構分別沿著圖6C的剖面E-E與圖6D的剖面F-F的剖視圖。 圖12A及12B係一些實施例中,半導體裝置結構的一部分的圖式。
α,β:角度
D14,D15:距離
100:半導體裝置結構
100L:長通道區
101:基板
105:介電鰭狀結構
109:第一介電層
111:第二介電層
112:鰭狀物
113:第三介電層
117:鰭狀物側壁
118:絕緣材料
132:犧牲閘極介電層
138:閘極間隔物
146:磊晶源極/汲極結構
146a:第一磊晶層
146b:第二磊晶層
146c:第三磊晶層
146d:第四磊晶層
147a,147b:晶面
148-c,161-c:中心部分
148-e,161-e:邊緣部分
157:界面
176:源極/汲極接點
178:矽化物層

Claims (1)

  1. 一種半導體裝置結構,包括: 一基板,具有自該基板形成的多個鰭狀物; 一第一源極/汲極結構,包括: 該第一源極/汲極結構的一第一磊晶層,接觸該些鰭狀物的一第一鰭狀物; 該第一源極/汲極結構的一第二磊晶層,形成於該第一源極/汲極結構的該第一磊晶層上; 該第一源極/汲極結構的一第三磊晶層,形成於該第一源極/汲極結構的該第二磊晶層上,且該第一源極/汲極結構的該第三磊晶層包括一中心部分與高於該第一源極/汲極結構的該第三磊晶層的該中心部分的一邊緣部分;以及 該第一源極/汲極結構的一第四磊晶層,形成於該第一源極/汲極結構的該第三磊晶層上; 一第二源極/汲極結構,與該第一源極/汲極結構相鄰並包括: 該第二源極/汲極結構的一第一磊晶層,接觸該些鰭狀物的一第二鰭狀物; 該第二源極/汲極結構的一第二磊晶層,形成於該第二源極/汲極結構的該第一磊晶層上; 該第二源極/汲極結構的一第三磊晶層,形成於該第二源極/汲極結構的該第二磊晶層上,該第二源極/汲極結構的該第三磊晶層包括一中心部分與高於該第二源極/汲極結構的該第三磊晶層的該中心部分的一邊緣部分;其中該第二源極/汲極結構的該第三磊晶層的該中心部分與該邊緣部分分別接觸該第一源極/汲極結構的該第三磊晶層的該中心部分與該邊緣部分;以及 該第二源極/汲極結構的一第四磊晶層,形成於該第二源極/汲極結構的該第三磊晶層上;以及 一源極/汲極接點,覆蓋該第一源極/汲極結構與該第二源極/汲極結構的該些第三磊晶層的所有該些邊緣部分,且該源極/汲極接點覆蓋該第一源極/汲極結構與該第二源極/汲極結構的該些第三磊晶層的該些中心部分的一部分。
TW111110117A 2021-05-05 2022-03-18 半導體裝置結構 TW202245272A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/308,617 US11476342B1 (en) 2021-05-05 2021-05-05 Semiconductor device with improved source and drain contact area and methods of fabrication thereof
US17/308,617 2021-05-05

Publications (1)

Publication Number Publication Date
TW202245272A true TW202245272A (zh) 2022-11-16

Family

ID=83197513

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111110117A TW202245272A (zh) 2021-05-05 2022-03-18 半導體裝置結構

Country Status (3)

Country Link
US (2) US11476342B1 (zh)
CN (1) CN115064491A (zh)
TW (1) TW202245272A (zh)

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8367528B2 (en) * 2009-11-17 2013-02-05 Asm America, Inc. Cyclical epitaxial deposition and etch
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US9171929B2 (en) 2012-04-25 2015-10-27 Taiwan Semiconductor Manufacturing Company, Ltd. Strained structure of semiconductor device and method of making the strained structure
US9093530B2 (en) 2012-12-28 2015-07-28 Taiwan Semiconductor Manufacturing Company, Ltd. Fin structure of FinFET
US9159824B2 (en) 2013-02-27 2015-10-13 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with strained well regions
US9214555B2 (en) 2013-03-12 2015-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. Barrier layer for FinFET channels
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9548303B2 (en) 2014-03-13 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET devices with unique fin shape and the fabrication thereof
US9608116B2 (en) 2014-06-27 2017-03-28 Taiwan Semiconductor Manufacturing Company, Ltd. FINFETs with wrap-around silicide and method forming the same
US9893183B2 (en) * 2014-07-10 2018-02-13 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof
KR102216511B1 (ko) * 2014-07-22 2021-02-18 삼성전자주식회사 반도체 소자
US9564489B2 (en) 2015-06-29 2017-02-07 Taiwan Semiconductor Manufacturing Company, Ltd. Multiple gate field-effect transistors having oxygen-scavenged gate stack
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
US9812363B1 (en) * 2016-11-29 2017-11-07 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET device and method of forming same
US10868181B2 (en) * 2017-09-27 2020-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure with blocking layer and method for forming the same
US11227918B2 (en) * 2018-07-31 2022-01-18 Taiwan Semiconductor Manufacturing Company, Ltd. Melt anneal source and drain regions
US10720530B2 (en) * 2018-09-27 2020-07-21 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and methods of forming same

Also Published As

Publication number Publication date
US20220359682A1 (en) 2022-11-10
US20230042480A1 (en) 2023-02-09
CN115064491A (zh) 2022-09-16
US11476342B1 (en) 2022-10-18
US11929409B2 (en) 2024-03-12

Similar Documents

Publication Publication Date Title
TWI701743B (zh) 半導體裝置與其形成方法
TWI828806B (zh) 半導體裝置與其形成方法
TW202011458A (zh) 半導體裝置的形成方法
TWI725588B (zh) 半導體裝置的形成方法及半導體裝置
US20210313181A1 (en) Cut metal gate refill with void
US20220359518A1 (en) Semiconductor Device and Method
TW202032635A (zh) 半導體裝置及其形成方法
US20220367625A1 (en) Transistor Source/Drain Regions and Methods of Forming the Same
TW202339007A (zh) 半導體裝置及其形成方法
TW202314868A (zh) 製造半導體元件的方法
TWI816801B (zh) 半導體裝置與其形成方法
KR20220134407A (ko) 트랜지스터 게이트 컨택트 및 이를 형성하는 방법
TW202245272A (zh) 半導體裝置結構
TW202207461A (zh) 電晶體及其製造方法
US12002719B2 (en) Gapfill structure and manufacturing methods thereof
TWI836346B (zh) 半導體裝置和其形成方法
US11557518B2 (en) Gapfill structure and manufacturing methods thereof
US11349014B2 (en) Air spacer and method of forming same
CN218498075U (zh) 半导体装置
TWI838669B (zh) 半導體裝置及其形成方法
TWI807706B (zh) 半導體裝置及其製造方法
US20230420520A1 (en) Transistor Source/Drain Regions and Methods of Forming the Same
US20230317785A1 (en) Source/Drain Regions of Semiconductor Device and Methods of Forming the Same
US20230268225A1 (en) Semiconductor device and method of forming the same
US20230378261A1 (en) Semiconductor Device and Method of Forming Same