TW202241226A - 配線電路基板之製造方法 - Google Patents

配線電路基板之製造方法 Download PDF

Info

Publication number
TW202241226A
TW202241226A TW111103863A TW111103863A TW202241226A TW 202241226 A TW202241226 A TW 202241226A TW 111103863 A TW111103863 A TW 111103863A TW 111103863 A TW111103863 A TW 111103863A TW 202241226 A TW202241226 A TW 202241226A
Authority
TW
Taiwan
Prior art keywords
insulating layer
opening
circuit board
thickness direction
resist pattern
Prior art date
Application number
TW111103863A
Other languages
English (en)
Inventor
高倉隼人
柴田直樹
恒川誠
Original Assignee
日商日東電工股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商日東電工股份有限公司 filed Critical 日商日東電工股份有限公司
Publication of TW202241226A publication Critical patent/TW202241226A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process
    • H05K3/061Etching masks
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/05Insulated conductive substrates, e.g. insulated metal substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/0361Stripping a part of an upper metal layer to expose a lower metal layer, e.g. by etching or using a laser

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Structure Of Printed Boards (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

本發明提供一種配線電路基板之製造方法,其適合對應於以微間距形成之配線而以微間距形成金屬支持部。 本發明之配線電路基板之製造方法包含如下步驟:於基材60之厚度方向一面上形成絕緣層20;於絕緣層20之厚度方向一面上形成複數個配線33;於基材60上形成開口部61,該開口部61於厚度方向投影觀察時包含複數個配線33;於絕緣層20之厚度方向另一面上形成具有開口部81a之抗蝕圖案80,該開口部81a具有沿著複數個配線33之圖案形狀;於開口部81a內之絕緣層20上沈積金屬材料12a而形成金屬支持部12;及去除抗蝕圖案80。

Description

配線電路基板之製造方法
本發明係關於一種配線電路基板之製造方法。
已知一種配線電路基板,其具備金屬支持基材、金屬支持基材上之絕緣層、及絕緣層上之複數個配線。於該配線電路基板中,為了提高金屬支持基材側之散熱性,例如將金屬支持基材圖案化,使其具有沿著配線之形狀,而使金屬支持基材之表面積增大。此種配線電路基板之製造方法例如記載於下述專利文獻1中。 [先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開2019-212659號公報
[發明所欲解決之問題]
於專利文獻1所記載之配線電路基板之製造方法中,金屬支持基材以如下方式圖案化。首先,於形成有特定圖案之絕緣層與該絕緣層上之配線的金屬支持基材之厚度方向兩側形成抗蝕圖案。抗蝕圖案將金屬支持基材上期望保留之部分遮蔽。其次,從金屬支持基材之厚度方向單側或兩側,藉由噴霧將蝕刻液吹送至該基材上。蝕刻液浸蝕金屬支持基材而將浸蝕部分去除(濕式蝕刻)。藉由此種濕式蝕刻處理,使金屬支持基材圖案化,針對每個配線形成沿著配線之金屬支持部。
濕式蝕刻處理中所使用之抗蝕圖案之開口部必須足夠寬,以便可供所需量之蝕刻液通過。
又,於濕式蝕刻處理中,利用蝕刻液對金屬支持基材之蝕刻除於該基材之厚度方向上進行之外,亦於與厚度方向正交之面方向上低速進行。因此,金屬支持基材上具有即便於厚度方向投影觀察時被抗蝕圖案遮蔽,亦會被去除之部分(底切之形成)。金屬支持基材上之金屬支持部形成預定部處之抗蝕圖案之遮罩寬度必須較要形成之金屬支持部寬出底切之長度。
此外,金屬支持基材越厚,該基材之濕式蝕刻處理所需之時間越長,因此,所形成之底切越長。因此,金屬支持基材越厚,抗蝕圖案必須越寬。
圖案化後,相鄰之金屬支持部之設計上之配置係考慮抗蝕圖案之上述開口部之寬度與底切之長度而決定。相鄰之金屬支持部間之距離必須足夠長,以確保開口部之寬度與底切之長度。此種配線電路基板之製造方法並不適合對應於以微間距形成之配線而以微間距將金屬支持基材圖案化。
本發明提供一種適合對應於以微間距形成之配線而以微間距形成金屬支持部之配線電路基板之製造方法。 [解決問題之技術手段]
本發明[1]包含一種配線電路基板之製造方法,其包含:第1步驟,其係於基材之厚度方向一面上形成絕緣層;第2步驟,其係於上述絕緣層之厚度方向一面上形成複數個配線;第3步驟,其係於上述基材上形成第1開口部,該第1開口部於厚度方向投影觀察時包含上述複數個配線;第4步驟,其係於上述絕緣層之厚度方向另一面上形成具有第2開口部之抗蝕圖案,該第2開口部具有沿著上述複數個配線之圖案形狀;第5步驟,其係於上述第2開口部內之上述絕緣層之厚度方向另一面上沈積金屬材料而形成金屬支持部;及第6步驟,其係去除上述抗蝕圖案。
於本發明之配線電路基板之製造方法中,如上所述,於第3步驟中在基材上形成第1開口部後,藉由經過第4步驟及第5步驟而形成支持配線之金屬支持部。於第5步驟中,藉由於抗蝕圖案之第2開口部內沈積金屬材料,而形成沿著配線之金屬支持部。因此,相鄰之金屬支持部之配置依存於上述抗蝕圖案上形成之第2開口部之配置。抗蝕圖案由於可藉由光微影技術而圖案化,故此種抗蝕圖案容易以微間距形成開口部。又,於本製造方法中,並非藉由對金屬支持基材之濕式蝕刻處理而形成金屬支持部,因此關於金屬支持部之配置,與上述先前之製造方法不同,無須考慮抗蝕圖案之開口部之寬度與底切之長度。如上所述之本製造方法適合對應於以微間距形成之配線而以微間距形成金屬支持部。
本發明[2]包含如上述[1]中記載之配線電路基板之製造方法,該配線電路基板之製造方法於上述第6步驟之後,進而包含在相鄰之上述配線間於上述絕緣層上形成第3開口部之第7步驟。
此種構成對於確保配線附近之絕緣層之表面積,提高配線之散熱性而言較佳。
本發明[3]包含如上述[2]中記載之配線電路基板之製造方法,其中上述絕緣層具有厚壁部與薄壁部,於上述第2步驟中,在上述厚壁部上形成上述配線,於上述第7步驟中,藉由從厚度方向另一側對上述絕緣層進行蝕刻處理,而去除上述薄壁部,形成上述第3開口部。
此種構成對於在相鄰之配線間,於絕緣層上適當地形成上述第3開口部而言較佳。
本發明[4]包含如上述[1]至[3]中任一項所記載之配線電路基板之製造方法,其中上述金屬支持部具有20 μm以上300 μm以下之厚度。
此種構成對於使金屬支持部兼顧支持強度與散熱性而言較佳。
圖1至圖5表示藉由本發明之配線電路基板之製造方法之一實施方式而製造的配線電路基板X。配線電路基板X於厚度方向T上依序具備金屬支持層10、作為基底絕緣層之絕緣層20、導體層30、及作為覆蓋絕緣層之絕緣層40。配線電路基板X於與厚度方向T正交之方向(面方向)上擴展,具有特定之俯視形狀。圖1、2所示之配線電路基板X之俯視形狀係例示形狀。
金屬支持層10係用以確保配線電路基板X之強度之部位。金屬支持層10具備複數個焊墊部11與複數根金屬支持部12,且具有特定之圖案形狀。例示性地示出金屬支持層10具備兩個焊墊部11與四根金屬支持部12之情形。
兩個焊墊部11(焊墊部11A、焊墊部11B)於第1方向D1上分離。焊墊部11A配置於配線電路基板X之第1方向D1之一端。焊墊部11B配置於配線電路基板X之第1方向D1之另一端。各焊墊部11具有特定之俯視形狀。例示性地示出焊墊部11之俯視形狀為矩形之情形。焊墊部11之厚度較佳為20 μm以上,更佳為50 μm以上,進而較佳為80 μm以上,又,較佳為300 μm以下,更佳為250 μm以下。焊墊部11之厚度可與金屬支持部12之厚度相同,亦可不同。
複數個金屬支持部12係支持後述配線33之部位,從焊墊部11A延伸至焊墊部11B。例示性地示出各金屬支持部12在焊墊部11A、11B間於第1方向D1上直線地延伸之情形。金屬支持部12之第1方向D1之一端與焊墊部11A連接。金屬支持部12之第1方向D1之另一端與焊墊部11B連接。金屬支持部12之從焊墊部11A至焊墊部11B之長度(全長)例如為5~40 mm。
複數個金屬支持部12於第2方向D2上相互分離地配置。第2方向D2與厚度方向T及第1方向D1正交。金屬支持部12之寬度W1(第2方向D2之長度)例如為10 μm以上,較佳為15 μm以上。寬度W1例如為100 μm以下,較佳為50 μm以下。相鄰之金屬支持部12之間之分離距離d1例如為50 μm以上,較佳為80 μm以上。分離距離d1例如為300 μm以下,較佳為150 μm以下。金屬支持部12之分離距離d1相對於寬度W1之比率(d1/W1)例如為0.5以上,較佳為1.2以上。該比率(d1/W1)例如為30以下,較佳為5以下。
金屬支持部12之厚度H1較佳為20 μm以上,更佳為80 μm以上。金屬支持部12之厚度H1較佳為300 μm以下,更佳為250 μm以下。金屬支持部12之厚度H1相對於寬度W1之比率(H1/W1)例如為0.2以上,較佳為1.0以上。該比率(H1/W1)例如為30以下,較佳為5以下。該等構成對於使金屬支持部12兼顧支持強度與散熱性而言較佳。又,金屬支持部12之厚度H1相對於後述配線33之厚度H2之比率(H1/H2)例如為0.4以上,較佳為3.0以上。該比率(H1/H2)例如為100以下,較佳為25以下。
作為金屬支持層10之材料,例如可例舉:銅、銅合金、鋁、鎳、鈦、及42合金。就金屬支持層10之強度之觀點而言,金屬支持層10較佳為包含選自由銅、銅合金、鋁、鎳、及鈦所組成之群中之至少一種,更佳為由選自由銅、銅合金、鋁、鎳、及鈦所組成之群中之至少一種構成。就兼顧金屬支持層10之強度與柔軟性之觀點而言,金屬支持層10較佳為包含銅或銅合金。
絕緣層20配置於金屬支持層10之厚度方向T之一側。於本實施方式中,絕緣層20配置於金屬支持層10之厚度方向T之一面。絕緣層20包含複數個第1部分21與複數個第2部分22,且具有特定之圖案形狀。例示性地示出絕緣層20包含兩個第1部分21(第1部分21A、第1部分21B)與四個第2部分22之情形。
如圖1及圖3所示,第1部分21A配置於金屬支持層10之焊墊部11A上。如圖1及圖4所示,第1部分21B配置於焊墊部11B上。各第1部分21具有特定之俯視形狀。例示性地示出第1部分21之俯視形狀為矩形之情形。第1部分21之厚度較佳為1 μm以上,更佳為3 μm以上,又,較佳為35 μm以下,更佳為20 μm以下。
第2部分22於每個金屬支持部12沿著該金屬支持部12而配置,且從第1部分21A延伸至第1部分21B。複數個部分22對應於複數個金屬支持部12而配置,於第2方向D2上相互分離。各第2部分22之第1方向D1之一端與第1部分21A連接。各第2部分22之第1方向D1之另一端與第1部分21B連接。
如圖5所示,第2部分22具有厚壁部22a與較該厚壁部22a薄之薄壁部22b。厚壁部22a配置於金屬支持部12上。薄壁部22b配置於厚壁部22a之第2方向D2之兩側之各者。厚壁部22a之厚度H3較佳為1 μm以上,更佳為3 μm以上,又,較佳為35 μm以下,更佳為20 μm以下。薄壁部22b之厚度H4只要較厚壁部22a薄即可,較佳為0.5 μm以上,更佳為1 μm以上,又,較佳為未達35 μm,更佳為20 μm以下。厚度H4相對於厚度H3之比率(H4/H3)較佳為0.1以上,更佳為0.2以上,又,較佳為未達1,更佳為0.9以下。
作為絕緣層20之材料,例如可例舉:聚醯亞胺、聚醚腈、聚醚碸、聚對苯二甲酸乙二酯、聚萘二甲酸乙二酯、及聚氯乙烯等樹脂材料,較佳為使用聚醯亞胺(作為後述絕緣層40之材料亦相同)。
導體層30配置於絕緣層20之厚度方向T之一側。於本實施方式中,導體層30配置於絕緣層20之厚度方向T之一面上。導體層30包含複數個第1端子部31、複數個第2端子部32、及複數個配線33,且具有特定之圖案形狀。
第1端子部31配置於第1部分21A上。複數個第1端子部31於第2方向D2上相互隔開間隔而配置。第2端子部32配置於第1部分21B上。複數個第2端子部32於第2方向D2相互隔開間隔而配置。第1端子部31之俯視形狀及第2端子部32之俯視形狀於第2方向D2上較配線33寬。作為端子部31、32之俯視形狀,例如可例舉:圓形、四邊形、及圓角四邊形。作為四邊形,可例舉正方形及長方形。作為圓角四邊形,可例舉,圓角正方形及圓角長方形。例示性地圖示端子部31、32之俯視形狀為長方形之情形。
配線33配置於絕緣層20之第1部分21A上、第2部分22上及第1部分21B上,於第1方向D1上延伸。複數個配線33對應於複數個第2部分22而配置,於第2方向D2上相互分離。各配線33之第1方向D1之一端與第1端子部31連接。各配線33之第1方向D1之另一端與第2端子部32連接。
配線33之寬度W2(第2方向D2之長度)例如為10 μm以上,較佳為20 μm以上。寬度W2例如為80 μm以下,較佳為50 μm以下。配線33之寬度W2相對於上述金屬支持部12之寬度W1之比率(W2/W1)例如為0.1以上,較佳為0.3以上。該比率(W2/W1)例如為4以下,較佳為2以下。
相鄰之配線33間之分離距離d2例如為50 μm以上,較佳為80 μm以上。分離距離d2例如為300 μm以下,較佳為150 μm以下。配線33之分離距離d2相對於寬度W2之比率(d2/W2)例如為0.6以上,較佳為1以上。該比率(d2/W2)例如為30以下,較佳為7.5以下。
作為導體層30之材料,例如可例舉:銅、鎳、金、及該等之合金,較佳為使用銅。導體層30之厚度例如為3 μm以上,較佳為5 μm以上。導體層30之厚度例如為50 μm以下,較佳為30 μm以下。
絕緣層40係以覆蓋導體層30之方式配置於絕緣層20之厚度方向T之一側。於本實施方式中,絕緣層40係以覆蓋配線33之方式配置於絕緣層20之厚度方向T之一面上。絕緣層20上及配線33上之絕緣層40之厚度較佳為2 μm以上,更佳為4 μm以上,又,較佳為60 μm以下,更佳為40 μm以下。
圖6A至圖9C表示本發明之配線電路基板之製造方法之一實施方式。圖6A至圖9C將本製造方法表示為相應於圖5之剖面之變化。於本實施方式中,本製造方法包含:基底絕緣層形成步驟、導體層形成步驟、覆蓋絕緣層形成步驟、第1抗蝕圖案形成步驟、基材圖案化步驟、第1抗蝕圖案去除步驟、第2抗蝕圖案形成步驟、金屬支持層形成步驟、第2抗蝕圖案去除步驟、保護膜形成步驟、基底絕緣層圖案化步驟、及保護膜去除步驟。
於本製造方法中,首先如圖6A所示,於基材60之厚度方向T之一面上形成絕緣層20A(基底絕緣層形成步驟)。
基材60較佳為使用金屬製基材。作為金屬製基材之材料,例如可使用:不鏽鋼、銅、銅合金、鎳、鈦、及42合金。作為不鏽鋼,例如可例舉基於AISI(美國鋼鐵協會)標準之SUS304。基材60之厚度例如為10~50 μm。
絕緣層20A包含相對較厚之第1區域20a(厚壁部)與相對較薄之第2區域20b(薄壁部)。第1區域20a係於絕緣層20A之後述圖案化步驟(如圖9B所示)中殘存而成為絕緣層20之部分。
本步驟中,例如以如下方式形成絕緣層20A。首先,於基材60上,塗佈正型感光性樹脂之溶液(清漆),形成塗膜。其次,藉由將該塗膜加熱而使其乾燥。繼而,對塗膜實施經由特定遮罩之曝光處理、其後之顯影處理、及其後視需要之烘烤處理。於曝光處理中,使對第1區域20a形成預定部位之曝光量相對較小,使對第2區域20b形成預定部位之曝光量相對較大。藉此,可利用本步驟形成包含第1區域20a與第2區域20b之絕緣層20A。本步驟相當於本發明之第1步驟。
其次,如圖6B所示,於絕緣層20A之第1區域20a上形成上述導體層30(導體層形成步驟)。於本步驟中,首先於絕緣層20A上,例如藉由濺鍍法形成第1晶種層(圖式省略)。作為晶種層之材料,例如可例舉Cr、Cu、Ni、Ti、及該等之合金。晶種層可具有單層構造,亦可具有2層以上之多層構造。於晶種層具有多層構造之情形時,該晶種層例如包含作為下層之鉻層與該鉻層上之銅層。其次,於晶種層上形成抗蝕圖案。抗蝕圖案具有形狀與導體層30之圖案形狀相當之開口部。於形成抗蝕圖案時,例如,將感光性抗蝕膜貼合於晶種層上而形成抗蝕膜後,對該抗蝕膜實施經由特定遮罩之曝光處理、其後之顯影處理、及其後視需要之烘烤處理。於形成導體層30時,繼而藉由電鍍法,於抗蝕圖案之開口部內之晶種層上,生長導體層30相關之上述金屬。其次,藉由蝕刻將抗蝕圖案去除。其次,藉由蝕刻將晶種層上因去除抗蝕圖案而露出之部分去除。例如以如上方式,於第1區域20a上形成特定圖案之導體層30(第1端子部31、第2端子部32、配線33)。本步驟相當於本發明之第2步驟。
其次,如圖6C所述,於絕緣層20A上,以覆蓋導體層30之方式形成絕緣層40(覆蓋絕緣層形成步驟)。於本步驟中,首先於絕緣層20A上及導體層30上塗佈感光性樹脂之溶液(清漆),形成塗膜。其次,使該塗膜乾燥。其次,對塗膜實施經由特定遮罩之曝光處理、其後之顯影處理、及其後視需要之烘烤處理。例如可按如上方式形成特定圖案之絕緣層40。
其次,如圖7A所示,於基材60之厚度方向T之另一面上形成抗蝕圖案70(第1抗蝕圖案形成步驟)。抗蝕圖案70具有開口部71,於俯視時具有將基材60之周緣部遮蔽之框形狀。開口部71於厚度方向投影觀察時,具有包含上述配線電路基板X之形狀。於形成抗蝕圖案70時,例如,在將感光性抗蝕膜貼合於基材60之厚度方向T之另一面上而形成抗蝕膜後,對該抗蝕膜實施經由特定遮罩之曝光處理、其後之顯影處理、及其後視需要之烘烤處理(後述抗蝕圖案80之形成方法亦相同)。
其次,如圖7B所示,於基材60上形成開口部61(第1開口部)(基材圖案化步驟)。於本步驟中,將抗蝕圖案70作為蝕刻遮罩,對基材60從厚度方向T之另一側進行濕式蝕刻處理。作為用於濕式蝕刻之蝕刻液,例如可例舉氯化鐵水溶液及氯化銅溶液。蝕刻液之濃度例如為30~55質量%。蝕刻液之溫度例如為20℃~55℃。蝕刻之時間例如為1~15分鐘。如此形成之開口部61於厚度方向投影觀察時具有包含上述配線電路基板X之形狀。即,開口部61於厚度方向投影觀察時具有包含上述複數個配線33之形狀。本步驟相當於本發明之第3步驟。又,本步驟之後,於本實施方式中,在絕緣層20A之厚度方向T之另一面上,例如藉由濺鍍法形成第2晶種層(圖式省略)。關於第2晶種層之材料及層構成,與上文參照圖6B所述之第1晶種層相同。
其次,如圖7C所示,去除抗蝕圖案70(第1抗蝕圖案去除步驟)。
其次,如圖8A所示,於絕緣層20A之厚度方向T之另一面上形成抗蝕圖案80(第2抗蝕圖案形成步驟)。抗蝕圖案80具有開口部81。開口部81於俯視時具有對應於上述導體層30之圖案形狀。開口部81於厚度方向投影觀察時,包含具有沿著複數個配線33之圖案形狀之開口部81a(第2開口部)。本步驟相當於本發明之第4步驟。
其次,如圖8B所示,於開口部81內之絕緣層20A之厚度方向T之另一面上,沈積金屬材料12a而形成上述金屬支持層10(金屬支持層形成步驟)。於本步驟中,具體而言,藉由電鍍法於抗蝕圖案80之開口部81內之晶種層(第2晶種層)上生長金屬材料12a。藉此,於開口部81內形成金屬支持層10。於開口部81a內,藉由金屬材料12a之沈積而形成金屬支持部12。本步驟相當於本發明之第5步驟。
其次,如圖8C所示,去除抗蝕圖案80(第2抗蝕圖案去除步驟)。本步驟相當於本發明之第6步驟。於去除抗蝕圖案80之後,將第2晶種層上因抗蝕圖案去除而露出之部分蝕刻並去除。
其次,如圖9A所示,於絕緣層20A之厚度方向T一側,形成覆蓋導體層30及覆蓋絕緣層40之保護膜90(保護膜形成步驟)。作為保護膜90,例如可使用乾膜抗蝕劑。
其次,如圖9B所示,將絕緣層20A圖案化(基底絕緣層圖案化步驟)。於本步驟中,藉由從厚度方向T之另一側對絕緣層20A進行濕式蝕刻處理,而去除絕緣層20A之第2區域20b,形成開口部20c(第3開口部)。藉此,形成上述絕緣層20,獲得介隔保護膜90而保持於框狀基材70上之配線電路基板X。本步驟相當於本發明之第7步驟。
其次,如圖9C所示,將保護膜90去除(保護膜去除步驟)。藉由去除保護膜90,而將配線電路基板X分離。以如上方式,製造配線電路基板X。
於上述配線電路基板之製造方法中,在導體層形成步驟(圖8B)中,藉由於抗蝕圖案80之開口部81a內沈積金屬材料12a,而形成沿著配線33之金屬支持部12。因此,相鄰之金屬支持部12之配置依存於抗蝕圖案80上形成之開口部81a之配置。抗蝕圖案由於可藉由光微影技術而圖案化,故於此種抗蝕圖案上容易以微間距形成開口部。又,於本製造方法中,並非藉由對金屬支持基材之濕式蝕刻處理而形成金屬支持部12,因此關於金屬支持部12之配置,無須考慮抗蝕圖案之開口部之寬度與底切的長度。如上所述之本製造方法適合對應於以微間距形成配線而以微間距形成金屬支持部。金屬支持部12之寬度W1、相鄰之金屬支持部12之間之分離距離d1、分離距離d1相對於寬度W1之比率(d1/W1)、及金屬支持部12之厚度H1相對於寬度W1之比率(H1/W1)係如上所述。
於本製造方法中,如上所述,包含在相鄰之配線33間於絕緣層20A上形成開口部20c之基底絕緣層圖案化步驟(圖9B)。此種構成對確保配線33附近之絕緣層20之表面積,提高配線33之散熱性而言較佳。
本製造方法中,基底絕緣層形成步驟(圖6A)中所形成之絕緣層20A具有第1區域20a(厚壁部)與第2區域20b(薄壁部),於導體層形成步驟(圖6B)中,於第1區域20a上形成配線33,於基底絕緣層圖案化步驟(圖9B)中,藉由從厚度方向另一側對絕緣層20A進行蝕刻處理,而去除第2區域20b(薄壁部),形成開口部20c。此種構成對於在相鄰之配線33間於絕緣層20A上適當地形成開口部20c而言較佳。
10:金屬支持層 11:焊墊部 11A:焊墊部 11B:焊墊部 12:金屬支持部 12a:金屬材料 20:絕緣層 20A:絕緣層 20a:第1區域(厚壁部) 20b:第2區域(薄壁部) 20c:開口部(第3開口部) 21:第1部分 21A:第1部分 21B:第1部分 22:第2部分 22a:厚壁部 22b:薄壁部 30:導體層 31:第1端子部 32:第2端子部 33:配線 40:絕緣層 60:基材 61:開口部(第1開口部) 70:抗蝕圖案 71:開口部 80:抗蝕圖案 81:開口部(第2開口部) 81a:開口部 90:保護膜 d1:分離距離 D1:第1方向 D2:第2方向 H1:厚度 T:厚度方向 W1:寬度 W2:寬度 X:配線電路基板
圖1係藉由本發明之配線電路基板之製造方法之一實施方式而製造的配線電路基板之俯視圖。 圖2係圖1所示之配線電路基板之仰視圖。 圖3係沿著圖1之III-III線之剖視圖。 圖4係沿著圖1之IV-IV線之剖視圖。 圖5係沿著圖1之V-V線之剖視圖。 圖6A~圖6C係本發明之配線電路基板之製造方法之一實施方式的步驟圖之一部分。圖6A表示基底絕緣層形成步驟,圖6B表示導體層形成步驟,圖6C表示覆蓋絕緣層形成步驟。 圖7A~圖7C表示繼圖6C所示之步驟之後之步驟。圖7A表示第1抗蝕圖案形成步驟,圖7B表示基材圖案化步驟,圖7C表示第1抗蝕圖案去除步驟。 圖8A~圖8C表示繼圖7C所示之步驟之後之步驟。圖8A表示第2抗蝕圖案形成步驟,圖8B表示金屬支持層形成步驟,圖8C表示第2抗蝕圖案去除步驟。 圖9A~圖9C表示繼圖8C所示之步驟之後之步驟。圖9A表示保護膜形成步驟,圖9B表示基底絕緣層圖案化步驟,圖9C表示保護膜去除步驟。
20:絕緣層
21:第1部分
21A:絕緣層
21B:第1部分
30:導體層
31:第1端子部
32:第2端子部
33:配線
40:絕緣層
D1:第1方向
D2:第2方向
X:配線電路基板

Claims (4)

  1. 一種配線電路基板之製造方法,其包含: 第1步驟,其係於基材之厚度方向一面上形成絕緣層; 第2步驟,其係於上述絕緣層之厚度方向一面上形成複數個配線; 第3步驟,其係於上述基材上形成第1開口部,該第1開口部於厚度方向投影觀察時包含上述複數個配線; 第4步驟,其係於上述絕緣層之厚度方向另一面上形成具有第2開口部之抗蝕圖案,該第2開口部具有沿著上述複數個配線之圖案形狀; 第5步驟,其係於上述第2開口部內之上述絕緣層之厚度方向另一面上,沈積金屬材料而形成金屬支持部;及 第6步驟,其係去除上述抗蝕圖案。
  2. 如請求項1之配線電路基板之製造方法,其於上述第6步驟之後,進而包含在相鄰之上述配線間於上述絕緣層上形成第3開口部之第7步驟。
  3. 如請求項2之配線電路基板之製造方法,其中上述絕緣層具有厚壁部與薄壁部,於上述第2步驟中,在上述厚壁部上形成上述配線,於上述第7步驟中,藉由從厚度方向另一側對上述絕緣層進行蝕刻處理,而去除上述薄壁部,形成上述第3開口部。
  4. 如請求項1至3中任一項之配線電路基板之製造方法,其中上述金屬支持部具有20 μm以上300 μm以下之厚度。
TW111103863A 2021-03-23 2022-01-28 配線電路基板之製造方法 TW202241226A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021048253A JP2022147128A (ja) 2021-03-23 2021-03-23 配線回路基板の製造方法
JP2021-048253 2021-03-23

Publications (1)

Publication Number Publication Date
TW202241226A true TW202241226A (zh) 2022-10-16

Family

ID=83395329

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111103863A TW202241226A (zh) 2021-03-23 2022-01-28 配線電路基板之製造方法

Country Status (5)

Country Link
JP (1) JP2022147128A (zh)
KR (1) KR20230160259A (zh)
CN (1) CN116982413A (zh)
TW (1) TW202241226A (zh)
WO (1) WO2022201833A1 (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004134480A (ja) * 2002-10-09 2004-04-30 Seiko Epson Corp 半導体装置及びその製造方法
JP6152677B2 (ja) * 2013-03-27 2017-06-28 大日本印刷株式会社 サスペンション用基板
JP6587373B2 (ja) * 2013-07-03 2019-10-09 三菱電機株式会社 セラミック回路基板、放熱器付セラミック回路基板、及びセラミック回路基板の製造方法
JP7066528B2 (ja) 2018-05-31 2022-05-13 日東電工株式会社 配線回路基板、その製造方法および配線回路シート
JP6985211B2 (ja) * 2018-05-31 2021-12-22 日東電工株式会社 配線回路基板
WO2020056165A1 (en) * 2018-09-14 2020-03-19 Raytheon Company Module base with integrated thermal spreader and heat sink for thermal and structural management of high-performance integrated circuits or other devices

Also Published As

Publication number Publication date
WO2022201833A1 (ja) 2022-09-29
JP2022147128A (ja) 2022-10-06
KR20230160259A (ko) 2023-11-23
CN116982413A (zh) 2023-10-31

Similar Documents

Publication Publication Date Title
JP3843027B2 (ja) プリント配線板の製造方法
TW202241226A (zh) 配線電路基板之製造方法
JP2022030666A (ja) 配線回路基板の製造方法、および配線回路基板
TW202207767A (zh) 配線電路基板集合體片材及其製造方法
JP7204856B2 (ja) 配線回路基板
US20240107664A1 (en) Method for producing wiring circuit board and wiring circuit board
US20240107667A1 (en) Method for producing wiring circuit board
JP7179044B2 (ja) 配線回路基板
TW202203716A (zh) 配線電路基板
US20240114628A1 (en) Method for producing wiring circuit board and wiring circuit board
US20240107683A1 (en) Wiring circuit board
US20230008736A1 (en) Manufacturing method for double-sided wiring circuit board and double- sided wiring circuit board
TW202332345A (zh) 配線電路基板及其製造方法
US20240015884A1 (en) Wiring circuit board and method for producing wiring circuit board
KR20230133292A (ko) 배선 회로 기판
TW202130233A (zh) 配線電路基板
JP2022115402A (ja) 配線回路基板
JP2022115403A (ja) 配線回路基板
TW202418896A (zh) 配線電路基板之製造方法、及配線電路基板
TW202418897A (zh) 配線電路基板之製造方法
TW202332332A (zh) 配線電路基板及其製造方法
TW202145840A (zh) 配線電路基板集合體片材