TW202230511A - 基板處理方法及基板處理裝置 - Google Patents

基板處理方法及基板處理裝置 Download PDF

Info

Publication number
TW202230511A
TW202230511A TW110146298A TW110146298A TW202230511A TW 202230511 A TW202230511 A TW 202230511A TW 110146298 A TW110146298 A TW 110146298A TW 110146298 A TW110146298 A TW 110146298A TW 202230511 A TW202230511 A TW 202230511A
Authority
TW
Taiwan
Prior art keywords
substrate
film
temperature
substrate processing
etching
Prior art date
Application number
TW110146298A
Other languages
English (en)
Inventor
箕浦佑也
榎本隆
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202230511A publication Critical patent/TW202230511A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/0206Cleaning during device manufacture during, before or after processing of insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/0206Cleaning during device manufacture during, before or after processing of insulating layers
    • H01L21/02063Cleaning during device manufacture during, before or after processing of insulating layers the processing being the formation of vias or contact holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31127Etching organic layers
    • H01L21/31133Etching organic layers by chemical means
    • H01L21/31138Etching organic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67109Apparatus for thermal treatment mainly by convection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67161Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers
    • H01L21/67167Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers surrounding a central transfer chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67248Temperature monitoring
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6831Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
    • H01L21/6833Details of electrostatic chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32009Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
    • H01J37/32422Arrangement for selecting ions or species in the plasma

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

本發明之課題在於將藉由蝕刻工序而堆積之包含過渡金屬之反應產物去除。 本發明提供一種基板處理方法,其具有如下工序:準備形成有積層膜之基板,該積層膜至少具有蝕刻對象膜、配置於上述蝕刻對象膜之下層之基底層、及配置於上述蝕刻對象膜之上層之遮罩;藉由電漿並經由上述遮罩來蝕刻上述蝕刻對象膜;以及於上述蝕刻工序之後,對基板以所期望之溫度進行熱處理;上述遮罩與上述基底層之至少一者含有過渡金屬。

Description

基板處理方法及基板處理裝置
本發明係關於一種基板處理方法及基板處理裝置。
已知有對積層有氧化矽層與氮化矽層之半導體晶圓於低溫環境下蝕刻高縱橫比之孔之方法(例如,參照專利文獻1)。於使用含氫氣體對含有氮化矽之蝕刻對象膜進行蝕刻時,產生反應產物,於蝕刻處理之後堆積於蝕刻對象膜之表面或側壁。 [先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開2016-207840號公報
[發明所欲解決之問題]
本發明提供一種能夠將藉由蝕刻工序而堆積之包含過渡金屬之反應產物去除之基板處理方法及基板處理裝置。 [解決問題之技術手段]
根據本發明之一態樣,提供一種基板處理方法,其具有如下工序:準備形成有積層膜之基板,該積層膜至少具有蝕刻對象膜、配置於上述蝕刻對象膜之下層之基底層、及配置於上述蝕刻對象膜之上層之遮罩;藉由電漿並經由上述遮罩蝕刻上述蝕刻對象膜;以及於上述蝕刻工序之後,對基板以所期望之溫度進行熱處理;上述遮罩與上述基底層之至少一者含有過渡金屬。 [發明之效果]
根據一態樣,可將藉由蝕刻工序而堆積之包含過渡金屬之反應產物去除。
以下,參照圖式對用以實施本發明之形態進行說明。於各圖式中,有時對相同構成部分標註相同符號,省略重複之說明。
[基板處理系統] 首先,參照圖1對實施方式之基板處理系統1之一例進行說明。圖1係表示實施方式之基板處理系統1之一例之圖。於基板處理系統1中,執行實施方式之包含蝕刻工序與熱處理工序之基板處理方法。但是,並不限定於此,於基板處理系統1中,亦可執行蝕刻工序與灰化工序。或者,亦可執行包含蝕刻工序、熱處理工序、及灰化工序之基板處理方法。
基板處理系統1具有處理室211~214、真空搬送室220、裝載閉鎖室231、232、大氣搬送室240、負載埠251~253、閘閥261~268、及控制部270。
處理室211具有載置基板W之載台ST,且經由閘閥261而與真空搬送室220連接。同樣地,處理室212具有載置基板之載台ST,且經由閘閥262而與真空搬送室220連接。處理室213具有載置基板之載台ST,且經由閘閥263而與真空搬送室220連接。處理室214具有載置基板之載台ST,且經由閘閥264而與真空搬送室220連接。處理室211~214內被減壓為特定之真空環境,於其內部對基板實施所期望之處理(蝕刻處理、熱處理、灰化處理等)。再者,用以進行處理室211~214中之處理之各部之動作藉由控制部270控制。
真空搬送室220內被減壓為特定之真空環境。又,於真空搬送室220設置有搬送機構221。搬送機構221對處理室211~214、裝載閉鎖室231、232搬送基板。再者,搬送機構221之動作藉由控制部270而控制。
裝載閉鎖室231具有載置基板之載台231a,且經由閘閥265而與真空搬送室220連接,經由閘閥267而與大氣搬送室240連接。同樣地,裝載閉鎖室232具有載置基板之載台232a,且經由閘閥266而與真空搬送室220連接,經由閘閥268而與大氣搬送室240連接。裝載閉鎖室231、232內可切換大氣環境與真空環境。再者,裝載閉鎖室231、232內之真空環境或者大氣環境之切換藉由控制部270而控制。
大氣搬送室240內成為大氣環境,例如形成有清潔空氣之降流。又,於大氣搬送室240設置有搬送機構241。搬送機構221對裝載閉鎖室231、232、下述負載埠251~253之載體C搬送基板。再者,搬送機構241之動作藉由控制部270控制。
負載埠251~253設置於大氣搬送室240之長邊之壁面。負載埠251~253供收容有基板之載體C或空載體C安裝。作為載體C,例如,可使用FOUP(Front Opening Unified Pod,前開式晶圓盒)等。
閘閥261~268構成為能夠開閉。再者,閘閥261~268之開閉藉由控制部270控制。
控制部270藉由進行處理室211~214之動作、搬送機構221、241之動作、閘閥261~268之開閉、裝載閉鎖室231、232內之真空環境或者大氣環境之切換等,對基板處理系統1之整體進行控制。
其次,對基板處理系統1之動作之一例進行說明。例如,控制部270打開閘閥267,並且控制搬送機構241,例如使收容於負載埠251之載體C之基板搬送至裝載閉鎖室231之載台231a。控制部270關閉閘閥267,使裝載閉鎖室231內為真空環境。
控制部270打開閘閥261、265,並且控制搬送機構221,使裝載閉鎖室231之基板搬送至處理室211之載台ST。控制部270關閉閘閥261、265,使處理室211動作。藉此,於處理室211對基板實施特定之處理(例如,蝕刻處理等)。
其次,控制部270打開閘閥261、263,並且控制搬送機構221,使由處理室211處理過之基板搬送至處理室213之載台ST。控制部270關閉閘閥261、263,使處理室213動作。藉此,於處理室213對基板實施特定之處理(例如,下述熱處理等)。
控制部270亦可使於處理室211、212處理過之基板搬送至處理室213、214之載台ST。於本實施方式中,亦可根據處理室213及處理室214之動作狀態將於處理室211、212處理過之基板搬送至處理室213或處理室214,進行灰化處理。控制部270可使用處理室213與處理室214對複數個基板並行地進行特定之處理(例如,蝕刻處理、熱處理等)。藉此,可提高生產性。
控制部270控制搬送機構221使蝕刻處理後經熱處理之基板(或經灰化處理之基板)搬送至裝載閉鎖室231之載台231a或裝載閉鎖室232之載台232a。控制部270使裝載閉鎖室231或裝載閉鎖室232內為大氣環境。控制部270打開閘閥267或閘閥268,並且控制搬送機構241,使裝載閉鎖室232之基板搬送至例如負載埠253之載體C並收容。
如此,根據圖1所示之基板處理系統1,於各處理室對基板實施處理之期間,不將基板曝露於大氣,即不破壞真空即可對基板實施蝕刻處理、熱處理、灰化處理等。
[基板處理裝置] 其次,參照圖2及圖3,對用以實現處理室211~214之至少任一個處理室之基板處理裝置進行說明。圖2及圖3係表示實施方式之基板處理裝置之一例之圖。於圖2之基板處理裝置2中,對基板W進行利用電漿之蝕刻工序及/或利用電漿之灰化工序。於圖3之基板處理裝置3中,對基板W進行烘焙工序或利用自由基之灰化工序。
於烘焙工序中,藉由加熱基板W之熱能,使包含矽Si、氮N及氟F之反應產物昇華、去除。就包含矽Si、氮N及氟F之反應產物而言,作為於蝕刻工序中產生、堆積於蝕刻對象膜且包含矽Si、氮N及氟F之反應產物之一例,可列舉氟矽化銨。包含矽Si、氮N及氟F之反應產物係第2反應產物之一例。烘焙工序係對基板W進行熱處理之工序之一例。
第2反應產物包含於蝕刻工序中產生、堆積於蝕刻對象膜且包含氮N、氫H、及鹵素之反應產物。作為包含氮N、氫H、及鹵素之反應產物之一例,可列舉鹵化銨。第2反應產物亦可包含銨、氯化銨、溴化銨、碘化銨中之至少一種。
於利用電漿之灰化(以下,亦稱為「電漿灰化」)工序中,使用電漿中之自由基之供給及來自電漿之離子照射能量去除有機膜之遮罩。於電漿灰化工序中,亦將於蝕刻工序中產生之包含碳C與氟F之反應產物去除。於蝕刻工序中產生之CF聚合物等包含碳C與氟F之反應產物係第3反應產物之一例。
於利用自由基之灰化(以下,亦稱為「自由基灰化」)工序中,不使用來自電漿之離子,而藉由自由基之供給與加熱基板W之熱能去除有機膜之遮罩。於自由基灰化工序中,亦將蝕刻工序中產生之包含碳C與氟F之反應產物去除。
再者,於電漿灰化工序、自由基灰化工序中,灰化速率不同。於電漿灰化工序中,由於使用自由基與離子進行灰化,故而與使用自由基進行灰化之自由基蝕刻工序相比灰化速率變高。又,於電漿灰化工序與自由基灰化工序中控制之溫度帶不同。自由基灰化工序與電漿灰化工序均對基板W進行溫度控制,故而亦係對基板W進行熱處理之工序之一例。
(基板處理裝置2) 以下,首先,參照圖2對能夠執行電漿灰化工序之基板處理裝置2進行說明。基板處理裝置2進行蝕刻(電漿蝕刻)工序,然後,亦可進行電漿灰化工序。
基板處理裝置2具有處理容器10。處理容器10於其中提供處理室10s。處理容器10包含本體12。本體12具有大致圓筒形狀。本體12例如由鋁形成。於本體12之內壁面上,設置有具有耐蝕性之膜。具有耐蝕性之膜由氧化鋁(alumina)、氧化釔之類的陶瓷形成,可為經陽極氧化處理之氧化膜。
於本體12之側壁形成有通路12p。基板W於在處理室10s與處理容器10之外部之間搬送時,通過通路12p。通路12p能夠藉由閘閥12g而開閉。閘閥12g沿著本體12之側壁設置。
於本體12之底部上設置有支持部13。支持部13由絕緣材料形成。支持部13具有大致圓筒形狀。支持部13於處理室10s內,自本體12之底部向上方延伸。於支持部13上,設置有包圍基板之周圍之邊緣環25(亦被稱為聚焦環)。邊緣環25具有大致圓筒形狀,亦可由矽等形成。
基板處理裝置2進而具備載台ST。載台ST由支持部13支持。載台ST設置於處理室10s內,以支持基板W之方式構成。
載台ST具有下部電極18及一個例示性實施方式之靜電吸盤20。載台ST可進而具有電極板16。電極板16例如由鋁之類的導體形成,具有大致圓盤形狀。下部電極18設置於電極板16上。下部電極18例如由鋁之類的導體形成,具有大致圓盤形狀。下部電極18電性地連接於電極板16。下部電極18之外周面及電極板16之外周面由支持部13包圍。
靜電吸盤20設置於下部電極18上。靜電吸盤20之電極經由開關20s而連接於直流電源20p。若將來自直流電源20p之電壓施加至電極,則藉由靜電引力而基板W保持於靜電吸盤20。靜電吸盤20支持基板W及邊緣環25。電極板16及下部電極18係支持靜電吸盤20之基台之一例。
於下部電極18之內部設置有流路18f。自設置於處理容器10之外部之冷卻器單元經由配管22a而對流路18f供給熱交換介質(例如冷媒)。供給至流路18f之熱交換介質經由配管22b而返回至冷卻器單元。於基板處理裝置2中,載置於靜電吸盤20上之基板W之溫度藉由熱交換介質與下部電極18之熱交換而調整。
於基板處理裝置2設置有氣體供給管線24。氣體供給管線24將來自傳熱氣體供給機構之傳熱氣體(例如He氣體)供給至靜電吸盤20之上表面與基板W之下表面之間。
基板處理裝置2進而具備上部電極30。上部電極30設置於載台ST之上方。上部電極30經由構件32而支持於本體12之上部。構件32由具有絕緣性之材料形成。上部電極30與構件32將本體12之上部開口關閉。
上部電極30可包含頂板34及支持體36。頂板34之下表面係處理室10s之側之下表面,劃分形成處理室10s。頂板34可由焦耳熱較之低電阻之導電體或半導體形成。於頂板34形成有複數個氣體噴出孔34a。複數個氣體噴出孔34a於頂板34之板厚方向貫通頂板34。
支持體36支持頂板34使之裝卸自如。支持體36由鋁之類的導電性材料形成。於支持體36之內部設置有氣體擴散室36a。於支持體36形成有複數個氣體孔36b。複數個氣體孔36b自氣體擴散室36a向下方延伸。複數個氣體孔36b與複數個氣體噴出孔34a分別連通。於支持體36形成有氣體導入口36c。氣體導入口36c連接於氣體擴散室36a。於氣體導入口36c連接有氣體供給管38。
於氣體供給管38連接有包含氣體源群40、流量控制器群44及閥群42之氣體供給部GS。氣體源群40經由流量控制器群44及閥群42而連接於氣體供給管38。氣體源群40包含複數個氣體源。閥群42包含複數個開閉閥。流量控制器群44包含複數個流量控制器。流量控制器群44之複數個流量控制器之各者係質量流量控制器或壓力控制式之流量控制器。氣體源群40之複數個氣體源之各者經由流量控制器群44之對應之流量控制器及閥群42之對應之開閉閥而連接於氣體供給管38。電源70連接於上部電極30。電源70將用以使處理室10s內存在之正離子饋入至頂板34之電壓施加至上部電極30。
於基板處理裝置2中,沿著本體12之內壁面,裝卸自如地設置有遮蔽件46。遮蔽件46亦設置於支持部13之外周。遮蔽件46防止蝕刻副產物等反應產物附著於本體12。遮蔽件46例如藉由於由鋁形成之構件之表面形成具有耐蝕性之膜而構成。具有耐蝕性之膜可為氧化鋁或氧化釔之類的氧化膜。
於支持部13與本體12之側壁之間,設置有擋板48。擋板48例如藉由於由鋁形成之構件之表面形成具有耐蝕性之膜而構成。具有耐蝕性之膜可為氧化鋁或氧化釔之類的氧化膜。於擋板48形成有複數個貫通孔。於擋板48之下方且本體12之底部設置有排氣口12e。於排氣口12e經由排氣管52而連接有排氣裝置50。排氣裝置50具有壓力調整閥及渦輪分子泵之類的真空泵。
基板處理裝置2具備施加電漿產生用之高頻HF之電力之第1高頻電源62。第1高頻電源62構成為為了於處理容器10內自氣體產生電漿,而產生高頻HF之電力。高頻HF之頻率例如為27 MHz~100 MHz之範圍內之頻率。
第1高頻電源62經由匹配器66而電性地連接於下部電極18。匹配器66具有匹配電路。匹配器66之匹配電路構成為使第1高頻電源62之負載側(下部電極側)之阻抗與第1高頻電源62之輸出阻抗匹配。於另一實施方式中,第1高頻電源62亦可經由匹配器66而電性地連接於上部電極30。
基板處理裝置2可進而具備施加離子饋入用之高頻LF之電力之第2高頻電源64。第2高頻電源64構成為產生高頻LF之電力。高頻LF主要具有適合於將離子饋入至基板W之頻率,例如為400 kHz~13.56 MHz之範圍內之頻率。或者,高頻LF亦可為具有矩形之波形之脈衝狀之電壓。
第2高頻電源64經由匹配器68而電性地連接於下部電極18。匹配器68具有匹配電路。匹配器68之匹配電路構成為使第2高頻電源64之負載側(下部電極側)之阻抗與第2高頻電源64之輸出阻抗匹配。
基板處理裝置2可進而具備第2控制部80。第2控制部80可為具備處理器、記憶體之類的記憶部、輸入裝置、顯示裝置、信號之輸入輸出介面等之電腦。第2控制部80對基板處理裝置2之各部進行控制。於第2控制部80中,使用輸入裝置,操作員為了管理基板處理裝置2可進行指令之輸入操作等。又,於第2控制部80中,可藉由顯示裝置,而將基板處理裝置2之運轉情況可視化後顯示。進而,於第2控制部80之記憶部,儲存控制程式及製程配方資料。控制程式係為了由基板處理裝置2執行各種處理,藉由第2控制部80之處理器而執行。第2控制部80之處理器執行控制程式,根據製程配方資料對基板處理裝置2之各部進行控制,藉此由基板處理裝置2執行各種製程,例如電漿處理方法。
(基板處理裝置3) 其次,參照圖3對能夠執行自由基灰化工序之基板處理裝置3進行說明。圖3係表示基板處理裝置3之一例之圖。基板處理裝置3具有處理容器101及控制部130。本實施方式中之基板處理裝置3對形成於基板W上之有機膜使用ICP(Inductively Coupled Plasma,感應耦合電漿)進行自由基灰化處理。
基板處理裝置3例如具有內壁面經陽極氧化處理之由鋁形成之大致圓筒形狀之氣密的處理容器101。處理容器101接地。處理容器101藉由上部頂板102而劃分為上下,上部頂板102之上表面側成為收容天線113之天線室103,上部頂板102之下表面側成為產生電漿之處理室104。於本實施方式中,上部頂板102由石英形成,構成處理室104之頂壁。再者,上部頂板102亦可由Al 2O 3等陶瓷構成。
於上部頂板102之下方,設置有由石英形成為板狀之離子阱111。離子阱111將處理室104內之空間於上下分割為空間S1及空間S2。離子阱111抑制空間S1內產生之電漿中所包含之離子向空間S2滲入。於離子阱111形成有於離子阱111之厚度方向貫通之多數個貫通孔112,空間S1內產生之電漿中所包含之電子或自由基可經由各貫通孔112而滲入至空間S2。
於處理室104之側壁104a,設置有一端與空間S1連通、另一端與氣體供給機構120連通之氣體供給管124。自氣體供給機構120供給之氣體經由氣體供給管124而供給至空間S1內。氣體供給機構120具有氣體源群121、流量控制器群122、及閥群123。
閥群123包含複數個開閉閥。流量控制器群122包含複數個流量控制器。流量控制器群122之複數個流量控制器之各者係質量流量控制器或壓力控制式之流量控制器。氣體源群121供給含氧氣體或惰性等複數種氣體。含氧氣體例如為O 2氣體,惰性氣體例如為Ar或N 2氣體。氣體源群121之複數個氣體源之各者經由流量控制器群122之對應之流量控制器及閥群123之對應之開閉閥而連接於氣體供給管124。氣體供給機構120係氣體供給部之一例。
於天線室103內配設有天線113。天線113具有由銅或鋁等導電性較高之金屬形成之天線用線113a。天線用線113a形成為環狀或螺旋狀等任意形狀。天線113藉由利用絕緣性構件構成之間隔件117而與上部頂板102相隔。
於天線用線113a之端子118,連接有向天線室103之上方延伸之供電構件116之一端。於供電構件116之另一端連接有供電線119之一端,於供電線119之另一端經由匹配器114而連接有高頻電源115。高頻電源115經由匹配器114、供電線119、供電構件116、及端子118而對天線113供給例如13.56 MHz之頻率之高頻電力。藉此,於處於天線113之下方之處理室104內之空間S1形成感應電場,藉由該感應電場,而將自氣體供給管124供給之氣體電漿化,於空間S1內產生感應耦合電漿。天線113係電漿產生部之一例。
於處理室104之底壁,隔著由絕緣性構件形成之間隔件126,設置有載置基板W之載台ST。載台ST具有:基材131,其設置於間隔件126之上;靜電吸盤132,其設置於基材131之上;以及保護構件133,其由絕緣性構件形成,且覆蓋基材131及靜電吸盤132之側壁。基材131及靜電吸盤132呈與基板W之形狀對應之圓形狀,載台ST之整體形成為圓筒狀。間隔件126及保護構件133由氧化鋁等絕緣性陶瓷構成。
靜電吸盤132設置於基材131之上表面。靜電吸盤132具有包括陶瓷熔射膜之介電層145、及埋入至介電層145之內部之電極146。電極146例如可取板狀、膜狀、格子狀、網狀等各種形態。於電極146經由供電線147而連接有直流電源148,施加有自直流電源148供給之直流電壓。自直流電源148經由供電線147而施加至電極146之直流電壓藉由開關(未圖示)控制。藉由自直流電源148施加之直流電壓,於電極146產生庫侖力或約翰遜-拉貝克力等靜電吸附力,將載置於靜電吸盤132上之基板W吸附保持於靜電吸盤132之上表面。作為靜電吸盤132之介電層145,可使用Al 2O 3或Y 2O 3等。
再者,於載台ST之基材131內,設置有用以控制基板W之溫度之溫度調節機構及溫度感測器(均未圖示)。又,於處理室104之側壁104a內,亦設置有用以控制處理室104內之氣體之溫度之溫度調節機構及溫度感測器(均未圖示)。又,於處理容器101設置有傳熱氣體供給機構(未圖示),該傳熱氣體供給機構於將基板W載置於載台ST之狀態下,將用以調節基板W與載台ST之間之熱傳遞量之傳熱氣體,例如He氣體供給至基板W與載台ST之間。進而,於載台ST,用以進行基板W之交接之複數個升降銷(未圖示)相對於靜電吸盤132之上表面能夠突出沒入地設置。
於處理室104之側壁104a,設置有用以將基板W向處理室104內搬入、將基板W自處理室104內搬出之搬入搬出口155,搬入搬出口155能夠藉由閘閥G而開閉。藉由將閘閥G控制為打開狀態,能夠經由搬入搬出口155而實現基板W之搬入及搬出。
於處理室104之底壁形成有排氣口159,於排氣口159設置有排氣機構160。排氣機構160具有APC(Auto Pressure Controller,自動壓力控制器)閥162、及經由排氣管161而將處理室104內排氣之真空泵163。APC閥162調整連接於排氣口159之排氣管161之開度,控制處理室104內之壓力。藉由真空泵163而將處理室104內排氣,於利用電漿之蝕刻處理中,藉由調整APC閥162之開度,將處理室104內維持為特定之真空度。
控制部130具有ROM(Read Only Memory,唯讀記憶體)或RAM(Random Access Memory,隨機存取記憶體)等記憶體及CPU(Central Processing Unit,中央處理單元)等處理器。控制部130內之處理器藉由將儲存於控制部130內之記憶體之程式讀出並執行,而控制處理容器101之各部。
[膜構造] 其次,參照圖4對實施方式之形成於基板W之膜構造進行說明。圖4係表示實施方式之形成於基板W之膜構造之一例的圖。如圖4(a)所示,於基板W形成有將氧化矽(SiO 2)層300a與氮化矽(SiN)層300b交替地積層而成之蝕刻對象膜300,作為蝕刻對象膜之一例。於蝕刻對象膜300之下層配置有鎢層303作為基底層之一例。於蝕刻對象膜300之上層配置有遮罩301。再者,該膜構造係一例,只要於基板W形成有至少具有蝕刻對象膜、配置於蝕刻對象膜之下層之基底層、及配置於蝕刻對象膜之上層之遮罩之積層膜即可。鎢層303亦可為含鎢膜。
例如,基底層亦可為鎢層303以外之過渡金屬。又,並不限定於此,只要遮罩301與基底層之至少一者含有過渡金屬即可。於本實施方式中,於與形成於遮罩301之孔H之下方之孔H對應的位置,配置有鎢層303。
於蝕刻工序中,將過渡金屬作為基底層而對蝕刻對象膜300進行蝕刻。於本實施方式中,使用鎢層303作為基底層對蝕刻對象膜300進行蝕刻。於將基板溫度控制為0℃以下進行之蝕刻(以下,稱為「低溫蝕刻」)中,產生包含過渡金屬之反應產物。圖4(b)表示於低溫蝕刻中蝕刻進展至鎢層303露出為止時之狀態之一例。於鎢層303上及蝕刻對象膜300之側壁,堆積有含有鎢之反應產物304。
於遮罩使用過渡金屬之情形時,藉由低溫蝕刻而產生含有過渡金屬之反應產物。藉由低溫蝕刻而堆積於蝕刻對象膜300及遮罩301之至少任一者之包含鎢等過渡金屬之反應產物係第1反應產物之一例。第1反應產物亦可為過渡金屬之鹵化物。例如於使用鎢層303作為基底層之情形時,第1反應產物亦可為鎢之鹵化物。
蝕刻對象膜300之蝕刻使用包含CF系氣體之氣體。藉由使用CF系氣體之電漿經由遮罩301對蝕刻對象膜300進行蝕刻,而於蝕刻對象膜300形成孔H或狹縫形狀之槽。若使用CF系氣體或CHF系氣體之電漿對氧化矽層300a與氮化矽層300b進行蝕刻,則於蝕刻工序中產生氟矽化銨(AFS)之反應產物,堆積於蝕刻對象膜300上。氟矽化銨之反應產物係包含氮N、氫H及鹵素之第2反應產物之一例。
堆積於蝕刻對象膜之第2反應產物亦可為鹵化銨。第2反應產物亦可包含銨、氯化銨、溴化銨、碘化銨中之至少一種。
[基板處理方法] 參照圖5及圖6,對用以處理具有以上之膜構造之基板W之本實施方式之基板處理方法之一例進行說明。圖5係表示實施方式之基板處理方法之一例之流程圖。圖6係表示實施方式之基板處理方法之另一例之流程圖。
於圖5之基板處理方法中,準備形成有積層膜之基板W,該積層膜至少具有蝕刻對象膜300、配置於蝕刻對象膜300之下層之鎢層303、配置於蝕刻對象膜300之上層之遮罩301(步驟S1)。其次,例如藉由自由基並經由遮罩301對蝕刻對象膜300進行蝕刻(步驟S2:主蝕刻)。蝕刻之後,一面將基板W控制為所期望之溫度一面進行熱處理(步驟S3),結束本處理。於熱處理中,主要將氟矽化銨之反應產物去除。熱處理包含自由基灰化、烘焙。
若於堆積有氟矽化銨之反應產物之狀態下將基板W暴露於大氣,則反應產物與大氣中之水分反應。暴露於大氣之時間越長則於氮化矽層300b之側面越會產生凹陷(旁側蝕刻),或與水分反應而膨潤之膨潤異物產生於氮化矽層300b之側壁。藉此,產生對積層膜之損傷或孔H之閉塞而給後工序帶來不良影響,成為良率降低之原因。又,為了使該等之良率降低停留於最小限,必須結束蝕刻,以直至下一個基板處理工序為止之期間基板W暴露於大氣之時間變短之方式進行管理。
因此,重要的是於將基板W曝露於大氣之前將氟矽化銨去除。為了去除氟矽化銨亦能夠使用利用純水或藥液之濕式洗淨。然而,於該情形時,為了進行濕式洗淨,必須將基板W暴露於大氣。即,於濕式洗淨中有於基板產生旁側蝕刻或膨潤異物,對氮化矽層300b帶來損傷之可能性。又,由於產生濕式洗淨之追加之工序,故而擔心產能降低。
相對於此,於本實施方式之基板處理系統1中,於蝕刻工序之後,不將基板W暴露於大氣便可進行熱處理。藉此,去除氟矽化銨,可防止對積層膜產生損傷。
於圖6所示之基板處理方法中,與圖5之步驟S1同樣地準備形成有積層膜之基板W(步驟S1)。其次,藉由電漿並經由遮罩301對蝕刻對象膜300進行蝕刻(步驟S2)。蝕刻之後,一面將基板W控制為所期望之溫度一面進行灰化處理(步驟S4),結束本處理。於灰化處理中,將遮罩301去除。亦可將氟矽化銨、包含CF聚合物之反應產物去除。步驟S4之灰化處理亦包含於熱處理之一例。再者,包含CF聚合物之反應產物係包含碳C與氟F之第3反應產物之一例。第3反應產物於蝕刻工序產生,堆積於蝕刻對象膜300。
蝕刻工序與熱處理工序(灰化工序)係不將基板W曝露於大氣而執行。即,圖5之步驟S2及S3之處理、及圖6之步驟S2及S4之處理可於不將基板W曝露於大氣之基板處理系統1之處理室211~214中之相同之處理室進行,亦可於不同之處理室進行。
以下,將各工序之條件示於以下。
(蝕刻工序) 氣體條件          H 2氣體/C 4F 8氣體 處理室之壓力    30 mTorr(4.0 Pa) 處理中之晶圓溫度   0℃(基板溫度) 第1高頻            40 M~100 MHz,3 kW,連續波 第2高頻            400 k~3 MHz,6 kW,連續波 (熱處理工序:烘焙) 氣體條件          O 2氣體/N 2氣體、或N 2氣體 處理室之壓力    1.3 Torr(173 Pa) 處理中之晶圓溫度  250℃(載台溫度) (熱處理工序:自由基灰化工序) 氣體條件          O 2氣體/N 2氣體 處理室之壓力    1.3 Torr 處理中之晶圓溫度  50~300℃(載台溫度) 電漿源                 ICP (熱處理工序:電漿灰化工序) 氣體條件          O 2氣體 處理室之壓力    400 mTorr(53.3 Pa) 處理中之晶圓溫度  -30~50℃(載台溫度) 第1高頻            40 M~100 MHz,1.5 kW,連續波
[低溫蝕刻] 參照圖7,對低溫蝕刻之特徵進行說明。圖7係相對於橫軸之基板溫度,縱軸表示蝕刻對象膜300(氧化矽層300a與氮化矽層300b之積層膜)之蝕刻速率(圖7(a))、及遮罩選擇比(圖7(b))之圖。遮罩選擇比係蝕刻對象膜300之蝕刻速率相對於遮罩301之蝕刻速率之比。
如圖7(a)及(b)所示,蝕刻對象膜300之蝕刻速率及遮罩選擇比可藉由將基板溫度控制為低溫區域(例如0℃以下)之低溫蝕刻而提高。關於蝕刻速率,氧化矽層300a與氮化矽層300b之各自之蝕刻速率增加。
然而,於低溫蝕刻中,存在如下問題:由於將基板溫度控制為0℃以下之低溫,故而於下一個熱處理工序(灰化工序)中與蝕刻工序時之溫度差較大,直至使處理室內達到高溫為止花費時間而產能降低。
又,於蝕刻工序中存在蝕刻對象膜300之基底層使用矽層302之情形時(參照圖4(a))之自由基之輸送相關的問題。例如,於設定條件(處理室內之壓力=30 mT(4.0 Pa),基板溫度≦0℃)下基底層為矽層302之情形時,蝕刻時所產生之Si-F系氣體氣化,無法將CF系之前驅物供給至孔H之底部為止。其結果,不於孔H之底部堆積包含C之保護膜,導致矽層302被切削,無法確保基底選擇比。基底選擇比係蝕刻對象膜300之蝕刻速率相對於基底層(例如矽層302)之蝕刻速率之比。
為了確保基底選擇比,有時使用以下方法:於圖5或圖6之步驟S2之主蝕刻工序之後執行過蝕刻工序,提高基板溫度,使碳之自由基到達至孔H之底部為止。然而,於過蝕刻工序中由於將基板溫度控制為0℃以上,故而成為較低溫蝕刻中所獲得之蝕刻速率低之蝕刻速率,產能降低,生產性降低。
因此,於本實施方式之膜構造中,如圖4(a)所示,於形成於遮罩301之孔H之下方配置鎢層303作為基底層。藉此,於蝕刻工序中進行低溫蝕刻,對蝕刻對象膜300以較高之蝕刻速率進行蝕刻。而且,於在蝕刻對象膜300之孔H之底部露出基底層時,並非矽層302露出,如圖4(b)所示,鎢層303露出,藉此可避免於孔H之底部將矽層302切削。
若於蝕刻對象膜300之孔H之底部露出鎢層303,則鎢層303被切削。圖8係表示相對於WF 5、WF 6、WOF 4之溫度之蒸氣壓曲線之圖。
如蒸氣壓曲線所示,於處於較藉由例如40℃以下之某溫度中之WF 5、WF 6、WOF 4之曲線而定義之蒸氣壓低之蒸氣壓時,WF 5、WF 6、WOF 4不氣化。若作為基底層選擇鎢等基底選擇比較高之材料,則即便不將碳之自由基供給至孔H之底部,而鎢之反應產物304(參照圖4(b))亦不易氣化,故而藉由反應產物304可確保基底選擇比。
例如,於上述設定條件(處理室內之壓力=30 mT(4.0 Pa),基板溫度≦40℃)中,WF 5及WOF 4不氣化,堆積於鎢層303等含鎢層上。於圖4(b)之例中,於鎢層303之上部及蝕刻對象膜300之側壁,堆積包含鎢之反應產物304。
於該狀態下,進行熱處理(包含自由基灰化及電漿灰化)。圖9(b)係於低溫蝕刻後進行熱處理之後,進行氫氟酸洗淨。於該情形時,於蝕刻對象膜300之側壁等產生鎢之反應產物氧化之含鎢之氧化膜306。可知含鎢之氧化膜306係藉由於氫氟酸洗淨之前進行熱處理,而變化為於氫氟酸洗淨中無法去除之物質。
與其相比較,圖9(a)係於低溫蝕刻後不進行熱處理而進行氫氟酸洗淨(HF洗淨)之情形時之結果。於該情形時,於蝕刻對象膜300之側壁等不存在包含鎢之反應產物304。再者,於任一情形時,氫氟酸洗淨均將基板W暴露於大氣之後進行。
根據以上內容可知,包含鎢之反應產物304成為於熱處理工序中穩定之含鎢之氧化膜(WOx),且成為藉由氫氟酸洗淨亦無法去除之膜。再者,於蝕刻工序中產生之氟矽化銨之反應產物305藉由氫氟酸洗淨而去除。
又,如圖9(b)所示,於氫氟酸洗淨後,含鎢之氧化膜306殘留於氧化矽層300a之側壁,但不殘留於氮化矽層300b之側壁。
作為於氮化矽層300b之側壁無含鎢之氧化膜306之理由,氮化矽層300b上之鎢之氧化膜附著於氮化矽層300b上形成之氟矽化銨上。因此,認為於氫氟酸洗淨時氟矽化銨因氫氟酸而剝離時,含鎢之氧化膜306亦一起被剝離而去除。又,於熱處理不使用氧氣之情形時,附著於氮化矽層300b之包含鎢之反應產物304不被氧化。因此,於熱處理不使用氧氣之情形時,於氮化矽層300b上未形成含鎢之氧化膜306。
另一方面,認為附著於氧化矽層300a之側壁之含鎢之氧化膜306係氧化矽層300a與包含鎢之反應產物304於熱處理中反應而成者。
作為鎢之反應產物304氧化而形成含鎢之氧化膜306時使用之氧之供給源考慮2個。第1個係氧化矽層300a,第2個係氧氣。即,蝕刻對象膜300由於具有將氧化矽層300a設為一例之含有矽氧之膜,故而使鎢之反應產物氧化之氧O亦可自堆積有含鎢之氧化膜306之含有矽氧之膜供給。又,藉由將含氧氣體供給至處理容器內,亦可自含氧氣體供給使鎢之反應產物氧化之氧O。
參照圖10及圖11,對以上所說明之未自低溫蝕刻時所產生之含鎢之反應產物形成含鎢之氧化膜306,而去除含鎢之反應產物之基板處理及基板之溫度控制進行說明。圖10係表示代替實施方式之有機膜之遮罩301,而對有機抗蝕劑塗佈膜進行灰化處理時之灰化速率、與基板W之溫度之關係的圖。圖11係表示對實施方式之基板W進行熱處理之後,基板W上有無殘渣之圖。
圖10係表示相對於基於上述蝕刻工序之條件、自由基灰化工序之條件、電漿灰化工序之條件,在蝕刻工序之後進行自由基灰化工序及電漿灰化工序時之基板溫度的灰化速率。可知進行自由基灰化工序及電漿灰化工序時之基板之控制溫度不同。
於自由基灰化之情形時,由於不具有離子之能量,故而若溫度較高,即熱能較高則氧與有機膜之遮罩反應而氣化。因此,灰化速率係溫度依存性較高,溫度越高則灰化速率越高。
另一方面,若使溫度變低則灰化速率降低,於約90℃則灰化速率接近0。因此,若基板溫度為較約90℃低之溫度則無法將有機膜之遮罩完全去除。因此,於自由基灰化中,將基板溫度控制為能夠完全去除有機膜之遮罩之較約90℃高之溫度。
圖11係表示基於上述蝕刻工序之條件、自由基灰化工序之條件、電漿灰化工序之條件,對基板W於蝕刻工序之後進行自由基灰化工序及電漿灰化工序之後,相對於基板W之晶圓溫度(基板溫度)之基板W上之鎢含有物之殘渣之有無、氟矽化銨之殘渣之有無、及CF聚合物之殘渣之有無。
於自由基灰化之情形時,於晶圓溫度高於115℃之情形時,於基板W上觀察到鎢含有物之殘渣(W殘渣)。藉此,認為若為約115℃以上,則出現穩定之鎢之氧化膜。因此,自由基灰化時之基板溫度控制為較約115℃低。因此,於自由基灰化之情形時,為了不形成鎢之氧化膜而將有機膜之遮罩完全去除,較佳為將基板溫度控制為約90℃~約115℃之範圍。
即,包含以鎢作為一例之過渡金屬之第1反應產物係於蝕刻工序中產生。於將較第1反應產物與氧O反應而形成以鎢之氧化膜作為一例之氧化金屬之溫度低的值設為第1溫度時,熱處理工序將基板W之所期望之溫度(基板溫度)設定為較第1溫度低。第1溫度之一例係出現穩定之鎢之氧化膜的約115℃溫度。另外,第1溫度進而較佳為較蝕刻對象膜300因熱而變形或變質之溫度低之值。
於電漿灰化之情形時,除了自由基以外還藉由離子之能量執行灰化,故而即便為較自由基灰化時之基板溫度低之基板溫度亦可確保灰化速率。然而,於晶圓溫度低於60℃之情形時,觀察到由氟矽化銨(AFS)引起之殘渣。氟矽化銨(AFS)之分解溫度為約60℃。因此,於電漿灰化之情形時,為了不形成鎢之氧化膜而將氟矽化銨去除,較佳為將基板溫度控制為約60℃~約115℃之範圍。
即,以氟矽化銨作為一例之包含矽Si、氮N及氟F之第2反應產物於蝕刻工序中產生。於將第2反應產物加熱分解之溫度以上之值設為第2溫度時,熱處理工序亦可將基板W之所期望之溫度(基板溫度)設定為第2溫度以上,去除第2反應產物。第2溫度之一例係氟矽化銨(AFS)之分解溫度的約60℃。堆積於蝕刻對象膜之第2反應產物包含氟矽化銨。
於自由基灰化之情形時,於晶圓溫度低於90℃之情形時,觀察到CF聚合物之殘渣。於電漿灰化之情形時,無晶圓溫度之傾向,未觀察到CF聚合物之殘渣。這與灰化速率之傾向一致。即,藉由設定為能夠去除有機膜之遮罩之溫度,亦能夠去除CF聚合物。但是,若蝕刻工序之製程條件發生變化,灰化工序中可去除CF聚合物之溫度亦發生變化,故而可去除CF聚合物之溫度與可去除有機膜之遮罩之溫度不限於一致。
如以上所說明,由於在灰化時欲提高灰化速率,故而欲將基板溫度控制為儘量高之溫度,但若形成鎢之氧化膜,則即便藉由氫氟酸洗淨亦無法去除。因此,基板W之溫度之上限值必須控制為約115℃。
其次,由於在低溫蝕刻中氟矽化銨容易殘留,故而為了完全去除氟矽化銨,電漿灰化時基板溫度之下限值較佳控制為約60℃。
進而,於自由基灰化之情形時,為了完全去除有機膜之遮罩,自由基灰化時基板W溫度之下限值較佳控制為約90℃。
[變化例] 再者,於將蝕刻工序中產生、堆積於蝕刻對象膜300且包含氮N、氫H、及鹵素之第2反應產物被加熱分解之溫度以上之值設為第2溫度時,熱處理工序亦可將基板W溫度設定為第2溫度以上。藉此,可去除第2反應產物。
又,可考慮蝕刻工序中產生之反應產物即CF聚合物可去除之溫度與遮罩去除溫度同樣約為90℃。因此,藉由將基板溫度控制為約90℃以上,可將以CF聚合物為一例之包含碳C與氟F之第3反應產物去除。但是,若蝕刻工序之製程條件發生變化,則灰化工序中可去除CF聚合物之溫度亦發生變化,因此較佳為將基板溫度設定為可去除CF聚合物之溫度。
即,於將能夠藉由灰化工序去除CF聚合物等第3反應產物之溫度以上之值設為第3溫度時,灰化工序亦可將基板溫度設定為第3溫度以上,而去除第3反應產物。
當遮罩為有機膜時,灰化工序亦可去除有機膜。第3溫度亦可為能夠藉由灰化工序去除有機膜之溫度以上之值。
蝕刻工序亦可將基板溫度設定為較過渡金屬之鹵化物之蒸氣壓曲線所示之溫度低的值。
進而,並不限定於基底層使用鎢之情形時,於遮罩使用鎢之情形時,亦藉由根據圖10所示之自由基灰化或電漿灰化來設定基板溫度,可獲得與上述所說明之效果相同之效果。
蝕刻工序於蝕刻對象膜300含有矽Si之情形時,亦可藉由含有氮N、氫H、及氟F之氣體之電漿進行蝕刻對象膜300之蝕刻。
蝕刻工序於蝕刻對象膜300含有氮化矽SiN之情形時,亦可藉由含有氫H、及氟F之氣體之電漿進行蝕刻對象膜300之蝕刻。
蝕刻工序與熱處理工序不將基板W曝露於大氣而執行。於熱處理工序中去除了氟矽化銨之後,基板W可暴露於大氣。即,於熱處理工序之後進行之灰化工序或氫氟酸洗淨中,基板W亦可暴露於大氣。
於進行自由基灰化工序之基板處理裝置與進行電漿灰化工序之基板處理裝置為不同裝置之情形時,於進行自由基灰化工序之基板處理裝置中,只要將基板W溫度之上限值控制為約115℃則下限值不限。藉此,不形成含鎢之氧化膜,可將鎢之反應產物去除。又,於進行電漿灰化工序之基板處理裝置中,為了不使氟矽化銨殘留,只要將基板W溫度之下限值控制為約60℃則上限值不限。
於進行自由基灰化工序之基板處理裝置與進行電漿灰化工序之基板處理裝置為相同裝置之情形時,將基板溫度控制為約60℃~約115℃之範圍之溫度。
再者,若對主蝕刻工序中形成之孔H等之蝕刻形狀,進行氧自由基灰化或氧電漿灰化,則可將蝕刻對象膜300上之遮罩301去除。遮罩301之去除後所測定出之蝕刻對象膜300之孔H之最寬的位置之CD(Bow CD)與孔H之底部之CD(BTM CD)於灰化前後幾乎不變。因此,藉由氧自由基灰化或氧電漿灰化不對蝕刻形狀產生影響。
再者,並不限定於在基板處理系統1中在相同系統上(In-System)進行蝕刻處理及熱處理,亦可在相同處理室(In-situ)進行蝕刻處理及熱處理。再者,進行熱處理之處理室於載台具有加熱器,使載台為高溫而對基板進行熱處理。熱處理亦可於具備具有加熱器之載台之處理室或裝載閉鎖室之至少任一者進行。熱處理亦可於在保持搬送機構21之基板之臂搭載有加熱器之真空搬送室220進行。又,亦可藉由燈等之輻射熱或紅外線加熱等而對基板W進行熱處理。
如以上所說明,根據本實施方式之基板處理方法及基板處理裝置,可將藉由蝕刻工序而堆積之包含過渡金屬之反應產物去除。
應認為此次所揭示之實施方式之基板處理方法及基板處理裝置於所有方面為例示而並非限制性者。實施方式不脫離隨附之申請專利範圍及其主旨,能夠以各種方式進行變化及改良。上述複數個實施方式中所記載之事項亦可於不矛盾之範圍內取其他構成,又,可於不矛盾之範圍內進行組合。
本發明之基板處理裝置亦能夠應用於原子層沈積(Atomic Layer Deposition,ALD)裝置、電容耦合電漿(Capacitively Coupled Plasma,CCP)、感應耦合電漿(Inductively Coupled Plasma,ICP)、徑向線槽天線(Radial Line Slot Antenna,RLSA)、電子回旋共振電漿(Electron Cyclotron Resonance Plasma,ECR)、螺旋波電漿(Helicon Wave Plasma,HWP)之任一類型之裝置。
1:基板處理系統 2:基板處理裝置 3:基板處理裝置 10:處理容器 10s:處理室 12:本體 12e:排氣口 12g:閘閥 12p:通路 13:支持部 16:電極板 18:下部電極 18f:流路 20:靜電吸盤 20p:直流電源 20s:開關 22a:配管 22b:配管 24:氣體供給管線 25:邊緣環 30:上部電極 32:構件 34:頂板 34a:氣體噴出孔 36:支持體 36a:氣體擴散室 36b:氣體孔 36c:氣體導入口 38:氣體供給管 40:氣體源群 42:閥群 44:流量控制器群 46:遮蔽件 48:擋板 50:排氣裝置 52:排氣管 62:第1高頻電源 64:第2高頻電源 66:匹配器 68:匹配器 70:電源 80:第2控制部 101:處理容器 102:上部頂板 103:天線室 104:處理室 104a:側壁 111:離子阱 112:貫通孔 113:天線 113a:天線用線 114:匹配器 115:高頻電源 116:供電構件 117:間隔件 118:端子 119:供電線 120:氣體供給機構 121:氣體源群 122:流量控制器群 123:閥群 124:氣體供給管 126:間隔件 130:控制部 131:基材 132:靜電吸盤 133:保護構件 145:介電層 146:電極 147:供電線 148:直流電源 155:搬入搬出口 159:排氣口 160:排氣機構 161:排氣管 162:APC閥 163:真空泵 211~214:處理室 220:真空搬送室 221:搬送機構 231:裝載閉鎖室 231a:載台 232:裝載閉鎖室 232a:載台 240:大氣搬送室 241:搬送機構 251~253:負載埠 261~268:閘閥 270:控制部 300:蝕刻對象膜 300a:氧化矽層 300b:氮化矽層 301:遮罩 302:矽層 303:鎢層 304:反應產物 305:氟矽化銨之反應產物 306:鎢之氧化膜 C:載體 G:閘閥 H:孔 S1:空間 S2:空間 ST:載台 W:基板
圖1係表示實施方式之基板處理系統之一例之圖。 圖2係表示實施方式之基板處理裝置(蝕刻及電漿灰化)之一例之圖。 圖3係表示實施方式之基板處理裝置(自由基灰化)之一例之圖。 圖4(a)、(b)係表示實施方式之基板上所形成之膜構造之一例的圖。 圖5係表示實施方式之基板處理方法之一例之流程圖。 圖6係表示實施方式之基板處理方法之另一例之流程圖。 圖7(a)、(b)係表示實施方式之相對於基板溫度之蝕刻速率及遮罩選擇比之一例的圖。 圖8係表示含鎢氣體相對於溫度之蒸氣壓曲線之圖。 圖9(a)、(b)係表示實施方式之鎢之殘渣之產生之一例的圖。 圖10係表示實施方式之有機抗蝕劑塗佈膜之灰化速率與基板溫度之關係的圖。 圖11係表示實施方式之相對於基板溫度之鎢含有物之殘渣、氟矽化銨之殘渣、CF聚合物之殘渣之圖。
300:蝕刻對象膜
300a:氧化矽層
300b:氮化矽層
302:矽層
303:鎢層
304:反應產物
305:氟矽化銨之反應產物
306:鎢之氧化膜
H:孔

Claims (21)

  1. 一種基板處理方法,其具有如下工序: 準備形成有積層膜之基板,該積層膜至少具有蝕刻對象膜、配置於上述蝕刻對象膜之下層之基底層、及配置於上述蝕刻對象膜之上層之遮罩; 藉由電漿並經由上述遮罩蝕刻上述蝕刻對象膜;以及 於上述蝕刻工序之後,對基板以所期望之溫度進行熱處理; 上述遮罩與上述基底層之至少一者含有過渡金屬。
  2. 如請求項1之基板處理方法,其中 於將較上述蝕刻工序中產生,堆積於上述蝕刻對象膜及上述遮罩之至少任一者且包含上述過渡金屬之第1反應產物與氧O反應而形成氧化金屬之溫度低的值設為第1溫度時, 上述熱處理之工序將上述基板之所期望之溫度設定為低於上述第1溫度。
  3. 如請求項1或2之基板處理方法,其中 於將於上述蝕刻工序中產生,堆積於上述蝕刻對象膜且包含矽Si、氮N及氟F之第2反應產物被加熱分解之溫度以上之值設為第2溫度時, 上述熱處理之工序將上述基板之所期望之溫度設定為上述第2溫度以上,去除上述第2反應產物。
  4. 如請求項3之基板處理方法,其中 堆積於上述蝕刻對象膜之第2反應產物包含氟矽化銨。
  5. 如請求項1至4中任一項之基板處理方法,其中 上述蝕刻工序係 於上述蝕刻對象膜含有矽Si時,藉由含有氮N、氫H、及氟F之氣體之電漿蝕刻上述蝕刻對象膜。
  6. 如請求項1至5中任一項之基板處理方法,其中 上述蝕刻工序係 於上述蝕刻對象膜含有氮化矽SiN之情形時,藉由含有氫H、及氟F之氣體之電漿而進行上述蝕刻對象膜之蝕刻。
  7. 如請求項1或2之基板處理方法,其中 於將於上述蝕刻工序中產生,堆積於上述蝕刻對象膜且包含氮N、氫H、及鹵素的第2反應產物被加熱分解之溫度以上之值設為第2溫度時, 上述熱處理之工序將上述基板之所期望之溫度設定為上述第2溫度以上,去除上述第2反應產物。
  8. 如請求項7之基板處理方法,其中 堆積於上述蝕刻對象膜之上述第2反應產物為鹵化銨。
  9. 如請求項7或8之基板處理方法,其中 堆積於上述蝕刻對象膜之上述第2反應產物包含蝕刻工序中產生之銨、氯化銨、溴化銨、碘化銨中之至少一種。
  10. 請求項2之基板處理方法,其中 上述蝕刻對象膜具有含有矽氧之膜, 上述氧O自堆積有上述第1反應產物之上述蝕刻對象膜中之上述含有矽氧之膜供給。
  11. 如請求項2或10之基板處理方法,其具有對準備上述基板之處理容器內供給含氧氣體之工序, 上述氧O自上述含氧氣體供給。
  12. 如請求項1至11中任一項之基板處理方法,其中 上述熱處理之工序包含一面使用電漿一面將上述基板灰化之工序。
  13. 如請求項12之基板處理方法,其中 上述灰化工序將上述蝕刻工序中產生之包含碳C與氟F之第3反應產物去除。
  14. 如請求項13之基板處理方法,其中 於將能夠藉由上述灰化工序去除上述第3反應產物之溫度以上之值設為第3溫度時, 上述灰化工序將上述基板之所期望之溫度設定為上述第3溫度以上,將上述第3反應產物去除。
  15. 如請求項14之基板處理方法,其中 上述第3溫度為能夠藉由上述灰化工序去除有機膜之溫度以上之值。
  16. 如請求項12至15中任一項之基板處理方法,其中 於上述遮罩為有機膜時,上述灰化工序將上述有機膜去除。
  17. 如請求項2、10或11中任一項之基板處理方法,其中 上述第1溫度進而為較上述蝕刻對象膜因熱而變形或變質之溫度低之值。
  18. 如請求項1至17中任一項之基板處理方法,其中 上述蝕刻工序與上述熱處理工序係 不將上述基板曝露於大氣而執行。
  19. 如請求項1至18中任一項之基板處理方法,其中 上述蝕刻工序係 將基板之所期望之溫度設定為較上述過渡金屬之鹵化物之蒸氣壓曲線所示之溫度低的值。
  20. 如請求項1至19中任一項之基板處理方法,其中 上述過渡金屬為鎢(W)。
  21. 一種基板處理裝置,其係具有處理容器、載置基板之載台、及控制部者,且 上述控制部控制如下工序: 準備形成有積層膜之基板,該積層膜至少具有蝕刻對象膜、配置於上述蝕刻對象膜之下層之基底層、及配置於上述蝕刻對象膜之上層之遮罩; 藉由電漿並經由上述遮罩蝕刻上述蝕刻對象膜;以及 於上述蝕刻工序之後,對基板以所期望之溫度進行熱處理; 上述遮罩與上述基底層之至少一者含有過渡金屬。
TW110146298A 2020-12-24 2021-12-10 基板處理方法及基板處理裝置 TW202230511A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-215422 2020-12-24
JP2020215422A JP2022101060A (ja) 2020-12-24 2020-12-24 基板処理方法及び基板処理装置

Publications (1)

Publication Number Publication Date
TW202230511A true TW202230511A (zh) 2022-08-01

Family

ID=82159780

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110146298A TW202230511A (zh) 2020-12-24 2021-12-10 基板處理方法及基板處理裝置

Country Status (6)

Country Link
US (1) US20230335409A1 (zh)
JP (1) JP2022101060A (zh)
KR (1) KR20230124008A (zh)
CN (1) CN116635981A (zh)
TW (1) TW202230511A (zh)
WO (1) WO2022138655A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117373915B (zh) * 2023-12-08 2024-04-05 合肥晶合集成电路股份有限公司 半导体结构减薄方法及结构

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11323394A (ja) * 1998-05-14 1999-11-26 Texas Instr Japan Ltd 半導体素子製造用洗浄剤及びそれを用いた半導体素子の製造方法
KR101347233B1 (ko) * 2009-10-27 2014-01-07 캐논 아네르바 가부시키가이샤 비휘발성 기억 소자 및 이의 제조 방법
JP6096470B2 (ja) * 2012-10-29 2017-03-15 東京エレクトロン株式会社 プラズマ処理方法及びプラズマ処理装置
JP6498022B2 (ja) 2015-04-22 2019-04-10 東京エレクトロン株式会社 エッチング処理方法
JP6494424B2 (ja) * 2015-05-29 2019-04-03 東京エレクトロン株式会社 エッチング方法
US10410878B2 (en) * 2017-10-31 2019-09-10 American Air Liquide, Inc. Hydrofluorocarbons containing —NH2 functional group for 3D NAND and DRAM applications
JP2020115498A (ja) * 2019-01-17 2020-07-30 東京エレクトロン株式会社 エッチング方法およびエッチング装置

Also Published As

Publication number Publication date
WO2022138655A1 (ja) 2022-06-30
CN116635981A (zh) 2023-08-22
KR20230124008A (ko) 2023-08-24
JP2022101060A (ja) 2022-07-06
US20230335409A1 (en) 2023-10-19

Similar Documents

Publication Publication Date Title
TWI760555B (zh) 蝕刻方法
CN110544628A (zh) 对膜进行蚀刻的方法和等离子体处理装置
US11127598B2 (en) Film etching method for etching film
KR100656214B1 (ko) 플라즈마 처리 방법
TW201742147A (zh) 基板處理裝置
TWI389737B (zh) Purification method of conductive substrate surface of semiconductor substrate
JP6742287B2 (ja) 半導体製造方法及びプラズマ処理装置
US20230335409A1 (en) Substrate processing method and substrate processing apparatus
JPH08115901A (ja) プラズマ処理方法およびプラズマ処理装置
US10546753B2 (en) Method of removing silicon oxide film
US11631590B2 (en) Substrate processing method, substrate processing apparatus and cleaning apparatus
WO2020110363A1 (ja) 基板処理方法および基板処理システム
JP2020096155A (ja) 基板処理方法
KR20180124754A (ko) 에칭 방법
JP2023551182A (ja) 堆積残留物制御のためのシステム及び方法
CN109494153B (zh) 处理被加工物的方法
CN108511389B (zh) 半导体制造方法和等离子体处理装置
KR20210080215A (ko) 에칭 방법, 기판 처리 장치, 및 기판 처리 시스템
US11404282B2 (en) Method of etching film and plasma processing apparatus
TW202320165A (zh) 蝕刻方法、半導體裝置之製造方法、蝕刻程序及電漿處理裝置