TW202223860A - 顯示裝置與畫素驅動電路 - Google Patents

顯示裝置與畫素驅動電路 Download PDF

Info

Publication number
TW202223860A
TW202223860A TW109143107A TW109143107A TW202223860A TW 202223860 A TW202223860 A TW 202223860A TW 109143107 A TW109143107 A TW 109143107A TW 109143107 A TW109143107 A TW 109143107A TW 202223860 A TW202223860 A TW 202223860A
Authority
TW
Taiwan
Prior art keywords
switch
node
light
coupled
signal
Prior art date
Application number
TW109143107A
Other languages
English (en)
Other versions
TWI747647B (zh
Inventor
黃書豪
王賢軍
蘇松宇
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW109143107A priority Critical patent/TWI747647B/zh
Priority to CN202110470794.8A priority patent/CN113160739B/zh
Application granted granted Critical
Publication of TWI747647B publication Critical patent/TWI747647B/zh
Publication of TW202223860A publication Critical patent/TW202223860A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

一種顯示裝置,包括串聯耦接的多個畫素驅動電路。多個畫素驅動電路中的畫素驅動電路包括資料寫入單元與發光單元。資料寫入單元用以將一資料信號寫入一第一節點,並包括第一開關及電容。第一開關的第一端耦接第一開關的控制端於第一節點。電容的第一端耦接第一節點。發光單元包括第二開關及發光元件,並用以依據資料信號產生一電流。第二開關用以接收該電流。第二開關的控制端耦接第一節點,第二開關的第一端耦接電容的第二端。發光元件用以依據電流發光。此外,一種畫素驅動電路亦在此揭露。

Description

顯示裝置與畫素驅動電路
本發明是有關於一種顯示技術,特別是關於一種畫素驅動電路。
顯示器的基板上的畫素驅動電路在製造過程中可能因為金屬殘留與蝕刻過多等等因素導致基板異常。發光元件諸如微發光二極體的製造過程複雜導致成本較高。此外,現行畫素驅動電路中的電流可能受開關特性及/或電流路徑上之電阻值的影響而使顯示器之亮度不均勻。因此,要如何發展能夠克服上述問題之相關技術為本領域重要之課題。
本發明實施例包含一種顯示裝置,包括串聯耦接的多個畫素驅動電路,其中多個畫素驅動電路中的一畫素驅動電路包括資料寫入單元與發光單元。資料寫入單元包括第一開關及電容,並用以將一資料信號寫入一第一節點。第一開關的一第一端耦接第一開關的一控制端於第一節點。電容的一第一端耦接第一節點。發光單元包括第二開關及發光元件,並用以依據資料信號產生一電流。第二開關用以接收電流。第二開關的一控制端耦接第一節點,第二開關的一第一端耦接電容的一第二端。發光元件依據電流發光。
本發明實施例更包含一種畫素驅動電路包括資料寫入單元與發光單元。資料寫入單元包括第一開關、第二開關及電容,並用以將一資料信號寫入一第一節點。第一開關的一第一端耦接第一開關的一控制端於一第一節點。電容的一第一端耦接第一節點。第二開關的一第一端耦接電容的一第二端,第二開關的一第二端耦接第一開關的一第二端。發光單元包括第三開關及發光元件,並用以依據資料信號產生一電流。第三開關的一控制端耦接第一節點。發光元件用以依據電流發光。
於本文中,當一元件被稱為「連接」或「耦接」時,可指「電性連接」或「電性耦接」。「連接」或「耦接」亦可用以表示二或多個元件間相互搭配操作或互動。此外,雖然本文中使用「第一」、「第二」、…等用語描述不同元件,該用語僅是用以區別以相同技術用語描述的元件或操作。除非上下文清楚指明,否則該用語並非特別指稱或暗示次序或順位,亦非用以限定本發明。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
這裡使用的術語僅僅是為了描述特定實施例的目的,而不是限制性的。如本文所使用的,除非內容清楚地指示,否則單數形式「一」、「一個」和「該」旨在包括複數形式,包括「至少一個」。「或」表示「及/或」。如本文所使用的,術語「及/或」包括一個或多個相關所列項目的任何和所有組合。還應當理解,當在本說明書中使用時,術語「包括」及/或「包含」指定所述特徵、區域、整體、步驟、操作、元件的存在及/或部件,但不排除一個或多個其它特徵、區域整體、步驟、操作、元件、部件及/或其組合的存在或添加。
以下將以圖式揭露本案之複數個實施方式,為明確說明起見,許多實務上的細節將在以下敘述中一併說明。然而,應瞭解到,這些實務上的細節不應用以限制本案。也就是說,在本揭示內容部分實施方式中,這些實務上的細節是非必要的。此外,為簡化圖式起見,一些習知慣用的結構與元件在圖式中將以簡單示意的方式繪示之。
第1圖為根據本案之一實施例所繪示之顯示器的示意圖。請參照第1圖,顯示器100包括顯示裝置110、掃描裝置120、資料輸入裝置130與發光控制裝置140。掃描裝置120藉由掃描線SL(0)~SL(n)提供多個掃描信號,例如第2圖所示之的掃描信號S(n-1)與掃描信號S(n),至顯示裝置110。資料輸入裝置130藉由資料線DL(1)~DL(m) 提供多個資料信號,例如第2圖所示之的資料信號DT,至顯示裝置110。發光控制裝置140藉由發光線EL(1)~EL(n) 提供多個發光信號,例如第2圖所示之的發光信號EM,至顯示裝置110。其中n與m皆為正整數。在一些實施例中,顯示器100可以由玻璃基板或塑膠基板所製成,但不限於此。
如第1圖所示,顯示裝置110包含多級彼此串接的畫素驅動電路DV(1)~DV(n),其中包含畫素驅動電路112。在一些實施例中,顯示裝置110中的畫素驅動電路112依據掃描裝置120、資料輸入裝置130與發光控制裝置140提供的信號進行發光操作。
舉例來說,第2圖所示之的畫素驅動電路200為畫素驅動電路112的一實施例。如第2圖所示,畫素驅動電路200藉由掃描裝置120提供的掃描信號S(n-1)及S(n)重置畫素驅動電路200,並且寫入由資料輸入裝置130提供的資料信號DT,其中資料信號DT的電壓準位決定了發光元件L2的發光強度,最後藉由發光控制裝置140提供的發光信號EM控制發光元件L2的發光時間長度。
在一些實施例中,掃描信號S(n-1)與掃描信號S(n)分別通過掃描線SL(n-1)與掃描線SL(n)傳輸至畫素驅動電路112,資料信號DT通過資料線DL(m)傳輸至畫素驅動電路112,發光信號EM通過發光線EL(n)傳輸至畫素驅動電路112,但本發明實施例不限於此,通過其他各種導線傳輸掃描信號S(n-1)、掃描信號S(n)、資料信號DT與發光信號EM至畫素驅動電路112的方式亦在本發明思及範圍內。
第2圖為根據本案之一實施例所繪示之顯示裝置中的畫素驅動電路的電路圖。請參照第2圖,第2圖為畫素驅動電路200的電路圖。畫素驅動電路200為顯示裝置110中的畫素驅動電路112的一種實施例。在一些實施例中,畫素驅動電路200包括資料寫入單元220、發光單元240及檢測單元260。
在一些實施例中,資料寫入單元220用以依據掃描信號S(n-1)及S(n)進行重置操作,以重置節點N21的節點電壓V21與節點N22的節點電壓V22。資料寫入單元220更用以依據掃描信號S(n)及控制信號VC進行資料寫入操作,以將資料信號DT寫入至節點N21,同時開關T22的臨界電壓準位V TH也寫入至節點N21以進行補償操作。發光單元240依據發光信號EM進行發光操作,並依據節點N21的節點電壓V21產生電流I2,且依據電流I2的電流準位發光。檢測單元260用以依據檢測信號TS進行檢測操作,以檢測畫素驅動電路200中的開關T21~T28及發光元件L2的至少一者是否能夠正常運作,例如正常導通或正常關閉。
在一些實施例中,畫素驅動電路200為顯示器100中的多個畫素驅動電路的第n級畫素驅動電路DV(n)。對應地,掃描信號S(n)為第n級掃描信號,且掃描信號S(n-1)為第n-1級掃描信號。顯示器100中的多個畫素驅動電路的第(n-1)級畫素驅動電路DV(n-1)也用以依據掃描信號S(n-1)進行操作。
在一些實施例中,資料寫入單元220包括開關T21~T24及電容C2。開關T21的控制端用以接收控制信號VC,開關T21的一端用以接收資料信號DT,開關T21的另一端耦接開關T22的一端。開關T22的一端耦接開關T21,開關T22的另一端及開關T22的控制端耦接節點N21。在一些實施例中,開關T22具有二極體的功能。電容C2的一端耦接節點N21,電容C2的另一端耦接節點N22。開關T23的控制端用以接收掃描信號S(n),開關T23的一端用以接收電壓信號VINI,開關T23的另一端耦接節點N22。開關T24的控制端用以接收掃描信號S(n-1),開關T24的一端用以接收電壓信號VDD於節點N26,開關T24的另一端耦接節點N21。
在一些實施例中,發光單元240包括發光元件L2及開關T25~T27。開關T25的控制端耦接節點N21,開關T25的一端耦接開關T26於節點N23,且開關T25的另一端耦接開關T27於節點N22。開關T26的控制端用以接收發光信號EM,開關T26的一端耦接發光元件L2於節點N24,且開關T26的另一端耦接節點N23。開關T27的控制端用以接收發光信號EM,開關T27的一端用以接收電壓信號VSS,且開關T27的另一端耦接節點N22。發光元件L2的一端耦接節點N24,發光元件L2的另一端耦接節點N25,並且在節點N25用以接收電壓信號VDD。在一些實施例中,發光元件L2用以接收流經開關T25的電流I2,並用以依據電流I2發光。
在一些實施例中,檢測單元260包括開關T28。開關T28的控制端用以接收檢測信號TS,開關T28的一端耦接開關T24於節點N26,且開關T28的另一端耦接開關T26及發光元件L2於節點N24。在一些實施例中,檢測單元260 用以接收電壓信號VDD於節點N26以檢測發光元件L2及開關T21~T28的至少一者是否正常導通。
在不同的實施例中,發光元件L2可以是微發光二極體(mLED)或其他不同類型的發光元件。在不同的實施例中,開關T21~ T28可以是P型金屬氧化物半導體場效電晶體(PMOS)、N型金屬氧化物半導體場效電晶體(NMOS)、薄膜電晶體(TFT)或其他不同類型的開關元件。
第3圖為根據本發明之一實施例中的畫素驅動電路進行驅動操作所繪示之時序圖。第3圖所繪示之時序圖依序包括階段P31、階段P32與階段P33。在一些實施例中,第3圖所繪示之時序圖對應第2圖所示之不同信號,例如掃描信號S(n)及S(n-1)、發光信號EM、資料信號DT、控制信號VC及檢測信號TS的操作。
如第3圖所示,在階段P31,掃描信號S(n-1)及S(n)具有致能電壓準位VGH,使得開關T24與開關T23導通。此時開關T24提供具有電壓準位DD的電壓信號VDD至節點N21,使得節點N21的節點電壓V21具有電壓準位DD。
在一些實施例中,電壓準位DD為致能電壓準位,使得開關T22依據具有電壓準位DD的節點電壓V21導通。在一些實施例中,電容C2 用以儲存節點N21的電荷以在開關T24關閉後維持節點電壓V21,使得開關T22在開關T24關閉後(例如在階段P32)持續導通。
在階段P31,開關T23導通以提供電壓信號VINI至節點N22,電壓信號VINI具有電壓準位INI,使得節點N22的節點電壓V22具有電壓準位INI。此時電容C2兩端的電壓準位差為(DD-INI)。
在一些實施例中,在期間P31,畫素驅動電路200的節點電壓V21與節點電壓V22分別被電壓信號VDD與電壓信號VINI重置,使得畫素驅動電路200可以準備接收資料信號DT,因此階段P31被稱為重置階段。
在階段P32,掃描信號S(n)與控制信號VC具有致能電壓準位VGH,使得開關T26及開關T21導通。掃描信號S(n-1)具有禁能電壓準位VGL,使得開關T24關閉。電容C2在階段P31儲存之電荷使得節點電壓V21在階段P32時仍然具有致能電壓準位,因此開關T22在階段P32時導通。此時具有電壓準位VDT的資料信號DT通過開關T21及開關T22寫入節點N21,使得節點電壓V21被拉至 (VDT+V TH),其中臨界電壓準位V TH為開關T22的臨界電壓準位。此時節點電壓V22依然具有電壓準位INI。此時電容C2兩端的電壓準位差為(VDT+V TH-INI)。
在一些實施例中,在階段P32,資料信號DT被寫入畫素驅動電路200,並且藉由開關T22的臨界電壓準位V TH,節點電壓V22的電壓準位被調整至(VDT +V TH)以準備補償發光階段(例如階段P33)時開關T25的臨界電壓準位V TH。因此階段P32被稱為資料寫入與補償階段。
在階段P33,發光信號EM具有致能電壓準位VGH,使得開關T26與開關T27導通。掃描信號S(n)、掃描信號S(n-1)與控制信號VC具有禁能電壓準位VGL,使得開關T21、T23及T24關閉。此時電流I2依序流經發光元件L2、開關T26、T25及T27,使得發光元件L2依據電流I2的電流準位發光。在一些實施例中,電流I2的電流準位決定發光元件L2的發光強度。
在階段P33,電容C2維持了在階段P32時,電容C2兩端的電壓準位差,使得在階段P33時節點N21的電壓準位與節點N22的電壓準位差仍然為(VDT+V TH-INI)。
在一些實施例中,將開關T25的閘極與源極之電壓準位差,也就是節點N21的電壓準位與節點N22的電壓準位差設為VGS。此外,在一些實施例中,開關T22與T25的臨界電壓準位實質上等同,因此以相同的臨界電壓準位V TH表示開關T22與T25之任一者的臨界電壓準位。透過電子學中的公式可得知通過開關T25的電流I2的電流準位為K×(VGS-V TH)^2。在階段P33,將VDT+V TH-INI)帶入電壓準位差VGS,即可得出電流I2的的電流準位為K×(VDT-INI)^2,其中K為一常數。因此電流I2的電流準位與臨界電壓準位V TH無關,而與資料信號DT的電壓準位VDT與電壓信號VINI的電壓準位INI有關。
在一些先前的作法中,電流通過顯示器中的不同路徑時,不同路徑上不同的電阻值會造成不同的電壓降,此外,開關的臨界電壓準位也會造成電壓降,使得流經發光元件的電流難以控制,造成顯示器的亮度不均勻的結果。
相較於上述的作法,在本發明實施例中,電壓準位VDT與電壓準位INI系取決於使用者。如此一來,流經發光元件L2的電流可以被使用者調整,而不被電流路徑或是畫素驅動電路200的元件特性,例如開關T25的臨界電壓準位V TH所影響。
在一些實施例中,在階段P33,畫素驅動電路200中的發光元件L2發光,因此階段P33被稱為發光階段。
在一些先前的作法中,檢測訊號被提供至顯示器100以測試顯示裝置110是否有異常時,發光元件L2已經耦接顯示裝置110。此時顯示器100之製造成本包含發光元件L2之製造成本。
相較於上述的作法,本發明實施例提供一種可以在發光元件L2耦接顯示裝置110之前進行檢測的畫素驅動電路400,如第4圖所示。畫素驅動電路400為還沒耦接發光元件的畫素驅動電路,因此畫素驅動電路400的製造成本比畫素驅動電路200的製造成本低。
第4圖為根據本案之一實施例所繪示之顯示裝置中的畫素驅動電路的電路操作圖。第4圖所示之畫素驅動電路400類似於第2圖所示之畫素驅動電路200,因此畫素驅動電路400沿用畫素驅動電路200的相關標號,並且元件間連接關係於此不再贅述。畫素驅動電路400與畫素驅動電路200之區別在於,畫素驅動電路400不包含發光元件L2,且畫素驅動電路400具有位於節點N24與節點N25之間的容置空間401。容置空間401可以用於在檢測(例如第5圖及第6圖所述之檢測操作)後容納發光元件L4,使得發光元件L4耦接畫素驅動電路400。
第5圖為根據本發明之一實施例中的畫素驅動電路進行檢測操作所繪示之時序圖。第5圖所繪示之時序圖包括階段P51及P52。階段P51及P52之信號操作類似於第3圖所繪示之階段P31及P32之信號操作,所以部分操作於此不再贅述。
請參照第4圖與第5圖,在階段P51及P52,電壓信號VDD2被提供至節點N26以執行對畫素驅動電路400的檢測。在階段P51及P52,檢測信號TS具有禁能電壓準位VGL,使得開關T28關閉。
在階段P51,掃描信號S(n-1)具有致能電壓準位VGH,使得開關T24導通。此時具有電壓準位DD2的電壓信號VDD2通過開關T24寫入節點N21,使得節點N21的節點電壓V21具有電壓準位DD2。
在一些實施例中,電壓準位DD2為致能電壓準位,使得開關T22依據具有電壓準位DD2的節點電壓V21導通。在一些實施例中,電容C2 用以儲存節點N21的電荷以在開關T24關閉後維持節點電壓V21,使得開關T22在開關T24關閉後(例如在階段P52)持續導通。
在階段P52,控制信號VC具有致能電壓準位VGH,使得開關T21導通。電容C2在階段P51儲存之電荷使得節點電壓V21在階段P52時仍然具有致能電壓準位,因此開關T22在階段P52時導通。此時被電容C2儲存在節點N21的電壓信號VDD2依序通過開關T22及T21傳輸至節點N41。
如第4圖所示,開關T24、開關T22與開關T21形成導通路徑P41。在經過階段P51及P52之操作後,如果電壓信號VDD2可以從節點N26通過導通路徑P41傳輸至節點N41,則表示導通路徑P41上的開關T24、開關T22與開關T21可以正常導通。反之,如果在經過階段P51及P52之操作後,無法在節點N41檢測到對應電壓信號VDD2的電壓信號,則表示導通路徑P41上的開關T24、開關T22與開關T21的至少一者無法正常導通。
第6圖為根據本發明之一實施例中的畫素驅動電路進行檢測操作所繪示之時序圖。第6圖所繪示之時序圖包括階段P61~P63。階段P61~P63之信號操作類似於第3圖所繪示之階段P31~P33之信號操作,所以部分操作於此不再贅述。
請參照第4圖與第6圖,在階段P61~P63,電壓信號VDD2被提供至節點N26以執行對畫素驅動電路400的檢測。在階段P61~P63,檢測信號TS具有致能電壓準位VGH,使得開關T28導通。
在階段P61,掃描信號S(n-1)具有致能電壓準位VGH,使得開關T24導通。此時具有電壓準位DD2的電壓信號VDD2通過開關T24寫入節點N21,使得節點N21的節點電壓V21具有電壓準位DD2。
在一些實施例中,電壓準位DD2為致能電壓準位,使得開關T22依據具有電壓準位DD2的節點電壓V21導通。在一些實施例中,電容C2 用以儲存節點N21的電荷以在開關T24關閉後維持節點電壓V21,使得開關T22在開關T24關閉後(例如在階段P62)持續導通。
在階段P62,控制信號VC具有致能電壓準位VGH,使得開關T21導通。電容C2在階段P61儲存之電荷使得節點電壓V21在階段P62時仍然具有致能電壓準位,因此開關T22在階段P62時導通。此時具有電壓準位VDT的資料信號DT依序通過開關T21及T22寫入節點N21。在一些實施例中,電壓準位VDT為致能電壓準位,使得開關T25導通。電容C2 用以在開關T21關閉後維持節點電壓V21,使得開關T25在開關T21關閉後(例如在階段P63)持續導通。
在階段P63,發光信號EM具有致能電壓準位VGH,使得開關T26與開關T27導通。電容C2維持節點電壓V21,使得開關T25導通。
如第4圖所示,開關T28、開關T26、開關T25與開關T27形成導通路徑P42。在階段P63,如果電壓信號VDD2可以從節點N26通過導通路徑P42傳輸至節點N42,則表示導通路徑P42上的開關T28、開關T26、開關T25與開關T27可以正常導通。反之,如果在階段P63,無法在節點N42檢測到電壓信號VDD2,則表示導通路徑P42上的開關T28、開關T26、開關T25與開關T27的至少一者無法正常導通。
請參照第5圖及第6圖,除了檢測信號TS以外,第5圖及第6圖所繪示之信號操作相同。因此,在一些實施例中,只需要透過調整檢測信號TS,便可以檢測畫素驅動電路400中的不同開關是否正常導通。
在一些實施例中,在執行第5圖及/或第6圖所述之檢測操作後,可以將發光元件L4耦接至容置空間401,亦即將發光元件L4耦接於節點N25與節點N24之間,使得發光元件L4耦接畫素驅動電路400。
在一些實施例中,在發光元件L4耦接畫素驅動電路400後,可以進一步檢測由發光元件L4是否能夠正常運作。
如第4圖所示,發光元件L4與開關T28形成導通路徑P43。在一些實施例中,電壓信號VDD1與VDD2的電壓準位不同,且檢測信號TS具有致能電壓準位VGH使得開關T28導通。此時,如果電壓信號VDD1可以從節點N25通過導通路徑P43以傳輸至節點N26則表示導通路徑P43上的開關T28與發光元件L4可以正常導通。反之,如果無法在節點N26檢測到對應電壓信號VDD1之信號,則表示導通路徑P43上的開關T28與發光元件L4的至少一者無法正常導通。此外,如果發光元件L4的發光強度無法對應電壓信號VDD1與VDD2之間的電壓準位差,則表示發光元件L4有異常。
第7圖為根據本案之一實施例所繪示之顯示裝置中的畫素驅動電路的電路圖。請參照第7圖,第7圖為畫素驅動電路700的電路圖。畫素驅動電路700為第1圖所示的顯示裝置110中的畫素驅動電路112的一種實施例。在一些實施例中,畫素驅動電路700包括資料寫入單元720、發光單元740及檢測單元760。
在一些實施例中,資料寫入單元720用以依據控制信號VC1及VC2進行重置操作,以重置節點N71的節點電壓V71與節點N72的節點電壓V72。資料寫入單元720更用以依據控制信號VC2將臨界電壓準位V TH也寫入至節點N71以進行補償操作。資料寫入單元720更用以依據掃描信號S(n)進行資料寫入操作,以將資料信號DT透過電容C7寫入至節點N71。發光單元740依據發光信號EM進行發光操作,並依據節點N71的節點電壓V71產生電流I7,且依據電流I7的電流準位發光。檢測單元760用以依據檢測信號TS進行檢測操作,以檢測畫素驅動電路700中的開關T71~T76、T78及發光元件L7的至少一者是否能夠正常運作,例如正常導通或正常關閉。
在一些實施例中,畫素驅動電路700為顯示器100中的多個畫素驅動電路的第n級畫素驅動電路DV(n)。對應地,掃描信號S(n)為第n級掃描信號,且掃描信號S(n-1)為第n-1級掃描信號。
在一些實施例中,資料寫入單元720包括開關T71~T74及電容C7。開關T71的控制端用以接收控制信號VC2,開關T71的一端耦接開關T72並用以接收電壓信號VINI於節點N77,開關T71的另一端耦接開關T73於節點N72。開關T72的一端耦接開關T71並用以接收電壓信號VINI,開關T72的另一端及開關T72的控制端耦接節點N71。在一些實施例中,開關T72具有二極體的功能。電容C7的一端耦接節點N71,電容C7的另一端耦接節點N72。開關T73的控制端用以接收掃描信號S(n),開關T73的一端用以接收資料信號DT,開關T73的另一端耦接節點N72。開關T74的控制端用以接收掃描信號S(n-1),開關T74的一端用以接收電壓信號VDD於節點N76,開關T74的另一端耦接節點N71。
在一些實施例中,發光單元740包括發光元件L7、開關T75及T76。開關T75的控制端耦接節點N71,開關T75的一端用以接收電壓信號VSS,且開關T75的另一端耦接開關T76於節點N73。開關T76的控制端用以接收發光信號EM,開關T76的一端耦接發光元件L7於節點N74,且開關T76的另一端耦接節點N73。發光元件L7的一端耦接節點N74,發光元件L7的另一端耦接節點N75,並且在節點N75用以接收電壓信號VDD1。在一些實施例中,發光元件L7用以接收流經開關T75的電流I7,並用以依據電流I7發光。
在一些實施例中,檢測單元760包括開關T78。開關T78的控制端用以接收檢測信號TS,開關T78的一端耦接開關T74於節點N76,且開關T78的另一端耦接開關T76及發光元件L7於節點N74。在一些實施例中,檢測單元760 用以接收電壓信號VDD2於節點N76以檢測發光元件L7及開關T71~T76及T78的至少一者是否正常導通。
在不同的實施例中,發光元件L7可以是微發光二極體(mLED)或其他不同類型的發光元件。在不同的實施例中,開關T71~T76及T78可以是P型金屬氧化物半導體場效電晶體(PMOS)、N型金屬氧化物半導體場效電晶體(NMOS)、薄膜電晶體(TFT)或其他不同類型的開關元件。
第8圖為根據本發明之一實施例中的畫素驅動電路進行驅動操作所繪示之時序圖。第8圖所繪示之時序圖依序包括階段P81、階段P82、階段P83以及階段P84。在一些實施例中,階段P81~P84的時間長度總和對應畫素驅動電路700的框時間(frame time)。在一些實施例中,第8圖所繪示之時序圖對應第7圖所示之不同信號,例如掃描信號S(n)、發光信號EM、資料信號DT、控制信號VC1、控制信號VC2、電壓信號VINI及檢測信號TS的操作。
如第8圖所示,在階段P81,控制信號VC1及VC2具有致能電壓準位VGH,使得開關T74與開關T71導通。此時開關T74提供具有電壓準位DD2的電壓信號VDD2至節點N71,使得節點N71的節點電壓V71具有電壓準位DD2。
在一些實施例中,電壓準位DD2為致能電壓準位,使得開關T72依據具有電壓準位DD2的節點電壓V71導通。在一些實施例中,電容C7 用以儲存節點N71的電荷以在開關T74關閉後維持節點電壓V71,使得開關T72在開關T74關閉後(例如在階段P82)持續導通。
在階段P81,開關T78導通以提供電壓信號VINI至節點N72。此時電壓信號VINI具有電壓準位INI1,使得節點N72的節點電壓V72具有電壓準位INI1。
在一些實施例中,在期間P81,畫素驅動電路700的節點電壓V71與節點電壓V72分別被電壓信號VDD2與電壓信號VINI重置,使得畫素驅動電路700可以準備接收資料信號DT,因此階段P81被稱為重置階段。
在階段P82,控制信號VC2具有致能電壓準位VGH,使得開關T71導通。控制信號VC1具有禁能電壓準位VGL,使得開關T74關閉。電容C7在階段P81儲存之電荷使得節點電壓V71在階段P82時仍然具有致能電壓準位,因此開關T72在階段P82時導通。此時節點N77的電壓準位INI1小於節點N71的電壓準位VDD2,使得電荷從節點N71往節點N77流出,直到節點N71的電壓準位被拉至 (INI1+V TH),其中臨界電壓準位V TH為開關T72的臨界電壓準位。此時電容C7兩端的電壓準位差為V TH
在一些實施例中,在階段P82,藉由開關T72的臨界電壓準位V TH,節點電壓V72的電壓準位被調整至(INI1+V TH)以準備補償發光階段(例如階段P84)時開關T75的臨界電壓準位V TH。因此階段P82被稱為補償階段。
在階段P83,掃描信號S(n)具有致能電壓準位VGH,使得開關T71導通。控制信號VC1具有禁能電壓準位VGL,使得開關T74關閉。此時具有電壓準位VDT的資料信號DT通過開關T73寫入節點N72,使得節點N72具有電壓準位VDT。此時電壓信號VINI電壓準位INI2具有電壓準位INI2,使得節點N77的電壓準位被拉升至電壓準位INI2。電壓準位INI2大於節點N71的電壓準位,使得電荷在階段P83不會從節點N71往節點N77流出。
從階段P82到階段P83,節點N72的電壓準位從電壓準位INI1被拉至電壓準位VDT,其中的電壓準位差為(VDT-INI1)。藉由電容C7的電容耦合,從階段P82到階段P83,節點N71的電壓準位從(INI1+V TH)被拉至(INI1+V TH)+(VDT-INI1),亦即(VDT+V TH)。
在一些實施例中,在階段P83,資料信號DT通過開關T73寫入節點N72,並且透過電容C7的電容耦合寫入節點N71。因此階段P83被稱為資料寫入階段。
在階段P84,發光信號EM具有致能電壓準位VGH,使得開關T76導通。掃描信號S(n)具有禁能電壓準位VGL,使得開關T73關閉。此時電流I7依序流經發光元件L7、開關T76及T75,使得發光元件L7依據電流I7的電流準位發光。在一些實施例中,電流I7的電流準位決定發光元件L7的發光強度。
在階段P84,電容C7維持了在階段P83時,節點N71的電壓準位,使得在階段P84時節點N71的電壓準位的電壓準位仍然為(VDT+V TH)。此時開關T75的源極用以接收具有電壓準位SS的電壓信號VSS。
如此一來,將開關T75在節點N71的閘極的電壓準位(VDT+V TH)以及開關T75在節點N78的源極的電壓準位SS。帶入前述關於第3圖之操作的電子學公式,即可得出電流I7的的電流準位為K×(VDT-SS)^2。因此電流I7的電流準位與臨界電壓準位V TH無關,而與資料信號DT的電壓準位VDT與電壓信號VSS的電壓準位SS有關。
在一些實施例中,電壓準位VDT與電壓準位SS系取決於使用者。如此一來,發光元件L7的發光強度可以被使用者調整,而不被畫素驅動電路700的元件特性,例如開關T75的臨界電壓準位V TH所影響。
在一些實施例中,在階段P84,畫素驅動電路700中的發光元件L7發光,因此階段P84被稱為發光階段。
在不同的實施例中,第5圖及第6圖所示之檢測操作亦可以應用於畫素驅動電路700。舉例來說,在發光元件L7耦接畫素驅動電路700之前,將控制信號VC1拉至致能電壓準位VGH,並提供電壓信號VDD2於節點N76,且在節點N77測量是否有對應電壓信號VDD2的信號,以確認開關T72及T74是否正常導通。
舉另一例來說,在發光元件L7耦接畫素驅動電路700之前,將檢測信號TS、控制信號VC1及發光信號EM拉至致能電壓準位VGH,並提供電壓信號VDD2於節點N76,且在節點N78測量是否有對應電壓信號VDD2的信號,以確認開關T78、T74、T76及T75是否正常導通。
又舉另一例來說,在發光元件L7耦接畫素驅動電路700之後,將檢測信號TS拉至致能電壓準位VGH,並提供不同於電壓信號VDD2的電壓信號VDD1於節點N75,且在節點N76測量是否有對應電壓信號VDD1的信號,以確認發光元件L7是否能夠正常運作。
本文前述各種檢測方式係用於說明,其他各種檢測方式以及信號操作方式都在本案思及的範圍中。
請參照第1圖,在一些實施例中,可以依序對顯示器100中的畫素驅動電路進行檢測。例如先通過掃描線SL(1)、資料線DL(m)與發光線EL(1)傳輸信號至畫素驅動電路DV(1)進行檢測,再通過掃描線SL(2)、資料線DL(m)與發光線EL(2)傳輸信號至畫素驅動電路DV(2)以進行檢測。在一些其他的實施例中,也可以同時對顯示器100中的多個畫素驅動電路進行檢測。例如同時通過掃描線SL(1)~SL(n)、資料線DL(m)與發光線EL(1) ~EL(n)傳輸信號至畫素驅動電路DV(1)~DV(n)以進行檢測。對顯示器100中的畫素驅動電路的各種檢測順序都在本案思及的範圍中。
綜上所述,在本發明實施例中,在發光元件L2或L7發光時,開關T25或開關T75的臨界電壓準位V TH被補償,使得臨界電壓準位V TH的數值大小不影響發光元件L2或L7的發光強度。另外,由使用者決定的資料信號DT、電壓信號VINI及VSS使得發光元件L2及L7的發光強度不會受到電流路徑的電阻值的影響。此外,畫素驅動電路400可以在耦接發光元件L4之前進行檢測,從而降低製造成本。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100:顯示器 110:顯示裝置 120:掃描裝置 130:資料輸入裝置 140:發光控制裝置 SL(0)~SL(n):掃描線 S(n-1)、S(n):掃描信號 DL(1)~DL(m):資料線 DT:資料信號 EL(1)~EL(n):發光線 EM:發光信號 112、200、400、700:畫素驅動電路 L2、L4、L7:發光元件 220、720:資料寫入單元 240、740:發光單元 260、760:檢測單元 VSS、VDD、VDD1、VDD2、VINI:電壓信號 VC、VC1、VC2:控制信號 TS:檢測信號 N21~N26、N41、N42、N71~N77:節點 V TH:臨界電壓準位 P31~P33、P51、P52、P61~P63、P81~P84:階段 VGH:致能電壓準位 VGL:禁能電壓準位 DD、DD1、DD2、SS、INI、INI1、INI2、VDT:電壓準位 V21、V22:節點電壓 VGS:電壓準位差 I2、I7:電流 T21~T28、T71~T76、T78:開關 401:容置空間 C2、C7:電容 401:容置空間 P41、P42、P43:導通路徑 K:常數
第1圖為根據本案之一實施例所繪示之顯示器的示意圖。 第2圖為根據本案之一實施例所繪示之顯示裝置中的畫素驅動電路的電路圖。 第3圖為根據本發明之一實施例中的畫素驅動電路進行驅動操作所繪示之時序圖。 第4圖為根據本案之一實施例所繪示之顯示裝置中的畫素驅動電路的電路操作圖。 第5圖為根據本發明之一實施例中的畫素驅動電路進行檢測操作所繪示之時序圖。 第6圖為根據本發明之一實施例中的畫素驅動電路進行檢測操作所繪示之時序圖。 第7圖為根據本案之一實施例所繪示之顯示裝置中的畫素驅動電路的電路圖。 第8圖為根據本發明之一實施例中的畫素驅動電路進行驅動操作所繪示之時序圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
S(n-1)、S(n):掃描信號
DT:資料信號
EM:發光信號
200:畫素驅動電路
L2:發光元件
220:資料寫入單元
240:發光單元
260:檢測單元
VSS、VDD、VINI:電壓信號
VC:控制信號
TS:檢測信號
N21~N26:節點
I2:電流
T21~T28:開關
C2:電容

Claims (10)

  1. 一種顯示裝置,包括串聯耦接的多個畫素驅動電路,其中該些畫素驅動電路中的一畫素驅動電路包括: 一資料寫入單元,用以將一資料信號寫入一第一節點,包括: 一第一開關,該第一開關的一第一端耦接該第一開關的一控制端於該第一節點;以及 一電容,該電容的一第一端耦接該第一節點;以及 一發光單元,用以依據該資料信號產生一電流,包括: 一第二開關,用以接收該電流,該第二開關的一控制端耦接該第一節點,該第二開關的一第一端耦接該電容的一第二端;以及 一發光元件,用以依據該電流發光。
  2. 如請求項1所述之顯示裝置,其中該資料寫入單元更包括: 一第三開關,用以依據一掃描信號導通,該第三開關的一第一端耦接該電容的該第二端;以及 一第四開關,用以依據一前級掃描信號導通,該第四開關的一第一端耦接該第一節點, 其中該些畫素驅動電路中的一前級畫素驅動電路用以依據該前級掃描信號進行操作。
  3. 如請求項1所述之顯示裝置,其中該發光單元更包括: 一第三開關,用以依據一發光信號導通,該第三開關的一第一端耦接該電容的該第二端;以及 一第四開關,用以依據該發光信號導通,該第四開關的一第一端耦接該第二開關的一第二端,該第四開關的一第二端耦接該發光元件。
  4. 如請求項1所述之顯示裝置,更包括: 一第三開關,耦接該發光單元,並用以於該發光元件耦接該畫素驅動電路之前,傳送一電壓信號至該第二開關,以檢測該第二開關是否正常導通。
  5. 如請求項1所述之顯示裝置,更包括: 一第三開關,耦接該發光元件,並用以於導通時傳送一電壓信號至該發光元件,以檢測該發光元件是否正常運作。
  6. 一種畫素驅動電路,包括: 一資料寫入單元,用以將一資料信號寫入一第一節點,包括: 一第一開關,該第一開關的一第一端耦接該第一開關的一控制端於一第一節點; 一電容,該電容的一第一端耦接該第一節點;以及 一第二開關,該第二開關的一第一端耦接該電容的一第二端,該第二開關的一第二端耦接該第一開關的一第二端; 一發光單元,用以依據該資料信號產生一電流,包括: 一第三開關,用以接收該電流,該第三開關的一控制端耦接該第一節點;以及 一發光元件,用以依據該電流發光。
  7. 如請求項6所述之畫素驅動電路,其中該資料寫入單元更包括: 一第四開關,該第四開關的一第一端用以接收一第一電壓信號,該第四開關的一第二端耦接該第一節點; 其中該第三開關用以在該第四開關關閉時提供不同於該第一電壓信號的一第二電壓信號於該第一開關的該第二端,以將該第一開關的該第一端及該第一開關的該第二端的一電壓準位差拉至該第一開關的一臨界電壓準位。
  8. 如請求項6所述之畫素驅動電路,其中該資料寫入單元更包括: 一第四開關,該第四開關的一第一端用以接收一資料信號,該第四開關的一第二端耦接該電容的一第二端; 其中該資料寫入單元用以在該第一開關的該第二端及該第一開關的該第一端的一電壓準位差對應該第一開關的一臨界電壓準位之後,透過該電容將該資料信號寫入該第一開關的該第一端。
  9. 如請求項6所述之畫素驅動電路,更包括: 一第四開關,耦接該發光單元,並用以於該發光元件耦接該畫素驅動電路之前,傳送一電壓信號至該第三開關,以檢測該第三開關是否正常導通。
  10. 如請求項6所述之畫素驅動電路,更包括: 一第三開關,耦接於該發光元件,並用以於導通時傳送一電壓信號至該發光元件,以檢測該發光元件是否正常運作。
TW109143107A 2020-12-07 2020-12-07 顯示裝置與畫素驅動電路 TWI747647B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109143107A TWI747647B (zh) 2020-12-07 2020-12-07 顯示裝置與畫素驅動電路
CN202110470794.8A CN113160739B (zh) 2020-12-07 2021-04-29 显示装置与像素驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109143107A TWI747647B (zh) 2020-12-07 2020-12-07 顯示裝置與畫素驅動電路

Publications (2)

Publication Number Publication Date
TWI747647B TWI747647B (zh) 2021-11-21
TW202223860A true TW202223860A (zh) 2022-06-16

Family

ID=76872245

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109143107A TWI747647B (zh) 2020-12-07 2020-12-07 顯示裝置與畫素驅動電路

Country Status (2)

Country Link
CN (1) CN113160739B (zh)
TW (1) TWI747647B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11978373B1 (en) 2023-04-04 2024-05-07 AUO Corporation Pixel detection device and pixel detection method

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023230800A1 (zh) * 2022-05-30 2023-12-07 京东方科技集团股份有限公司 像素电路、像素电路的驱动方法以及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5781544B2 (ja) * 2011-08-09 2015-09-24 株式会社Joled 画像表示装置
KR101688923B1 (ko) * 2013-11-14 2016-12-23 엘지디스플레이 주식회사 유기발광표시장치 및 그 구동방법
CN104835453B (zh) * 2015-05-28 2017-04-05 京东方科技集团股份有限公司 一种像素电路、驱动方法及显示装置
KR102312348B1 (ko) * 2017-06-30 2021-10-13 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치
KR102326166B1 (ko) * 2017-06-30 2021-11-16 엘지디스플레이 주식회사 전계 발광 표시장치와 그 구동방법
CN109767731A (zh) * 2017-11-02 2019-05-17 中华映管股份有限公司 像素电路
CN108389549B (zh) * 2018-01-30 2019-09-24 上海天马微电子有限公司 像素电路及其驱动方法、显示面板及其驱动方法
US10916198B2 (en) * 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
CN110827763B (zh) * 2019-11-07 2021-07-06 深圳市华星光电半导体显示技术有限公司 像素电路及其驱动方法、显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11978373B1 (en) 2023-04-04 2024-05-07 AUO Corporation Pixel detection device and pixel detection method

Also Published As

Publication number Publication date
CN113160739A (zh) 2021-07-23
CN113160739B (zh) 2023-11-24
TWI747647B (zh) 2021-11-21

Similar Documents

Publication Publication Date Title
TWI534781B (zh) Scan drive circuit and organic light emitting display
CN101174382B (zh) 有机发光二极管显示器及其驱动方法
KR101990568B1 (ko) 주사 구동 장치 및 이를 이용한 유기발광표시장치
US10665170B2 (en) Display device
TWI699742B (zh) 畫素電路
TWI747647B (zh) 顯示裝置與畫素驅動電路
TWI714317B (zh) 畫素電路與相關的顯示裝置
TW201503080A (zh) 有機發光二極體面板
TWI745014B (zh) 光感測電路與觸控顯示器
CN105810150B (zh) 一种移位寄存器和发光控制电路
CN108172173A (zh) 一种有机发光显示器的像素电路及驱动方法
TWI758045B (zh) 顯示裝置
TWI520117B (zh) 位移控制單元
TW201325093A (zh) 閂鎖電路及顯示裝置
TWI656735B (zh) 多工器電路及其顯示面板
TWI694431B (zh) 畫素電路與顯示裝置
TWI699577B (zh) 畫素結構
TWI717996B (zh) 畫素驅動電路
TWI734463B (zh) 具檢測功能的畫素驅動裝置
TWI747678B (zh) 顯示裝置
TWI788971B (zh) 顯示器
TWI802215B (zh) 驅動電路
TWI488187B (zh) 移位暫存器和顯示裝置
TW202008341A (zh) 畫素電路和顯示面板
TWI747495B (zh) 畫素電路