TW202213950A - 用於電容式數位類比轉換器(cdac)電路之動態電力導軌浮動技術 - Google Patents
用於電容式數位類比轉換器(cdac)電路之動態電力導軌浮動技術 Download PDFInfo
- Publication number
- TW202213950A TW202213950A TW109141442A TW109141442A TW202213950A TW 202213950 A TW202213950 A TW 202213950A TW 109141442 A TW109141442 A TW 109141442A TW 109141442 A TW109141442 A TW 109141442A TW 202213950 A TW202213950 A TW 202213950A
- Authority
- TW
- Taiwan
- Prior art keywords
- power supply
- cdac
- logic
- unit
- supply node
- Prior art date
Links
- 238000007667 floating Methods 0.000 title description 48
- 230000005540 biological transmission Effects 0.000 claims description 52
- 238000012545 processing Methods 0.000 claims description 16
- 230000008878 coupling Effects 0.000 claims description 15
- 238000010168 coupling process Methods 0.000 claims description 15
- 238000005859 coupling reaction Methods 0.000 claims description 15
- 238000012546 transfer Methods 0.000 claims description 10
- 230000006870 function Effects 0.000 abstract description 16
- 238000000034 method Methods 0.000 abstract description 11
- 239000003990 capacitor Substances 0.000 description 11
- 238000012986 modification Methods 0.000 description 6
- 230000004048 modification Effects 0.000 description 6
- 238000013461 design Methods 0.000 description 5
- 238000003491 array Methods 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 4
- 238000006731 degradation reaction Methods 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 4
- 239000000872 buffer Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000000116 mitigating effect Effects 0.000 description 3
- 238000004088 simulation Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 208000018910 keratinopathic ichthyosis Diseases 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000012790 confirmation Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00315—Modifications for increasing the reliability for protection in field-effect transistor circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/195—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/217—Class D power amplifiers; Switching amplifiers
- H03F3/2175—Class D power amplifiers; Switching amplifiers using analogue-digital or digital-analogue conversion
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
- H03F3/245—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/094—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
- H03K19/0944—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
- H03K19/0948—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET using CMOS or complementary insulated gate field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/80—Simultaneous conversion using weighted impedances
- H03M1/802—Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/80—Simultaneous conversion using weighted impedances
- H03M1/802—Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices
- H03M1/804—Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices with charge redistribution
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本發明描述使用一電路架構解決方案來解決電容式射頻數位類比轉換器(CDAC)內之P-MOS偏壓溫度不穩定性(BTI)應力問題的技術,該電路架構解決方案用以在各種操作條件下保護電晶體。揭露用以使負電力供應導軌電壓及正電力供應導軌電壓中之一者或二者視各種操作情形而對於CDAC單元分別較高或較低地浮動的技術。此等情形包括個別CDAC單元之傳輸狀態及其中實施有該CDAC單元之CDAC陣列的傳輸狀態。
Description
發明領域
本文中所描述之態樣大體上係關於電容式射頻數位類比轉換器(CDAC),且更特定言之,係關於一種動態浮動電力導軌作為CDAC電路架構之部分的用途。
發明背景
為達成最佳關鍵效能指示符(KPI),數位傳輸器通常實施在大於由製程製造商標示之限值的電壓下操作之核心裝置。如此做對針對長期使用之CDAC設計造成可靠度風險。
依據本發明之一實施例,係特地提出一種電容式射頻數位類比轉換器(CDAC)單元,其包含:
多個邏輯閘;以及
邏輯電路系統,其耦接至(i)該CDAC單元之一電力供應節點及(ii)該多個邏輯閘中之至少一者的一電力供應導軌,
其中該邏輯電路系統經組配以藉由基於該CDAC單元之一傳輸狀態而將該電力供應節點耦接至該電力供應導軌來選擇性地調整該電力供應導軌處所提供的一電壓。
較佳實施例之詳細說明
在以下描述中,闡述眾多特定細節以便提供對本揭露內容之態樣的透徹理解。然而,熟習此項技術者將顯而易見,包括結構、系統及方法之態樣可在不具有此等特定細節的情況下進行實踐。本文中之描述及表示為在此項技術中有經驗或熟習此項技術者所使用的共同含義,以最有效地向其他熟習此項技術者傳達其工作之實質。在其他情況下,尚未詳細地描述熟知方法、程序、組件及電路系統,以免不必要地混淆本揭露內容之態樣。
同樣,在超過所標示製造商限值(例如1.2V)之電壓下操作之核心裝置的實施對電容式CDAC設計引入可靠度風險。此等可靠度風險中最危險的一者與P-MOS偏壓溫度不穩定性(BTI)劣化有關。然而,試圖解決此等劣化問題之先前架構無法支援較新標準,如WiFi-7。此外,先前解決方案包括使用具有足以在此類較高電壓下可靠地工作之高閘極長度的I/O裝置,但此類I/O裝置較慢,且在較高操作頻率(例如接近7GHz)下實施存在問題,且亦引入設計低效。再此外,先前解決方案包括藉由降低電源電壓(當不需要時)而使用功率閘控。儘管此技術可有助於在CDAC陣列斷開時保護電路,但其無法相對於特定CDAC單元保護可靠度,該等特定CDAC單元在其中實施有特定CDAC單元之CDAC陣列接通時斷開。此狀態對於某一應用極為常見,該應用諸如WiFi,其通常使用高回退進行傳輸,以使得一些單元在CDAC接通且傳輸資料時幾乎始終斷開。
因此,本文中所描述之態樣使用用以在各種操作條件下保護電晶體的電路架構來解決此等前述問題,此等前述問題包括P-MOS BTI。為如此進行,本文中所描述之態樣將CDAC單元電路架構內之典型電力供應導軌組配替換為浮動負供應電壓或浮動正供應電壓。浮動負供應電壓在CDAC單元中的使用用以將CDAC邏輯閘之負供應導軌動態耦接至略微高於CDAC單元之負供應電壓VSS的電壓,該等CDAC單元在資料傳輸期間在CDAC陣列中斷開。此外,浮動正供應電壓在CDAC單元中的使用用以將CDAC邏輯閘之正供應動態耦接至略微低於CDAC單元之供應電壓VCC的電壓,該等CDAC單元在資料傳輸期間在CDAC陣列中斷開。
如此做保護「斷開」單元免受應力BTI電壓影響,該等應力BTI電壓可在實施於CDAC單元之反相器中的電晶體之閘極至源極電壓(VGS)與閘極至汲極電壓(VGD)之間形成。如本文中所論述之電路架構的態樣亦確保當CDAC單元隨後自斷開狀態接通時,浮動負電力供應節點電壓立即返回至用於CDAC單元之常規操作的負電力供應電壓。如下文進一步論述,如本文中所描述之態樣用以保護CDAC單元免受可靠度問題影響,且允許CDAC單元仍以超過製造商之所標示電壓限值的電壓進行工作。以此方式,併入有如本文中所論述之電路架構的CDAC單元可符合新標準,且充當傳輸器之部分,從而與習知CDAC設計相比,就輸出功率及效率而言提供改良或最佳化的KPI。
圖1說明實例習知電容式射頻數位類比轉換器(CDAC)。一般而言,CDAC陣列實施電容器比以將數位字表示為成比例的類比電壓。因此,視具體應用、所要解析度及經轉換為類比值之數位字的大小而定,典型CDAC陣列可包括任何合適數目的個別CDAC單元。每一CDAC單元(諸如,如圖1中所展示之CDAC單元100)可接收數位字之特定資料位元作為輸入。CDAC陣列中各自具有耦接至數位字之不同個別位元的輸入之每一CDAC單元的輸出隨後可經組合以在最大電壓值及最小電壓值之範圍內提供數位字值的總體類比表示。出於簡潔之目的,如本文中所論述之態樣係相對於個別CDAC單元,且已出於簡潔之目的而省略額外CDAC單元及組合電路系統。
如圖1中所展示,CDAC單元100在差分模式下操作,其中差分時鐘信號輸入CLK_D及CLK_DN施加至CDAC單元100之每一各別data分支的輸入。對於CDAC單元100,每一分支對應於數位字之一位元,且表示特定邏輯值。舉例而言,data分支可對應於具有邏輯值
之位元,而data_N分支可具有互補邏輯值
。每一data分支因此包括各別邏輯閘,該等邏輯閘包括資料輸入反相器102.2.D、102.DN、AND閘104.D、OR閘104.DN、反相器106.1.D至106.3.D、106.1.DN至106.3.DN及輸出電容器108.D、108.DN。
對於如圖1中所展示之CDAC單元100,CDAC單元100在輸入位元DATA為邏輯高(例如邏輯『1』)時被視為有效或「接通」,且在輸入位元DATA為邏輯低(例如邏輯『0』)時被視為無效或「斷開」。當CDAC單元100接通(DATA =『1』)時,則反相器106.1.D至106.3.D中之每一者以作為差分時鐘信號CLK_D之函數的速率(例如RF速率)在資料中計時。類似地,反相器106.1.DN至106.3.DN中之每一者以作為差分時鐘信號CLK_DN之函數的速率(例如RF速率)在資料中計時。在此情形下,歸因於RF恢復效應,反相器106.1.D至106.3.D、106.1.DN至106.3.DN遭遇可靠度問題之風險較低。
然而,當CDAC單元100處於斷開狀態(DATA =『0』)時,則CDAC單元反相器106.1.D至106.3.D及106.1.DN至106.3.DN的在斷開狀態下仍導電之P-MOS組件遭受BTI劣化,此負面地影響CDAC單元100之KPI。此影響之實例更詳細地展示於圖1的插圖150中。具體而言,插圖150說明反相器106.1.D之架構,但其餘反相器106.2.D至106.3.D及106.1.DN至106.3.DN可具有類似或相同架構。如圖1中所展示,正電力供應電壓VCC為1.2V,假定該正電力供應電壓VCC超過如上所指出的製造商之建議,且負電力供應VSS為0V。
因此,當DATA位元為0且CDAC單元100處於斷開狀態時,AND閘104.D之輸出為0V,該輸出經提供至反相器106.1.D之輸入。反相器106.1.D之CMOS架構包括P-MOS電晶體及N-MOS電晶體,如插圖150中所展示。如插圖150中所展示之P-MOS電晶體及N-MOS電晶體中之每一者的閘極端子彼此耦接且形成反相器106.1.D之輸入端子,而P-MOS及N-MOS電晶體之汲極端子彼此耦接且形成反相器106.1.D的輸出。同樣,如插圖150中所展示之P-MOS電晶體的源極端子耦接至正電力供應電壓VCC,該正電力供應電壓VCC在此實例中為1.2V。因此,隨後如插圖150中所展示,DATA位元為0V,反相器106.1.D之P-MOS電晶體導電,而N-MOS電晶體則不。因此,P-MOS電晶體之閘極-源極(VGS)電壓及閘極汲極(VGD)電壓二者皆處於1.2V,此超過製造商之所建議限制且導致如所展示的PBTI應力。
實際上,不能將每CDAC單元之電壓單獨改變或進一步降低以保護P-MOS電路,因此如本文中所描述之態樣視每一單元的個別接通/斷開狀態而動態調整每一CDAC單元所使用之電力導軌電壓。下文參考圖2進一步展示且描述使得能夠進行此調整之電路架構的實例,該實例說明根據本揭露內容之各種態樣的動態電力導軌浮動CDAC單元之實例電路示意圖。
如圖2中所展示之CDAC單元200包括若干與如上文參考圖1所展示及描述之CDAC單元100類似或相同的組件,且出於簡潔之目的,此處將不重複對此等共同組件的描述。然而,如圖2中所展示之實例CDAC單元200僅為如本文中所論述之態樣的一個實例,該實例可包括對如圖2中所展示之CDAC單元200之架構的各種修改。舉例而言,CDAC單元200經展示為實施差分單元架構,但該等態樣在此方面不受限制,且CDAC單元200亦可實施為與如所展示之差分時鐘及資料輸入具有共同時鐘及資料輸入的單端CDAC單元。此外,相較於圖2中所展示之邏輯及組件,本文中所描述之態樣可包括不同邏輯、替代組件、額外組件及/或更少的組件。
為提供一些例示性實例,視預設邏輯資料狀態及/或其中實施有CDAC單元200之具體應用而定,可修改或用不同邏輯閘替換邏輯閘204.D、204.DN。此外,反相器202.D、206.1.D至206.3.D、202.DN及206.1.DN至206.3.DN中之一或多者可用緩衝器替換,該等緩衝器可與對邏輯閘204.D、204.DN之任何修改結合地工作以維持邏輯相容性。另外,儘管在每一各別data及data_N分支中僅展示三個反相器206.1.D至206.3.D、206.1.DN至206.3.DN,但態樣包括實施任何合適數目個反相器(或可替代地,緩衝器)以確保分別在電容器208.D、208.DN之輸出DATA及DATA_N處提供適當電壓位準,同時滿足相對於最大信號延遲的任何指定設計要求。
為防止如上文相對於CDAC單元100所論述之前述BTI問題,CDAC單元200包括附加的邏輯電路220.D、220.DN,該等邏輯電路220.D、220.DN耦接於CDAC單元200之若干組件的負電力供應導軌與負電力供應電壓節點VSS之間,因此形成如圖2中所展示的浮動負電力供應節點VSS_f。在各種態樣中,邏輯電路220.D及220.DN可包括任何合適數目及/或類型之組件,以有助於將浮動負電力供應節點VSS_f選擇性地且動態地耦接至負電力供應電壓節點VSS。
舉例而言,態樣包括各自使用任何合適數目個電晶體或其他組件實施之邏輯電路系統210.D、210.DN。作為一例示性實例,如圖2中所展示,邏輯電路系統220.D可包括電晶體210.D、212.D及214.D,而邏輯電路系統210.DN可包括電晶體210.DN、212.DN及214.DN。儘管如本文中所論述且在圖2中所展示之電晶體經表示為場效電晶體(FET),但此係藉助於實例而非限制,且態樣包括邏輯電路系統220.D、220.DN,該邏輯電路系統220.D、220.DN包括任何合適類型的電晶體,或在各種操作條件下在浮動負電力供應節點VSS_f處可提供所要電子可控制交換特性及/或浮動電壓位準且用於特定應用之其他組件。舉例而言且如下文進一步論述,電晶體212.D、214.D、212.DN及214.DN可用各別二極體216.D、216.DN替換,如圖2之插圖240中所展示。邏輯電路系統220.D、220.DN亦可包括額外、更少或替代組件,以確保對浮動負電力供應節點VSS_f之耦接狀態及電壓位準的適當控制。
不論邏輯電路系統220.D、220.DN之具體實施如何,態樣均包括選擇性地增加浮動負電力供應節點VSS_f處之電壓的邏輯電路系統220.D、220.DN,該邏輯電路系統220.D、220.DN耦接至如圖2中所展示之CDAC單元200之若干邏輯閘的負電力供應導軌。舉例而言,該電壓增加可為自負電力供應電壓節點VSS處之電壓(例如接地或0V)至略微較高的電壓值(例如0.3V)之增加。舉例而言,浮動負電力供應節點VSS_f處之電壓可增加以與其中反相器202.D、206.1.D至206.3.D、202.DN及206.1.DN至206.3.DN將以其他方式經歷BTI劣化之時間段對準,如上文所論述。浮動負電力供應節點VSS_f處之此電壓增加可為由各種組件所產生之一或多個電壓降的函數,該等組件經由耦接於浮動負電力供應節點VSS_f與負電力供應電壓節點VSS之間的每一邏輯電路系統220.D、220.DN實施。舉例而言,電壓降可為大約0.3V,以使得當浮動負電力供應節點VSS_f不短接至負電力供應電壓節點VSS時,浮動負電力供應節點VSS_f處之電壓為大約VSS + 0.3V。如下文進一步論述,此有效降低跨反相器202.D、206.1.D至206.3.D、202.DN及206.1.DN至206.3.DN之電壓降,藉此緩解BTI。
為如此進行,每一各別邏輯電路220.D、220.DN可基於各種條件來選擇性地調整浮動負電力供應節點VSS_f處之電壓。此等條件可為例如個別CDAC單元200之狀態或其中實施有CDAC單元200之總體CDAC單元陣列的狀態。舉例而言,可基於輸入資料位元DATA及DATA_N之邏輯來識別CDAC單元200之狀態。作為一例示性實例,當CDAC單元200處於斷開狀態時,輸入位元DATA可表示邏輯低值(例如邏輯0)。此外,當其中實施有CDAC單元陣列之裝置未在傳輸時,其中實施有CDAC單元200之整個CDAC單元陣列可斷開。
換言之,無線裝置中之CDAC單元陣列可包括若干CDAC單元,其中該等CDAC單元各自以與如參考圖2所描述之CDAC單元200相同的方式單獨且分別進行實施及控制。態樣包括邏輯電路系統220.D、220.DN,該邏輯電路系統220.D、220.DN經選擇性地且動態地控制以使得控制信號A及B對於總體CDAC單元陣列內之每一CDAC單元200可具有不同邏輯狀態,因此調整CDAC陣列內的每一CDAC單元之浮動負電力供應電壓VSS_f的電壓,以區分每一CDAC單元之狀態與其中實施有CDAC單元之總體CDAC單元陣列的狀態。因此,儘管出於簡潔之目的而未展示於圖中,但態樣包括控制信號A及B之邏輯狀態,該等控制信號A及B受其中實施有CDAC單元陣列及個別CDAC單元200的無線裝置之一或多個任何合適的組件控制。舉例而言,控制信號A及B之邏輯狀態可受其中實施有CDAC單元200之無線裝置的處理器控制。
為提供一例示性實例,第一情形包括個別CDAC單元200接通(亦即因DATA位元為邏輯高值,故資料在彼特定CDAC單元上進行傳輸),且假定其中實施有CDAC單元200之CDAC單元陣列接通(例如無線裝置正在傳輸)。在此情況下,BTI不存在問題,且控制信號A可具有邏輯高值以使得N型電晶體210.D及210.DN導電,因此將浮動負電力供應節點VSS_f短接至負電力供應節點VSS。控制信號B可具有相反邏輯值(例如邏輯低)以使得N型電晶體214.D、214.DN不導電。亦即,當CDAC單元200處於接通狀態時,浮動負電力供應節點VSS_f短接至每一data分支之負電力供應節點VSS,且CDAC單元200在此實例中以與如圖1中所展示之CDAC單元100相同的方式操作。另外,在此實例中,如圖2中所展示之控制信號A的邏輯反映DATA位元之邏輯,且如圖2中所展示之控制信號B的邏輯反映DATA_N位元之邏輯。
作為另一例示性實例,第二情形包括個別CDAC單元200斷開(亦即因DATA位元為邏輯低值,故資料不在彼特定CDAC單元上進行傳輸)。然而,即使CDAC單元200處於斷開狀態,亦假定其中實施有CDAC單元200之CDAC單元陣列如同在先前實例中那般接通(例如無線裝置正在傳輸)。在此情況下,CDAC單元200之反相器中的一些易於產生應力BTI電壓,此可藉由增大浮動負電力供應節點VSS_f處之電壓來緩解。為如此進行,在此情形下,控制信號A可具有邏輯低值以使得N型電晶體210.D及210.DN不導電。另一方面,控制信號B可具有相反邏輯高值以使得N型電晶體214.D、214.DN導電,因此經由data分支的二個串聯連接之電晶體212.D及214.D將浮動負電力供應節點VSS_f耦接至負電力供應節點VSS,且經由data_N分支的二個串聯連接之電晶體212.DN、214.DN將浮動負電力供應節點VSS_f耦接至負電力供應節點VSS。
根據用於正電力供應節點VCC之電壓VCC及用於負電力供應節點VSS的電壓VSS,CDAC單元200之邏輯狀態可為任何合適的電壓位準。出於簡單起見,本文中可替代地分別將正電力供應節點VCC及負電力供應節點VSS處之電壓僅稱為VCC及VSS作為簡寫。作為一實例,邏輯低狀態可例如藉由諸如0V之電壓VSS識別,而邏輯高狀態可例如藉由諸如1.2V之電壓VCC識別。在此情形下使用此等邏輯位準作為例示性實例,控制信號A將具有邏輯低值0V,且控制信號B將具有邏輯高值1.2V。在此情況下,對於資料分支data及data_N中之每一者,浮動負電力供應節點VSS_f將具有高於0V之增大的電壓位準值,該電壓位準值大約等於與P型電晶體212.D、212.DN之源極端子與汲極端子之間的p-n接面相關聯之臨限電壓
,該臨限電壓
為約0.3V。
因此,在此組配中,在電容器驅動反相器206.3.D、206.3.DN之前耦接的CDAC單元200之組件的有效電力導軌具有在0.3V至1.2V或0.9V之間的範圍。因此,data分支之反相器202.D、206.1D及206.2.D以及data_N分支之反相器202.DN、206.1.DN及206.2.DN的每一電晶體節點上之最大電壓自1.2V減小至0.9V,此典型地在每一電晶體之規格內。此外,當每一電容器驅動反相器206.3.D、206.3.DN之負供應導軌耦接至負電力供應節點VSS時,電容器驅動反相器206.3.D、206.3.DN的電力供應導軌提供1.2V之全部範圍。然而,歸因於如圖2中所展示之修改,緊接在每一各別data分支中之電容器驅動反相器206.3.D、206.3.DN前之每一反相器(亦即反相器206.2.D、206.2.DN)包括可由最大電壓驅動的P型電晶體(參見圖1中之插圖150),該最大電壓等於在反相器206.2.D、206.2.DN之負供應導軌處的電壓,該電壓為浮動負電力供應節點VSS_f之增大的電壓(例如0.3V)。因此,在此組配中,電容器驅動反相器206.3.D、206.3.DN仍受保護免受BTI影響。
作為另一例示性實例,第三情形包括其中實施有CDAC單元200之整個CDAC單元陣列處於斷開狀態(例如無線裝置未在傳輸,且因此陣列中之所有CDAC單元均斷開)。在此情況下,控制信號A及B二者皆可具有邏輯低值。此導致data分支之電晶體210.D、212.D、214.D中的每一者不導電,且同樣導致data_N分支之電晶體210.DN、212.DN、214.DN中的每一者不導電。因此,每一data分支處的耦接至浮動負電力供應節點VSS_f之電力供應導軌在此狀態下自負電力供應節點VSS解耦。如此做有利地節省將以其他方式流經data分支中之浮動負電力供應節點VSS_f與負電力供應節點VSS之間的電晶體212.D、214.D之漏電流,且同樣節省將以其他方式流經data_N分支中之浮動負電力供應節點VSS_f與負電力供應節點VSS之間的電晶體212.DN、214.DN之漏電流。因此,因負電力供應節點VSS完全斷開連接,故浮動負電力供應節點VSS_f處之電壓將升高至較高電壓位準,且因此,將不維持CDAC單元200之邏輯功能性。然而,由於整個CDAC單元陣列在此情形下未使用,因而此為有利於漏電流緩解之可接受的解決方案。
下表1概述上文所描述之三種情形中之每一者的邏輯狀態及實例電壓值。
表1
裝置傳輸 CDAC單元接通 | 裝置傳輸 CDAC單元斷開 | 裝置未傳輸 | |
DATA | 1 | 0 | X |
DATA_N | 0 | 1 | X |
控制信號A | 1 | 0 | 0 |
控制信號B | 0 | 1 | 0 |
VSS_f | 0V | 約0.3V | > 0.3V |
在各種態樣中,視上文所提及之各種情形中之每一者所需要的控制水準而定,控制信號A及B之邏輯可以不同方式進行控制。舉例而言,若不擔心在非傳輸時間期間之電流洩漏,則可藉由將控制信號A及B之控制信號線分別耦接至DATA及DATA_N位元線來實施控制信號,或可以使得控制信號A及B能夠分別反映DATA及DATA_N位元線的邏輯之任何其他合適的組配來實施控制信號。然而,為實施對CDAC單元200之額外控制且為防止或至少緩解電流洩漏,控制信號A及B可經由其中實施有CDAC單元200的無線裝置之合適的組件進行控制。舉例而言,在各種態樣中,控制信號A及B可耦接至適當的驅動器及/或促使控制信號A及B具有所要邏輯狀態之其他邏輯電路系統,該等所要邏輯狀態可獨立於DATA及DATA_N位元線之邏輯狀態。
同樣,相較於展示於如圖2中所展示之組配(包括使用電晶體212.D、214.D、212.DN及214.DN)中的彼等組件,邏輯電路系統220.D、220.DN可包括額外、更少或替代組件。舉例而言,如圖2之插圖240中所展示,data及data_N分支中之每一者中的此等電晶體可分別由二極體216.D、216.DN替換,該等二極體216.D、216.DN用以將data及data_N分支中之每一者中的浮動負電力供應節點VSS_f分別耦接至負電力供應節點VSS。在此組配中,電晶體210.D、210.DN在導電時用以提供並聯路徑,該並聯路徑將浮動負電力供應節點VSS_f短接至負電力供應節點VSS (例如當CDAC單元200接通時)。否則,當電晶體210.D、210.DN不導電時,浮動負電力供應節點VSS_f之電壓自VSS (例如0V)增大至等於二極體216.D、216.DN之臨限電壓(例如0.3V)的值。儘管此組配不允許針對未進行傳輸且整個CDAC陣列斷開的情形使用如上文所提及之電流洩漏緩解技術,但此實施仍提供簡單且低成本的手段以用於以其他方式在CDAC單元200斷開時保護CDAC單元200免受BTI應力影響,如上文所論述。
作為又另一實例,可實施二極體與電晶體之組合。舉例而言,可實施電晶體214.D、214.DN,且可分別經由data及data_N分支中之每一者中的控制信號B之邏輯狀態來控制每一電晶體之導電狀態。然而,可替代地用各別二極體替換電晶體212.D、212.DN,該等二極體分別具有耦接至浮動負電力供應節點VSS_f之陽極及耦接至電晶體214.D、214.DN中之每一者的源極端子的陰極。
上文相對於圖2所描述之態樣提供各種技術,該等技術用於選擇性地且動態地改變CDAC單元200之各種組件所使用之負電力供應導軌的電壓位準。特定言之,上文所描述之態樣提供一種邏輯電路架構及用於調整浮動負電力供應節點VSS_f相對於負電力供應節點VSS之電壓位準的控制技術。然而,此組配係藉助於實例而非限制。其他態樣包括CDAC單元200,該CDAC單元200另外或可替代地以類似方式調整正電力供應節點VCC。舉例而言,圖2中相對於data分支展示電路部分260,且電路部分260之細節更詳細地展示於圖2之右下角的對應插圖中。儘管相對於data分支說明此實施例之細節,但此係出於簡潔之目的,且態樣包括data及/或data_N分支,作為邏輯電路系統220.D、220.DN之替代實施或除邏輯電路系統220.D、220.DN以外,該data及/或data_N分支包括如插圖260中所展示之邏輯電路系統270.D、270.DN。
舉例而言,data及data_N分支中之每一者的邏輯電路系統270.D、270.DN分別可耦接於展示於圖2中之CDAC單元200之相同組件的正電力供應節點VCC與正電力導軌之間,該等組件之各別負電力導軌耦接至浮動負電力供應節點VSS_f。因此,浮動正電力供應節點VCC_f可形成有電壓位準,該電壓位準以浮動負電力供應節點VSS_f增大之相同方式選擇性地減小,以達成CDAC單元200的反相器之相同或類似的有效電壓範圍減小。繼續此實例,邏輯電路系統270.D、270.DN可包括電晶體250.D、250.DN,該等電晶體250.D、250.DN之導電狀態可以與上文相對於控制信號A (如上文所解釋)所解釋類似的方式受控制信號C之邏輯狀態控制,其中邏輯補償係藉由在邏輯電路系統220.D、220.DN中用P型電晶體取代N型電晶體來進行。此外,邏輯電路系統270.D、270.DN可包括電晶體252.D、252.DN及254.D、254.DN,該等電晶體之導電狀態可以與如上所解釋之控制信號B類似的方式受控制信號D之邏輯狀態控制,其中邏輯補償係藉由在邏輯電路系統220.D、220.DN中用N型電晶體252.D、252.DN取代P型電晶體212.D、212.DN,且進一步用P型電晶體254.D、254.DN取代N型電晶體214.D、214.DN來進行。當然,亦可做出對邏輯電路系統270.D、270.DN之額外修改,諸如使用二極體代替例如電晶體252.D、254.D及/或252.DN、254.DN中之一者或二者,如上文相對於邏輯電路系統220.D、220.DN所論述。
圖3說明根據如圖2中所展示之CDAC電路架構的模擬之結果的實例曲線圖。如圖3中所展示,曲線圖300展示與CDAC單元200之資料分支路徑相關聯的輸出及浮動負電力供應節點VSS_f隨時間之電壓跡線。曲線圖300中之電壓跡線展現如圖2中所展示之CDAC單元200的電路之data分支在接通及斷開狀態二者下的操作以及其間之轉變。如藉由曲線圖300可見,CDAC單元200之data分支的輸出信號(例如OUT_DATA)並不受引入浮動負電力供應節點VSS_f之經修改電路架構影響。data_N分支之輸出(例如OUT_DATA_N)可以類似或相同方式起作用,且因而出於簡潔之目的已省略此模擬。
圖4說明根據本揭露內容之各種態樣的實例裝置之方塊圖。在各種態樣中,根據任何合適數目及/或類型之通訊協定,裝置400可實施為經組配以傳輸及/或接收無線信號之任何合適類型的裝置。舉例而言,裝置400可實施為用戶裝備(UE),諸如行動電話、平板電腦、膝上型電腦等。為提供額外實例,裝置400可實施為存取點或基地台。裝置400可實施如本文中所描述之一或多個態樣,以有助於使用一或多個CDAC陣列傳輸無線信號,該一或多個CDAC陣列中之每一者可例如包括任何合適數目個CDAC單元,如下文進一步描述。
在一態樣中,裝置400可包括處理器電路系統402、記憶體404及可耦接至一或多個各別天線408之收發器電路系統406。圖4中所展示之組件係為了易於解釋而提供,且態樣包括裝置400,相較於圖4中所展示之彼等組件,該裝置400包括額外、更少或替代組件。舉例而言,裝置400可包括一或多個電源、顯示介面、周邊裝置、埠、前端組件等。為提供額外實例,裝置400可進一步包括一或多個接收器,或收發器電路系統406可實施為能夠經由天線408中之一或多者傳輸無線信號的傳輸器。
在一態樣中,裝置400之各種組件可藉由本文中參考CDAC單元之各種邏輯閘所使用的正電力供應導軌或負電力供應導軌之電壓的動態及選擇性地控制所進一步描述之功能性進行識別,該CDAC單元可形成總體CDAC單元陣列之部分。舉例而言,無線裝置400可經組配以經由收發器電路系統與一或多個天線408結合使用CDAC陣列407來傳輸無線信號。CDAC陣列407可包括任何合適數目N個CDAC單元407.1至407.N,且可例如藉由如(例如)參考圖2所論述之CDAC單元200來識別CDAC單元407.1至407.N中的一或多者(或全部)。CDAC陣列407可為裝置400在傳輸無線信號時所使用之若干CDAC陣列中之一者,且CDAC陣列中之一或多者(或全部)可同樣包括CDAC單元,該等CDAC單元以如本文中參考如圖2中所展示之CDAC單元200所描述的方式來操作。
為如此進行,處理器電路系統402可組配為任何合適數目及/或類型之電腦處理器,此可有助於控制如本文中所論述的裝置400。在一些態樣中,處理器電路系統402可藉由裝置400所實施之基頻處理器(或其合適的部分)進行識別。在其他態樣中,處理器電路系統402可藉由裝置400所實施的與基頻處理器分離之一或多個處理器進行識別。在任何情況下,態樣包括經組配以實施指令之處理器電路系統402,該等指令用以執行算術、邏輯及/或輸入/輸出(I/O)操作,且/或用以控制裝置400之一或多個組件的操作。舉例而言,處理器電路系統402可包括一或多個微處理器、記憶體暫存器、緩衝器、時鐘等。此外,態樣包括處理器電路系統402,該處理器電路系統402與同記憶體404、收發器電路系統406及/或CDAC陣列407 (可包括該CDAC陣列407作為收發器電路系統406之部分,或將其視為無線裝置400的分離組件)相關聯之功能通訊及/或控制該等功能。此可包括例如控制及/或仲裁裝置400之傳輸及/或接收功能、執行一或多個基頻處理功能(例如媒體存取控制(MAC)、編碼/解碼、調變/解調、資料符號映射、誤差校正等)。
在一態樣中,記憶體404儲存資料及/或指令以使得當由處理器電路系統402執行該等指令時,處理器電路系統402執行本文中所描述之各種功能。記憶體404可實施為任何熟知的依電性及/或非依電性記憶體,包括例如唯讀記憶體(ROM)、隨機存取記憶體(RAM)、快閃記憶體、磁性儲存媒體、光學光碟、可抹除可規劃唯讀記憶體(EPROM)、可規劃唯讀記憶體(PROM)等。記憶體404可為非可移除式、可移除式或二者之組合。
舉例而言,記憶體404可實施為儲存一或多個可執行指令之非暫時性電腦可讀媒體,該一或多個可執行指令諸如例如邏輯、演算法、程式碼等。如本文中進一步論述,儲存於記憶體404中之指令、邏輯、程式碼等由如圖4中所展示的各種模組表示,該等模組可使得本文中所揭露之態樣能夠在功能上得以實現。圖4中所展示之模組係為了易於關於硬體組件與軟體組件之間的功能相關性進行解釋而提供。因此,態樣包括執行此等各別模組中儲存之指令的處理器電路系統402,以及用以執行與如本文中進一步論述之態樣相關聯之各種功能的一或多個硬體組件。
在一態樣中,儲存於CDAC邏輯控制模組405中之可執行指令可有助於與處理器電路系統402結合基於CDAC陣列407之狀態(例如是否正在傳輸資料)、CDAC單元陣列內之個別CDAC單元407.1至407.N的狀態(例如陣列內之特定CDAC單元是否正在傳輸資料)及/或可藉由裝置400實施的任何其他CDAC單元或陣列來選擇適當邏輯控制信號。
舉例而言,如參考圖2中之CDAC單元200所論述,儲存於CDAC邏輯控制模組405中之可執行指令可使得能夠確認裝置400的傳輸狀態以及CDAC陣列407及/或個別CDAC單元407.1至407.N之接通或斷開狀態。因此,CDAC邏輯控制模組405使得能夠以獨立方式針對每一CDAC單元407.1至407.N選擇控制信號(例如控制信號A及B)之適當邏輯位準。如此做確保了在各種情形中,如上文相對於圖2之CDAC單元200所論述,每一CDAC單元407.1至407.N之邏輯閘的電力供應導軌選擇性地且動態地耦接至浮動負電力供應節點VSS_f及/或浮動正電力供應節點VCC_f處的適當電壓。
實例
以下實例涉及其他態樣。
實例1為一種電容式射頻數位類比轉換器(CDAC)單元,其包含:多個邏輯閘;以及邏輯電路系統,其耦接至(i) CDAC單元之電力供應節點及(ii)多個邏輯閘中之至少一者的電力供應導軌,其中邏輯電路系統經組配以藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至電力供應導軌來選擇性地調整電力供應導軌處所提供的電壓。
在實例2中,如實例1之主題,其中:電力供應節點為負電力供應節點,電力供應導軌為負電力供應導軌,且邏輯電路系統經組配以將電力供應導軌處所提供之電壓調整為以下各者中的一者:(i)與負電力供應節點相關聯之電壓,或(ii)高於與負電力供應節點相關聯之電壓的電壓。
在實例3中,如實例1至2中之一或多者的主題,其中邏輯電路系統包括第一電晶體,該第一電晶體經組配以基於第一控制信號之邏輯狀態而將電力供應節點選擇性地耦接至電力供應導軌。
在實例4中,如實例1至3中之一或多者的主題,其中邏輯電路系統進一步包括彼此串聯連接之第二電晶體及第三電晶體,且其中第二電晶體及第三電晶體各自經組配以基於第二控制信號之邏輯狀態而經由串聯連接的第二電晶體及第三電晶體將電力供應節點選擇性地耦接至電力供應導軌。
在實例5中,如實例1至4中之一或多者的主題,其中邏輯電路系統進一步包括耦接於電力供應節點與電力供應導軌之間的二極體,二極體經組配以在第一電晶體基於第一控制信號之邏輯狀態而不導電時,在電力供應導軌處提供大於電力供應節點的電壓之電壓。
在實例6中,如實例1至5中之一或多者的主題,其中:CDAC單元為包括第一資料分支及第二資料分支之差分CDAC單元,多個邏輯閘包括第一資料分支中之第一邏輯閘集合及第二分支中的第二邏輯閘集合,且邏輯電路系統包括:第一邏輯電路系統集合,其經組配以藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至第一資料分支中之第一邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整第一資料分支中之第一邏輯閘集合的電力供應導軌處所提供的電壓;以及第二邏輯電路系統集合,其經組配以藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至第二資料分支中之第二邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整第二資料分支中之第二邏輯閘集合的電力供應導軌處所提供的電壓。
在實例7中,如實例1至6中之一或多者的主題,其中多個邏輯閘中之至少一者包括反相器。
在實例8中,如實例1至7中之一或多者的主題,其中邏輯電路系統經組配以將電力供應節點耦接至電力供應導軌以促使當CDAC單元之傳輸狀態使得CDAC單元在資料傳輸期間接通時,電力供應導軌具有等於電力供應節點的電壓之電壓。
在實例9中,如實例1至8中之一或多者的主題,其中邏輯電路系統經組配以將電力供應節點耦接至電力供應導軌以促使當CDAC單元之傳輸狀態使得CDAC單元在資料傳輸期間斷開時,電力供應導軌具有高於電力供應節點的電壓之電壓。
在實例10中,如實例1至9中之一或多者的主題,其中邏輯電路系統經組配以當CDAC單元之傳輸狀態使得未發生資料傳輸時,使電力供應節點自電力供應導軌解耦。
實例11為一種無線裝置,其包含:處理電路系統;收發器電路系統,其包括形成CDAC陣列之多個電容式射頻數位類比轉換器(CDAC)單元,來自CDAC陣列當中的各CDAC單元包括:多個邏輯閘;以及邏輯電路系統,其耦接至(i) CDAC單元之電力供應節點及(ii)多個邏輯閘中之至少一者的電力供應導軌;以及記憶體,其經組配以儲存可執行指令,該等可執行指令在由處理電路系統執行時促使邏輯電路系統進行以下操作:藉由基於CDAC單元之傳輸狀態而將CDAC單元之電力供應節點耦接至CDAC陣列內之CDAC單元的電力供應導軌來選擇性地調整CDAC單元之電力供應導軌處所提供的電壓。
在實例12中,如實例11之主題,其中:電力供應節點為負電力供應節點,電力供應導軌為負電力供應導軌,且邏輯電路系統將CDAC單元之電力供應導軌處所提供之電壓選擇性地調整為以下各者中的一者:(i)與負電力供應節點相關聯之電壓,或(ii)高於與負電力供應節點相關聯之電壓的電壓。
在實例13中,如實例11至12中之一或多者的主題,其中邏輯電路系統包括第一電晶體,該第一電晶體經組配以基於經由處理電路系統執行儲存於記憶體中之可執行指令所控制的第一控制信號之邏輯狀態而將電力供應節點選擇性地耦接至電力供應導軌。
在實例14中,如實例11至13中之一或多者的主題,其中邏輯電路系統進一步包括彼此串聯連接之第二電晶體及第三電晶體,且其中第二電晶體及第三電晶體各自經組配以基於經由處理電路系統執行儲存於記憶體中之可執行指令所控制的第二控制信號之邏輯狀態而經由串聯連接的第二電晶體及第三電晶體將電力供應節點選擇性地耦接至電力供應導軌。
在實例15中,如實例11至14中之一或多者的主題,其中邏輯電路系統進一步包括耦接於電力供應節點與電力供應導軌之間的二極體,二極體經組配以當第一電晶體基於經由處理電路系統執行儲存於記憶體中之可執行指令所控制的第一控制信號之邏輯狀態而不導電時,在電力供應導軌處提供大於電力供應節點的電壓之電壓。
在實例16中,如實例11至15中之一或多者的主題,其中:CDAC單元為包括第一資料分支及第二資料分支之差分CDAC單元,多個邏輯閘包括第一資料分支中之第一邏輯閘集合及第二分支中的第二邏輯閘集合,且邏輯電路系統包括:第一邏輯電路系統集合,其經組配以藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至第一資料分支中之第一邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整第一資料分支中之第一邏輯閘集合的電力供應導軌處所提供的電壓;以及第二邏輯電路系統集合,其經組配以藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至第二資料分支中之第二邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整第二資料分支中之第二邏輯閘集合的電力供應導軌處所提供的電壓。
在實例17中,如實例11至16中之一或多者的主題,其中多個邏輯閘中之至少一者包括反相器。
在實例18中,如實例11至17中之一或多者的主題,其中邏輯電路系統經組配以將電力供應節點耦接至電力供應導軌以促使當CDAC單元之傳輸狀態使得CDAC單元在經由無線裝置之資料傳輸期間接通時,電力供應導軌具有等於電力供應節點的電壓之電壓。
在實例19中,如實例11至18中之一或多者的主題,其中邏輯電路系統經組配以將電力供應節點耦接至電力供應導軌以促使當CDAC單元之傳輸狀態使得CDAC單元在經由無線裝置之資料傳輸期間斷開時,電力供應導軌具有高於電力供應節點的電壓之電壓。
在實例20中,如實例11至19中之一或多者的主題,其中邏輯電路系統經組配以當CDAC單元之傳輸狀態使得未發生經由無線裝置之資料傳輸時,使電力供應節點自電力供應導軌解耦。
實例21為一種電容式射頻數位類比轉換器(CDAC)單元,其包含:多個邏輯構件;以及邏輯電路系統構件,其耦接至(i) CDAC單元之電力供應節點及(ii)多個邏輯構件中之至少一者的電力供應導軌,其中邏輯電路系統構件藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至電力供應導軌來選擇性地調整電力供應導軌處所提供的電壓。
在實例22中,如實例21之主題,其中:電力供應節點為負電力供應節點,電力供應導軌為負電力供應導軌,且邏輯電路系統構件將電力供應導軌處所提供之電壓調整為以下各者中的一者:(i)與負電力供應節點相關聯之電壓,或(ii)高於與負電力供應節點相關聯之電壓的電壓。
在實例23中,如實例21至22中之一或多者的主題,其中邏輯電路系統構件包括第一電晶體,該第一電晶體基於第一控制信號之邏輯狀態而將電力供應節點選擇性地耦接至電力供應導軌。
在實例24中,如實例21至23中之一或多者的主題,其中邏輯電路系統構件進一步包括彼此串聯連接之第二電晶體及第三電晶體,且其中第二電晶體及第三電晶體各自基於第二控制信號之邏輯狀態而經由串聯連接的第二電晶體及第三電晶體將電力供應節點選擇性地耦接至電力供應導軌。
在實例25中,如實例21至24中之一或多者的主題,其中邏輯電路系統構件進一步包括耦接於電力供應節點與電力供應導軌之間的二極體,二極體基於第一控制信號之邏輯狀態而在電力供應導軌處提供電壓,該電壓大於電力供應節點在第一電晶體不導電時的電壓。
在實例26中,如實例21至25中之一或多者的主題,其中:CDAC單元為包括第一資料分支及第二資料分支之差分CDAC單元,多個邏輯構件包括第一資料分支中之第一邏輯閘集合及第二分支中的第二邏輯閘集合,且邏輯電路系統構件包括:第一邏輯電路系統構件集合,其藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至第一資料分支中之第一邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整第一資料分支中之第一邏輯閘集合的電力供應導軌處所提供的電壓;以及第二邏輯電路系統構件集合,其藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至第二資料分支中之第二邏輯構件集合的電力供應導軌來選擇性地調整第二資料分支中之第二邏輯閘集合中的至少一者之電力供應導軌處所提供的電壓。
在實例27中,如實例21至26中之一或多者的主題,其中多個邏輯構件中之至少一者包括反相器。
在實例28中,如實例21至27中之一或多者的主題,其中邏輯電路系統構件將電力供應節點耦接至電力供應導軌以促使電力供應導軌具有電壓,該電壓等於電力供應節點在CDAC單元之傳輸狀態使得CDAC單元在資料傳輸期間接通時的電壓。
在實例29中,如實例21至28中之一或多者的主題,其中邏輯電路系統構件將電力供應節點耦接至電力供應導軌以促使電力供應導軌具有電壓,該電壓高於電力供應節點在CDAC單元之傳輸狀態使得CDAC單元在資料傳輸期間斷開時的電壓。
在實例30中,如實例21至29中之一或多者的主題,其中在CDAC單元之傳輸狀態使得不進行資料傳輸時,邏輯構件使電力供應節點自電力供應導軌解耦。
實例31為一種無線裝置,其包含:處理構件;收發器構件,其包括形成CDAC陣列之多個電容式射頻數位類比轉換器(CDAC)單元,來自CDAC陣列當中的各CDAC單元包括:多個邏輯構件;以及邏輯電路系統構件,其耦接至(i) CDAC單元之電力供應節點及(ii)多個邏輯閘中之至少一者的電力供應導軌;以及記憶體,其經組配以儲存可執行指令,該等可執行指令在由處理構件執行時促使邏輯電路系統構件進行以下操作:藉由基於CDAC單元之傳輸狀態而將CDAC單元之電力供應節點耦接至CDAC陣列內之CDAC單元的電力供應導軌來選擇性地調整CDAC單元之電力供應導軌處所提供的電壓。
在實例32中,如實例31之主題,其中:電力供應節點為負電力供應節點,電力供應導軌為負電力供應導軌,且邏輯電路系統構件將CDAC單元之電力供應導軌處所提供之電壓選擇性地調整為以下各者中的一者:(i)與負電力供應節點相關聯之電壓,或(ii)高於與負電力供應節點相關聯之電壓的電壓。
在實例33中,如實例31至32中之一或多者的主題,其中邏輯電路系統構件包括第一電晶體,該第一電晶體基於經由執行記憶體中儲存之可執行指令的處理構件進行控制的第一控制信號之邏輯狀態而將電力供應節點選擇性地耦接至電力供應導軌。
在實例34中,如實例31至33中之一或多者的主題,其中邏輯電路系統構件進一步包括彼此串聯連接之第二電晶體及第三電晶體,且其中第二電晶體及第三電晶體各自基於經由執行記憶體中儲存之可執行指令的處理構件進行控制的第二控制信號之邏輯狀態而經由串聯連接的第二電晶體及第三電晶體將電力供應節點選擇性地耦接至電力供應導軌。
在實例35中,如實例31至34中之一或多者的主題,其中邏輯電路系統構件進一步包括耦接於電力供應節點與電力供應導軌之間的二極體,二極體基於經由執行記憶體中儲存之可執行指令的處理電路系統進行控制的第一控制信號之邏輯狀態而在電力供應導軌處提供電壓,該電壓大於電力供應節點在第一電晶體不導電時的電壓。
在實例36中,如實例31至35中之一或多者的主題,其中:CDAC單元為包括第一資料分支及第二資料分支之差分CDAC單元,多個邏輯構件包括第一資料分支中之第一邏輯構件集合及第二分支中的第二邏輯構件集合,且邏輯電路系統構件包括:第一邏輯電路系統構件集合,其用於藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至第一資料分支中之第一邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整第一資料分支中之第一邏輯閘集合的電力供應導軌處所提供的電壓;以及第二邏輯電路系統構件集合,其用於藉由基於CDAC單元之傳輸狀態而將電力供應節點耦接至第二資料分支中之第二邏輯閘集合的電力供應導軌來選擇性地調整第二資料分支中之第二邏輯構件集合中的至少一者之電力供應導軌處所提供的電壓。
在實例37中,如實例31至36中之一或多者的主題,其中多個邏輯構件中之至少一者包括反相器。
在實例38中,如實例31至37中之一或多者的主題,其中邏輯電路系統構件將電力供應節點耦接至電力供應導軌以促使電力供應導軌具有電壓,該電壓等於電力供應節點在CDAC單元之傳輸狀態使得CDAC單元在經由無線裝置之資料傳輸期間接通時的電壓。
在實例39中,如實例31至38中之一或多者的主題,其中邏輯電路系統構件將電力供應節點耦接至電力供應導軌以促使電力供應導軌具有電壓,該電壓高於電力供應節點在CDAC單元之傳輸狀態使得CDAC單元在經由無線裝置之資料傳輸期間斷開時的電壓。
在實例40中,如實例31至39中之一或多者的主題,其中當CDAC單元之傳輸狀態使得不經由無線裝置進行資料傳輸時,邏輯電路系統構件使電力供應節點自電力供應導軌解耦。
一種如所展示及描述之設備。
一種如所展示及描述之方法。
結論
對特定態樣之前述描述將因此充分揭示本揭露內容的一般性質:在不進行過度實驗斷情況下,且在不脫離本揭露內容之一般概念的情況下,其他人可藉由應用熟習此項技術者所瞭解的知識針對各種應用而易於修改及/或調適此類特定態樣。因此,基於本文中所呈現之教示及指導,此類調適及修改意欲在所揭露態樣之等效物的含義及範圍內。應理解,本文中之措辭或術語係出於描述而非限制之目的,以使得本說明書之術語或措辭將由熟習此項技術者按照該等教示及該指導進行解譯。
本說明書中對「一個態樣」、「一態樣」、「一例示性態樣」等之參考指示所描述態樣可包括特定特徵、結構或特性,但每一態樣可能未必包括該等特定特徵、結構或特性。此外,此類片語未必係指同一態樣。此外,當結合一態樣來描述特定特徵、結構或特性時,認為無論是否予以明確描述,結合其他態樣實現此特徵、結構或特性為熟習此項技術者所瞭解。
本文中所描述之例示性態樣係出於說明性目的而提供,且不為限制性的。其他例示性態樣為可能的,且可對例示性態樣做出修改。因此,本說明書不意欲限制本揭露內容。實際上,僅根據以下申請專利範圍及其等效物來限定本揭露內容之範疇。
態樣可在硬體(例如電路)、韌體、軟體或其任何組合中實施。態樣亦可實施為儲存於機器可讀媒體上之指令,該等指令可藉由一或多個處理器讀取及執行。機器可讀媒體可包括用於以可由機器(例如計算裝置)讀取之形式儲存或傳輸資訊的任何機制。舉例而言,機器可讀媒體可包括唯讀記憶體(ROM);隨機存取記憶體(RAM);磁碟儲存媒體;光學儲存媒體;快閃記憶體裝置;電學、光學、聲學或其他形式之傳播信號(例如載波、紅外信號、數位信號等);及其他媒體。此外,本文中可將韌體、軟體、常式、指令描述為執行某些動作。然而,應瞭解,此類描述僅係出於方便起見,且此類動作實際上由計算裝置、處理器、控制器或執行韌體、軟體、常式、指令等之其他裝置產生。此外,實施變化中之任一者可藉由通用電腦來實施。
出於此論述之目的,術語「處理器電路系統」應理解為一或多個電路、一或多個處理器、邏輯或其組合。舉例而言,電路可包括類比電路、數位電路、狀態機邏輯、其他結構性電子硬體或其組合。處理器可包括微處理器、數位信號處理器(DSP)或其他硬體處理器。處理器可「經硬寫碼」有指令以執行根據本文中所描述之態樣的一或多個對應功能。可替代地,處理器可存取內部及/或外部記憶體以擷取記憶體中儲存之指令,該等指令在由處理器執行時執行與處理器相關聯的一或多個對應功能及/或與具有包括於其中之處理器的組件之操作相關的一或多個功能及/或操作。
在本文中所描述之例示性態樣中的一或多者中,處理器電路系統可包括儲存資料及/或指令之記憶體。記憶體可為任何熟知的依電性及/或非依電性記憶體,包括例如唯讀記憶體(ROM)、隨機存取記憶體(RAM)、快閃記憶體、磁性儲存媒體、光學光碟、可抹除可規劃唯讀記憶體(EPROM)及可規劃唯讀記憶體(PROM)。記憶體可為非可移除式、可移除式或二者之組合。
100,200,407.1,…,407.N:CDAC單元
102.2.D, 102.DN:資料輸入反相器
104.D:AND閘
104.DN:OR閘
106.1.D,106.2.D,106.3.D,106.1.DN-106.3.DN,202.D,202.DN,206.1.D,206.2.D, 206.3.D,206.1.DN,206.2.DN,206.3.DN:反相器
108.D,108.DN:輸出電容器
150,240:插圖
204.D,204.DN:邏輯閘
208.D,208.DN:電容器
210.D,210.DN,212.D,212.DN,214.D,214.DN,250.D,250.DN,252.D,252.DN,254.D, 254.DN:電晶體
216.D,216.DN:二極體
220.D,220.DN:邏輯電路
260:電路部分
270.D,270.DN:邏輯電路系統
300:曲線圖
400:裝置
402:處理器電路系統
404:記憶體
405:CDAC邏輯控制模組
406:收發器電路系統
407:CDAC陣列
408:天線
A,B,C,D:控制信號
CLK_D,CLK_DN:差分時鐘信號輸入
DATA,DATA_N:輸入資料位元
OUT_DATA:輸出信號
OUT_DATA_N:輸出
VCC:正電力供應節點
VCC_f:浮動正電力供應節點
VSS:負電力供應節點
VSS_f:浮動負電力供應節點
:臨限電壓
併入本文中且形成本說明書之一部分的隨附圖式說明本揭露內容之態樣,且連同本說明書一起進一步用以解釋態樣之原理,並使得熟習相關技術者能夠製得及使用該等態樣。
圖1說明習知電容式射頻數位類比轉換器(CDAC)之實例電路示意圖;
圖2說明根據本揭露內容之各種態樣的動態電力導軌浮動CDAC單元之實例電路示意圖;
圖3說明根據如圖2中所展示之CDAC電路架構的模擬之結果的實例曲線圖;且
圖4說明根據本揭露內容之各種態樣的實例裝置之方塊圖。
將參考隨附圖式來描述本揭露內容之例示性態樣。元件首次出現之圖式典型地由對應附圖標記中的一或多個最左側數位指示。
200:CDAC單元
202.D,202.DN,206.1.D,206.2.D,206.3.D,206.1.DN,206.2.DN,206.3.DN:反相器
204.D,204.DN:邏輯閘
208.D,208.DN:電容器
210.D,210.DN,212.D,212.DN,214.D,214.DN,250.D,250.DN,252.D,252.DN,254.D,254.DN:電晶體
216.D,216.DN:二極體
220.D,220.DN:邏輯電路
240:插圖
260:電路部分
270.D,270.DN:邏輯電路系統
A,B,C,D:控制信號
CLK_D,CLK_DN:差分時鐘信號輸入
DATA,DATA_N:輸入資料位元
OUT_DATA:輸出信號
OUT_DATA_N:輸出
VCC:正電力供應節點
VCC_f:浮動正電力供應節點
VSS:負電力供應節點
VSS_f:浮動負電力供應節點
Claims (20)
- 一種電容式射頻數位類比轉換器(CDAC)單元,其包含: 多個邏輯閘;以及 邏輯電路系統,其耦接至(i)該CDAC單元之一電力供應節點及(ii)該等多個邏輯閘中之至少一者的一電力供應導軌, 其中該邏輯電路系統經組配以藉由基於該CDAC單元之一傳輸狀態而將該電力供應節點耦接至該電力供應導軌來選擇性地調整於該電力供應導軌處所提供的一電壓。
- 如請求項1之CDAC單元,其中: 該電力供應節點為一負電力供應節點, 該電力供應導軌為一負電力供應導軌,且 該邏輯電路系統經組配以將於該電力供應導軌處所提供之該電壓調整為以下各者中的一者:(i)與該負電力供應節點相關聯之一電壓,或(ii)高於與該負電力供應節點相關聯之該電壓的一電壓。
- 如請求項1之CDAC單元,其中該邏輯電路系統包括一第一電晶體,該第一電晶體經組配以基於一第一控制信號之一邏輯狀態而將該電力供應節點選擇性地耦接至該電力供應導軌。
- 如請求項3之CDAC單元,其中該邏輯電路系統進一步包括彼此串聯連接之一第二電晶體及一第三電晶體,且 其中該第二電晶體及該第三電晶體各自經組配以基於一第二控制信號之一邏輯狀態而經由串聯連接的第二電晶體及第三電晶體將該電力供應節點選擇性地耦接至該電力供應導軌。
- 如請求項3之CDAC單元,其中該邏輯電路系統進一步包括耦接於該電力供應節點與該電力供應導軌之間的一二極體,該二極體經組配以在該第一電晶體基於該第一控制信號之該邏輯狀態而不導電時,在該電力供應導軌處提供大於該電力供應節點的電壓之一電壓。
- 如請求項1之CDAC單元,其中: 該CDAC單元為包括一第一資料分支及一第二資料分支之一差分CDAC單元, 該等多個邏輯閘包括該第一資料分支中之一第一邏輯閘集合及該第二分支中的一第二邏輯閘集合,且 該邏輯電路系統包括: 一第一邏輯電路系統集合,其經組配以藉由基於該CDAC單元之一傳輸狀態而將該電力供應節點耦接至該第一資料分支中之該第一邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整該第一資料分支中之該第一邏輯閘集合的該電力供應導軌處所提供的一電壓,以及 一第二邏輯電路系統集合,其經組配以藉由基於該CDAC單元之一傳輸狀態而將該電力供應節點耦接至該第二資料分支中之該第二邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整該第二資料分支中之該第二邏輯閘集合的該電力供應導軌處所提供的一電壓。
- 如請求項1之CDAC單元,其中該等多個邏輯閘中之該至少一者包括一反相器。
- 如請求項1之CDAC單元,其中該邏輯電路系統經組配以將該電力供應節點耦接至該電力供應導軌以促使當該CDAC單元之該傳輸狀態使得該CDAC單元在一資料傳輸期間接通時,該電力供應導軌具有等於該電力供應節點的電壓之一電壓。
- 如請求項1之CDAC單元,其中該邏輯電路系統經組配以將該電力供應節點耦接至該電力供應導軌以促使當該CDAC單元之該傳輸狀態使得該CDAC單元在一資料傳輸期間斷開時,該電力供應導軌具有高於該電力供應節點的電壓之一電壓。
- 如請求項1之CDAC單元,其中該邏輯電路系統經組配以當該CDAC單元之該傳輸狀態使得未發生一資料傳輸時,使該電力供應節點自該電力供應導軌解耦。
- 一種無線裝置,其包含: 處理電路系統; 收發器電路系統,其包括形成一電容式射頻數位類比轉換器(CDAC)陣列之多個CDAC單元,來自該CDAC陣列當中的各CDAC單元包括: 多個邏輯閘;以及 邏輯電路系統,其耦接至(i)該CDAC單元之一電力供應節點及(ii)該等多個邏輯閘中之至少一者的一電力供應導軌;以及 一記憶體,其經組配以儲存可執行指令,該等可執行指令在由該處理電路系統執行時促使該邏輯電路系統進行以下操作:藉由基於該CDAC單元之一傳輸狀態而將該CDAC單元之該電力供應節點耦接至該CDAC陣列內之該CDAC單元的該電力供應導軌來選擇性地調整該CDAC單元之該電力供應導軌處所提供的一電壓。
- 如請求項11之無線裝置,其中: 該電力供應節點為一負電力供應節點, 該電力供應導軌為一負電力供應導軌,且 該邏輯電路系統將該CDAC單元之該電力供應導軌處所提供之該電壓選擇性地調整為以下各者中的一者:(i)與該負電力供應節點相關聯之一電壓,或(ii)高於與該負電力供應節點相關聯之該電壓的一電壓。
- 如請求項11之無線裝置,其中該邏輯電路系統包括一第一電晶體,該第一電晶體經組配以基於經由該處理電路系統執行儲存於該記憶體中之該等可執行指令所控制的一第一控制信號之一邏輯狀態而將該電力供應節點選擇性地耦接至該電力供應導軌。
- 如請求項13之無線裝置,其中該邏輯電路系統進一步包括彼此串聯連接之一第二電晶體及一第三電晶體,且 其中該第二電晶體及該第三電晶體各自經組配以基於經由該處理電路系統執行儲存於該記憶體中之該等可執行指令所控制的一第二控制信號之一邏輯狀態而經由串聯連接的第二電晶體及第三電晶體將該電力供應節點選擇性地耦接至該電力供應導軌。
- 如請求項13之無線裝置,其中該邏輯電路系統進一步包括耦接於該電力供應節點與該電力供應導軌之間的一二極體,該二極體經組配以當該第一電晶體基於經由該處理電路系統執行儲存於該記憶體中之該等可執行指令所控制的該第一控制信號之該邏輯狀態而不導電時,在該電力供應導軌處提供大於該電力供應節點的電壓之一電壓。
- 如請求項11之無線裝置,其中: 該CDAC單元為包括一第一資料分支及一第二資料分支之一差分CDAC單元, 該等多個邏輯閘包括該第一資料分支中之一第一邏輯閘集合及該第二分支中的一第二邏輯閘集合,且 該邏輯電路系統包括: 一第一邏輯電路系統集合,其經組配以藉由基於該CDAC單元之一傳輸狀態而將該電力供應節點耦接至該第一資料分支中之該第一邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整該第一資料分支中之該第一邏輯閘集合的該電力供應導軌處所提供的一電壓,以及 一第二邏輯電路系統集合,其經組配以藉由基於該CDAC單元之一傳輸狀態而將該電力供應節點耦接至該第二資料分支中之該第二邏輯閘集合中的至少一者之電力供應導軌來選擇性地調整該第二資料分支中之該第二邏輯閘集合的該電力供應導軌處所提供的一電壓。
- 如請求項11之無線裝置,其中該等多個邏輯閘中之該至少一者包括一反相器。
- 如請求項11之無線裝置,其中該邏輯電路系統經組配以將該電力供應節點耦接至該電力供應導軌以促使當該CDAC單元之該傳輸狀態使得該CDAC單元在經由該無線裝置之一資料傳輸期間接通時,該電力供應導軌具有等於該電力供應節點的電壓之一電壓。
- 如請求項11之無線裝置,其中該邏輯電路系統經組配以將該電力供應節點耦接至該電力供應導軌以促使當該CDAC單元之該傳輸狀態使得該CDAC單元在經由該無線裝置之一資料傳輸期間斷開時,該電力供應導軌具有高於該電力供應節點的電壓之一電壓。
- 如請求項11之無線裝置,其中該邏輯電路系統經組配以當該CDAC單元之該傳輸狀態使得未發生經由該無線裝置之一資料傳輸時,使該電力供應節點自該電力供應導軌解耦。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/US2020/035741 WO2021247010A1 (en) | 2020-06-02 | 2020-06-02 | Dynamic power rail floating for cdac circuits |
WOPCT/US20/35741 | 2020-06-02 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202213950A true TW202213950A (zh) | 2022-04-01 |
Family
ID=78830529
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109141442A TW202213950A (zh) | 2020-06-02 | 2020-11-25 | 用於電容式數位類比轉換器(cdac)電路之動態電力導軌浮動技術 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20230179251A1 (zh) |
EP (1) | EP4158779A4 (zh) |
TW (1) | TW202213950A (zh) |
WO (1) | WO2021247010A1 (zh) |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6859084B2 (en) * | 2002-08-19 | 2005-02-22 | Elixent Ltd. | Low-power voltage modulation circuit for pass devices |
US6922165B2 (en) * | 2003-10-20 | 2005-07-26 | Texas Instruments Incorporated | Method and circuit for gain and/or offset correction in a capacitor digital-to-analog converter |
KR100641949B1 (ko) * | 2003-12-26 | 2006-11-02 | 주식회사 하이닉스반도체 | Cmos 인버터를 이용한 구동 장치 |
KR100687867B1 (ko) * | 2004-07-21 | 2007-02-27 | 주식회사 하이닉스반도체 | 저전력 고성능 인버터 회로 |
GB2425006A (en) * | 2005-04-05 | 2006-10-11 | Sharp Kk | Switched capacitor digital/analogue converter arrangement |
US7834667B1 (en) * | 2006-04-24 | 2010-11-16 | Altera Corporation | Precharge and discharge of I/O output driver |
JP2015185769A (ja) * | 2014-03-25 | 2015-10-22 | ソニー株式会社 | クロックツリーの単位セル回路、クロックツリー、及び、装置 |
CN105322923B (zh) * | 2014-05-29 | 2018-09-11 | 上海兆芯集成电路有限公司 | 延迟线电路及半导体集成电路 |
DE102015104814B4 (de) * | 2015-03-27 | 2018-02-08 | Intel IP Corporation | Eine Digital-Analog-Wandler-Schaltung, eine Vorrichtung zum Bereitstellen eines Radiofrequenz-Sendesignals und eines Verfahrens einer Digital-Analog-Wandlung |
NL2018166B1 (en) * | 2017-01-13 | 2018-07-25 | Univ Delft Tech | Intrinsically linear, digital power amplifier employing nonlinearly-sized rf-dac, multiphase driver, and overdrive voltage control |
-
2020
- 2020-06-02 EP EP20938601.0A patent/EP4158779A4/en active Pending
- 2020-06-02 US US17/997,663 patent/US20230179251A1/en active Pending
- 2020-06-02 WO PCT/US2020/035741 patent/WO2021247010A1/en unknown
- 2020-11-25 TW TW109141442A patent/TW202213950A/zh unknown
Also Published As
Publication number | Publication date |
---|---|
EP4158779A4 (en) | 2024-03-20 |
EP4158779A1 (en) | 2023-04-05 |
WO2021247010A1 (en) | 2021-12-09 |
US20230179251A1 (en) | 2023-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9876501B2 (en) | Switching power amplifier and method for controlling the switching power amplifier | |
US9246489B1 (en) | Integrated clock gating cell using a low area and a low power latch | |
RU2595648C2 (ru) | Устройство, система и способ переключения уровня напряжения | |
US10608615B2 (en) | Semiconductor device including retention reset flip-flop | |
US11722132B2 (en) | Semiconductor integrated circuit device and semiconductor system including the same | |
WO2012167673A1 (zh) | 一种电源电路 | |
KR100919655B1 (ko) | 입출력 회로 | |
US10985754B1 (en) | Input/output circuit and electronic device including the same | |
US10622976B2 (en) | Schmitt trigger circuit | |
US10903821B1 (en) | Complementary metal-oxide semiconductor (CMOS) compatible RF switch and high voltage control circuit (HVCC) | |
US9722607B2 (en) | Voltage level shifter | |
TW202213950A (zh) | 用於電容式數位類比轉換器(cdac)電路之動態電力導軌浮動技術 | |
US10594265B2 (en) | Semiconductor device and semiconductor integrated circuit using the same | |
US7768336B2 (en) | Level shifting circuit | |
US9722579B1 (en) | Semiconductor device | |
US9432014B2 (en) | Circuit arrangement for preventing high current flow during energy-saving mode | |
US9379725B2 (en) | Digital to analog converter | |
JP2016171438A (ja) | 半導体スイッチ及びスイッチシステム | |
US20220376657A1 (en) | High voltage digital power amplifier | |
CN110034754B (zh) | 一种集成电路及其传输电路 | |
JP2015012536A (ja) | 半導体スイッチ回路 | |
US9484134B2 (en) | Feedthrough signal transmission circuit and method utilizing permanently on buffer and switchable normal buffer | |
KR20220099921A (ko) | 고전압 멀티-시그널링 출력 구동 장치 | |
US9515654B2 (en) | Semiconductor apparatus | |
JP2010114719A (ja) | スイッチング回路 |