TW202213534A - 半導體結構及其形成方法 - Google Patents

半導體結構及其形成方法 Download PDF

Info

Publication number
TW202213534A
TW202213534A TW110118042A TW110118042A TW202213534A TW 202213534 A TW202213534 A TW 202213534A TW 110118042 A TW110118042 A TW 110118042A TW 110118042 A TW110118042 A TW 110118042A TW 202213534 A TW202213534 A TW 202213534A
Authority
TW
Taiwan
Prior art keywords
mask
layer
source
fin
forming
Prior art date
Application number
TW110118042A
Other languages
English (en)
Other versions
TWI780714B (zh
Inventor
陳健源
林芮萍
李振銘
楊復凱
王美勻
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202213534A publication Critical patent/TW202213534A/zh
Application granted granted Critical
Publication of TWI780714B publication Critical patent/TWI780714B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0332Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32134Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by liquid etching only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823821Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823864Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate sidewall spacers, e.g. double spacers, particular spacer material or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823871Complementary field-effect transistors, e.g. CMOS interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0924Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41791Source or drain electrodes for field effect devices for transistors with a horizontal current flow in a vertical sidewall, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Bipolar Transistors (AREA)

Abstract

一種形成半導體結構的方法,包括:形成從半導體基板延伸的鰭片;在鰭片上沉積層間介電層;在層間介電層上形成遮罩層;在遮罩層上形成切割遮罩,切割遮罩包括第一介電材料,切割遮罩具有露出遮罩層的第一開口,每個第一開口在所有側面上被第一介電材料圍繞;在切割遮罩上以及第一開口中形成線遮罩,線遮罩具有縫口,縫口露出部份的切割遮罩以及部份的遮罩層,縫口為垂直於鰭片延伸的條狀;通過蝕刻由第一開口以及縫口露出的部份遮罩層以圖案化遮罩層;以及使用圖案化的遮罩層作為蝕刻遮罩,在層間介電層中蝕刻接觸開口。

Description

半導體結構及其形成方法
本發明實施例係有關於一種半導體結構及其形成方法,且特別關於一種鰭式場效電晶體結構及其形成方法。
半導體裝置被用於各種電子應用中,例如個人電腦、手機、數位相機以及其他電子設備。一般通過在半導體基板上依序沉積絕緣或介電層、導電層以及半導體層材料以製造半導體裝置,並使用微影對各種材料層進行圖案化,以在其上形成電路組件及元件。
半導體產業通過持續減小最小部件尺寸以持續提高各種電子組件(例如電晶體、二極體、電阻、電容等)的整合密度,其允許將更多組件整合至給定區域中。然而,隨著最小部件尺寸的減小,出現了應解決的額外問題。
本發明一些實施例提供一種形成半導體結構的方法,包括:形成從半導體基板延伸的第一鰭片;在第一鰭片之中成長源極/汲極區;在第一鰭片上方形成金屬閘極,金屬閘極設置在源極/汲極區以及第一鰭片的第一虛設區之間;在源極/汲極區以及第一虛設區上方沉積層間介電(inter-layer dielectric, ILD)層;在層間介電層上方形成切割遮罩(cut mask),切割遮罩具有第一切割部份、第二切割部份以及第一修整(trim)部份,第一切割部份以及第二切割部份分別沿著第一鰭片的縱軸延伸,第一鰭片橫向地設置在第一切割部份以及第二切割部份之間,第一修整部份將第一切割部份連接至第二切割部份,第一修整部份設置在第一虛設區上方;使用切割遮罩作為蝕刻遮罩,於層間介電層之中圖案化接觸開口,在圖案化之後,在第一修整部份下方的層間介電層的部份保留在第一虛設區上方;以及在接觸開口中形成源極/汲極接觸件,源極/汲極接觸件耦合至源極/汲極區。
本發明另一些實施例提供一種形成半導體結構的方法,包括:形成從半導體基板延伸的鰭片;在鰭片上沉積層間介電(ILD)層;在層間介電層上形成遮罩層;在遮罩層上形成切割遮罩,切割遮罩包括第一介電材料,切割遮罩具有第一開口,第一開口露出遮罩層,每個第一開口在所有側面被第一介電材料圍繞;在切割遮罩上以及第一開口中形成線遮罩,線遮罩具有縫口,縫口露出切割遮罩的部份以及遮罩層的部份,縫口係垂直於鰭片延伸的條狀(strips);通過蝕刻被第一開口以及縫口露出的遮罩層的部份以圖案化遮罩層;以及使用圖案化的遮罩層作為蝕刻遮罩,於層間介電層中蝕刻接觸開口。
本發明又一些實施例提供一種半導體結構,包括:半導體基板,具有主表面;第一鰭片,從半導體基板延伸,第一鰭片具有沿著第一方向延伸的第一縱軸,第一方向平行於半導體基板的主表面;源極/汲極區,在第一鰭片之中;第一金屬閘極,在第一鰭片上方,第一金屬閘極設置在源極/汲極區與第一鰭片的虛設區之間;第二金屬閘極,在第一鰭片上方,虛設區設置在第二金屬閘極與第一金屬閘極之間;接觸蝕刻停止層(CESL),在源極/汲極區以及虛設區上方,接觸蝕刻停止層實體接觸虛設區,並沿著虛設區連續地延伸;第一層間介電(ILD)層,在接觸蝕刻停止層上方;以及第一源極/汲極接觸件,延伸穿過第一層間介電層以及接觸蝕刻停止層,第一源極/汲極接觸件實體接觸源極/汲極區,第一源極/汲極接觸件具有寬度以及長度,長度大於寬度,長度係沿著第二方向測量,第二方向平行於半導體基板的主表面,第二方向垂直於第一方向。
以下內容提供了許多不同實施例或範例,以實現本揭露實施例的不同部件。以下描述組件和配置方式的具體範例,以簡化本揭露實施例。當然,這些僅僅是範例,而非意圖限制本揭露實施例。舉例而言,在以下描述中提及於第二部件上方或其上形成第一部件,其可以包含第一部件和第二部件以直接接觸的方式形成的實施例,並且也可以包含在第一部件和第二部件之間形成額外的部件,使得第一部件和第二部件可以不直接接觸的實施例。此外,本揭露實施例可在各個範例中重複參考標號及/或字母。此重複是為了簡化和清楚之目的,其本身並非用於指定所討論的各個實施例及/或配置之間的關係。
再者,其中可能用到與空間相對用詞,例如「在……之下」、「下方」、「較低的」、「上方」、「較高的」等類似用詞,是為了便於描述圖式中一個(些)部件或特徵與另一個(些)部件或特徵之間的關係。空間相對用詞用以包括使用中或操作中的裝置之不同方位,以及圖式中所描述的方位。當裝置被轉向不同方位時(旋轉90度或其他方位),其中所使用的空間相對形容詞也將依轉向後的方位來解釋。
根據一些實施例,組合使用切割遮罩以及線遮罩以定義將在介電層(例如層間介電(inter-layer dielectric, ILD)層)中形成接觸件的區域。線遮罩具有在第一方向上延伸的縫口(slotted opening),並且切割遮罩具有在垂直的第二方向上延伸的介電線,介電線與縫口相交。縫口定義將在其中形成接觸件的區域,並且介電線定義將在其中不形成接觸件的區域。線遮罩更包括沿著第一方向延伸的修整(trim)部份,並定義將在其中不形成接觸件的額外區域。詳細而言,包含虛設接觸件的未使用區域將從利用線遮罩的修整部份形成的接觸件排除。通過減少虛設接觸件的數量,可以避免其他導電部件上的寄生電容。降低FinFETs的寄生電容對於一些應用具有益處,例如環形振盪器,其性能最多可以提高1%。
第1圖係根據一些實施例,以三維視圖繪示簡化的鰭式場效電晶體(Fin Field-Effect Transistors, FinFETs)的示例。為了圖示清楚,省略了FinFETs的一些其他部件(以下討論)。所示的FinFETs可以以例如作為一個電晶體或多個電晶體(例如,兩個電晶體)操作的方式電性連接或耦合。
FinFET包括從基板50延伸的鰭片52。淺溝槽隔離(shallow trench isolation, STI)區56設置在基板50上,並且鰭片52在鄰近的STI區56上方以及之間突出。儘管將STI區56描述/繪示為與基板50分離,但是如本揭露中所使用,術語「基板」可以是指單獨的半導體基板或與隔離區結合的半導體基板。此外,儘管鰭片52以及基板50被示為單一的連續材料,但是鰭片52及/或基板50可以包括單一個材料或複數個材料。在本揭露中,鰭片52是指在鄰近的STI區56之間延伸的部份。
閘極介電層82沿著鰭片52的側壁設置,且設置在鰭片52的頂表面上方,並且閘極電極84設置在閘極介電層82上方。相對於閘極介電層82以及閘極電極84,源極/汲極區70設置在鰭片52的兩側。閘極間隔物66將源極/汲極區70與閘極介電層82以及閘極電極84分開。在形成多個電晶體的實施例中,源極/汲極區70可以在各個電晶體之間共享。在由多個鰭片52形成一個電晶體的實施例中,相鄰的源極/汲極區70可以電性連接,例如通過磊晶成長以合併源極/汲極區70,或者通過相同的源極/汲極接觸件耦合源極/汲極區70。
第1圖進一步繪示多個參考剖面。剖面A-A沿著鰭片52的縱軸,並且,例如,於FinFET的源極/汲極區70之間電流流動的方向。剖面B-B垂直於剖面A-A,並且沿著閘極電極84的縱軸。剖面C-C垂直於剖面A-A,並延伸穿過FinFET的源極/汲極區70。為了清楚起見,後續附圖參考這些參考剖面。
本揭露描述的一些實施例是在使用閘極後製製程(gate-last process)所形成的FinFET討論。在其他實施例中,可以使用閘極先製製程(gate-first process)。並且,一些實施例參考(contemplate)平面裝置,例如平面FET的面向。
第2A至5B圖係根據一些實施例,在製造FinFETs的中間階段的剖面圖。除了多個鰭片/FinFETs之外,第2A、3A、4A以及5A圖為沿著第1圖的參考剖面A-A所繪示的剖面圖。除了多個鰭片/FinFETs之外,第2B、3B、4B以及5B圖為沿著第1圖的參考剖面B-B所繪示的剖面圖。除了多個鰭片/FinFETs之外,第2C及2D圖為沿著第1圖的參考剖面C-C所繪示的剖面圖。
在第2A及2B圖中,提供基板50。基板50可以是半導體基板,例如,塊體半導體、絕緣體上半導體(semiconductor-on-insulator, SOI)基板等,基板可以摻雜(例如,用p型摻質或n型摻質)或不摻雜。基板50可以是晶圓,例如矽晶圓。一般來說,絕緣體上半導體基板是在絕緣層上形成的半導體材料層。絕緣層可以是,例如埋入式氧化物(buried oxide, BOX)層、氧化矽層等。絕緣層通常設置在基板上,例如矽基板或玻璃基板上。也可以使用其他基板,例如多層基板或梯度基板。在一些實施例中,基板50的半導體材料可以包括矽、鍺;化合物半導體,包括碳化矽(SiC)、砷化鎵(GaAs)、磷化鎵(GaP)、磷化銦(InP)、砷化銦(InAs)及/或銻化銦(InSb);合金半導體,包括矽鍺(SiGe)、磷化砷化鎵(GaAsP)、砷化鋁銦(AlInAs)、砷化鋁鎵(AlGaAs)、砷化鎵銦(GaInAs)、磷化鎵銦(GaInP)及/或磷化砷化鎵銦(GaInAsP);或其組合。例如,當形成p型裝置時,基板50可以是應變材料,例如矽鍺(Si xGe 1-x,其中x可以在0至1的範圍內),其鍺濃度在大約0%至大約40%的範圍內,從而形成具有p型全應變通道(p-type fully strained channel, PFSC)區的FinFETs。
基板50具有區域50N及區域50P。區域50N可以用於形成n型裝置,例如NMOS電晶體(例如,n型FinFETs)。區域50P可以用於形成p型裝置,例如PMOS電晶體(例如,p型FinFETs)。區域50N可以與區域50P實體分離,並且可以在區域50N與區域50P之間設置任意數量的裝置部件(例如,其他主動裝置、摻雜區、隔離結構等)。
從基板50延伸形成鰭片52。鰭片52為半導體條(strips)。在一些實施例中,可以通過在基板50中蝕刻溝槽以在基板50中形成鰭片52。蝕刻可以是任何可以接受的蝕刻製程,例如反應離子蝕刻(reactive ion etch, RIE)、中性束蝕刻(neutral beam etch, NBE)等或其組合。蝕刻可以為非等向性(anisotropic)蝕刻。在形成之後,鰭片52具有寬度W 1,並且在相同區域50N/50P中的鰭片52以節距P 1隔開。寬度W 1可以在大約11奈米至大約14奈米的範圍內,並且節距P 1可以在大約55奈米至大約60奈米的範圍內。
鰭片可以通過任何合適的方法圖案化。例如,可以使用一種或多種微影製程以圖案化鰭片,包括雙重圖案化或多重圖案化製程。一般來說,雙重圖案或多重圖案製程將微影製程結合自對準製程,允許創建圖案,例如,其節距比使用單一直接微影製程可獲得的節距還小。例如,在一個實施例中,在基板上方形成犧牲層,並使用微影製程對其進行圖案化。使用自對準製程在圖案化的犧牲層旁邊形成間隔物。然後去除犧牲層,然後可以使用剩餘的間隔物以圖案化鰭片。
STI區56形成在基板50上方以及在鄰近的鰭片52之間。作為形成STI區56的示例,可以在中間結構上方形成絕緣材料。絕緣材料可以是氧化物,例如氧化矽、氮化物等或其組合,可以通過高密度電漿化學氣相沉積(high density plasma chemical vapor deposition, HDP-CVD)、流動式CVD(flowable CVD, FCVD)(例如,在遠程電漿系統中沉積基於CVD的材料,並後固化將沉積的材料轉換為另一種材料,例如氧化物)等或其組合形成。可以使用通過任何可接受的製程形成的其他絕緣材料。在所示的實施例中,絕緣材料是通過FCVD製程形成的氧化矽。一旦形成絕緣材料,就可以執行退火製程。在一個實施例中,絕緣材料被形成為過量的絕緣材料以覆蓋鰭片52。一些實施例可以利用多層的絕緣材料。例如,在一些實施例中,可以首先沿著基板50以及鰭片52的表面形成襯層(未示出)。之後,可以在襯層上方形成填充材料,例如,上述所討論的材料。去除製程被應用於絕緣材料以去除鰭片52上方多餘的絕緣材料。在一些實施例中,可以利用平坦化製程,例如化學機械研磨(chemical mechanical polish, CMP)、回蝕製程、其組合等。平坦化製程露出鰭片52,使得在平坦化製程完成之後,鰭片52以及絕緣材料的頂表面是水平的。絕緣材料隨後被凹蝕,剩餘部份的絕緣材料形成STI區56。絕緣材料被凹蝕,使得在區域50N以及區域50P中的鰭片52的上部從鄰近的STI區56之間突出。在凹蝕之後,鰭片52露出的部份在STI區56的頂表面上方延伸高度H 1。高度H 1可以大於約40奈米,例如在約50奈米至約80奈米的範圍內。鰭片52露出的部份包括將成為所得FinFETs的通道區的區域。
此外,STI區56的頂表面可以具有如圖所示的平坦表面、凸(convex)表面、凹(concave)表面(例如,碟形(dishing)表面)或其組合。STI區56的頂表面可以通過適當的蝕刻形成為平坦的、凸的及/或凹的頂表面。STI區56可以使用可接受的蝕刻製程來凹蝕,例如對絕緣材料的材料具有選擇性的蝕刻製程(例如,以比蝕刻鰭片52的材料更快的速率蝕刻絕緣材料的材料的蝕刻製程)。例如,可以使用例如稀氫氟酸(dilute hydrofluoric, dHF)的化學氧化物去除。
上述的製程僅僅是可以形成鰭片52的一個示例。在一些實施例中,鰭片可以通過磊晶成長製程形成。例如,可以在基板50的頂表面上方形成介電層,並且可以蝕刻溝槽穿過介電層的以露出下方的基板50。可以在溝槽中磊晶成長同質磊晶結構,並且可以凹蝕介電層,使得同質磊晶結構從介電層突出以形成鰭片。此外,在一些實施例中,異質磊晶結構可以用於鰭片52。例如,平坦化STI區56的絕緣材料以及鰭片52之後,鰭片52可以被凹蝕,並且可以在凹陷的鰭片52上磊晶成長與鰭片52不同的材料。在這樣的實施例中,鰭片52包括凹陷的材料以及設置在凹陷的材料上方的磊晶成長的材料。在另一個實施例中,可以在基板50的頂表面上方形成介電層,並且可以蝕刻溝槽穿過介電層。之後可以使用與基板50不同的材料在溝槽中磊晶成長異質磊晶結構,並且可以凹蝕介電層,使得異質磊晶結構從介電層突出以形成鰭片52。在磊晶成長同質磊晶結構或異質磊晶結構的一些實施例中,磊晶成長的材料可以在成長製程中被原位摻雜,其可省去之前和之後的佈植,儘管如此,原位和佈植摻雜亦可以一起使用。
更進一步,在區域50N(例如,NMOS區域)中磊晶成長與區域50P(例如,PMOS區域)中的材料不同的材料可以是有益處的。在各個實施例中,鰭片52的上部可以由矽鍺(Si xGe 1-x,其中x可以在0至1的範圍內)、碳化矽、純或大抵上純的鍺、III-V族化合物半導體、II-VI化合物半導體等形成。例如,用於形成III-V化合物半導體的可用材料包括但不限於砷化銦(InAs)、砷化鋁(AlAs)、砷化鎵(GaAs)、磷化銦(InP)、氮化鎵(GaN)、砷化銦鎵(InGaAs)、砷化銦鋁(InAlAs)、銻化鎵(GaSb)、銻化鋁(AlSb)、 磷化鋁(AlP)、磷化鎵(GaP)等。
此外,可以在鰭片52及/或基板50中形成適當的阱(未示出)。在一些實施例中,可以在區域50N中形成P阱,並且可以在區域50P中形成N阱。在一些實施例中,在區域50N以及區域50P兩者中形成P阱或N阱。
在具有不同阱類型的實施例中,可以使用光阻或其他遮罩(未示出)以實現用於區域50N和區域50P的不同佈植步驟。例如,可以在區域50N中的鰭片52和STI區56上方形成光阻。圖案化光阻以露出基板50的區域50P(例如,PMOS區域)。可以通過使用旋塗技術形成光阻,並且可以使用可接受的微影技術對光阻進行圖案化。一旦圖案化光阻,就可以在區域50P中執行n型摻質佈植,並且光阻可以用作遮罩以大抵上防止n型摻質被佈植到區域50N(例如,NMOS區域)中。n型摻質可以是佈植到其區域中的磷、砷、銻等,其濃度等於或小於10 18原子/cm 3,例如在約10 17原子/cm 3和約10 18原子/cm 3之間。在佈植之後,例如通過可接受的灰化製程去除光阻。
在佈植區域50P之後,在區域50P中的鰭片52和STI區56上方形成光阻。圖案化光阻以露出基板50的區域50N(例如,NMOS區域)。可以通過使用旋塗技術形成光阻,並且可以使用可接受的微影技術對光阻進行圖案化。一旦圖案化光阻,就可以在區域50N中進行p型摻質佈植,並且光阻可以用作遮罩以大抵上防止p型摻質被佈植到區域50P(例如,PMOS區域)中。p型摻質可以是佈植到其區域中的硼、氟化硼(BF 2)、銦等。其濃度等於或小於10 18原子/cm 3,例如在約10 17原子/cm 3和約10 18原子/cm 3之間。在佈植之後,例如通過可接受的灰化製程去除光阻。
在區域50N和區域50P的佈植之後,可以執行退火以活化佈植的p型及/或n型摻質。在一些實施例中,磊晶鰭片的成長材料可以在成長期間被原位摻雜,其可以避免佈植,儘管原位摻雜及佈植摻雜可以一起使用。
在鰭片52上形成虛設閘極介電質60,並在虛設閘極介電質60上形成虛設閘極62。虛設閘極介電質60以及虛設閘極62可以整體稱為「虛設閘極堆疊」,每個虛設閘極堆疊包括虛設閘極介電質60以及虛設閘極62。虛設閘極堆疊沿著鰭片52的側壁延伸。儘管僅示出一個虛設閘極堆疊,但是應當理解,可以同時形成多個虛設閘極堆疊,並且每個鰭片52可以具有在其上形成的多個虛設閘極堆疊。
作為形成虛設閘極介電質60以及虛設閘極62的示例,可以在鰭片52上形成虛設介電層。虛設介電層可以是例如氧化矽、氮化矽、其組合等,並且可以通過可接受的技術沉積或熱成長。在虛設介電層上方形成虛設閘極層,並且在虛設閘極層上方形成遮罩層。虛設閘極層可以沉積在虛設介電層上方,之後例如通過CMP平坦化。遮罩層可以沉積在虛設閘極層上方。虛設閘極層可以是導電材料或非導電材料,並且可以選自包括非晶矽、多晶矽(polysilicon)、多晶矽鍺(poly-SiGe)、金屬氮化物、金屬矽化物、金屬氧化物及金屬。可以通過物理氣相沉積(physical vapor deposition, PVD)、CVD、濺射沉積或本領域中已知用於沉積所選材料的其他技術以沉積虛設閘極層。虛設閘極層可以由對隔離區的蝕刻具有高蝕刻選擇性的其他材料形成。遮罩層可以包括例如氮化矽、氮氧化矽等。在其示例中,形成單個虛設閘極層及單個遮罩層跨越區域50N及區域50P。應注意的是,僅出於說明目的,示出的虛設介電層僅覆蓋鰭片52。在一些實施例中,可以沉積虛設介電層,使得虛設介電層覆蓋STI區56,並在虛設閘極層以及STI區56之間延伸。之後可以使用可接受的微影和蝕刻技術對遮罩層進行圖案化,以形成遮罩64。之後可以通過可接受的蝕刻技術將遮罩64的圖案轉移到虛設閘極層以形成虛設閘極62。遮罩64的圖案進一步轉移至虛設介電層以形成虛設閘極介電質60。虛設閘極62覆蓋鰭片52的各別通道區。遮罩64的圖案可以用於將每個虛設閘極62與鄰近的虛設閘極實體分離。虛設閘極62具有長度方向(lengthwise direction)大抵垂直於各別鰭片52的長度方向。
閘極間隔物66可以形成在虛設閘極62、遮罩64及/或鰭片52的露出表面上。可以通過順應性地(conformally)沉積絕緣材料並隨後蝕刻絕緣材料以形成閘極間隔物66。閘極間隔物66的絕緣材料可以為氮化矽、氮碳化矽、其組合等。在一些實施例中(未示出),閘極間隔物66由多層絕緣材料形成,並且包括多個膜層。例如,閘極間隔物66可以包括多層氮化矽,或者可以包括設置在兩層氮化矽之間的氧化矽層。閘極間隔物66的蝕刻可以是非等向性蝕刻。在蝕刻之後,閘極間隔物66可以具有筆直的側壁或彎曲的側壁。
在形成閘極間隔物66之前或期間,可以執行用於輕摻雜的源極/汲極(lightly doped regions, LDD)區域(未單獨示出)的佈植。在具有不同裝置類型的實施例中,相似於上述所討論的佈植,可以在區域50N上方形成遮罩,例如光阻,同時露出區域50P,並且可以將合適類型(例如,p型)的雜質佈植到區域50P露出的鰭片52中。之後可以去除遮罩。隨後,可以在區域50P上方形成遮罩,例如光阻,同時露出區域50N,並且可以將合適類型(例如,n型)的雜質佈植到區域50N露出的鰭片52中。之後可以去除遮罩。n型雜質可以是先前討論的任何n型雜質,並且p型雜質可以是先前討論的任何p型雜質。輕摻雜的源極/汲極區可以具有約10 15原子/cm 3至約10 16原子/cm 3的雜質濃度。退火可用於活化佈植的雜質。
之後在鰭片52中形成磊晶源極/汲極區70。在鰭片52中形成磊晶源極/汲極區70,使得虛設閘極62設置在磊晶源極/汲極區70的各別相鄰對之間。在一些實施例中,磊晶源極/汲極區70可以延伸到位於STI區56的頂表面下方的鰭片52之中。在一些實施例中,閘極間隔物66用於將磊晶源極/汲極區70與虛設閘極62分開適當的橫向距離,因此磊晶源極/汲極區70不會使隨後形成的FinFETs的閘極短路。磊晶源極/汲極區70可以在各別通道區58中施加應力,從而提高性能。
作為用於形成磊晶源極/汲極區70的磊晶製程,磊晶源極/汲極區70的上表面具有刻面(facets),其刻面橫向向外擴展超過鰭片52的側壁。在一些實施例中,這些刻面使同一FinFET鄰近的磊晶源極/汲極區70合併,如第2C圖所示。例如,當一個電晶體由多個鰭片(例如,鰭片組52G)形成時,可以形成合併的磊晶源極/汲極區70。在其他實施例中,如第2D圖所示,在磊晶製程完成之後,鄰近的磊晶源極/汲極區70保持分離。例如,當一個電晶體由單個鰭片52S形成時,可以形成未合併的磊晶源極/汲極區70。在第2C和2D圖所示的實施例中,閘極間隔物66形成為覆蓋鰭片52一部份的側壁,其側壁在STI區56上方延伸,從而阻擋磊晶成長。在一些其他實施例中,可以調整用於形成閘極間隔物66的間隔物蝕刻以去除間隔物材料,以允許磊晶成長的區域延伸到STI區56的表面。
在第3A和3B圖中,第一層間介電(interlayer dielectric, ILD)層74沉積在中間結構上。第一ILD 74可以由介電材料形成,並且可以通過例如CVD、電漿輔助CVD(plasma-enhanced CVD, PECVD)或FCVD的任何合適的方法沉積。介電材料可包括磷矽酸鹽玻璃(phosphosilicate glass, PSG)、硼矽酸鹽玻璃(borosilicate glass, BSG)、摻硼磷矽酸鹽玻璃(boron-doped phosphosilicate glass, BPSG)、未摻雜矽酸鹽玻璃(undoped silicate glass, USG)等。可以使用通過任何可接受的製程形成的其他絕緣材料。在一些實施例中,接觸蝕刻停止層(contact etch stop layer, CESL)72設置在第一ILD 74與磊晶源極/汲極區70、遮罩64以及閘極間隔物66之間。CESL 72可以包括介電材料,例如氮化矽、氧化矽、氮氧化矽等,其蝕刻速率與上覆的第一ILD 74的材料的蝕刻速率不同。
在第4A和4B圖中,可以執行例如CMP的平坦化製程以使第一ILD 74的頂表面與虛設閘極62或遮罩64的頂表面齊平。平坦化製程也可以去除虛設閘極62上的遮罩64,以及沿著遮罩64側壁的閘極間隔物66的一部份。在平坦化製程之後,虛設閘極62、閘極間隔物66以及第一ILD 74的頂表面齊平。因此,虛設閘極62的頂表面通過第一ILD 74露出。在一些實施例中,可以保留遮罩64,在這種情況下,平坦化製程使第一ILD 74的頂表面與遮罩64的頂表面齊平。
在第5A以及5B圖中,去除虛設閘極62,並以金屬閘極80取代之。金屬閘極80包括閘極介電質82以及閘極電極84。作為形成金屬閘極80的一個示例,在一個或多個蝕刻步驟中去除虛設閘極62以及遮罩64(若存在),從而形成凹口。在凹口中的部份虛設介電質60也可以被去除。在一些實施例中,僅虛設閘極62被去除並且保留虛設介電質60並且由凹口露出。在一些實施例中,虛設介電質60從晶粒的第一區域(例如,核心邏輯區域)中的凹口中移除,並且保留在晶粒的第二區域(例如,輸入/輸出區域)中的凹口中。在一些實施例中,通過非等向性乾式蝕刻製程去除虛設閘極62。例如,蝕刻製程可以包括使用反應氣體的乾式蝕刻製程,其反應氣體選擇性地蝕刻虛設閘極62而不蝕刻第一ILD 74或閘極間隔物66。凹口露出鰭片52。詳細而言,凹口露出通道區58。每個通道區58設置在磊晶源極/汲極區70的相鄰對之間。在去除期間,當蝕刻虛設閘極62時,虛設介電質60可以用作蝕刻停止層。然後可以在去除虛設閘極62之後可選地(optionally)去除虛設介電質60。在去除之後,閘極介電質82順應性地沉積在凹口中,例如在鰭片52的頂表面以及側壁上以及在閘極間隔物66的側壁上。閘極介電質82也可以形成在第一ILD 74的頂表面上。根據一些實施例,閘極介電質82包括氧化矽、氮化矽或其多層。在一些實施例中,閘極介電質82包括高介電常數介電材料,並且在這些實施例中,閘極介電質82可以具有大於約7.0的介電常數值,並且可以包括鉿(Hf)、鋁(Al)、鋯(Zr)、鑭(La)、錳(Mg)、鋇(Ba)、鈦(Ti)、鉛(Pb)及其組合的金屬氧化物或矽酸鹽。閘極介電質82的形成方法可以包括分子束沉積(molecular-beam deposition, MBD)、ALD、PECVD等。在虛設介電質60的一部份保留在凹口中的實施例中,閘極介電質82包括虛設介電質60的材料(例如,SiO 2)。閘極電極84分別沉積在閘極介電質82上方,並填充凹口的其餘部份。閘極電極84可以包括含金屬的材料,例如氮化鈦(TiN)、氧化鈦(TiO)、氮化鉭(TaN)、碳化鉭(TaC)、鈷(Co)、釕(Ru)、鋁(Al)、鎢(W)、其組合或其多層膜。例如,儘管示出單層閘極電極84,但每個閘極電極84可以包括任意數量的襯層、任意數量的功函數調整層以及填充材料。在填充閘極電極84之後,可以執行例如CMP的平坦化製程以去除多餘部份的閘極介電質82以及閘極電極84材料,其多餘部份在第一ILD 74的頂表面上方。閘極電極84以及閘極介電質82材料的其餘部份因此形成所得FinFETs的替換閘極。金屬閘極80可以被稱為「閘極堆疊」或「替換閘極堆疊」。金屬閘極80可以沿著鰭片52的通道區58的側壁延伸。
可以同時在區域50N和區域50P中形成閘極介電質82,使得每個區域中的閘極介電質82由相同的材料形成,且可以同時形成閘極電極84,使得每個區域中的閘極電極84由相同的材料形成。在一些實施例中,每個區域中的閘極介電質82可以通過不同的製程形成,使得閘極介電質82可以是不同的材料,及/或每個區域中的閘極電極84可以通過不同的製程形成,使得閘極電極84可以是不同的材料。在使用不同的製程時,可以使用各種遮罩步驟以遮蔽和露出適當的區域。
第6A至10B圖根據一些實施例,係FinFETs在製造的進一步中間階段的剖面圖。第6A、7A、8A、9A及10A圖為沿著第1圖中的A-A剖面所繪示的剖面圖。第6B、7B、8B、9B及10B圖為俯視圖。
第6A至10B圖示出形成不與所有金屬閘極80相鄰的磊晶源極/汲極區70的實施例。一些金屬閘極80可以與一個磊晶源極/汲極區70相鄰或不與磊晶源極/汲極區70相鄰。例如,第6A圖示出金屬閘極80A,其與成對的磊晶源極/汲極區70相鄰,且在相應的通道區58上方,第6A圖也示出金屬閘極80B,其僅與一個磊晶源極/汲極區70相鄰,且未形成在相應的通道區上方。
此外,第6A至10B圖示出由多個鰭片(例如,鰭片組52G)形成電晶體的實施例(參照第2C圖)。因此,至磊晶源極/汲極區70的接觸件(以下進一步討論)將在各個鰭片組52G上延伸。應當理解,與以下討論的技術相似的技術可以用於其中電晶體由單個鰭片52S形成的實施例(參照第2D圖)。
在第6A圖中,在金屬閘極80以及第一ILD層74上形成一個或多個遮罩層90。第6B圖為俯視圖,其中第6A圖為沿著第6B圖中的參考剖面A-A所繪示,但為了清楚起見,省略了一些部件。在所示的實施例中,遮罩層90為多層結構,其包括下遮罩層90A以及在下遮罩層90A上的上遮罩層90B。在一些實施例中,使用單一遮罩層90。之後在遮罩層90上形成切割(cut)遮罩92。切割遮罩92具有切割開口94,切割開口94露出遮罩層90,例如在其中遮罩層90包括多層的實施例中的上遮罩層90B。
下遮罩層90A形成在金屬閘極80以及第一ILD 74上方。下遮罩層90A可以由包括金屬(例如氮化鈦、鈦、氮化鉭、鉭、摻雜金屬的碳化物(例如碳化鎢)等)及/或類金屬(metalloid)(例如氮化矽、氮化硼、碳化矽等)的材料形成。在一些實施例中,確定下遮罩層90A的材料成份以相對於其他層(例如第一ILD層74)及/或隨後形成的膜層(例如上遮罩層90B)提供高蝕刻選擇性(以下詳細說明)。可以通過例如化學氣相沉積(CVD)、ALD等的製程形成下遮罩層90A。也可以使用其他製程以及材料。在一些實施例中,下遮罩層90A的厚度在約15奈米至約20奈米的範圍內,儘管在其他實施例中,下遮罩層90A可以具有另一厚度。在隨後的製程步驟中,使用本揭露所述的圖案化技術在下遮罩層90A中形成圖案。之後將下遮罩層90A用作用於蝕刻第一ILD層74的蝕刻遮罩,其中下遮罩層90A的圖案被轉移至第一ILD層74。
上遮罩層90B形成在下遮罩層90A上。在隨後的製程步驟中,使用本揭露所述的圖案化技術在上遮罩層90B中形成圖案。之後將圖案化的上遮罩層90B用作用於對下遮罩層90A進行圖案化的蝕刻遮罩。上遮罩層90B可以由氧化矽形成,例如硼磷矽酸四乙基原矽酸鹽(borophosphosilicate tetraethylorthosilicate, BPTEOS)或未摻雜的四乙基原矽酸鹽(tetraethylorthosilicate, TEOS)氧化物,並且可以通過CVD、ALD、電漿輔助原子層沉積(plasma-enhanced atomic layer deposition, PEALD)、旋轉塗佈等形成。上遮罩層90B可以包括低溫(Low-Temperature, LT)氧化物層,其在低溫(例如,低於約100℃)下沉積。在一些實施例中,可以確定上遮罩層90B的材料成份以提供相對於其他層(例如下遮罩層90A)的高蝕刻選擇性。上遮罩層90B可以包括不止一層,並且可以由不止一種材料形成。在一些實施例中,上遮罩層90B的厚度在約38奈米至約40奈米的範圍內,儘管在其他實施例中,上遮罩層90B可具有另一厚度。在隨後的製程步驟中,使用本揭露所述的圖案化技術在上遮罩層90B中形成圖案。
相對於將用於圖案化切割開口94的蝕刻製程,切割遮罩92由相對於遮罩層90具有高蝕刻選擇性的介電材料形成。例如,切割遮罩92可以包括無機材料,例如氮化物(例如氮化矽)、氮氧化物(例如氮氧化矽)、氧化物(例如氧化矽)等,並且可以通過例如CVD、ALD、旋轉塗佈等的製程形成。在一些實施例中,切割遮罩92由氮化矽形成。作為形成切割遮罩92的示例,可以沉積介電材料層以具有約30奈米至約35奈米的厚度。之後可以以露出遮罩層90的切割開口94對介電材料層進行圖案化。可以通過可接受的微影和蝕刻製程對切割開口94進行圖案化。例如,可以使用光阻作為蝕刻遮罩以執行非等向性濕式蝕刻以圖案化切割開口94。
切割遮罩92具有切割部份92C以及修整(trim)部份92T。切割部份92C為條狀的(strip),並且在俯視圖中可以具有大抵(substantially)均一的寬度。此外,切割部份92C垂直於金屬閘極80延伸並且與金屬閘極80重疊,然而切割部份92C平行於鰭片52延伸並且不與鰭片52重疊。每個切割部份92C橫向地設置在一個或多個鰭片52之間,例如在設置在一個或多個鰭片52之間的部件的正上方。每個切割部份92C橫向地設置在相應的鰭片組52G(或相應的鰭片52S,參照第2D圖)之間。換句話說,鰭片組52G(或鰭片52S,參照第2D圖)橫向地設置在相鄰的一對切割部份92C之間。 如以下進一步所討論,切割部份92C定義位於隨後形成的接觸件之間的切割處(cut)的位置。修整部份92T垂直於切割部份92C,例如,修整部份92T垂直於鰭片52延伸並且與鰭片52重疊,然而修整部份92T平行於金屬閘極80並且不與金屬閘極80重疊。每個修整部份92T橫向地設置在兩個金屬閘極80之間,例如在設置在兩個金屬閘極80之間的部件的正上方。每個修整部份92T在鰭片組52G(或相應的鰭片52S,參照第2D圖)上延伸,並連接沿著相應的鰭片組52G(或相應的鰭片52S,參照第2D圖)延伸的切割部份92C。如以下進一步所討論,修整部份92T定義隨後將不會形成接觸件的位置。
如第6A圖所示,鰭片52的一些未使用區域52U(也稱為虛設區)不包含磊晶源極/汲極區70,並且鰭片52的一些區域不包含通道區58。鰭片52的未使用區域52U可以設置在金屬閘極80B之間,例如,在未設置在磊晶源極/汲極區70的各別相鄰對之間的金屬閘極80之間。CESL 72直接接觸鰭片52的未使用區域52U的頂表面,並且沿著鰭片52的未使用區域52U的頂表面延伸。詳細而言,一對閘極間隔物66可以露出鰭片52的未使用區域52U,而CESL 72則在一對閘極間隔物66之間的部份鰭片52上連續地延伸,並沿著閘極間隔物66的側壁延伸。根據一些實施例,修整部份92T形成在每個鰭片52的未使用區域52U之上。如上所述,修整部份92T定義隨後將不會形成接觸件的位置。因為在鰭片52的未使用區域52U中沒有磊晶源極/汲極區70,所以形成在鰭片52的未使用區域52U的任何接觸件將被電性隔離並且保持未使用,例如將成為虛設接觸件。上述的虛設接觸件將在相鄰的金屬閘極80上誘發寄生電容。通過在鰭片52的未使用區域52U上形成修整部份92T,可以避免在鰭片52未使用區域52U形成不期望的虛設接觸件。詳細而言,在鰭片52的未使用區域52U上以及在金屬閘極80B之間的所有介電部件(例如,閘極間隔物66、CESL 72以及第一ILD層74)都不具有導電部件。
如第6B圖所示,切割開口94由切割部份92C和修整部份92T定義。一些切割開口94由兩個切割部份92C和兩個修整部份92T定義。詳細而言,至少一些切割開口94R在俯視圖中可以具有規則的形狀,例如四邊形形狀,其中,切割開口94R由切割遮罩92的介電材料的四個直段(straight segment)定義。相反地,其他切割開口94N在俯視圖中具有不規則的形狀,並且切割開口94N由切割遮罩92的介電材料的大於四個的直段定義。例如,切割開口94N可以由大於兩個的切割部份92C以及大於兩個的修整部份92T定義。
切割開口94可以具有各種形狀和尺寸,取決於切割部份92C以及修整部份92T的位置和長度。然而,可以基於用於圖案化隨後形成的接觸件的微影製程的限制以及基於鰭片52的寬度W 1和節距P 1(參照第2B圖)以限制切割開口94R的最小尺寸。此外,相鄰的修整部份92T可以形成為彼此靠近。接續以上示例,切割部份92C之間的距離可以被限制為最小距離D 1,其最小距離D 1可以在大約30奈米到大約42奈米的範圍內,並且修整部份92T之間的最小距離也可以限制為最小距離D 2,其最小距離D 2可以在大約50奈米至大約100奈米的範圍內。在此實施例中,距離D 2可以小於距離D 1。此外,可以形成修整部份92T以具有寬度W 2,寬度W 2係沿著平行於鰭片52的縱軸方向測量。寬度W 2可以在大約30奈米至大約40奈米的範圍內。限制開口94R的尺寸允許圖案化第一ILD層74而未蝕刻不足(under-etching),特別是當使用多個遮罩(例如,切割遮罩92和線遮罩96)圖案化第一ILD層74時。
在第7A圖中,在切割遮罩92上以及在遮罩層90被切割開口94露出的部份上形成線遮罩96。第7B圖為俯視圖,其中第7A圖是沿著第7B圖中的參考剖面A-A所繪示,然而為了清楚起見省略一些部件。線遮罩96具有縫口98,縫口98露出下方的切割遮罩92和遮罩層90。線遮罩96中的縫口98定義將在第一ILD層74中形成接觸件並耦合至所得FinFETs的磊晶源極/汲極區70的區域。如以下進一步所討論,切割遮罩92中的切割開口94定義位於隨後形成在第一ILD層74中的接觸件之間的切割位置。線遮罩96的一些部份形成在開口94R中(參照第6B圖)。
線遮罩96可以由光阻形成,例如單層光阻、雙層光阻、三層光阻等。在一些實施例中,線遮罩96為三層遮罩,其包括底層(例如,底部抗反射塗層(bottom anti-reflective coating, BARC)層)、中間層(例如,氮化物、氧化物、氮氧化物等)以及頂層(例如,光阻)。所使用的遮罩的類型(例如,單層遮罩、雙層遮罩、三層遮罩等)可以取決於用於圖案化線遮罩96的微影製程。例如,在極紫外線(extreme ultraviolet, EUV)微影製程中,線遮罩96可以是單層遮罩或雙層遮罩。可以使用可接受的微影技術圖案化線遮罩96,以形成縫口98。縫口98為條狀的,並且在俯視圖中可以具有大抵均一的寬度。此外,縫口98垂直於鰭片52延伸並且與鰭片52重疊,但縫口98平行於金屬閘極80延伸並且不與金屬閘極80重疊。縫口98也與第一ILD層74和切割遮罩92重疊。縫口98和切割遮罩92之間的重疊區域對應於將於隨後在第一ILD層74中形成的接觸件之間的切割處。
形成縫口98以具有寬度W 3,寬度W 3沿著平行於鰭片52的縱軸方向測量。寬度W 3可以在大約13奈米至大約15奈米的範圍內。應注意的是,縫口98的寬度W 3小於切割遮罩92的修整部份92T的寬度W 2(參照第6B圖)。通過將寬度W 3限制為小於寬度W 2,在隨後的圖案化期間,可以完全地保護鰭片52的未使用區域52U,從而可以避免在鰭片52的未使用區域52U形成不期望的虛設接觸件。
在第8A圖中,使用線遮罩96和切割遮罩92(參照第7A圖)作為組合蝕刻遮罩以蝕刻遮罩層90,以使縫口98延伸穿過遮罩層90。第8B圖為俯視圖,其中第8A圖是沿著第8B圖中的參考剖面A-A所繪示,然而為了清楚起見省略一些部件。在蝕刻期間,切割遮罩92用作蝕刻停止層,以防止縫口98延伸至位於切割遮罩92正下方的遮罩層90的部份。換句話說,第一ILD層74未被線遮罩96和切割遮罩92覆蓋的部份(並且因此從縫口98和切割開口94露出)被蝕刻。蝕刻可以是非等向性蝕刻,使得縫口98延伸穿過遮罩層90,並且在遮罩層90中具有與在線遮罩96中相同的尺寸。蝕刻可以包括一種或多種蝕刻製程,其蝕刻遮罩層90,但不蝕刻切割遮罩92。例如,當遮罩層90包括多層時,可以執行第一蝕刻製程以圖案化上遮罩層90B,並且可以執行第二蝕刻製程以圖案化下遮罩層90A。
第一蝕刻製程可以包括乾式蝕刻製程,乾式蝕刻製程相對於下遮罩層90A和切割遮罩92具有較高的上遮罩層90B的蝕刻選擇性。在一些實施例中,乾式蝕刻製程可以包括以大約150瓦至大約1500瓦的功率產生的電感耦合(inductively-coupled)電漿,並且可以在大約3mTorr至大約80mTorr的壓力下執行。在一些實施例中,乾式蝕刻製程可以使用氟基蝕刻劑氣體,例如CF 4、CH 2F 2、CHF 3或另一種類型的製程氣體。在其他實施例中可以使用其他蝕刻技術。在上遮罩層90B的蝕刻期間,可以至少部份地消耗線遮罩96。在蝕刻上遮罩層90B時沒有完全消耗線遮罩96的實施例中,可以執行適當的去除製程(例如,灰化或剝離製程)以去除線遮罩96的殘留物。
第二蝕刻製程可以包括濕式蝕刻製程,濕式蝕刻製程相對於上遮罩層90B、第一ILD層74和切割遮罩92具有較高的下遮罩層90A的蝕刻選擇性。在一些實施例中,濕式蝕刻製程可以使用蝕刻劑,例如稀釋氫氟酸(稀釋HF)、去離子水(de-ionized water, DIW)、SC-1(例如,DIW、氨水以及H 2O 2的組合)等,並且可以在約50℃至約70℃的溫度範圍內進行。在其他實施例中可以使用其他蝕刻技術。在第二蝕刻製程之後,露出第一ILD層74的部份。之後可以例如通過濕式清潔製程去除切割遮罩92的任何剩餘部份。
使用兩個遮罩(例如,線遮罩96和切割遮罩92)圖案,遮罩層90中的縫口98允許維持遮罩層90中的圖案均一性(uniformity)。詳細而言,形成具有縫口98的線遮罩96,允許維持縫口98之間的均一距離,而形成具有切割部份92C的切割遮罩92,允許維持切割處之間的均一距離。
之後,使用圖案化的遮罩層90作為蝕刻遮罩以蝕刻第一ILD層74,使縫口98延伸穿過第一ILD層74和CESL 72。可以使用可接受的蝕刻技術以延伸縫口98。例如,可以使用第一蝕刻製程將縫口98延伸穿過第一ILD層74,然後可以使用第二蝕刻製程將縫口98延伸穿過CESL 72。遮罩層90可以在蝕刻期間被消耗,或者可以在蝕刻之後被去除。可以通過例如濕式清潔製程、CMP製程等去除。
縫口98露出磊晶源極/汲極區70以及STI區56的一部份。如上所述,切割遮罩92的修整部份92T(參照第6B圖)定義將不會形成縫口98的位置,其中修整部份92T形成在鰭片52的未使用區域52U上。因此,每個縫口98露出至少一個磊晶源極/汲極區70。換句話說,如第8B圖所示,沒有縫口98露出鰭片52的未使用區域52U。此外,縫口98S的子集(subset)露出多個磊晶源極/汲極區70,並且定義其中將為露出的磊晶源極/汲極區70形成共享接觸件(shared contacts)的區域。有益處地,通過避免在鰭片52的未使用區域52U形成縫口98,可以避免形成不期望的虛設接觸件。
在第9A圖中,在縫口98中(參照第8A和8B圖)形成下源極/汲極接觸件100。第9B圖為俯視圖,其中第9A圖是沿著第9B圖中的參考剖面A-A所繪示,然而為了清楚起見省略一些部件。在縫口98中形成襯層(例如擴散阻障層、黏著層等)以及導電材料。襯層可以包括鈦、氮化鈦、鉭、氮化鉭等。導電材料可以是銅、銅合金、銀、金、鎢、鈷、鋁、鎳等。可以執行例如CMP的平坦化製程以從第一ILD 74的表面去除多餘的材料。剩餘的襯層和導電材料在縫口98中形成下源極/汲極接觸件100。可以執行退火製程以在磊晶源極/汲極區70和下源極/汲極接觸件100之間的界面處形成矽化物。下源極/汲極接觸件100實體地(physically)及電性耦合至磊晶源極/汲極區70。
如上所述,切割遮罩92的修整部份92T(參照第6B圖)定義在將不會形成接觸件的位置,其中修整部份92T形成在鰭片52的未使用區域52U上。因此,每個下源極/汲極接觸件100均耦合至至少一個磊晶源極/汲極區70。換句話說,下源極/汲極接觸件100均未耦合至鰭片52的未使用區域52U。相反地,鰭片52的所有未使用區域52U與CESL 72接觸(參照第9A圖)。此外,下源極/汲極接觸件100S的子集形成在縫口98S中,並因此耦合至多個磊晶源極/汲極區70。下源極/汲極接觸件100S為共享接觸件,其可以形成在一些類型的裝置中,例如記憶體,例如靜態隨機存取記憶體(static random access memory, SRAM)單元。
如上所述,線遮罩96的縫口98(參照第7A和7B圖)定義下源極/汲極接觸件100的形成位置。同樣如上所述,縫口98為條狀的。因此,下源極/汲極接觸件100也是條狀的,並且延伸越過相應的鰭片組52G(或相應的鰭片52S,參照第2D圖)。詳細而言,下源極/汲極接觸件100沿著其縱軸具有長度L 1,並且沿著其橫軸具有寬度W 4。長度L 1大於寬度W 4,並且下源極/汲極接觸件100的縱軸垂直於鰭片52的縱軸(參照第9B圖)。鰭片52和下源極/汲極接觸件100的縱軸平行於基板50的主表面。利用縫口遮罩形成下源極/汲極接觸件100允許形成較小尺寸的下源極/汲極接觸件100。例如,長度L 1可以在大約30奈米至大約40奈米的範圍內,並且寬度W 4可以在大約15奈米至大約18奈米的範圍內。
在第10A圖中,第二ILD 110沉積在第一ILD 74以及下源極/汲極接觸件100上方。第10B圖為俯視圖,其中第10A圖是沿著第10B圖中的參考剖面A-A所繪示,然而為了清楚起見省略一些部件。在一些實施例中,第二ILD 110為通過流動式CVD方法形成的可流動膜。在一些實施例中,第二ILD 110由例如PSG、BSG、BPSG、USG等的介電材料形成,並且可以通過例如CVD、PECVD等的任何適當方法沉積。根據一些實施例,在形成第二ILD 110之前,可以凹蝕金屬閘極80,從而在金屬閘極80的正上方以及閘極間隔物66的兩側部份之間形成一個凹口。包括一層或多層介電材料(例如氮化矽、氮氧化矽等)的閘極遮罩(未示出)被填充在凹口中,隨後進行平坦化製程以去除在第一ILD 74上方延伸的介電材料的多餘部份。
之後形成穿過第二ILD 110的閘極接觸件114和上源極/汲極接觸件116。形成穿過第二ILD 110的用於閘極接觸件114和上源極/汲極接觸件116的開口。可以使用可接受的微影和蝕刻技術以形成開口。在開口中形成襯層(例如擴散阻障層、黏著層等)以及導電材料。襯層可以包括鈦、氮化鈦、鉭、氮化鉭等。導電材料可以是銅、銅合金、銀、金、鎢、鈷、鋁、鎳等。可以執行例如CMP的平坦化製程以從第二ILD 110的表面去除多餘的材料。剩餘的襯層和導電材料在開口中形成上源極/汲極接觸件116和閘極接觸件114。上源極/汲極接觸件116實體地以及電性耦合至下源極/汲極接觸件100,並且閘極接觸件114實體地以及電性耦合至金屬閘極80。閘極接觸件114可以穿過閘極遮罩(若存在)。上源極/汲極接觸件116和閘極接觸件114可以以不同的製程形成,或可以以相同的製程形成。上源極/汲極接觸件116和閘極接觸件114可以各別形成為不同的剖面,其可以避免接觸件的短路。
本揭露實施例可以達到一些益處。形成具有修整部份92T的切割遮罩92可以在形成下源極/汲極接觸件100的期間保護鰭片52的未使用區域52U。詳細而言,在圖案化第一ILD層74的製程期間,切割遮罩92的修整部份92T用作蝕刻停止層。如果不具有修整部份92T,則虛設接觸將形成在鰭片52的未使用區域52U。儘管上述虛設接觸件將被電性隔離並在所得的裝置中不被使用,但上述虛設接觸件將在相鄰的金屬閘極80上誘發寄生電容。通過完全地避免虛設接觸件的形成,可以避免或至少減少上述的寄生電容。因此,可以改善所得FinFETs的性能,特別是在一些應用中,例如環形振盪器,其性能最多可以提高1%。
第11A至12B圖根據一些實施例,係FinFETs在製造的進一步中間階段的剖面圖。第11A和11B圖示出與第6A和6B圖所示相似製程步驟處的結構。在此實施例中,鰭片組52G(或鰭片52S,參照第2D圖)與單個修整部份92T而非兩個修整部份92T交叉(crossed)。因此,定義在修整部份92T的兩側上的切割開口94為不規則的切割開口94N。第12A和12B圖示出與第10A和10B圖所示相似製程步驟處的結構。鰭片52的未使用區域52U可以在所有側面上由下源極/汲極接觸件100界定(bordered)。
第13A至15B圖根據一些實施例,係FinFETs在製造的進一步中間階段的剖面圖。第13A和13B圖示出與第6A和6B圖所示相似製程步驟處的結構。在此實施例中,鰭片組52G(或鰭片52S,參照第2D圖)與兩個修整部份92T交叉,並且修整部份92T之間的距離D 2較大,因此,開口94R可以足夠大以容納形成用於下方的磊晶源極/汲極區70的下源極/汲極接觸件100。在此實施例中,距離D 2可以大於距離D 1。詳細而言,修整部份92T可以足夠接近,使得開口94R足夠大以容納形成用於單個磊晶源極/汲極區70的單個下源極/汲極接觸件100。第14A和14B圖示出與第7A和7B圖所示相似製程步驟處的結構。在此實施例中,開口94R的中心可以與相應的縫口98R的中心對準。第15A和15B圖示出與第10A和10B圖所示相似製程步驟處的結構。如圖所示,在由開口94R定義的區域中形成一個下源極/汲極接觸件100R。詳細而言,下源極/汲極接觸件100R及其對應的磊晶源極/汲極區70橫向地設置在鰭片52的未使用區域52U的相鄰對之間。
本揭露根據一些實施例,提供一種形成半導體結構的方法,包括:形成從半導體基板延伸的第一鰭片;在第一鰭片之中成長源極/汲極區;在第一鰭片上方形成金屬閘極,金屬閘極設置在源極/汲極區以及第一鰭片的第一虛設區之間;在源極/汲極區以及第一虛設區上方沉積層間介電(inter-layer dielectric, ILD)層;在層間介電層上方形成切割遮罩(cut mask),切割遮罩具有第一切割部份、第二切割部份以及第一修整(trim)部份,第一切割部份以及第二切割部份分別沿著第一鰭片的縱軸延伸,第一鰭片橫向地設置在第一切割部份以及第二切割部份之間,第一修整部份將第一切割部份連接至第二切割部份,第一修整部份設置在第一虛設區上方;使用切割遮罩作為蝕刻遮罩,於層間介電層之中圖案化接觸開口,在圖案化之後,在第一修整部份下方的層間介電層的部份保留在第一虛設區上方;以及在接觸開口中形成源極/汲極接觸件,源極/汲極接觸件耦合至源極/汲極區。
在一些實施例中,更包括:形成從半導體基板延伸的第二鰭片,其中第二鰭片橫向地設置在切割遮罩的第一切割部份以及第二切割部份之間;在第二鰭片中成長源極/汲極區;以及在第二鰭片上方形成金屬閘極,金屬閘極設置在源極/汲極區以及第二鰭片的第二虛設區之間,其中切割遮罩的第一修整部份設置在第二虛設區上方。
在一些實施例中,更包括:在源極/汲極區以及第一虛設區上方形成接觸蝕刻停止層(contact etch stop layer, CESL),其中層間介電層設置在接觸蝕刻停止層上方;以及蝕刻接觸開口穿過接觸蝕刻停止層,其中在蝕刻接觸開口之後,接觸蝕刻停止層實體接觸第一虛設區,並延伸跨過第一虛設區。
在一些實施例中,使用切割遮罩作為蝕刻遮罩,於層間介電層中圖案化接觸開口的步驟包括:在切割遮罩上方形成線遮罩(line mask),線遮罩包括第一縫口(slot opening),第一縫口設置在源極/汲極區上方,第一縫口露出切割遮罩的第一切割部份以及第二切割部份;以及在層間介電層的部份中蝕刻接觸開口,層間介電層的部份被第一縫口露出且未被切割遮罩的第一切割部份以及第二切割部份覆蓋。
在一些實施例中,線遮罩包括第二縫口,第二縫口設置在第一虛設區上方,第二縫口露出切割遮罩的第一修整部份,且更包括:蝕刻層間介電層的部份,層間介電層的部份被第二縫口露出且未被切割遮罩的第一修整部份覆蓋。
在一些實施例中,切割遮罩的第一修整部份具有第一寬度,第二縫口具有第二寬度,並且第一寬度大於第二寬度。
在一些實施例中,切割遮罩具有第二修整部份,第二修整部份將第一切割部份連接至第二切割部份,第二修整部份設置在第一鰭片的第二虛設區上方,其中在圖案化之後,在第二修整部份下方的層間介電層的部份保留在第二虛設區上方。
在一些實施例中,第一切割部份與第二切割部份以第一距離分開,其中第一修整部份與第二修整部份以第二距離分開,且其中第二距離大於第一距離。
在一些實施例中,第一距離係30奈米至42奈米,且第二距離係50奈米至100奈米。
本揭露根據另一些實施例,提供一種形成半導體結構的方法,包括:形成從半導體基板延伸的鰭片;在鰭片上沉積層間介電(ILD)層;在層間介電層上形成遮罩層;在遮罩層上形成切割遮罩,切割遮罩包括第一介電材料,切割遮罩具有第一開口,第一開口露出遮罩層,每個第一開口在所有側面被第一介電材料圍繞;在切割遮罩上以及第一開口中形成線遮罩,線遮罩具有縫口,縫口露出切割遮罩的部份以及遮罩層的部份,縫口係垂直於鰭片延伸的條狀(strips);通過蝕刻被第一開口以及縫口露出的遮罩層的部份以圖案化遮罩層;以及使用圖案化的遮罩層作為蝕刻遮罩,於層間介電層中蝕刻接觸開口。
在另一實施例中,第一介電材料係氮化矽,其中遮罩層包括氮化鈦層以及氧化矽層,氮化鈦層設置在層間介電層以及氧化矽層之間。
在另一實施例中,圖案化遮罩層的步驟包括:以乾式蝕刻製程蝕刻氧化矽層,其中乾式蝕刻製程以比蝕刻切割遮罩更大的速率蝕刻氧化矽層;以及以濕式蝕刻製程蝕刻氮化鈦層,其中濕式蝕刻製程以比蝕刻切割遮罩更大的速率蝕刻氮化鈦層。
在另一實施例中,使用包括CF 4、CH 2F 2或CHF 3的蝕刻劑執行乾式蝕刻製程。
在另一實施例中,使用包括稀釋氫氟酸、去離子水或去離子水、氨水以及H 2O 2的組合的蝕刻劑執行濕式蝕刻製程。
在另一實施例中,第一開口的其中之一具有第一中心,其中縫口的其中之一具有第二中心,且其中第一中心對準第二中心。
在另一實施例中,第一開口的第一子集(subset)在四個側面上被第一介電材料的直段(straight segments)圍繞。
在另一實施例中,第一開口的第二子集在大於四個的側面上被第一介電材料的直段圍繞。
本揭露根據又一些實施例,提供一種半導體結構,包括:半導體基板,具有主表面;第一鰭片,從半導體基板延伸,第一鰭片具有沿著第一方向延伸的第一縱軸,第一方向平行於半導體基板的主表面;源極/汲極區,在第一鰭片之中;第一金屬閘極,在第一鰭片上方,第一金屬閘極設置在源極/汲極區與第一鰭片的虛設區之間;第二金屬閘極,在第一鰭片上方,虛設區設置在第二金屬閘極與第一金屬閘極之間;接觸蝕刻停止層(CESL),在源極/汲極區以及虛設區上方,接觸蝕刻停止層實體接觸虛設區,並沿著虛設區連續地延伸;第一層間介電(ILD)層,在接觸蝕刻停止層上方;以及第一源極/汲極接觸件,延伸穿過第一層間介電層以及接觸蝕刻停止層,第一源極/汲極接觸件實體接觸源極/汲極區,第一源極/汲極接觸件具有寬度以及長度,長度大於寬度,長度係沿著第二方向測量,第二方向平行於半導體基板的主表面,第二方向垂直於第一方向。
在又一些實施例中,更包括:第二層間介電層,在第一層間介電層以及第一源極/汲極接觸件上方;以及第二源極/汲極接觸件,延伸穿過第二層間介電層,第二源極/汲極接觸件實體接觸第一源極/汲極接觸件。
在又一些實施例中,更包括:第一閘極間隔物,鄰近第一金屬閘極;以及第二閘極間隔物,鄰近第二金屬閘極,其中在第一鰭片上方的接觸蝕刻停止層以及第一層間介電層的部份中以及在第一閘極間隔物與第二閘極間隔物之間不具有導電部件。
以上概述數個實施例之特徵,以使本發明所屬技術領域中具有通常知識者可以更加理解本發明實施例的觀點。本發明所屬技術領域中具有通常知識者應理解,可輕易地以本發明實施例為基礎,設計或修改其他製程和結構,以達到與在此介紹的實施例相同之目的及/或優勢。在本發明所屬技術領域中具有通常知識者也應理解,此類等效的結構並無悖離本發明的精神與範圍,且可在不違背本發明之精神和範圍下,做各式各樣的改變、取代和替換。因此,本發明之保護範圍當視後附之申請專利範圍所界定為準。
50:基板 52:鰭片 56:淺溝槽隔離區 58:通道區 60:虛設閘極介電質 62:虛設閘極 64:遮罩 66:閘極間隔物 70:源極/汲極區 72:接觸蝕刻停止層 74:層間介電層 80:金屬閘極 82:閘極介電層 84:閘極電極 90:遮罩層 92:切割遮罩 94:切割開口 96:線遮罩 98:縫口 100:下源極/汲極接觸件 110:層間介電層 114:閘極接觸件 116:上源極/汲極接觸件 100R:下源極/汲極接觸件 100S:下源極/汲極接觸件 50N:區域 50P:區域 52G:鰭片組 52S:鰭片 52U:區域 80A:金屬閘極 80B:金屬閘極 90A:下遮罩層 90B:上遮罩層 92C:切割部份 92T:修整部份 94N:切割開口 94R:切割開口 98S:縫口 D 1:距離 D 2:距離 H 1:高度 L 1:長度 P 1:節距 W 1:寬度 W 2:寬度 W 3:寬度 W 4:寬度 A-A:剖面 B-B:剖面 C-C:剖面
以下將配合所附圖示詳述本揭露之各面向。應注意的是,依據在業界的標準做法,各種特徵並未按照比例繪製且僅用以說明例示。事實上,可能任意地放大或縮小單元的尺寸,以清楚地表現出本揭露的特徵。 第1圖係根據一些實施例,繪示示例的鰭式場效電晶體(FinFET)的三維視圖。 第2A-2D、3A-3B、4A-4B、5A-5B圖根據一些實施例,係FinFETs在製造的中間階段的剖面圖。 第6A-6B、7A-7B、8A-8B、9A-9B、10A-10B圖根據一些實施例,係FinFETs在製造的進一步中間階段的剖面圖。 第11A-11B、12A-12B圖根據一些實施例,係FinFETs在製造的進一步中間階段的剖面圖。 第13A-13B、14A-14B、15A-15B圖根據一些實施例,係FinFETs在製造的進一步中間階段的剖面圖。
50:基板
52:鰭片
58:通道區
66:閘極間隔物
70:源極/汲極區
72:接觸蝕刻停止層
74:層間介電層
80:金屬閘極
82:閘極介電層
84:閘極電極
90:遮罩層
92:切割遮罩
94:切割開口
50N:區域
50P:區域
52U:區域
90A:下遮罩層
90B:上遮罩層
92T:修整部份
94N:切割開口
94R:切割開口

Claims (20)

  1. 一種形成半導體結構的方法,包括: 形成從一半導體基板延伸的一第一鰭片; 在該第一鰭片之中成長一源極/汲極區; 在該第一鰭片上方形成一金屬閘極,該金屬閘極設置在該源極/汲極區以及該第一鰭片的一第一虛設區之間; 在該源極/汲極區以及該第一虛設區上方沉積一層間介電(inter-layer dielectric, ILD)層; 在該層間介電層上方形成一切割遮罩(cut mask),該切割遮罩具有一第一切割部份、一第二切割部份以及一第一修整(trim)部份,該第一切割部份以及該第二切割部份分別沿著該第一鰭片的一縱軸延伸,該第一鰭片橫向地設置在該第一切割部份以及該第二切割部份之間,該第一修整部份將該第一切割部份連接至該第二切割部份,該第一修整部份設置在該第一虛設區上方; 使用該切割遮罩作為一蝕刻遮罩,於該層間介電層之中圖案化一接觸開口,在圖案化之後,在該第一修整部份下方的該層間介電層的多個部份保留在該第一虛設區上方;以及 在該接觸開口中形成一源極/汲極接觸件,該源極/汲極接觸件耦合至該源極/汲極區。
  2. 如請求項1所述之形成半導體結構的方法,更包括: 形成從該半導體基板延伸的一第二鰭片,其中該第二鰭片橫向地設置在該切割遮罩的該第一切割部份以及該第二切割部份之間; 在該第二鰭片中成長該源極/汲極區;以及 在該第二鰭片上方形成該金屬閘極,該金屬閘極設置在該源極/汲極區以及該第二鰭片的一第二虛設區之間,其中該切割遮罩的該第一修整部份設置在該第二虛設區上方。
  3. 如請求項1所述之形成半導體結構的方法,更包括: 在該源極/汲極區以及該第一虛設區上方形成一接觸蝕刻停止層(contact etch stop layer, CESL),其中該層間介電層設置在該接觸蝕刻停止層上方;以及 蝕刻該接觸開口穿過該接觸蝕刻停止層,其中在蝕刻該接觸開口之後,該接觸蝕刻停止層實體接觸該第一虛設區,並延伸跨過該第一虛設區。
  4. 如請求項1所述之形成半導體結構的方法,其中使用該切割遮罩作為該蝕刻遮罩,於該層間介電層中圖案化該接觸開口的步驟包括: 在該切割遮罩上方形成一線遮罩(line mask),該線遮罩包括一第一縫口(slot opening),該第一縫口設置在該源極/汲極區上方,該第一縫口露出該切割遮罩的該第一切割部份以及該第二切割部份;以及 在該層間介電層的多個部份中蝕刻該接觸開口,該層間介電層的該些部份被該第一縫口露出且未被該切割遮罩的該第一切割部份以及該第二切割部份覆蓋。
  5. 如請求項4所述之形成半導體結構的方法,其中該線遮罩包括一第二縫口,該第二縫口設置在該第一虛設區上方,該第二縫口露出該切割遮罩的該第一修整部份,且更包括: 蝕刻該層間介電層的多個部份,該層間介電層的該些部份被該第二縫口露出且未被該切割遮罩的該第一修整部份覆蓋。
  6. 如請求項5所述之形成半導體結構的方法,其中該切割遮罩的該第一修整部份具有一第一寬度,該第二縫口具有一第二寬度,並且該第一寬度大於該第二寬度。
  7. 如請求項1所述之形成半導體結構的方法,其中該切割遮罩具有一第二修整部份,該第二修整部份將該第一切割部份連接至該第二切割部份,該第二修整部份設置在該第一鰭片的一第二虛設區上方,其中在圖案化之後,在該第二修整部份下方的該層間介電層的多個部份保留在該第二虛設區上方。
  8. 如請求項7所述之形成半導體結構的方法,其中該第一切割部份與該第二切割部份以一第一距離分開,其中該第一修整部份與該第二修整部份以一第二距離分開,且其中該第二距離大於該第一距離。
  9. 如請求項8所述之形成半導體結構的方法,其中該第一距離係30奈米至42奈米,且該第二距離係50奈米至100奈米。
  10. 一種形成半導體結構的方法,包括: 形成從一半導體基板延伸的多個鰭片; 在該些鰭片上沉積一層間介電(ILD)層; 在該層間介電層上形成多個遮罩層; 在該些遮罩層上形成一切割遮罩,該切割遮罩包括一第一介電材料,該切割遮罩具有多個第一開口,該些第一開口露出該些遮罩層,每個第一開口在所有側面被該第一介電材料圍繞; 在該切割遮罩上以及該些第一開口中形成一線遮罩,該線遮罩具有多個縫口,該些縫口露出該切割遮罩的多個部份以及該些遮罩層的多個部份,該些縫口係垂直於該些鰭片延伸的多個條狀(strips); 通過蝕刻被該些第一開口以及該些縫口露出的該些遮罩層的多個部份以圖案化該些遮罩層;以及 使用圖案化的該些遮罩層作為一蝕刻遮罩,於該層間介電層中蝕刻多個接觸開口。
  11. 如請求項10所述之形成半導體結構的方法,其中該第一介電材料係氮化矽,其中該些遮罩層包括一氮化鈦層以及一氧化矽層,該氮化鈦層設置在該層間介電層以及該氧化矽層之間。
  12. 如請求項11所述之形成半導體結構的方法,其中圖案化該些遮罩層的步驟包括: 以一乾式蝕刻製程蝕刻該氧化矽層,其中該乾式蝕刻製程以比蝕刻該切割遮罩更大的速率蝕刻該氧化矽層;以及 以一濕式蝕刻製程蝕刻該氮化鈦層,其中該濕式蝕刻製程以比蝕刻該切割遮罩更大的速率蝕刻該氮化鈦層。
  13. 如請求項12所述之形成半導體結構的方法,其中使用包括CF 4、CH 2F 2或CHF 3的蝕刻劑執行該乾式蝕刻製程。
  14. 如請求項12所述之形成半導體結構的方法,其中使用包括稀釋氫氟酸、去離子水或去離子水、氨水以及H 2O 2的組合的蝕刻劑執行該濕式蝕刻製程。
  15. 如請求項10所述之形成半導體結構的方法,其中該些第一開口的其中之一具有一第一中心,其中該些縫口的其中之一具有一第二中心,且其中該第一中心對準該第二中心。
  16. 如請求項10所述之形成半導體結構的方法,其中該些第一開口的一第一子集(subset)在四個側面上被該第一介電材料的多個直段(straight segments)圍繞。
  17. 如請求項16所述之形成半導體結構的方法,其中該些第一開口的一第二子集在大於四個的側面上被該第一介電材料的多個直段圍繞。
  18. 一種半導體結構,包括: 一半導體基板,具有一主表面; 一第一鰭片,從該半導體基板延伸,該第一鰭片具有沿著一第一方向延伸的一第一縱軸,該第一方向平行於該半導體基板的該主表面; 一源極/汲極區,在該第一鰭片之中; 一第一金屬閘極,在該第一鰭片上方,該第一金屬閘極設置在該源極/汲極區與該第一鰭片的一虛設區之間; 一第二金屬閘極,在該第一鰭片上方,該虛設區設置在該第二金屬閘極與該第一金屬閘極之間; 一接觸蝕刻停止層(CESL),在該源極/汲極區以及該虛設區上方,該接觸蝕刻停止層實體接觸該虛設區,並沿著該虛設區連續地延伸; 一第一層間介電(ILD)層,在該接觸蝕刻停止層上方;以及 一第一源極/汲極接觸件,延伸穿過該第一層間介電層以及該接觸蝕刻停止層,該第一源極/汲極接觸件實體接觸該源極/汲極區,該第一源極/汲極接觸件具有一寬度以及一長度,該長度大於該寬度,該長度係沿著一第二方向測量,該第二方向平行於該半導體基板的該主表面,該第二方向垂直於該第一方向。
  19. 如請求項18所述之半導體裝置,更包括: 一第二層間介電層,在該第一層間介電層以及該第一源極/汲極接觸件上方;以及 一第二源極/汲極接觸件,延伸穿過該第二層間介電層,該第二源極/汲極接觸件實體接觸該第一源極/汲極接觸件。
  20. 如請求項18所述之半導體裝置,更包括: 一第一閘極間隔物,鄰近該第一金屬閘極;以及 一第二閘極間隔物,鄰近該第二金屬閘極,其中在該第一鰭片上方的該接觸蝕刻停止層以及該第一層間介電層的部份中以及在該第一閘極間隔物與該第二閘極間隔物之間不具有導電部件。
TW110118042A 2020-05-27 2021-05-19 半導體結構及其形成方法 TWI780714B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/884,972 2020-05-27
US16/884,972 US11289383B2 (en) 2020-05-27 2020-05-27 Semiconductor device and method

Publications (2)

Publication Number Publication Date
TW202213534A true TW202213534A (zh) 2022-04-01
TWI780714B TWI780714B (zh) 2022-10-11

Family

ID=77524542

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110118042A TWI780714B (zh) 2020-05-27 2021-05-19 半導體結構及其形成方法

Country Status (5)

Country Link
US (3) US11289383B2 (zh)
KR (1) KR102425698B1 (zh)
CN (1) CN113363155B (zh)
DE (1) DE102020115255B4 (zh)
TW (1) TWI780714B (zh)

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10490459B2 (en) 2017-08-25 2019-11-26 Taiwan Semiconductor Manufacturing Co., Ltd. Method for source/drain contact formation in semiconductor devices
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US9105490B2 (en) 2012-09-27 2015-08-11 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure of semiconductor device
US9236300B2 (en) 2012-11-30 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Contact plugs in SRAM cells and the method of forming the same
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9406804B2 (en) 2014-04-11 2016-08-02 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with contact-all-around
US9443769B2 (en) 2014-04-21 2016-09-13 Taiwan Semiconductor Manufacturing Company, Ltd. Wrap-around contact
US9831183B2 (en) 2014-08-07 2017-11-28 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure and method of forming
KR102358571B1 (ko) 2015-07-29 2022-02-07 삼성전자주식회사 집적 회로 및 표준 셀 라이브러리
US9722050B2 (en) 2015-09-04 2017-08-01 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and manufacturing method thereof
TWI672815B (zh) * 2015-10-14 2019-09-21 聯華電子股份有限公司 金氧半導體電晶體與形成閘極佈局圖的方法
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
TWI692872B (zh) * 2016-01-05 2020-05-01 聯華電子股份有限公司 半導體元件及其形成方法
KR102413610B1 (ko) * 2016-03-02 2022-06-24 삼성전자주식회사 레이아웃 디자인 시스템, 이를 이용한 반도체 장치 및 그 제조 방법
US9548366B1 (en) 2016-04-04 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. Self aligned contact scheme
KR102472133B1 (ko) 2016-09-22 2022-11-29 삼성전자주식회사 집적회로 소자
US10164106B2 (en) 2016-12-29 2018-12-25 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and a method for fabricating the same
KR102585881B1 (ko) 2018-06-04 2023-10-06 삼성전자주식회사 반도체 소자 및 그 제조 방법.
US11107902B2 (en) * 2018-06-25 2021-08-31 Taiwan Semiconductor Manufacturing Company, Ltd. Dielectric spacer to prevent contacting shorting
US10699960B2 (en) * 2018-06-27 2020-06-30 Taiwan Semiconductor Manufacturing Co., Ltd. Methods for improving interlayer dielectric layer topography
US10867842B2 (en) * 2018-10-31 2020-12-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for shrinking openings in forming integrated circuits

Also Published As

Publication number Publication date
US11615991B2 (en) 2023-03-28
CN113363155B (zh) 2024-05-07
US20210375695A1 (en) 2021-12-02
DE102020115255B4 (de) 2022-06-23
US11990378B2 (en) 2024-05-21
TWI780714B (zh) 2022-10-11
US20220216111A1 (en) 2022-07-07
KR20210147825A (ko) 2021-12-07
US11289383B2 (en) 2022-03-29
US20230230885A1 (en) 2023-07-20
KR102425698B1 (ko) 2022-07-28
CN113363155A (zh) 2021-09-07
DE102020115255A1 (de) 2021-12-02

Similar Documents

Publication Publication Date Title
US10164053B1 (en) Semiconductor device and method
US11764301B2 (en) FinFET device and method of forming same
US11631746B2 (en) Semiconductor device and method of manufacture
TWI729525B (zh) 半導體裝置及其製造方法
TWI769768B (zh) 半導體結構及其形成方法
TWI801859B (zh) 半導體裝置及其形成方法
TW202201556A (zh) 半導體結構及其形成方法
TW202038332A (zh) 半導體裝置及其形成方法
TWI801919B (zh) 半導體裝置及其形成方法
US20210226038A1 (en) Method of Gap Filling For Semiconductor Device
US11043576B2 (en) FinFET device and method
TWI780714B (zh) 半導體結構及其形成方法
US11557518B2 (en) Gapfill structure and manufacturing methods thereof
US11652155B2 (en) Air spacer and method of forming same
US12002719B2 (en) Gapfill structure and manufacturing methods thereof
US12009406B2 (en) FinFET device and method
US20230155005A1 (en) Semiconductor device and method
US20230378362A1 (en) Finfet device and method of forming same
TW202145351A (zh) 半導體元件的製造方法
US20180145177A1 (en) FinFET Structures and Methods of Forming the Same

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent