TW202209491A - 半導體裝置 - Google Patents
半導體裝置 Download PDFInfo
- Publication number
- TW202209491A TW202209491A TW110120747A TW110120747A TW202209491A TW 202209491 A TW202209491 A TW 202209491A TW 110120747 A TW110120747 A TW 110120747A TW 110120747 A TW110120747 A TW 110120747A TW 202209491 A TW202209491 A TW 202209491A
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- unit
- emitter
- layer
- collector
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims description 87
- 239000000758 substrate Substances 0.000 claims abstract description 14
- 239000012535 impurity Substances 0.000 claims description 5
- 238000000926 separation method Methods 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 214
- 210000004027 cell Anatomy 0.000 description 90
- 239000011295 pitch Substances 0.000 description 36
- 238000010586 diagram Methods 0.000 description 30
- 230000004048 modification Effects 0.000 description 29
- 238000012986 modification Methods 0.000 description 29
- 230000000694 effects Effects 0.000 description 15
- 239000000470 constituent Substances 0.000 description 11
- 230000007423 decrease Effects 0.000 description 9
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 6
- 230000000052 comparative effect Effects 0.000 description 6
- 230000005684 electric field Effects 0.000 description 6
- 239000011229 interlayer Substances 0.000 description 6
- 238000000034 method Methods 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 239000002019 doping agent Substances 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 238000009826 distribution Methods 0.000 description 3
- 208000033999 Device damage Diseases 0.000 description 2
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 239000012141 concentrate Substances 0.000 description 2
- 238000006073 displacement reaction Methods 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000010295 mobile communication Methods 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 238000005275 alloying Methods 0.000 description 1
- 210000002858 crystal cell Anatomy 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0611—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
- H01L27/0641—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region without components of the field effect type
- H01L27/0647—Bipolar transistors in combination with diodes, or capacitors, or resistors, e.g. vertical bipolar transistor and bipolar lateral transistor and resistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/73—Bipolar junction transistors
- H01L29/737—Hetero-junction transistors
- H01L29/7371—Vertical transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/082—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including bipolar components only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0804—Emitter regions of bipolar transistors
- H01L29/0817—Emitter regions of bipolar transistors of heterojunction bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0821—Collector regions of bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/73—Bipolar junction transistors
- H01L29/737—Hetero-junction transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/195—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/213—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0611—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
- H01L27/0641—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region without components of the field effect type
- H01L27/0647—Bipolar transistors in combination with diodes, or capacitors, or resistors, e.g. vertical bipolar transistor and bipolar lateral transistor and resistor
- H01L27/0652—Vertical bipolar transistor in combination with diodes, or capacitors, or resistors
- H01L27/0658—Vertical bipolar transistor in combination with resistors or capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41708—Emitter or collector electrodes for bipolar transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Bipolar Transistors (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Noodles (AREA)
Abstract
本發明提供能夠提高負載變動損壞耐性的半導體裝置。在基板的表面沿第一方向排列配置的複數個單元分別包含至少一個單位電晶體。在相互相鄰的兩個單元之間分別配置有集極電極。作為複數個單元中的至少一個單元的第一單元包含沿第一方向排列的複數個單位電晶體。複數個單位電晶體相互並聯連接。在第一單元中,複數個單位電晶體各自的基極電極和射極電極沿第一方向排列配置,並且基極電極和射極電極的排列順序在複數個單位電晶體之間相同。在注目於一個第一單元時,在所注目的第一單元內相互相鄰的兩個單位電晶體的射極電極的第一方向的距離的最大值,比所注目的第一單元與和其相鄰的單元之間的第一方向的距離中較短距離的1/2短。
Description
本發明係關於半導體裝置。
作為構成移動體通訊機器的功率放大器模組的電晶體,例如使用異質接合雙極性電晶體(HBT)。根據輸入訊號的波形的包絡線對採用了近年注目的包絡追蹤(ET)方式的放大電路所應用的雙極電晶體施加較高的集極電壓。另外,在第五代移動通訊系統(5G)普及的過程中,功率放大器的高輸出化的傾向變得顯著。
為了實現ET方式的導入、功率放大器的高輸出化,需要使雙極電晶體在高電壓下進行動作。要求即使在集極電壓變高的條件下,也抑制由負載變動造成的損壞。在下述的專利文獻1、2公開提高了熱穩定性的HBT。
專利文獻1:日本特開2005-101402號公報
專利文獻2:日本特開2006-185990號公報
在以往的提高了熱穩定性的HBT中,雖然能夠抑制被稱為熱失控的不穩定動作,但在較高的集極電壓的條件下產生了負載變動時的損壞耐性(負載變動損壞耐性)並不能說足夠。期望進一步提高較高的集極電壓的條件下的負載變動損壞耐性。
本發明的目的,在於提供能夠提高負載變動損壞耐性的半導體裝置。
根據本發明的一觀點,提供一種半導體裝置,具備:
基板;
複數個電晶體單元,在上述基板的表面沿第一方向排列配置,每一個電晶體單元包含至少一個單位電晶體;以及
集極電極,分別配置在相互相鄰的兩個電晶體單元之間,
上述複數個電晶體單元中的至少一個電晶體單元亦即第一電晶體單元包含沿上述第一方向排列的複數個單位電晶體,
上述複數個單位電晶體相互並聯連接,
上述複數個單位電晶體中的每一個單位電晶體包含集極層、配置在上述集極層之上的基極層、配置在上述基極層之上的射極層、與上述基極層電氣連接的基極電極、以及與上述射極層電氣連接的射極電極,
上述集極電極與在上述第一方向相鄰的電晶體單元所包含的單位電晶體的集極層電氣連接,
在上述第一電晶體單元中,
上述複數個單位電晶體各自的基極電極和射極電極沿上述第一方向排列配置,並且基極電極和射極電極的排列順序在上述複數個單位電晶體之間相同,
在注目於一個上述第一電晶體單元時,在所注目的上述第一電晶體單元內相互相鄰的兩個單位電晶體的射極電極的上述第一方向的距離亦即射極電極間距的最大值,比所注目的上述第一電晶體單元與和所注目的上述第一電晶體單元相鄰的電晶體單元之間的上述第一方向的特定距離亦即單元間距中較短的單元間距的1/2短。
若如上述般設定射極電極間距和單元間距,則由於一個第一電晶體單元內的複數個單位電晶體之間的熱影響增大,所以集極層的溫度容易上升。因此,在由於負載變動而集極電流瞬間增大時,基於碰撞電離的電離率降低,抑制電子正電洞對的產生。其結果,能夠得到抑制集極電流的進一步增大、負載變動時的損壞耐性提高這樣的優異的效果。
[第一實施例]
參照圖1~圖4的圖式,對第一實施例的半導體裝置進行說明。
圖1是第一實施例的半導體裝置的一個電晶體單元20的剖面圖。在由半導體構成的基板40之上磊晶成長有半導體層。該半導體層的一部分成為具有n型導電性的子集極層41A,剩餘的部分成為藉由雜質的注入而絕緣化的元件分離區域41B。在子集極層41A之上配置有兩個基極台面21BM。基極台面21BM包含由n型半導體構成的集極層21C、配置在集極層21C之上的由p型半導體構成的基極層21B、以及配置在基極層21B之上的由n型半導體構成的射極層21E。藉由集極層21C、基極層21B以及射極層21E形成HBT。
在基極台面21BM的一部分區域之上配置有射極台面21EM。射極台面21EM包含由n型半導體構成的蓋層21P、和配置在蓋層21P之上的由n型半導體構成的接觸層21T。
在基極台面21BM的上表面中未配置射極台面21EM的區域配置有基極電極22B。基極電極22B經由貫通射極層21E並到達基極層21B的合金化區域23與基極層21B電氣連接。此外,也可以除去射極層21E的一部分使基極層21B的一部分露出,並使基極電極22B直接與露出的基極層21B歐姆接觸。在射極台面21EM之上配置有射極電極22E。射極電極22E經由接觸層21T以及蓋層21P與射極層21E電氣連接。
射極電極22E從射極台面21EM的邊緣向橫向(與基板40的厚度方向正交的方向)突出為屋簷狀。例如藉由自匹配製程形成射極電極22E突出為屋簷狀的構造。
在配置有兩個基極台面21BM的區域的兩側的子集極層41A之上分別配置有集極電極22C。集極電極22C藉由子集極層41A與集極層21C電氣連接。沿一個方向排列配置一個集極電極22C、兩個基極台面21BM、以及另一個集極電極22C。
基極台面21BM、射極台面21EM、射極電極22E以及基極電極22B構成單位電晶體21。一個電晶體單元20包含兩個單位電晶體21。
在兩個射極電極22E之上配置有第一層的射極配線31E。射極配線31E與兩個射極電極22E電氣連接。在兩個集極電極22C之上分別配置有第一層的集極配線31C。集極配線31C分別與下方最近處的集極電極22C電氣連接。在射極電極22E、基極電極22B及集極電極22C與射極配線31E及集極配線31C等第一層的金屬配線之間配置有SiN等的層間絕緣膜(在圖3中省略圖示)。射極電極22E與射極配線31E、集極電極22C與集極配線31C通過設置於該層間絕緣膜的開口而相互連接。
其次,對基板40、子集極層41A以及單位電晶體21的各半導體層的材料以及厚度的一個例子進行說明。作為基板40,使用半絕緣性的GaAs。對子集極層41A使用Si的摻雜濃度(摻雜劑濃度)為2×1018
cm- 3
以上4×1018
cm- 3
以下的n型GaAs,其厚度為400nm以上1000nm以下。也可以代替Si而使用Te作為摻雜劑。藉由在n型GaAs層離子注入B、O或者He而絕緣化,來形成元件分離區域41B。
於集極層21C使用摻雜了Si的n型GaAs,其厚度為500nm以上2000nm以下。Si的摻雜濃度在厚度方向變化。最淺的區域的摻雜濃度為1015
cm- 3
或者1016
cm- 3
的數量級,最深的區域的摻雜濃度為1018
cm- 3
的數量級。
於基極層21B使用p型的GaAs、InGaAs、GaInAsN、GaAsSb等,C的摻雜濃度為1×1019
cm- 3
以上5×1019
cm- 3
以下。基極層21B的厚度為50nm以上150nm以下。基極層21B的薄層電阻為130Ω/□以上400Ω/□以下。
於射極層21E使用Si的摻雜濃度為2×1017
cm- 3
以上5×1017
cm- 3
以下的n型InGaP,其厚度為20nm以上50nm以下。於蓋層21P使用Si的摻雜濃度為2×1018
cm- 3
以上4×1018
cm- 3
以下的n型GaAs,其厚度為50nm以上200nm以下。於接觸層21T使用Si的摻雜濃度為1×1019
cm- 3
以上3×1019
cm- 3
以下的n型InGaAs,其厚度為100nm以上200nm以下。
子集極層41A、集極層21C、基極層21B以及射極層21E也可以根據各自的作用以及功能而由半導體材料或者組成比不同的複數個層構成。
圖2是表示第一實施例的半導體裝置的一個電晶體單元20的各構成要素的平面位置關係的圖。圖2的一點鏈線1-1處的剖面圖相當於圖1。在圖2中,對射極電極22E、基極電極22B以及集極電極22C附加影線。
在長方形的子集極層41A的內側沿第一方向D1排列配置有兩個基極台面21BM。各基極台面21BM具有在與第一方向D1正交的第二方向D2上較長的形狀。在基極台面21BM各自的內側配置有射極台面21EM。射極台面21EM也具有在第二方向D2上較長的形狀,且配置在相對於基極台面21BM偏向第一方向D1的位置。
射極電極22E配置為與射極台面21EM大致重疊,射極電極22E也與射極台面21EM相同地具有在第二方向D2上較長的形狀。如圖3所示,射極電極22E從射極台面21EM的邊緣稍微擴展至外側。在俯視時兩個射極電極22E的形狀以及大小相同。
在基極台面21BM的內側且射極台面21EM的外側配置有基極電極22B。基極電極22B由在第二方向D2上較長的主部22BA、和與主部22BA的一端連接的接觸部22BB構成。在俯視時兩個基極電極22B的形狀以及大小相同。單位電晶體21各自的基極電極22B的主部21BA和射極電極22E沿第一方向D1排列配置,基極電極22B的主部21BA和射極電極22E的排列順序在兩個單位電晶體21之間相同。
在第二方向D2上配置有射極電極22E的範圍包含於配置有基極電極22B的主部22BA的範圍。基極電極22B的接觸部22BB在第二方向D2上配置在配置有射極電極22E的範圍的外側。
與兩個單位電晶體21對應的兩個基極台面21BM在第一方向D1上隔開間隔地分離。因此,一個單位電晶體21的射極層21E、基極層21B及集極層21C(圖1)也分別與另一個單位電晶體21的射極層21E、基極層21B及集極層21C分離。
第一層的射極配線31E與兩個射極電極22E重疊,將兩個射極電極22E彼此連接。在圖2中,以虛線示出設置於配置在射極電極22E與射極配線31E之間的層間絕緣膜的開口。在配置了集極電極22C以及基極電極22B的區域也同樣地以虛線示出設置於層間絕緣膜的開口。
兩個集極電極22C配置於在第一方向D1上隔著兩個單位電晶體21的位置。各集極電極22C也具有在第二方向D2上較長的形狀。兩根集極配線31C分別與兩個集極電極22C局部重疊。集極配線31C朝向第二方向D2的單側(在圖2為右側)延伸至子集極層41A的外側。
兩根第一層的基極配線31B分別與兩個基極電極22B的接觸部22BB連接。基極配線31B從接觸部22BB朝向第二方向D2的單側(在圖2中為左側)延伸至子集極層41A的外側。
其次,對各構成要素的俯視時的尺寸的一個例子進行說明。射極台面21EM以及射極電極22E的第一方向D1的尺寸(寬度)為1μm以上8μm以下,第二方向D2的尺寸(長度)為5μm以上60μm以下。基極電極22B的主部22BA的第一方向D1的尺寸(寬度)為0.5μm以上1.5μm以下。射極電極22E與基極電極22B的主部22BA的間隔為0.5μm以上1.5μm以下。兩個基極台面21BM的間隔為5μm以上10μm以下。電晶體單元20內的兩個射極電極22E的間隔為6μm以上12μm以下。
圖3是表示第一實施例的半導體裝置的各構成要素的平面位置關係的圖。在圖3中也與圖2相同地對射極電極22E、基極電極22B以及集極電極22C附加影線。沿第一方向D1排列配置有四個電晶體單元20。此外,電晶體單元20的個數並不限定於四個,也可以是兩個、三個或者五個以上。
複數個電晶體單元20所包含的單位電晶體21的射極電極22E的俯視時的形狀以及大小全部相同。複數個電晶體單元20所包含的單位電晶體21的基極電極22B的俯視時的形狀以及大小也全部相同。單位電晶體21的基極電極22B和射極電極22E的在第一方向D1上的排列順序在複數個電晶體單元20之間相同。
在相互相鄰的電晶體單元20之間配置有兩個集極電極22C。一個集極電極22C配置在包含一個電晶體單元20的子集極層41A內,另一個集極電極22C配置在包含另一個電晶體單元20的子集極層41A內。在配置在第一方向D1的兩端的電晶體單元20的外側分別配置有集極電極22C。集極電極22C與在第一方向D1上相鄰的電晶體單元20所包含的單位電晶體21的集極層21C(圖1)電氣連接。
第一層的集極配線31C從集極電極22C朝向第二方向D2的單側延伸。從配置在相互相鄰的電晶體單元20之間的兩個集極電極22C延伸的集極配線31C集中為一根。
在複數個電晶體單元20排列的單元列的單側配置有第一層的集極共用配線31CC。複數個集極配線31C與集極共用配線31CC連接。集極共用配線31CC配置在與集極配線31C相同的第一層的金屬配線層。
第二層的集極配線32C配置為與集極共用配線31CC重疊。第二層的集極配線32C通過設置於配置在其下的層間絕緣膜的開口與第一層的集極共用配線31CC連接。集極凸塊33C配置為與第二層的集極配線32C重疊。集極凸塊33C通過設置於其下的保護膜的開口與第二層的集極配線32C連接。
第二層的射極配線32E配置為在俯視時包含與複數個電晶體單元20對應的複數個第一層的射極配線31E。第二層的射極配線32E通過設置於其下的層間絕緣膜的開口與複數個第一層的射極配線31E連接。射極凸塊33E配置為與第二層的射極配線32E重疊。射極凸塊33E通過設置於其下的保護膜的開口與第二層的射極配線32E連接。
從各單位電晶體21沿第二方向D2延伸的複數個基極配線31B到達第二層的射極配線32E的外側,並且各自的前端經由電阻元件31R與共用的直流偏壓輸入配線31DB連接。基極配線31B在其途中包含擴大了寬度的加寬部31BW。共用的高頻訊號輸入配線32S與複數個基極配線31B的加寬部31BW重疊。在複數個加寬部31BW的各個與高頻訊號輸入配線32S的重疊部分形成電容元件35。
將一個電晶體單元20內的兩個射極電極22E的第一方向D1的距離稱為射極電極間距Le。作為射極電極間距Le,能夠採用兩個射極電極22E的相互對應的位置之間的距離,例如沿第二方向D2延伸的同一側的邊緣之間的第一方向D1的距離、兩個射極電極22E的幾何中心之間的第一方向D1的距離等。在複數個電晶體單元20之間,射極電極間距Le相同。
將相鄰的電晶體單元20的第一方向D1的特定距離(以下對特定距離進行說明)稱為單元間距Lc。作為單元間距Lc(特定距離),能夠採用兩個電晶體單元20的相互對應的位置的第一方向D1的距離,例如兩個電晶體單元20內的相互對應的射極電極22E的沿第二方向D2延伸的同一側的邊緣的第一方向D1的距離、電晶體單元20各自的複數個射極電極22E的幾何中心的第一方向D1的距離等。相鄰的兩個電晶體單元20的單元間距Lc全部相同。即,在第一方向D1等間距地配置複數個電晶體單元20。
在注目於一個電晶體單元20時,所注目的電晶體單元20的射極電極22E的射極電極間距Le比所注目的電晶體單元20與和其相鄰的電晶體單元20之間的單元間距Lc的1/2短。
圖4是第一實施例的半導體裝置的等效電路圖。複數個電晶體單元20分別包含兩個單位電晶體21。複數個單位電晶體21相互並聯連接。並聯連接了複數個異質接合雙極性電晶體(HBT)的半導體裝置有時被稱為多指HBT。具體而言,複數個單位電晶體21的射極與共用的射極配線32E連接,集極與共用的集極配線32C連接。
複數個單位電晶體21各自的基極經由電阻元件31R與共用的直流偏壓輸入配線31DB連接。從偏壓電路51經由直流偏壓輸入配線31DB以及電阻元件31R對單位電晶體21的基極供給基極偏壓。複數個單位電晶體21各自的基極進而經由電容元件35與共用的高頻訊號輸入配線32S連接。從高頻訊號輸入埠53經由高頻訊號輸入配線32S以及電容元件35對單位電晶體21的基極輸入高頻訊號。
從電源電路50經由電感器52以及集極配線32C對複數個單位電晶體21的集極供給電源電壓。電源電路50例如是包絡追蹤方式的電源電路,對集極施加根據高頻輸入訊號的波形的包絡線而變動的電源電壓。由複數個單位電晶體21放大後的高頻訊號經由集極配線32C從高頻訊號輸出埠54輸出。
其次,對第一實施例的優異的效果進行說明。
在施加了較高的集極電壓的狀態下產生了負載變動時的單位電晶體21的損壞起因於碰撞電離(衝擊電離)。若由於碰撞電離而生成大量的電子正電洞對,則導致集極電流的增大。集極電流的增大導致電子正電洞對的進一步增加,產生突崩放大所引起的元件損壞。
碰撞電離在集極層21C(圖1)中的電場強度較大的區域變得顯著。基於碰撞電離的電離率取決於電場強度較大的區域的溫度,隨著溫度上升,電離率減少。單位電晶體21的集極電流主要在俯視時與射極電極22E(圖3)重疊的區域流動,該區域成為發熱源。在第一實施例的半導體裝置中,射極電極間距Le比單元間距Lc的1/2短。即,電晶體單元20內的發熱源相互接近地配置。由於在一個單位電晶體21的發熱源產生的熱而另一個單位電晶體21的發熱源的溫度上升,所以發熱源的溫度容易上升。即,集極電流主要流過的區域的溫度容易上升。
由於集極電流的增大而溫度上升,溫度上升的區域的電離率降低。其結果,不容易產生起因於碰撞電離的突崩放大,也不容易產生元件損壞。因此,能夠得到負載變動損壞耐性提高這樣的優異的效果。
在第一實施例中,雖然單位電晶體21的發熱源的溫度容易上升,但如以下說明,成為單位電晶體21的熱失控的原因的動作的不穩定性不會增大。
為了抑制熱失控,由單位電晶體21的發熱源產生的熱藉由經由射極電極22E(圖1)、第一層的射極配線31E(圖1)、第二層的射極配線32E(圖3)、射極凸塊33E(圖3)到達安裝基板的導熱路徑進行散熱。因此,即使使電晶體單元20內的兩個射極電極22E接近,也能夠確保用於抑制熱失控的足夠的散熱性。除此之外,對單位電晶體21的基極電極22B附加電阻元件31R也有助於熱失控的抑制。
其次,對與圖5所示的比較例的半導體裝置相比的第一實施例的優異的效果進行說明。
圖5是表示比較例的半導體裝置的一個電晶體單元20及其兩側的集極電極22C的俯視時的位置關係的圖。在圖5所示的比較例中,各電晶體單元20包含一個單位電晶體21。單位電晶體21包含在第一方向D1上隔開間隔配置的兩個射極電極22E。在兩個射極電極22E之間配置有基極電極22B的主部22BA。與第一實施例相同,基極電極22B包含接觸部22BB。兩個集極電極22C配置為在第一方向D1上隔著單位電晶體21。
在比較例中,若在射極電極22E與基極電極22B之間取決於製造製程的對位精度而產生第一方向D1的位置偏移,則基極電極22B的主部22BA與其兩側的射極電極22E的間隔相互不同。即,第一方向D1的對稱性損壞。由於對稱性的損壞,電流容易集中於一個射極電極22E。因此,即使是較低的集極電壓,也容易產生碰撞電離,而負載變動損壞耐性降低。
相對於此,在第一實施例中,在複數個單位電晶體21(圖3)之間,基極電極22B和射極電極22E的第一方向D1的排列順序相同。因此,即使在射極電極22E與基極電極22B之間產生第一方向D1的位置偏移,也能夠在全部的單位電晶體21之間保持射極電極22E與基極電極22B的主部22BA之間的間隔恆定。因此,不會由於位置偏移而產生向特定的單位電晶體21的電流集中。其結果,在第一實施例的半導體裝置中,能夠得到即使產生位置偏移也能夠確保足夠高的負載變動損壞耐性這樣的優異的效果。
有使高頻訊號放大電路為輸入級放大器和輸出級放大器的兩級構成的情況。輸入級放大器不需要較高的負載變動損壞耐性,而期望高增益。輸出級放大器要求較高的負載變動損壞耐性。期望第一實施例的半導體裝置尤其應用於輸出級放大器。
已知有在要求高增益的輸入級放大器的HBT和要求較高的負載變動損壞耐性的輸出級放大器的HBT中,使半導體層的層疊構造不同來實現符合各種要求的特性的HBT的技術。若應用該技術,則在一個半導體基板上形成半導體層的層疊構造不同的兩種HBT。其結果,製造製程變得複雜,而製造成本上升。相對於此,在第一實施例中,藉由優化半導體裝置的各構成要素的俯視時的位置關係,提高負載變動損壞耐性。因此,能夠使輸入級放大器的HBT和輸出級放大器的HBT的半導體層的層疊構造共用化。其結果,能夠抑制製造成本的增大。
其次,參照圖6對第一實施例的變形例的半導體裝置進行說明。
圖6是表示第一實施例的變形例的半導體裝置的各構成要素的俯視時的位置關係的圖。在第一實施例中,在相鄰的兩個電晶體單元20之間配置有兩個集極電極22C(圖3)。兩個集極電極22C分別與相鄰的一個電晶體單元20的單位電晶體21連接。另外,按照每個電晶體單元20設置子集極層41A。
相對於此,在圖6所示的變形例中,四個電晶體單元20在俯視時包含於共用的子集極層41A。在相鄰的兩個電晶體單元20之間配置有一個集極電極22C。集極電極22C由其兩側的電晶體單元20共享,並與兩側的單位電晶體21的集極層21C(圖1)連接。
如本變形例,也可以使配置在相鄰的兩個電晶體單元20之間的集極電極22C為一個,由兩側的電晶體單元20共享集極電極22C。
[第二實施例]
其次,參照圖7以及圖8對第二實施例的半導體裝置進行說明。以下,對與第一實施例的半導體裝置(圖1~圖4)相同的構成省略說明。
圖7是表示第二實施例的半導體裝置的各構成要素的平面位置關係的圖。圖8是表示第二實施例的半導體裝置的一個電晶體單元20的各構成要素的平面位置關係的圖。在圖7以及圖8中也與圖2以及圖3相同地對射極電極22E、基極電極22B以及集極電極22C附加影線。
在第一實施例中,複數個電晶體單元20分別包含兩個單位電晶體21。相對於此,在第二實施例中,複數個電晶體單元20分別包含三個單位電晶體21。三個單位電晶體21以恆定的射極電極間距Le沿第一方向D1排列配置。另外,複數個電晶體單元20以恆定的單元間距Lc沿第一方向D1排列配置。在第二實施例中也與第一實施例相同,射極電極間距Le為單元間距Lc的1/2以下。
另外,與第一實施例相同,一個單位電晶體21內基極電極22B的主部22BA和射極電極22E的第一方向D1的排列順序在全部的單位電晶體21之間相同。
其次,對第二實施例的優異的效果進行說明。在第二實施例中,射極電極間距Le也為單元間距Lc的1/2以下,所以與第一實施例相同,能夠得到負載變動損壞耐性提高這樣的優異的效果。另外,由於基極電極22B的主部22BA和射極電極22E的第一方向D1的排列順序在全部的單位電晶體21之間相同,所以即使產生位置偏移,也能夠確保足夠高的負載變動損壞耐性。
其次,參照圖9對第二實施例的變形例的半導體裝置進行說明。
圖9是表示第二實施例的變形例的半導體裝置的各構成要素的平面位置關係的圖。在圖9中也與圖7相同地對射極電極22E、基極電極22B以及集極電極22C附加影線。
在第二實施例中,一個電晶體單元20包含三個單位電晶體21(圖7、圖8),但在本變形例中,一個電晶體單元20包含四個單位電晶體21。在複數個電晶體單元20的各個中,以恆定的射極電極間距Le沿第一方向D1排列四個單位電晶體21。射極電極間距Le與第二實施例相同地為單元間距Lc的1/2以下。
在圖9所示的變形例中也與第二實施例相同地能夠得到負載變動損壞耐性提高這樣的優異的效果。
其次,對第二實施例的其他的變形例進行說明。一個電晶體單元20所包含的單位電晶體21的個數在第一實施例(圖3)中為兩個,在第二實施例(圖7)中為三個,在第二實施例的變形例(圖9)中為四個。作為其他的構成,也可以使一個電晶體單元20所包含的單位電晶體21的個數為五個以上。
[第三實施例]
其次,參照圖10~圖12D的圖式對第三實施例的半導體裝置進行說明。以下,對與第一實施例的半導體裝置(圖1~圖4)相同的構成省略說明。
圖10是表示第三實施例的半導體裝置的一個電晶體單元20的各構成要素的平面位置關係的圖。圖11是圖10的一點鏈線11-11處的剖面圖。在圖10中也與圖2相同地對射極電極22E、基極電極22B以及集極電極22C附加影線。
在第一實施例中,在一個電晶體單元20內的兩個基極台面21BM(圖1)之間形成到達子集極層41A的上表面的階差,兩個單位電晶體21的集極層21C相互分離。相對於此,在第三實施例中,兩個單位電晶體21的集極層21C在下層部分連續。
更詳細而言,集極層21C由下側的高濃度集極層21CA和其上的低濃度集極層21CB構成。低濃度集極層21CB的摻雜濃度比高濃度集極層21CA的摻雜濃度低。基極台面21BM的階差25到達低濃度集極層21CB的下表面,但不到達高濃度集極層21CA的下表面。即,兩個單位電晶體21的低濃度集極層21CB相互分離,但高濃度集極層21CA連續。
圖12A~圖12D的圖式分別是表示集極層21C的深度方向的摻雜濃度的分布的一個例子的圖。橫軸以單位“μm”表示距離基極層21B的上表面的深度,縱軸以單位“cm- 3
”表示摻雜濃度(摻雜劑濃度)。
在圖12A所示的例子中,高濃度集極層21CA以及低濃度集極層21CB各自的摻雜濃度在深度方向恆定,在兩者的界面處摻雜濃度階梯狀地變化。高濃度集極層21CA與低濃度集極層21CB的界面處的摻雜濃度的變化量在一位數以上。
在圖12B所示的例子中,低濃度集極層21CB由摻雜濃度不同的兩個層構成。這兩個層中接近基極層21B的一個層的摻雜濃度比接近高濃度集極層21CA的一個層的摻雜濃度低。在這種情況下,也與圖12A所示的例子相同,在低濃度集極層21CB與高濃度集極層21CA的界面處摻雜濃度階梯狀地變化,摻雜濃度的變化量在一位數以上。
在圖12C所示的例子中,圖12B所示的低濃度集極層21CB中接近高濃度集極層21CA的一個層的摻雜濃度從基極層21B朝向高濃度集極層21CA逐漸提高。在該情況下,在低濃度集極層21CB與高濃度集極層21CA的界面處摻雜濃度也階梯狀地變化,摻雜濃度的變化量在一位數以上。
在圖12D所示的例子中,在低濃度集極層21CB與高濃度集極層21CA之間配置有兩者中間的摻雜濃度的中濃度集極層21CC。在深度方向,從低濃度集極層21CB的中間地點朝向高濃度集極層21CA,摻雜濃度逐漸提高。在高濃度集極層21CA中也是,摻雜濃度從中濃度集極層21CC朝向子集極層41A逐漸提高。
雖然在高濃度集極層21CA與中濃度集極層21CC的界面處摻雜濃度階梯狀地變化,但其變化量小於一位數。將低濃度集極層21CB定義為摻雜濃度比高濃度集極層21CA的摻雜濃度的最小值低一位數以上的範圍。在圖12D所示的例子中,高濃度集極層21CA的摻雜濃度的最小值為1×1018
cm- 3
,所以摻雜濃度為1×1017
cm- 3
以下的範圍相當於低濃度集極層21CB。
其次,對即使是高濃度集極層21CA跨越兩個單位電晶體21連續的構造,也能夠與第一實施例相同地提高負載變動損壞耐性的理由進行說明。
基極集極間電壓主要施加給低濃度集極層21CB,不對高濃度集極層21CA施加較大的電壓。即,電場容易集中在低濃度集極層21CB內。因此,在較高的集極電壓狀態下,主要在低濃度集極層21CB內產生碰撞電離,在高濃度集極層21CA內幾乎不產生碰撞電離。因此,主要在低濃度集極層21CB內產生大量的電子正電洞對。
對低濃度集極層21CB在兩個單位電晶體21之間連續,在一個單位電晶體21流過相對較大的集極電流,在低濃度集極層21CB內產生相對較多的電子正電洞對的情況下的動作進行說明。在產生了相對較多的電子正電洞對的一個單位電晶體21的基極層21B流入相對較多的正電洞。該流入作用於使基極電流減少的方向。
若基極電流減少,則基於電阻元件31R(圖4)的電壓下降量減小,而基極電壓上升。隨著基極電壓的上升而集極電流增加。集極電流的增加助長碰撞電離。因此,流過相對較多的集極電流的單位電晶體21的集極電流進一步增大的正反饋發揮作用。
在流過相對較大的集極電流的單位電晶體21中,根據集極電流的增加量,集極電位降低起因於集極電阻的電壓下降量。因此,流過相對較小的集極電流的單位電晶體21的集極電位相對變高。由於低濃度集極層21CB的電阻值比高濃度集極層21CA的電阻值高,所以維持該集極電位之差。在集極電位相對較高的單位電晶體21的低濃度集極層21CB產生的正電洞被集極電位相對較低的單位電晶體21奪取。因此,在集極電流相對較小的單位電晶體21中,上述的正反饋不發揮作用。因此,集極電流相對較小的單位電晶體21的集極電流不增加。
其結果,若在兩個單位電晶體21之間集極電流產生不平衡,則產生向流過相對較大的集極電流的單位電晶體21的集極電流的集中。因此,集極電流集中的單位電晶體21損壞。
相對於此,在第三實施例中,在兩個單位電晶體21之間低濃度集極層21CB分離,所以正電洞不在兩個低濃度集極層21CB之間移動。兩個單位電晶體21相互獨立地進行動作,所以不容易產生向一個單位電晶體21的集極電流的集中。其結果,能夠得到能夠抑制單位電晶體21的損壞這樣的優異的效果。
另外,在第三實施例中,與第一實施例相比,基極台面21BM的階差25(圖11)較低。因此,能夠使兩個基極台面21BM相互接近。若兩個基極台面21BM接近,則兩個射極電極22E也相互接近。若兩個射極電極22E接近,則兩個單位電晶體21之間的熱影響增大,低濃度集極層21CB的溫度容易變高。由於低濃度集極層21CB的溫度上升,從而基於碰撞電離的電離率降低,能夠進一步提高負載變動損壞耐性。
其次,對低濃度集極層21CB與高濃度集極層21CA的摻雜濃度的較佳的關係進行說明。
為了使在一個單位電晶體21的集極層21C由於碰撞電離而產生的正電洞不會對另一個單位電晶體21造成影響,較佳在從一個單位電晶體21到另一個單位電晶體21連續的高濃度集極層21CA內抑制基於碰撞電離的正電洞的產生。因此,較佳將摻雜濃度設定為電場主要集中於低濃度集極層21CB,實際不對高濃度集極層21CA施加電場。藉由使低濃度集極層21CB的摻雜濃度為高濃度集極層21CA內的摻雜濃度的最低值的1/10以下,能夠使電場集中產生在低濃度集極層21CB。
其次,參照圖13對第三實施例的變形例的半導體裝置進行說明。
圖13是第三實施例的變形例的半導體裝置的剖面圖。在第三實施例中,藉由設置於基極台面21BM(圖11)的階差25,低濃度集極層21CB、基極層21B以及射極層21E分離。
相對於此,在圖13所示的變形例中,在一個電晶體單元20內,分別藉由跨越複數個單位電晶體21配置的半導體層的一部分構成射極層21E、基極層21B、低濃度集極層21CB、高濃度集極層21CA。相互相鄰的單位電晶體21的射極層21E、基極層21B以及低濃度集極層21CB的各個之間的半導體層藉由雜質的添加而絕緣化。作為用於絕緣化的雜質,能夠使用B、O或者He等。相互相鄰的單位電晶體21的射極層21E、基極層21B以及低濃度集極層21CB分別藉由利用雜質的注入而絕緣化的絕緣區域26相互電分離。
如本變形例,也可以藉由代替階差25而形成絕緣區域26,來在複數個單位電晶體21之間使射極層21E、基極層21B以及低濃度集極層21CB分別電絕緣。在本變形例中,與第一實施例(圖1)相比,也能夠使兩個射極電極22E相互接近。
在圖13所示的變形例中,絕緣區域26到達高濃度集極層21CA的厚度方向的途中,未到達子集極層41A,但絕緣區域26也可以構成為到達集極層21C與子集極層41A的界面。該情況下,也可以如第一實施例(圖1),構成為不將集極層21C明確地劃分為低濃度層和高濃度層。
[第四實施例]
其次,參照圖14對第四實施例的半導體裝置進行說明。以下,對與第二實施例(圖7、圖8)以及第二實施例的變形例(圖9)的半導體裝置相同的構成省略說明。
圖14是表示第四實施例的半導體裝置的各構成要素的俯視時的位置關係的圖。在圖14中也與圖2相同地對射極電極22E、基極電極22B以及集極電極22C附加影線。在第二實施例(圖7、圖8)及其變形例(圖9)中,在各電晶體單元20中,射極電極間距Le恆定。相對於此,在第四實施例中,在各電晶體單元20中,射極電極間距Le並不恆定,而有不均。
例如,在圖14中,兩個電晶體單元20分別包含四個單位電晶體21。四個單位電晶體21中的內側的兩個單位電晶體21的射極電極間距Le比兩端的單位電晶體21與和其相鄰的單位電晶體21之間的射極電極間距Le長。
在注目於一個電晶體單元20時,所注目的電晶體單元20內的複數個射極電極22E的射極電極間距Le的最大值,為所注目的電晶體單元20與和其相鄰的電晶體單元20之間的單元間距Lc的1/2以下。
其次,對第四實施例的優異的效果進行說明。
在第四實施例中,也與第二實施例及其變形例相同,在電晶體單元20內的複數個單位電晶體21之間產生足夠的熱影響而集極層21C的溫度上升。因此,能夠降低起因於碰撞電離的電離率,提高負載變動損壞耐性。
另外,藉由使一個電晶體單元20內的射極電極間距Le不一致,能夠使複數個單位電晶體21之間的熱影響接近均等。例如,在圖14中,四個單位電晶體21中的內側的兩個單位電晶體21從其兩側的單位電晶體21受到熱影響。相對於此,兩端的單位電晶體21僅從一側的單位電晶體21受到熱影響。藉由使內側的兩個單位電晶體21的射極電極間距Le比其他的射極電極間距Le長,能夠使內側的兩個單位電晶體21受到的熱影響減少,能夠使四個單位電晶體21受到的熱影響平均化。
其次,對第四實施例的變形例進行說明。雖然在第四實施例中,使四個單位電晶體21中的內側的兩個單位電晶體21的射極電極間距Le相對變長,但複數個射極電極間距Le根據在動作時假定的溫度分布設定為合適的值即可。
[第五實施例]
其次,參照圖15對第五實施例的半導體裝置進行說明。以下,對與第一實施例的半導體裝置(圖1~圖4)相同的構成省略說明。
圖15是表示第五實施例的半導體裝置的各構成要素的俯視時的位置關係的圖。在圖15中也與圖2相同地對射極電極22E、基極電極22B以及集極電極22C附加影線。在第一實施例中,複數個電晶體單元20分別包含的單位電晶體21的個數在全部的電晶體單元20之間相同。相對於此,在第五實施例中,複數個電晶體單元20分別包含的單位電晶體21的個數在複數個電晶體單元20之間有不均。例如,在圖15所示的實施例中,沿第一方向D1排列配置有四個電晶體單元20,內側的兩個電晶體單元20分別包含兩個單位電晶體21,兩端的兩個電晶體單元20分別包含三個單位電晶體21。
作為測定相互相鄰的兩個電晶體單元20之間的單元間距Lc的基準,採用電晶體單元20所包含的複數個射極電極22E的俯視時的幾何中心即可。
其次,對第五實施例的優異的效果進行說明。
在第五實施例中也與第一實施例相同,能夠藉由使射極電極間距Le比單元間距Lc的1/2短,來提高負載變動損壞耐性。
其次,對第五實施例的變形例進行說明。在第五實施例中,使包含兩個單位電晶體21的電晶體單元20與包含三個單位電晶體21的電晶體單元20混在一起,但也可以進一步使包含四個以上的單位電晶體21的電晶體單元20混在一起。
[第六實施例]
其次,參照圖16對第六實施例的半導體裝置進行說明。以下,對與第一實施例的半導體裝置(圖1~圖4)相同的構成省略說明。
圖16是表示第六實施例的半導體裝置的各構成要素的俯視時的位置關係的圖。在圖16中也與圖2相同地對射極電極22E、基極電極22B以及集極電極22C附加影線。在第一實施例(圖3)中,在相互相鄰的兩個電晶體單元20的全部的組合中,單元間距Lc相同。相對於此,在第六實施例中,單元間距Lc有不均。在圖16所示的第六實施例中,沿第一方向D1排列配置有四個電晶體單元20。內側的兩個電晶體單元20的單元間距Lc比兩端的電晶體單元20與和其相鄰的電晶體單元20之間的單元間距Lc長。
在注目於一個電晶體單元20時,所注目的電晶體單元20內的兩個單位電晶體21的射極電極間距Le,比所注目的電晶體單元20與和其相鄰的電晶體單元20之間的單元間距Lc中較短的單元間距Lc的1/2短。
其次,對第六實施例的優異的效果進行說明。
在第六實施例中也與第一實施例相同,能夠提高負載變動損壞耐性。另外,藉由在動作時相對容易變為高溫的位置使單元間距Lc相對變長,能夠實現動作時的溫度的平均化。因此,能夠抑制熱失控所引起的元件損壞。
[第七實施例]
其次,參照圖17對第七實施例的半導體裝置進行說明。以下,對與第一實施例的半導體裝置(圖1~圖4)相同的構成省略說明。
圖17是概略地表示第七實施例的半導體裝置的各構成要素的俯視時的位置關係的圖。在圖17中,省略基極電極以及集極電極的記載,對射極電極22E附加影線。在第一實施例(圖3)中,全部的電晶體單元20包含圖2所示的兩個單位電晶體21。相對於此,在第七實施例中,射極電極22E和基極電極22B的俯視時的位置關係不同的兩種電晶體單元20混在一起。
一種電晶體單元20(以下,稱為第一電晶體單元20A。)與第一實施例相同地包含圖2所示的兩個單位電晶體21。另一種電晶體單元20(以下,稱為第二電晶體單元20B。)包含圖5所示的比較例的單位電晶體21。沿第一方向D1排列四個電晶體單元20,在兩端配置第二電晶體單元20B,在內側配置兩個第一電晶體單元20A。在第一電晶體單元20A中,從兩個單位電晶體21分別引出基極配線31B。在第二電晶體單元20B中,從一個單位電晶體21引出一根基極配線31B。
作為測定兩個第一電晶體單元20A的單元間距Lc、兩個第二電晶體單元20B的單元間距Lc、以及第一電晶體單元20A與第二電晶體單元20B的單元間距Lc的基準,採用第一電晶體單元20A或者第二電晶體單元20B所包含的複數個射極電極22E的俯視時的幾何中心即可。第一電晶體單元20A內的兩個單位電晶體21的射極電極間距Le,比第一電晶體單元20A與和其相鄰的第一電晶體單元20A或者第二電晶體單元20B之間的單元間距Lc中較短的單元間距Lc的1/2短。
其次,對第七實施例的優異的效果進行說明。
在第七實施例的半導體裝置的第一電晶體單元20A中,與第一實施例相同地能夠提高負載變動損壞耐性。在包含複數個電晶體單元20的半導體裝置中,有特定的電晶體單元20容易由於負載變動而損壞的情況。在這樣的情況下,使容易產生負載變動所引起的損壞的電晶體單元20為第一電晶體單元20A,並使其他的電晶體單元20為第二電晶體單元20B即可。
其次,參照圖18對第七實施例的變形例進行說明。
圖18是概略地表示第七實施例的變形例的半導體裝置的各構成要素的俯視時的位置關係的圖。在第七實施例(圖17)中,在第一方向D1的兩端配置第二電晶體單元20B,在內側配置兩個第一電晶體單元20A。相對於此,在本變形例中相反,在第一方向D1的兩端配置第一電晶體單元20A,在內側配置兩個第二電晶體單元20B。
一般而言,在一個方向排列配置有複數個電晶體單元20的情況下,在動作時,有兩端的電晶體單元20的單位電晶體21的溫度比內側的電晶體單元20的單位電晶體21的溫度低的傾向。若動作時的溫度較低,則碰撞電離的電離率變高,所以容易產生負載變動所引起的損壞。在本變形例中,使具有相對而言溫度變低的傾向的位置處的電晶體單元20為第一電晶體單元20A,所以對負載變動損壞耐性的提高特別有效。
此外,亦有因配置有複數個電晶體單元20的區域的周圍的配線、凸塊的構造,而在內側的電晶體單元20中容易產生負載變動所引起的損壞的情況。只要對複數個電晶體單元20中配置在容易產生負載變動所引起的損壞的位置處的電晶體單元20採用第一電晶體單元20A即可。
上述的各實施例為例示,當然能夠進行不同的實施例所示的構成的部分的置換或者組合。並不對每個實施例依次提及複數個實施例的相同的構成所帶來的相同的作用效果。進而,本發明並不限定於上述的實施例。例如,對本發明所屬技術領域中具有通常知識者而言能夠進行各種變更、改良、組合等。
20:電晶體單元
20A:第一電晶體單元
20B:第二電晶體單元
21:單位電晶體
21B:基極層
21BM:基極台面
21C:集極層
21CA:高濃度集極層
21CB:低濃度集極層
21CC:中濃度集極層
21E:射極層
21EM:射極台面
21P:蓋層
21T:接觸層
22B:基極電極
22BA:基極電極的主部
22BB:基極電極的接觸部
22C:集極電極
22E:射極電極
23:合金化區域
25:階差
26:絕緣區域
31B:第一層的基極配線
31BW:基極配線加寬部
31C:第一層的集極配線
31CC:集極共用配線
31DB:直流偏壓輸入配線
31E:第一層的射極配線
31R:電阻元件
32C:第二層的集極配線
32E:第二層的射極配線
32S:高頻訊號輸入配線
33C:集極凸塊
33E:射極凸塊
35:電容元件
40:基板
41A:子集極層
41B:元件分離區域
50:電源電路
51:偏壓電路
52:電感器
53:高頻訊號輸入埠
54:高頻訊號輸出埠
D1:第一方向
D2:第二方向
Lc:單元間距
Le:射極電極間距
[圖1]是第一實施例的半導體裝置的一個電晶體單元的剖面圖。
[圖2]是表示第一實施例的半導體裝置的一個電晶體單元的各構成要素的平面位置關係的圖。
[圖3]是表示第一實施例的半導體裝置的各構成要素的平面位置關係的圖。
[圖4]是第一實施例的半導體裝置的等效電路圖。
[圖5]是表示比較例的半導體裝置的一個電晶體單元及其兩側的集極電極的俯視時的位置關係的圖。
[圖6]是表示第一實施例的變形例的半導體裝置的各構成要素的俯視時的位置關係的圖。
[圖7]是表示第二實施例的半導體裝置的各構成要素的平面位置關係的圖。
[圖8]是表示第二實施例的半導體裝置的一個電晶體單元的各構成要素的平面位置關係的圖。
[圖9]是表示第二實施例的變形例的半導體裝置的各構成要素的平面位置關係的圖。
[圖10]是表示第三實施例的半導體裝置的一個電晶體單元的各構成要素的平面位置關係的圖。
[圖11]是圖10的一點鏈線11-11處的剖面圖。
[圖12A]、[圖12B]、[圖12C]以及[圖12D]分別是表示集極層的深度方向的摻雜濃度(摻雜劑濃度)的分布的一個例子的圖。
[圖13]是第三實施例的變形例的半導體裝置的剖面圖。
[圖14]是表示第四實施例的半導體裝置的各構成要素的俯視時的位置關係的圖。
[圖15]是表示第五實施例的半導體裝置的各構成要素的俯視時的位置關係的圖。
[圖16]是表示第六實施例的半導體裝置的各構成要素的俯視時的位置關係的圖。
[圖17]是概略地表示第七實施例的半導體裝置的各構成要素的俯視時的位置關係的圖。
[圖18]是概略地表示第七實施例的變形例的半導體裝置的各構成要素的俯視時的位置關係的圖。
20:電晶體單元
21:單位電晶體
22B:基極電極
22C:集極電極
22E:射極電極
31B:第一層的基極配線
31BW:基極配線加寬部
31C:第一層的集極配線
31CC:集極共用配線
31DB:直流偏壓輸入配線
31E:第一層的射極配線
31R:電阻元件
32C:第二層的集極配線
32E:第二層的射極配線
32S:高頻訊號輸入配線
33C:集極凸塊
33E:射極凸塊
35:電容元件
D1:第一方向
D2:第二方向
Lc:單元間距
Le:射極電極間距
Claims (10)
- 一種半導體裝置,具備: 基板; 複數個電晶體單元,在上述基板的表面沿第一方向排列配置,每一個電晶體單元包含至少一個單位電晶體;以及 集極電極,分別配置在相互相鄰的兩個電晶體單元之間, 上述複數個電晶體單元中的至少一個電晶體單元亦即第一電晶體單元包含沿上述第一方向排列的複數個單位電晶體, 上述複數個單位電晶體相互並聯連接, 上述複數個單位電晶體中的每一個單位電晶體包含集極層、配置在上述集極層之上的基極層、配置在上述基極層之上的射極層、與上述基極層電氣連接的基極電極、以及與上述射極層電氣連接的射極電極, 上述集極電極與在上述第一方向相鄰的電晶體單元所包含的單位電晶體的集極層電氣連接, 在上述第一電晶體單元中, 上述複數個單位電晶體各自的基極電極和射極電極沿上述第一方向排列配置,並且基極電極和射極電極的排列順序在上述複數個單位電晶體之間相同, 在注目於一個上述第一電晶體單元時,在所注目的上述第一電晶體單元內相互相鄰的兩個單位電晶體的射極電極的上述第一方向的距離亦即射極電極間距的最大值,比所注目的上述第一電晶體單元與和所注目的上述第一電晶體單元相鄰的電晶體單元之間的上述第一方向的特定距離亦即單元間距中較短的單元間距的1/2短。
- 如請求項1之半導體裝置,其中, 在上述第一電晶體單元中,上述複數個單位電晶體各自的射極電極與基極電極之間的上述第一方向的間隔在上述複數個單位電晶體之間相同。
- 如請求項1或2之半導體裝置,其中, 上述複數個電晶體單元各自所包含的複數個單位電晶體的個數相等,在上述複數個電晶體單元內的相互相鄰的兩個射極電極的全部組合中射極電極間距恆定,上述複數個電晶體單元的單元間距也恆定。
- 如請求項1或2之半導體裝置,其中, 上述複數個單位電晶體各自的射極層以及基極層在俯視時與其他的單位電晶體的射極層以及基極層分離。
- 如請求項4之半導體裝置,其中, 上述複數個單位電晶體各自的集極層在俯視時與其他的單位電晶體的集極層分離。
- 如請求項4之半導體裝置,其中, 上述複數個單位電晶體各自的集極層包含低濃度集極層和高濃度集極層,上述低濃度集極層配置在上述高濃度集極層與上述基極層之間,上述低濃度集極層的摻雜濃度為上述高濃度集極層的摻雜濃度的1/10以下,上述低濃度集極層在俯視時與其他的單位電晶體的上述低濃度集極層分離。
- 如請求項4之半導體裝置,其中, 上述複數個單位電晶體各自的射極層以及基極層,藉由從射極層以及基極層的邊緣朝向上述基板的階差,而在俯視時與其他的單位電晶體的射極層以及基極層分離。
- 如請求項4之半導體裝置,其中, 上述複數個單位電晶體各自的射極層以及基極層,分別由跨越上述複數個單位電晶體配置的半導體層的一部分構成,相互相鄰的單位電晶體的射極層之間以及基極層之間的上述半導體層藉由雜質的添加而絕緣化。
- 如請求項1或2之半導體裝置,其進一步包含: 高頻訊號輸入配線,設置於上述基板,被供給高頻訊號; 直流偏壓輸入配線,設置於上述基板,被供給直流偏壓;以及 電容元件以及電阻元件,按照上述複數個單位電晶體的每一個基極電極進行配置, 上述電容元件將對應的基極電極與上述高頻訊號輸入配線連接, 上述電阻元件將對應的基極電極與上述直流偏壓輸入配線連接。
- 如請求項1或2之半導體裝置,其中, 上述複數個電晶體單元中的上述第一電晶體單元以外的電晶體單元亦即第二電晶體單元所包含的單位電晶體的射極電極與基極電極的俯視時的位置關係,與上述第一電晶體單元所包含的單位電晶體的射極電極與基極電極的俯視時的位置關係不同。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP2020-140686 | 2020-08-24 | ||
JP2020140686A JP2022036468A (ja) | 2020-08-24 | 2020-08-24 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202209491A true TW202209491A (zh) | 2022-03-01 |
TWI774413B TWI774413B (zh) | 2022-08-11 |
Family
ID=80269833
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW110120747A TWI774413B (zh) | 2020-08-24 | 2021-06-08 | 半導體裝置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US12040323B2 (zh) |
JP (1) | JP2022036468A (zh) |
CN (1) | CN114093865A (zh) |
TW (1) | TWI774413B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021158641A (ja) * | 2020-03-30 | 2021-10-07 | 株式会社村田製作所 | 電力増幅素子 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001127071A (ja) * | 1999-08-19 | 2001-05-11 | Hitachi Ltd | 半導体装置及びその製造方法 |
JP2004006531A (ja) * | 2002-05-31 | 2004-01-08 | Renesas Technology Corp | 半導体装置およびその製造方法 |
JP2005101402A (ja) | 2003-09-26 | 2005-04-14 | Renesas Technology Corp | 半導体装置およびその製造方法 |
JP2006185990A (ja) | 2004-12-27 | 2006-07-13 | Renesas Technology Corp | 半導体装置およびその製造方法ならびに電子装置 |
US10177716B2 (en) * | 2015-10-22 | 2019-01-08 | Skyworks Solutions, Inc. | Solder bump placement for emitter-ballasting in flip chip amplifiers |
JP2017220584A (ja) * | 2016-06-08 | 2017-12-14 | 株式会社村田製作所 | 半導体装置及び電力増幅回路 |
US10109724B2 (en) * | 2017-02-22 | 2018-10-23 | Qualcomm Incorporated | Heterojunction bipolar transistor unit cell and power stage for a power amplifier |
US10084074B1 (en) * | 2017-03-24 | 2018-09-25 | Qualcomm Incorporated | Compound semiconductor field effect transistor gate length scaling |
JP2019054120A (ja) * | 2017-09-15 | 2019-04-04 | 株式会社村田製作所 | バイポーラトランジスタ及び高周波パワーアンプモジュール |
JP2019102639A (ja) * | 2017-12-01 | 2019-06-24 | 株式会社村田製作所 | 半導体装置 |
JP2019114763A (ja) * | 2017-12-22 | 2019-07-11 | 株式会社村田製作所 | 半導体装置 |
JP2019121735A (ja) * | 2018-01-10 | 2019-07-22 | 株式会社村田製作所 | 半導体装置 |
-
2020
- 2020-08-24 JP JP2020140686A patent/JP2022036468A/ja active Pending
-
2021
- 2021-06-08 TW TW110120747A patent/TWI774413B/zh active
- 2021-08-04 US US17/394,252 patent/US12040323B2/en active Active
- 2021-08-06 CN CN202110901169.4A patent/CN114093865A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
TWI774413B (zh) | 2022-08-11 |
JP2022036468A (ja) | 2022-03-08 |
US12040323B2 (en) | 2024-07-16 |
US20220059527A1 (en) | 2022-02-24 |
CN114093865A (zh) | 2022-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI671822B (zh) | 半導體裝置 | |
TWI752598B (zh) | 放大電路之單位單元及功率放大器模組 | |
US11949003B2 (en) | Semiconductor device | |
TW201428963A (zh) | 異質接合雙極性電晶體、使用其之功率放大器、及異質接合雙極性電晶體之製造方法 | |
TW201911525A (zh) | 半導體裝置 | |
JP2007242727A (ja) | ヘテロ接合バイポーラトランジスタ及びこれを用いた電力増幅器 | |
TWI774413B (zh) | 半導體裝置 | |
JP2007027269A (ja) | バイポーラトランジスタ及び電力増幅器 | |
TW202133549A (zh) | 高頻功率放大元件 | |
US11817356B2 (en) | Semiconductor device | |
US20210320194A1 (en) | Heterojunction bipolar transistor including ballast resistor and semiconductor device | |
TW202303922A (zh) | 半導體裝置及半導體模組 | |
CN111223921B (zh) | 双极晶体管 | |
TWI763363B (zh) | 功率放大元件 | |
JP2020150250A (ja) | 半導体装置 | |
US20130256756A1 (en) | Integrated circuit having a staggered heterojunction bipolar transistor array | |
TWI787909B (zh) | 半導體裝置 | |
US11631758B2 (en) | Semiconductor device | |
TWI825632B (zh) | 半導體裝置 | |
JP2007036138A (ja) | バイポーラトランジスタ及び電力増幅器 |