TW202125765A - 使用暫時及永久接合的多層堆疊光學元件 - Google Patents

使用暫時及永久接合的多層堆疊光學元件 Download PDF

Info

Publication number
TW202125765A
TW202125765A TW109133583A TW109133583A TW202125765A TW 202125765 A TW202125765 A TW 202125765A TW 109133583 A TW109133583 A TW 109133583A TW 109133583 A TW109133583 A TW 109133583A TW 202125765 A TW202125765 A TW 202125765A
Authority
TW
Taiwan
Prior art keywords
layer
optical element
substrate
pattern
optical
Prior art date
Application number
TW109133583A
Other languages
English (en)
Other versions
TWI771764B (zh
Inventor
魯多維 葛迪
偉恩 麥克米蘭
拉特格 梅耶帝莫曼泰森
納瑪 艾卡曼
塔帕希里 羅伊
沙吉 朵雪
Original Assignee
美商應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商應用材料股份有限公司 filed Critical 美商應用材料股份有限公司
Publication of TW202125765A publication Critical patent/TW202125765A/zh
Application granted granted Critical
Publication of TWI771764B publication Critical patent/TWI771764B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B5/00Optical elements other than lenses
    • G02B5/18Diffraction gratings
    • G02B5/1847Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32134Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by liquid etching only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/041Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L31/00
    • H01L25/043Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/58Optical field-shaping elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/18Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
    • H01S5/183Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B3/00Simple or compound lenses
    • G02B3/0006Arrays
    • G02B3/0012Arrays characterised by the manufacturing method
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B5/00Optical elements other than lenses
    • G02B5/18Diffraction gratings
    • G02B5/1847Manufacturing methods
    • G02B5/1857Manufacturing methods using exposure or etching means, e.g. holography, photolithography, exposure to electron or ion beams
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0058Processes relating to semiconductor body packages relating to optical field-shaping elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Optics & Photonics (AREA)
  • Electromagnetism (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Diffracting Gratings Or Hologram Optical Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Micromachines (AREA)
  • Light Receiving Elements (AREA)
  • Led Devices (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Optical Filters (AREA)

Abstract

此處系統及方法相關於使用矽晶圓、玻璃、或裝置如基板來形成光學裝置,包含堆疊的光學元件層。可在暫時或永久基板上製造此處所討論的光學元件。在一些範例中,製造光學裝置以包含透明基板或裝置包含電荷耦合裝置(CCD)、或互補式金屬氧化物半導體(CMOS)影像感測器、發光二極體(LED)、微LED(uLED)顯示器、有機發光二極體(OLED)或垂直腔表面發光雷射(VCSEL)。光學元件可在光學元件層之間形成夾層,該等夾層厚度範圍可自1 nm至3 mm。

Description

使用暫時及永久接合的多層堆疊光學元件
本揭示案的實施例一般相關於光學裝置及系統及製造光學元件裝置的方法。
可在透明基板的一側或兩側上圖案化新穎的光學裝置(包含超材料表面)且致能許多光學裝置可能性。然而,傳統處理技術(包含光微影)需要玻璃基板的最小厚度,且對多數感興趣的光學裝置而言,該等厚度限制並非商業上可行的。在製造基板前後表面上皆具有元件的光學裝置時,基板最小厚度限制了用於隨後薄化基板的處理選項。
在玻璃基板上製造新穎光學裝置存在許多待解決的問題,包含自基板至微影工具吸盤的金屬汙染、處理破損、玻璃透明度、微影工具中的計量效能、以及其他因素。針對多種光學應用,在光學裝置中使用多層的光學元件以修正偏差。使用多個光學元件層可包含玻璃基板背側上的圖案化以造成二聯體(doublet)。可實現接合二聯體至另一玻璃基板以造成三聯體(triplet)等。此為挑戰性的處理以進行有效成本而不損壞奈米尺寸的特徵。
光學裝置製造中的進一步挑戰包含光學元件之間之厚度高至幾個毫米的緩衝層的製造。光學元件及結構製造的傳統方法可面臨製造問題,包含圖案對齊,此可使得製造該等雙面光學元件具有挑戰性。
因此,保有針對改良的光學元件之系統及方法及製造改良光學元件之方法的需求。
本揭示案的實施例一般係包含光學元件層的光學裝置及形成光學裝置的方法。在一個範例中,一種形成一光學裝置的方法,包含以下步驟:(a)在一第一基板上在一目標層中形成一圖案,其中該圖案包含由複數個凹槽分開的複數個島部;及(b)在經圖案化的該目標層的頂部上及在經圖案化的該目標層中形成的該複數個凹槽中形成一低折射率材料,以形成一第一光學裝置。該方法可進一步包含以下步驟:(c)藉由重複步驟(a)及(b)複數個遞迴在該第一光學裝置上形成光學元件層堆疊。
在另一範例中,一種製造光學元件的方法,包含以下步驟:在一第一目標層中形成一第一圖案,在一第一基板上形成該第一目標層;在一第二目標層中形成一第二圖案,在一第二基板上形成該第二目標層。接著,接合該第一圖案至一第三基板的一第一側,由一透明材料形成該第三基板,該第三基板自約10 µm厚至3 mm厚。該方法進一步包含以下步驟:接合該第二圖案至該第三基板的一第二側;自該第一圖案剝離該第一基板;及自該第二圖案剝離該第二基板。
在另一範例中,一種形成一光學元件的方法,包含以下步驟:藉由使用一第一圖案主台在一第一位置中壓印一第一目標層來形成一第一圖案,在一透明基板的一第一側上形成該第一目標層,其中該透明基板自約10 µm厚至約3 mm厚。該方法進一步包含以下步驟:藉由使用一第二圖案主台在該透明基板的一第二側上形成的一第二目標層上的一第二位置中壓印一第二圖案來形成一第二圖案。在該第二位置中形成該第二圖案之步驟包含以下步驟:決定相對於該第一圖案的該第二位置且在該第二位置中對齊該第二圖案主台。
此處所討論的系統及方法可包含光學裝置的大量生產,包含雙面及堆疊的光學元件層。如此處所討論,「光學裝置」為經配置以對導入其中的光有預先決定效應的裝置。光學裝置可包含一個或更多個光學元件層。「光學元件層」包含可或不可在其上形成封裝(填充)材料的一個或更多個光學元件。此處所討論的光學元件層包含此處可稱為島部的正向特徵。光學元件層的每一島部與相鄰島部被負向特徵分開,此處稱為凹槽。在一些範例中,可使用填充材料來填充凹槽。取決於範例,可由高或低折射率材料來形成島部及凹槽。島部及凹槽可具有多種頂部視圖及橫截面尺寸,包含多角形、圓化、漸狹、及組合的幾何形狀。島部(因及凹槽)在上至下視圖中可排列成依序陣列、隨機陣列、圖案化陣列、或上述之組合。光學元件包括單一島部或凹槽特徵,個別有助於導入光學裝置的光之光學響應。
此處所思量的光學裝置可包含透鏡、點投影機或全息投影機、色彩濾波器、及準直器,以及上述之元件及部件。在一些範例中,此處所討論的光學裝置可被實作成增強現實裝置。為了製造寬帶元件及其他用於短波長光的光學裝置,光學元件層中奈米大小的光學元件可具有例如小於約100 nm的最大尺寸。可使用替代的圖案化方法以圖案化該等結構。在一些範例中,可施用奈米壓印(NIL)或EUV微影。在一個實施例中,可施用奈米壓印微影以壓印硬遮罩,接著基於硬遮罩壓印直接蝕刻特徵,而無須實現硬遮罩蝕刻。進一步地,可施用奈米壓印微影以直接於基板上形成光學元件層。此處所討論的系統及方法致能一致的形成以下兩者:具有20:1或更高的縱橫比之高縱橫比特徵、及具有例如自1:1至1:3的縱橫比之低縱橫比特徵。
在一個範例中,不使用玻璃基板製造光學裝置。在另一範例中,製造光學裝置以包含玻璃基板。在一個實施例中,在矽(Si)基板頂部上形成的目標層被圖案化,接著被傳送至裝置或透明基板。如此處所討論,透明基板為在預先決定的波長範圍中(光學裝置意圖操作的範圍內)光學透明的基板。目標層可為低指數材料或高指數材料,取決於實施例。目標層可為單一層或可包含相同成分或變化成分的一個或更多個堆疊層。此處的方法可進一步包含直接堆疊圖案化目標層至完成的裝置上,同時仍於原基板上(若實現切片,在切片之前)。例如,光學元件層可直接堆疊至完成的電荷耦合裝置(CCD)、或互補式金屬氧化物半導體(CMOS)影像感測器、發光二極體(LED)、微LED(uLED)顯示器、有機發光二極體(OLED)或垂直腔表面發光雷射(VCSEL)或另一基板的基板上。此處所討論的方法為整合處理的一形式。
在一個範例中,形成此處所討論的光學裝置以包含填充層。在光學元件層的光學元件之間形成填充層。填充層可包含夾層,該夾層為在光學元件層之間及頂部上所形成填充層的部分,以形成堆疊光學元件層的光學元件層之間的空間。可設計填充層以用於相關聯於多種波長的特定功能。因此,此處所討論的光學元件層可被配置為獨立的光學元件層或互動的光學元件層。也可施用奈米壓印微影以直接在基板上壓印特徵的圖案,之後,接著沉積填充材料,可涉及噴墨、縫模、旋轉塗覆、或形成元件內(光學元件)材料,而導致低成本處理。在替代的實施例中,可施用CVD、PVD、或ALD以形成此處所討論的光學元件層及/或填充層。此處所討論的光學裝置的光學元件層中的光學元件的形狀範圍自簡單如圓形、三角形、或多角形之幾何形狀至可為多種幾何形狀之組合的複雜形狀。
在另一範例中,可藉由壓印功能裝置的目標層的負向影調(tone)來製造光學裝置。負向影調為包含在目標層中形成的島部及凹槽的圖案,可為低指數材料。接著,可藉由原子層沉積(ALD)或化學氣相沉積(CVD)來形成凹槽填充材料。若使用低指數材料以用於目標層,可在凹槽中及/或上沉積凹槽填充材料,例如非晶矽(a-Si)、SiN、TiO2 、GaP、或其他材料,以形成光學元件層的光學元件。在一個範例中,可使用a-Si或SiN以用於靠近IR範圍的光波長帶,且可使用TiO2 以用於靠近可見光範圍的光波長帶。可藉由旋轉於上(spinning-on)、CVD、或ALD來形成凹槽填充材料。接著,可在填充層上形成另一低指數材料層,例如二氧化矽、摻雜二氧化矽、氟化聚合物、或其他合適的多孔材料。該低指數材料層可作用如同夾層以分開光學元件層(高指數材料層),以取代額外的透明基板。
在一些範例中,此處所討論的低指數材料為自身平面化材料且部分針對此特性而被選擇,因為在一些實施例中,使用平面表面以用於光學元件製造。在其他範例中,使用化學機械平面化(CMP)以達成包含低指數層的一個或更多個層預先決定的平坦度。平坦度可落於自1 nm至5 nm之間的容忍度內。在一些範例中,平坦容忍度為2 nm。在其他範例中,平坦容忍度可小於1 nm或大於5 nm,取決於待製造的光學裝置。
在其他範例中,在將光學元件分開成相鄰光學元件層的透明基板上形成雙面光學裝置。透明基板可具有自10 µm至約3 mm或更高的厚度。在此範例中,在不同的暫時基板上形成兩個目標層之每一者。圖案化每一目標層,圖案化可依序或同時或以重疊方式發生。取決於實施例,每一目標層可為低指數或高指數材料。可選地,可填充每一圖案化目標層。每一圖案化目標層接合至第三基板。第三基板可為透明基板且作用如同夾層以分開兩個圖案化目標層。接著,可自每一個別暫時基板剝離圖案化目標層。在一個範例中,可形成圖案主台以在一個或兩個目標層中製造圖案。可使用壓印主台以直接壓印目標層及/或硬遮罩以用於圖案化。在一個範例中,使用第一圖案主台以在第一目標層中形成第一圖案,且使用第二圖案主台以在第二目標層中形成第二圖案。
在另一範例中,使用奈米壓印微影(NIL)在單一側上圖案化基板上的目標層。可使用填充材料來填充目標層中所形成的圖案,接合至第二基板,接著被原基板分開。在另一範例中,圖案化第一基板上的第一目標層及第二基板上的第二目標層。第一基板及第二基板接合在一起以形成厚度上自10 µm至3 mm或更高的層。第一基板及第二基板可為相似厚度或相異厚度。取決於實施例,可藉由極紫外光微影(EUV)、奈米壓印微影(NIL)、及/或蝕刻來圖案化目標層。
圖1為根據本揭示案的實施例的製造光學裝置的方法100之流程圖。在一個實施例中,方法100為涉及同時製造的複數個基板的批次處理。在操作102處,在第一基板(例如,矽基板或如聚合物或在預先決定波長範圍內可為透明的其他材料的其他基板)上形成可為保護層及/或剝離層的第一層。在方法100的一個範例中,不使用玻璃作為基板。在一個範例中,基板為完成的裝置,例如CCD、CMOS、VCSEL、LED、或作用如同使此處所討論的光學裝置可直接在其上製造的基板的其他結構。亦即,可為此處所討論的光學裝置的原位製造,在圖1及4中的方法100及400中進一步詳細描述。操作102處形成的第一層可為由SiN、SiO2 形成的保護層,或可為由高溫膠形成的剝離層。在一個範例中,使用的高溫附著劑可承受高至攝氏280度之數量級的溫度。在一些範例中,操作102處形成的第一層為在基板上形成的保護層及在保護層上形成的剝離層的組合。
在操作104處,在剝離層上形成第一目標層。如此處所討論,目標層可為經由多種操作圖案化的低或高指數材料。可由a-Si、SiN、TiO2 、GaP、或適於複數個光學元件的形成的其他材料來形成第一目標層。在操作106處,在操作104處形成的層經由濕或乾蝕刻操作圖案化(蝕刻)以形成複數個凹槽以曝露在操作102處形成的剝離層。在操作106處圖案化第一目標層之後,經由CVD、ALD、PVD、或旋轉於上處理在操作108處在經圖案化的第一目標層上形成複數個低折射率材料或多個材料。進一步在一實施例中,在操作108處,使用CMP以達成預先決定的平坦度,可為自1 nm至5 nm跨層表面。
可由二氧化矽、摻雜二氧化矽、氟化聚合物、奈米顆粒膜、或多孔材料來形成可在操作108處施用的複數個低指數材料。此處討論的低指數材料係相對比於「高」指數材料,例如非晶和結晶矽、氮化矽、二氧化鈦、磷化鎵、五氧化二鉭、氮化鎵、硫化材料、聚合物、及具有合適光學屬性的其他材料。思量可使用材料及材料之組合以形成此處所討論的填充層及/或光學元件層,且可基於方法100中製造的光學裝置的目標光學屬性來選擇該等材料。
在目標層的頂部上及凹槽(在目標層的島部之間形成,如下方圖2A至2I中所展示)中形成在操作108處形成的低指數材料。低指數材料的頂部表面可平行於基板。該層可為變化的厚度,高至約10微米或更高。可施用操作104至108以形成單一光學元件層。在其他範例中,操作104至108可重複複數個遞迴(週期),可施用相同或相異的材料、高度、及圖案。取決於範例,可由相同或相異的材料來形成堆疊的光學元件層。(操作104至108的)此週期可重複自2至100次以形成複數個堆疊的光學元件層。
在一個實施例中,可使用低指數材料以用於填充層且作用以封裝光學元件層的光學元件。可形成填充層以包含在第一光學元件層的光學元件的頂部表面上方延伸的夾層,以分開第一光學元件層的光學元件與第二光學元件層的光學元件。因此,不同的光學元件層的光學元件不會接觸。使用於填充/封裝的材料的折射率越低,針對每一光學元件的構成奈米結構(圖案化的特徵)的縱橫比越低。在一實施例中,較低的縱橫比產生較薄的光學元件層,以及較快及較乾淨的蝕刻。因此,此處的系統及方法導致在時間、成本、及複雜度方面更有效的製造處理。在另一範例中,填充材料具有高折射率,光學元件(因及光學元件層)的高度增加。
經由操作104至108形成預先決定數量的光學元件層之後,在操作110處形成具有一個或更多個光學元件層的光學元件結構。如此處所討論,光學元件結構為光學裝置製造的多種操作期間形成的結構。光學元件結構可為最終光學裝置、或可經由熱、機械、或熱-機械操作進一步處理。在一個範例中,在操作110處形成光學元件結構之後,一個或更多個處理可發生於操作112處。操作112處的該等操作可基於製造中是否使用剝離及/或保護層以及光學裝置的最終用途而變化。
在一個範例中,在操作112A處,第二基板可相對於第一基板接合至低指數層。在操作112B之後,移除第一基板。可藉由蝕刻、研磨、拋光、熱、或其他操作或經設計以加熱附著剝離層通過預先決定的溫度的操作之組合來實現操作112B處的移除。在操作112C處,可進一步處理光學元件結構,包含切片及/或接合至次要結構,該次要結構可包含透明基板或裝置例如CCD、CMOS、VCSEL、LED、或其他結構。在多種實施例中,操作112處的處理或多個處理可包含直接在完成的裝置上堆疊兩個或更多個光學元件層,同時光學元件層保持耦合至基板(源自操作102)。
在另一範例中,可在作用如同基板的完成裝置(例如CCD、CMOS、VCSEL、LED、或其他裝置)上形成的目標層或多個層上執行操作104至110。在此範例中,在裝置基板上原位形成光學元件層或多個層。在此範例中,在操作112處,進一步的操作(例如切片)可發生。在不使用剝離層的範例中,不會經由剝離移除第一基板。在多種實施例中,光學元件層可永久接合至永久透明基板。永久透明基板可由玻璃、聚合物、或適用於多種應用的其他材料來形成。此組件可接著被切片成為較小的光學裝置。每一光學裝置可結合至最終裝置,或可作為晶圓或片接合至晶圓或片上的裝置陣列。例如,光學元件層可堆疊於完成的CCD裝置、CMOS影像感測器、或VCSEL的基板上,可稱為「整合處理」。在一個範例中,經由熱操作移除第一基板,該熱操作熔化或降解剝離層直至自光學元件結構移除剝離層及第一基板兩者。例如,若施用熱阻抗高至攝氏280度的剝離材料,移除基板可藉由加熱光學元件結構高於約攝氏280度以移除基板。
圖2A至2I為根據本揭示案的實施例在光學裝置製造期間形成的光學元件結構的橫截面的一系列部分示意圖。圖2A展示第一基板202。在一個範例中,第一基板202可稱作暫時基板且可由矽形成。在替代的實施例中,第一基板202可為完成的裝置,例如CCD、CMOS、VCSEL、LED、或其他合適的裝置結構。第一基板202可經由剝離層204接合至第一目標層206。在第一基板202為完成裝置的範例中,可不施用剝離層204,因為完成的裝置為永久基板。在一個實施例中,不使用玻璃作為第一基板202。在一實施例中,剝離層204可為單一層的高溫附著劑或保護介電層。
在其他實施例中,如圖2A中的插頁(圖2A-1)中所展示,基板包含第一基板202上的剝離夾層204A及相對於基板的剝離層頂部上的障礙夾層204B。剝離夾層204A(或在使用作為單一層時為204)可包含膠或其他附著劑,經配置以承受溫度高至約攝氏280度且為自1 nm至100 nm厚。在另一範例中,不展示於此,剝離層204可包含單獨自1 nm至100 nm厚的SiO2 或SiN的介電層,且藉由PVD、CVD、或其他沉積操作形成。在其他範例中,剝離層204可大於100 nm厚。在一實施例中,圖2A可對應至圖1中的操作102。第一目標層206可包含如此處所討論的多樣材料,例如a-Si、SiN、TiO2 、或GaP。
圖2B展示圖2A的裝置且進一步包含圖案化(蝕刻)的第一目標層206。第一目標層206經圖案化以具有複數個負向特徵(稱為複數個凹槽208A),及複數個正向特徵(稱為複數個島部208B)。在一實施例中,圖2B圖示了導因於圖1中的操作106的光學元件結構。複數個島部208B之每一島部在平行於第一基板202量測時可具有寬度208C。在一個範例中,複數個島部208B之每一島部的寬度208C可在光學元件層內變化。雖然光學元件此處被圖示為具有大約正方形或矩形形狀的橫截面,思量在其他範例中光學元件可包含漸狹的側壁因而形成梯形橫截面(未圖示)。
圖2C圖示包含第一低指數層208的光學元件結構。在島部208B的頂部表面206A上及島部208B之間(例如,凹槽208A中)形成第一低指數層208。在一實施例中,第一低指數層208在第一目標層206的頂部表面206A上方延伸一距離210。距離210為第一低指數層208的厚度(T208 )的一部分。據此,第一低指數層208可包含夾層,因為距離210作用以分開第一目標層206(例如,光學元件層)與後續堆疊的光學元件層。圖2C之結構可相似於圖1中的操作108中所形成結構且可稱為第一光學元件層222。如上方所討論,距離210可包含夾層,因為此距離分開第一光學元件層222與後續形成的光學元件層。可在光學元件層間及之間調整(例如,經由材料類型及/或厚度)填充材料210至多種距離以產生所需效應以用於單一或多個(二聯體、三聯體、或更多)光學裝置實施例。第一光學元件層222可稱為單聯體。
圖2D至2G圖示圖1中的操作104至108的週期之遞迴的範例。在一實施例中,圖2D展示在填充材料210上形成的第二目標層212。圖2E展示在第二目標層212上形成的複數個凹槽216A及複數個島部216B,以回應於圖案化。在圖2F中,第二低折射率材料形成第二低指數層214,以與第一低指數層208相似的方式形成。藉由第二低指數層214及第二目標層212形成的結構可稱為第二光學元件層224。可形成第二低指數層214以延伸214A的距離超出第二目標層212的頂部212A。在一實施例中,可針對第一目標層206及第二目標層212之每一者施用兩個不同材料。
在一些範例中(可與此處其他範例及實施例組合),可針對第一低指數層208及第二低指數層214之每一者施用不同材料。在一實施例中,第一光學元件層222可經配置以用於第一波長或第一範圍的波長,且第二光學元件層224可經配置以用於第二波長或第二範圍的波長。第一目標層206及第二目標層212可包含相同或不同的圖案。第一目標層206及第二目標層212之每一者可具有相同或相異的圖案屬性,包含高度(厚度)、間隔、及材料類型,取決於實施例。第一光學元件層222及第二光學元件層224之組合可稱為二聯體。
在一實施例中,可針對第一目標層206及第二目標層212之每一者施用兩個不同材料。在可與其他範例組合的另一範例中,可針對第一低指數層208及第二低指數層214之每一者施用兩個不同材料。在另一實施例中,可針對第一目標層206及第二目標層212之每一者施用相同材料。在另一範例中(可與其他範例及實施例組合),可針對第一低指數層208及第二低指數層214之每一者施用相同材料。第一低指數層208及第二低指數層214之每一者個別具有厚度T208 、T214 。第一低指數層208及第二低指數層214之每一者的厚度包含個別低指數層延伸超出光學元件頂部表面的一距離。例如,第一低指數層208及第二低指數層214個別自頂部表面206A及212A之每一者延伸距離210及214A,可為相同或不同距離。因此,第一光學元件層222及第二光學元件層224之每一者可為不同高度。在另一範例中,第一光學元件層222及第二光學元件層224之每一者可為相同高度,取決於實施例。可將每一填充層超出光學元件的延伸施用為夾層以取代玻璃基板或取代其他材料的額外層。
圖2G展示由第三目標層216及第三低指數層218形成的第三光學元件層226。第三低指數層218可為與使用於其他光學元件層(例如,第一光學元件層222及第二光學元件層224)的目標層及低指數層相同或不同的材料形成。第三低指數層218具有厚度T218 ,包含第三低指數層218延伸超出第三目標層216的距離218A。距離218A可相同或不同於距離210及214A,且可使用多種厚度及厚度比例來配置光學元件層222、224、及226。(例如,如光學元件層的厚度:低指數層的厚度之比例;或光學元件層間及之間的尺寸;或填充層間及之間的尺寸等)以產生所需效應。在一實施例中,距離210、214A、及218A之每一者可自約1微米至約50微米,且在一些實施例中,可自50 nm至2微米,例如,若光學元件層222、224及/或226經配置以光互動。第一光學元件層222、第二光學元件層224、及第三光學元件層226之組合可稱為三聯體。在一個範例中,距離210、214A、及218A之至少一者小於1微米,且在其他範例中,距離之至少一者可自約50 nm至約300 nm。
雖然在圖2G至2I中展示三個光學元件層222、224、及226,思量在多種實施例中,也可施用單一光學元件層(例如圖2C中所展示)或雙光學元件層(例如圖2F中所展示)。在其他範例中,可堆疊四個或更多個光學元件層以形成光學裝置。在一實施例中,T208 、T214 、及T218 之每一者可自約100 nm至約2微米。在一實施例中,圖2G中所展示的光學裝置的整體厚度T整體 (可包含一個或更多個堆疊的光學元件層)可自約1微米厚至約2000微米厚或更厚。在一實施例中,可在光學元件層堆疊上形成色彩濾波器或干擾濾波器或其他光學濾波層,例如,於一個或更多個光學元件層(例如第一光學元件層222、第二光學元件層224、或第三光學元件層226)頂部上,取決於範例實施例中施用多少光學元件層。
圖2G進一步圖示第一目標層206中形成的光學元件之間的範例間隔228。在一實施例中,光學元件之間的間隔228可在第一目標層206中形成的光學元件間及之間及目標層206、212、及216間及之間變化。在一個範例中,元件之間的間隔228大於封裝材料(例如,第一低指數層208)中的一個波長,其中波長可等於約1微米的間隔228。在一個範例中,可使用單一光學元件層、二聯體、或三聯體、或更大的堆疊來製造IR光學裝置。在另一範例中,可使用單聯體或二聯體光學裝置來製造RGB光學裝置。在另一範例中,可由二聯體、三聯體、或包含多於三個光學元件層的光學裝置來製造白光或其他寬帶光學裝置。在一些範例中,可使用單一光學元件層來製造白光光學裝置。
圖2H及2I圖示了根據本揭示案的實施例製造的用於複數個光學元件層的傳送處理。在圖2H中,第二基板220接合至第三光學元件層226,在此範例中可稱為「頂部」或「最外部」光學元件層。第二基板220可由玻璃、塑膠、或其他材料製造且可為光學透明。在圖2I中,移除第一基板202且可接著旋轉光學元件結構。在一個範例中,結構可旋轉180度。在另一範例中,結構可分割為複數個分開元件。可在切片或移除第一基板202之前、之後、或不切片或移除第一基板202而實現其他後續操作,如此處所詳細討論。
圖3為根據本揭示案的實施例的光學元件結構的橫截面300的部分示意圖。圖3展示可相似於圖2A至2G中所圖示的第一部分302,及相同於第一部分302的第二部分304。展示圖3以圖示延伸的圖案,可重複跨過光學元件結構且後續經切片(分割)。在一實施例中,第一基板202的寬度306可使可經由切片形成複數個個別光學裝置,使得每一經切片部分具有自1 mm至4 cm的最大直徑。在其他範例中,每一經切片部分可具有大於4 cm的最大直徑。可將經切片光學裝置形成相同的大小或變化的大小,取決於實施例。雖然將光學元件層206、212、216之光學元件展示為多角形形狀,思量在其他範例中,光學元件可具有包含圓化、三角形、或多角形形狀、或上述之組合的橫截面幾何形狀。進一步地,思量橫截面幾何形狀可為漸狹的、具角度的、弄彎的、或配置為多種幾何形狀的。
圖4為根據本揭示案的實施例的製造光學元件的方法400之流程圖。在方法400中,在操作402處,可為剝離層及/或保護層的層可形成在基板上,如上方所討論。在操作404處,可在剝離層上形成目標層,在操作406處可圖案化目標層以形成複數個凹槽以曝露剝離層。操作406處的圖案化可經由乾或濕蝕刻或經由奈米壓印操作來進行。在操作408處,材料(例如,a-Si、SiN、TiO2 、GaP或其他)可沉積於複數個凹槽中且跨過圖案化目標層的頂部表面。在操作410處,移除複數個剩餘材料(例如,跨光學元件層的頂部表面所形成)以曝露光學元件層,同時凹槽保持使用材料來填充。在操作412處,在操作410移除複數個剩餘材料之後,在結果的平面表面上形成複數個低折射率材料。在一些範例中,在操作412處,使用CMP以達成預先決定平坦度的低指數材料。
可施用操作406至412以形成單一光學元件層。在其他範例中,操作406至412可重複複數個遞迴(週期)以形成光學元件層的堆疊。堆疊的每一光學元件層可具有相同或相異的光學元件層材料、高度、及圖案。若填充材料包含於堆疊的一個或更多個光學元件層中,使用於每一填充層的填充材料可為相同或不同的低指數材料。操作406至412的此週期可重複自2至100次以形成複數個光學元件。在經由操作406至412形成預先決定數量的光學元件層之後,在操作414處形成光學元件結構,可包含一個或更多個光學元件層。在操作416處,可進一步處理光學元件結構414。在一個範例中,在操作416A處,第二基板可接合至相對於第一基板的低指數層,且後續在操作416B處,移除第一基板。第二基板可為透明基板或裝置例如CCD、CMOS、VCSEL、LED、OLED、或uLED。在操作416C處,可進一步處理結構,包含切片及/或接合至次要結構。
在可表示一個或更多個操作的操作416處的多種實施例中,光學元件結構可永久接合至另一透明基板。接合之後,可將結構切片成較小元件且個別結合至最終裝置,或基板可作為晶圓或片接合至晶圓或片上的裝置陣列。例如,光學元件層可堆疊於完成的CCD裝置、CMOS影像感測器、或VCSEL或其他裝置的基板上。在另一範例中,可在完成的裝置上執行操作406至412,例如CCD、CMOS、VCSEL、LED、或其他裝置,使得光學元件層在裝置上原位形成。在此範例中,在操作416處,進一步的操作例如切片可發生,但不使用剝離層。
圖5A至5F為根據本揭示案的實施例的製造光學裝置的替代方法的一系列示意圖。圖5A展示基板502,可為剝離層504在其上形成的矽晶圓。剝離層504可相似於圖2A中的剝離層204,且可包含障礙層(未展示)。障礙層可為剝離層504的部分,且可在剝離層504的附著劑部分及目標層506之間形成。在一個範例中,目標層506可由低指數材料形成。在另一範例中,基板502為CCD、CMOS、VCSEL、LED、或適用於多種應用的其他裝置,且在基板502上原位形成光學元件。可經由圖4中所討論的操作402及404形成圖5A的裝置。
圖5B圖示在剝離層504上形成的目標層506。蝕刻目標層506以形成複數個凹槽508A及島部508B,如上方操作406所討論。在圖5C中,可在目標層506上及島部508B及於凹槽508A之間形成第一光學元件層510,相似於操作408處所討論。移除部分的第一光學元件層510(由距離512所指示),如圖5D中所展示及操作410處所討論。圖5D展示光學元件高度526,在一些實施例中範圍可自約400 nm至約1500 nm。在替代的實施例中,光學元件高度526可自100 nm至400 nm,且在其他實施例中,光學元件高度526可自50 nm至100 nm。如此處所討論,跨光學元件層的光學元件高度相同,產生光學元件層的平坦頂部表面。
圖5E圖示移除部分的第一光學元件層510之後在第一光學元件層510上形成的第二填充層514,如操作410處所討論。此操作在圖4中的412處討論,且第二填充層514可或不可包含與目標層506相同的成分。第二填充層514可包含夾層,且可在例如厚度及光學元件層結構間及之間的成分上調整以便產生所需效應。圖5E中的結構可稱為第一光學元件層516。圖5F圖示圖5E的結構,具有額外的、在第一光學元件層516上形成的第二光學元件層524。可以相似於第一光學元件層516的方式形成第二光學元件層524。第二光學元件層524包含第二光學元件520及第三填充層518。第三填充層518可由低指數材料形成。在第二光學元件520及第三填充層518的頂部上形成另一填充層522。第二光學元件520的頂部表面與第三填充層518共平面。在一個範例中,可使用a-Si或SiN以用於靠近IR範圍的光學波長帶,且可使用TiO2 以用於靠近可見光範圍的光學波長帶。
圖6A至6C為根據本揭示案的實施例的光學元件結構的頂部視圖的示意圖。圖6A至6C為光學元件的上至下視圖的示意圖,僅圖示最上方光學元件的視圖。因此,位於光學元件層堆疊的下方層中的光學元件層可包含不同配置或相同配置,如圖6A至6C中所展示的頂部層所討論之配置。圖6A展示基板702上形成的第一複數個光學元件704。將第一複數個光學元件704展示為具有圓形或橢圓形狀的頂部視圖橫截面。第一複數個光學元件704具有垂直間隔706及水平間隔708。垂直間隔706及水平間隔708之其中一者或兩者可在第一複數個光學元件704間及之間變化,取決於實施例。雖然在圖6A中展示三排710的光學元件,包含第一複數個光學元件704,多種實施例可含有具有變化的間隔的更多或更少排。排710可以等距區間間隔,或可以隨機區間間隔。
圖6B展示基板702上形成的第二複數個光學元件712。將第二複數個光學元件712展示為具有正方形或其他多角形形狀的頂部視圖橫截面。第二複數個光學元件712在複數個光學元件712的每一對的相鄰光學元件712間及之間具有垂直間隔714及水平間隔716。垂直間隔714及水平間隔716之每一者可變化,取決於實施例。雖然在圖6B中展示四排718的光學元件,多種實施例可含有更多或更少排。雖然在圖6B中將第二複數個光學元件712圖示為針對四排718之每一者沿著共用軸對齊,在替代的實施例中,對齊係沿著垂直間隔714的方向上的垂直軸發生。在另一範例中,可同時沿著水平及垂直位置(軸)對齊第二複數個光學元件712以形成依序陣列(未展示)。在光學元件之依序陣列範例中,第二複數個光學元件712之每一光學元件在水平間隔716及垂直間隔714兩方向上以等距間隔。在多種範例中,第二複數個光學元件712可具有多種多角形或非多角形橫截面且可包含尖銳邊緣或圓化邊緣或上述之組合。
圖6C展示基板702上形成的第三複數個光學元件720,其中第三複數個光學元件720具有非規律形狀的頂部視圖橫截面,該非規律形狀在第三複數個光學元件720的個別光學元件間及之間變化。第三複數個光學元件720在取決於實施例變化的元件間及之間具有垂直間隔722及水平間隔724。在一個範例中,垂直間隔722在第三複數個光學元件720間及之間為非均勻。在另一範例中,水平間隔724在第三複數個光學元件720間及之間為非均勻。而在另一範例中,第三複數個光學元件720的垂直間隔722及水平間隔724皆為非均勻。雖然在圖6C中展示四排726的光學元件,多種實施例可含有更多或更少排。雖然在圖6C中將第三複數個光學元件720圖示為沿著排726對齊,在替代的實施例中,對齊係沿著垂直間隔722的方向上的垂直軸發生。在另一範例中,可同時在水平及垂直位置上對齊第三複數個光學元件720以形成依序陣列(未展示),其中每一光學元件720在水平間隔724及垂直間隔722兩方向上以等距間隔。如此處所討論的施用於複數個光學元件(包含708、712、720及其他)的幾何形狀可為非規律形狀以及三角形、或適用於多種實施例的其他幾何形狀。在一些範例中,光學元件的直徑在排726間及之間變化。在其他範例中,單一排中每一光學元件720之直徑可在該排內變化。圖6A至6C中所展示的頂部視圖為圖示性,且思量其他光學元件的間隔為可能的。例如,此處所討論的光學元件間隔可為變化間隔,使用以產生在光學元件間及之間具有等距間隔的依序陣列、具有隨機間隔的隨機陣列、或可重複規律或非規律間隔圖案的圖案化陣列。
圖7A至7C為根據本揭示案的實施例用於光學元件的接合方法的示意圖。圖7A展示第一光學元件結構800A,包含第一光學元件層802、第二光學元件層804、及第三光學元件層806的光學元件層堆疊828。每一光學元件層802、804、及806個別包含複數個光學元件812、816、及820。每一光學元件層802、804、及806進一步包含在每一複數個光學元件812、816、及820之間的凹槽頂部上及中形成的低指數材料層814、818、及822。在基板808上形成第三光學元件層806。在一個範例中,第三光學元件層806具有在基板808及第三光學元件層806之間形成的層810。如此處所討論,層810可為保護層、剝離層、或上述之組合,且可形成以具有100 nm或更大的厚度。光學元件層堆疊828具有在第一光學元件層802上形成的頂部接合層824。頂部接合層824具有20 nm至100 nm的厚度。第二基板830具有在第二基板830上形成的第二接合層826。如上方所討論,第二基板830可為由玻璃、聚合物、或適用於多種應用的其他材料製造的透明基板。
圖7B展示第二光學元件結構800B,其中第二基板830接合至光學元件層堆疊828。第二基板830經由頂部接合層824及在第二基板830上形成的第二接合層826接合至光學元件層堆疊828。圖7C展示第三光學元件結構800C,為移除基板808的第二光學元件結構800B的結構。雖然在圖7A至7C中展示三個光學元件層802、804、及806,可使用更少或更多數量的光學元件層,取決於實施例。第二基板830可自100微米至500微米或更大。在一個範例中,在第二基板830接合至第三光學元件結構800C之後,可使用CMP或其他方法自原厚度薄化第二基板830,例如自500微米至100微米。
圖8A至8B根據本揭示案的實施例展示光學元件結構。圖8A展示組裝/堆疊之前的第一光學元件結構900A。第一光學元件結構900A包含在基板908上形成的第一光學元件層906。第一光學元件層906經由層910接合,層910可由SiO2 或其他材料形成。在其他範例中,層910可為高溫阻抗附著劑的剝離層。第二光學元件層904接合至第一光學元件層906,且第三光學元件層902接合至第二光學元件層904。第二基板916可具有第一接合層914及第二接合層918(在任一側上形成)。此外,裝置922具有在其上形成的裝置接合層920。裝置922可包含厚度自20 nm至10 µm的SiO2
圖8B展示第二光學元件結構900B。第二光學元件結構900B包含來自圖8A的第一光學元件結構900A。第二光學元件結構900B展示第二基板916,其經由在第三光學元件層902上形成的頂部接合層912來接合至第三光學元件層902。在第二光學元件結構900B中,藉由例如蝕刻、研磨、拋光、或其他方法來移除層910及基板908。此外,裝置922(例如CMOS、CCD、VCSEL、或其他裝置922)經由第二接合層918及裝置接合層920(每一者可包含厚度自1 nm至100 nm的SiO2 )接合至第二基板916。第二基板916可自100微米至500微米,且在第二基板916接合至第二光學元件結構900B之後,可使用CMP或其他方法自原厚度薄化第二基板916,例如自500微米至100微米。
圖9為光學元件層堆疊1018的圖示。光學元件層堆疊1018接合至裝置1016。在一範例中,光學元件層堆疊1018的組件1000接合至裝置1016(可為CMOS、CCD、VCSEL、或其他裝置)。在基板1008上形成光學元件層堆疊1018,基板1008具有在光學元件層堆疊1018及基板1008之間形成的層1010。層1010可包含剝離層或保護層或上述之組合。光學元件層堆疊1018由三個光學元件層製成:第一光學元件層1002、第二光學元件層1004、及第三光學元件層1006。在其他範例中,思量光學元件裝置可包含較所展示更多或更少的光學元件層。裝置1016經由在第一光學元件層1002上形成的第一接合層1012及在裝置1016上形成的第二接合層1014接合至光學元件層堆疊1018。如此處所討論,可形成光學元件層堆疊1018接著接合至裝置1016。在另一範例中,可預先形成光學元件層堆疊1018且接合至裝置1016。在另一範例中,可在裝置1016上原位形成光學元件層堆疊1018。在一些範例中,此處未展示,可在最外部的光學元件層上形成填充材料的保護層,例如圖9中的第一光學元件層1002。
圖10為根據本揭示案的實施例的製造光學元件的方法1100之流程圖。圖11A至11D為光學元件結構的橫截面視圖,與方法1100之操作一併討論。在操作1102處,展示於圖11A處,圖案化第一基板1204上的第一目標層1202以形成第一圖案1206。第一圖案1206包含複數個島部1210。複數個島部1210的每一對相鄰島部藉由負向間隔(可稱為凹槽1208)分開。可藉由光微影及蝕刻、或藉由奈米壓印微影(NIL)及蝕刻、或藉由直接壓印第一目標層1202來形成第一圖案1206。在操作1104處,可選地,可使用低指數材料(未展示)來填充第一圖案1206,特別是第一圖案1206的凹槽1208。
在操作1106處,展示於圖11B處,圖案化第二基板1222上形成的第二目標層1212以形成第二圖案1214。第二圖案1214包含複數個島部1216,複數個島部1216的每一對相鄰島部藉由凹槽1218分開。可藉由光微影及蝕刻、或藉由奈米壓印微影(NIL)及蝕刻、或藉由直接壓印第二目標層1212來形成第二圖案1214。在操作1108處,可選地,可使用低指數材料(此處未展示)來填充第二圖案1214,特別是第二圖案1214的凹槽1218。在一些範例中,不使用低指數材料來填充第一圖案1206或第二圖案1214。在一些範例中,在操作1104處使用低指數材料來填充第一圖案1206。在其他範例中,在操作1108處使用低指數材料來填充第二圖案1214。在進一步的範例中,在操作1104及1108處個別使用低指數材料來填充第一圖案1206及第二圖案1214之每一者。
圖11C為操作1110及1112之後的光學元件結構的視圖。在操作1110處,第一圖案1206接合至第三基板1220的第一側1220A。第三基板1220可由透明材料形成,包含玻璃、聚合物、鑽石、或其他材料。取決於實施例,第三基板1220可自約10 µm厚至3 mm厚。在操作1112處,第二圖案1214接合至相對於第一圖案1206的第三基板1220的第二側1220B。
在操作1114處,移除第一基板1204及第二基板1222。因此,第一基板1204及第二基板1222之每一者可稱為暫時基板或載具基板。圖11D展示操作1114之後的光學元件結構。在一些範例中,此處未展示,可有接合材料層,稱為剝離層,相似於上方所討論的剝離層204。可在第一目標層1202及第一基板1204之間、及/或第二目標層1212及第二基板1222之間形成剝離層。剝離層可為附著性材料或熱性啟動材料(例如,應用熱後分離)。可在操作1114處使用剝離層以促使第一圖案1206及第二圖案1214個別經由熱、化學、及/或機械手段自第一基板1204及第二基板1222分開。在操作1116處,可進一步處理圖11D中的光學元件結構,例如藉由退火及/或增加(堆疊)額外的光學元件及透明基板。在一個範例中,在操作1116處,可以遞迴方式重複至少操作1102、1106、1110、1112及1114以形成額外的光學元件層。
圖12為根據本揭示案的實施例的製造光學元件的方法1300之流程圖。圖13A至13E為光學元件結構的橫截面視圖,與方法1300之操作一併討論。在操作1302處,在第一基板1404的第一表面1404A上的第一目標層中形成第一圖案1402,如圖13A中所展示。第一圖案1402包含島部1406之間的複數個凹槽1408。可在操作1302處使用光微影及蝕刻、NIL及蝕刻、或直接壓印來形成第一圖案1402。
在操作1304處,可選地,使用低指數材料1410來填充第一圖案1402的複數個凹槽1408,如圖13B中所展示。低指數材料1410可為自身平面化材料,使得在操作1304之後,低指數材料1410的頂部與複數個島部1406的頂部共平面。在操作1306處,自第二基板1414的第一表面1414A上形成的第二目標層形成第二圖案1412。在圖13C中展示第二圖案1412。第二圖案1412包含複數個凹槽1416。在每一對相鄰島部1418之間形成複數個凹槽1416的每一凹槽。複數個凹槽1416及複數個島部1418可為變化的寬度、高度、及橫截面形狀。雖然將複數個島部1418在橫截面視圖上展示為實質多角形形狀,思量幾何形狀可採用其他形狀,例如圓化、三角形、或上述之組合,且可為漸狹的、具角度的、弄彎的。在操作1306處可使用光微影及蝕刻、NIL及蝕刻、或直接壓印形成第二圖案1412。
在操作1308處,可選地,使用低指數材料1420來填充第二圖案1412,如圖13D中所展示。在操作1310處,平面化第一基板1404及第二基板1414之其中一者或兩者。在操作1310的一個範例中,在一個或更多個子操作中平面化第一基板1404的第二側1404B及第二基板1414的第二側1414B之每一者。接著,在操作1312處,第一基板1404的第二側1404B接合至第二基板1414的第二側1414B,如圖13E中所展示。因此,在操作1310處的可選的平面化可促使操作1312處接合第一基板1404至第二基板1414。在操作1314處,可發生光學元件結構的進一步處理。操作1314處的進一步處理包含退火、經由堆疊增加其他光學元件結構、切片、或其他操作。
圖14為根據本揭示案的實施例的製造光學元件的方法1500之流程圖。圖15A至15D為光學元件結構的橫截面視圖,與方法1500一併討論。圖15A為第一透明基板1604的橫截面視圖。可由玻璃、聚合物、鑽石、或其他光學透明材料或光學透明材料之組合來形成第一透明基板1604。在第一透明基板1604的第一側1604A上形成第一目標層1602。在第一透明基板1604的第二側1604B上形成第二目標層1606。
在操作1502處,形成第一主台圖案。可使用第一主台圖案以壓印基板上目標層中的圖案。可在操作1502處使用剛性材料(例如,矽或含矽材料)或由較低剛性材料(包含低或高指數材料)形成第一主台圖案。在操作1504處,可基於因素(包含待壓印之目標層的成分及材料屬性)來選擇形成第一主台圖案所使用的材料。在操作1502處可藉由光微影及蝕刻、NIL及蝕刻、或直接壓印第一主台目標層來形成第一主台圖案。使用在操作1502處形成的第一主台圖案以在操作1504處製造第一圖案1622。在圖15B中展示第一圖案1622。第一圖案1622包含複數個島部1610,藉由凹槽1608分開島部1610。複數個島部1610自第一透明基板1604的第一側1604A延伸。在操作1506處,可選地,可在凹槽1608中形成填充層(此處未展示)。可由低指數材料形成填充層。
在操作1508處,可由剛性材料(例如,矽或含矽材料)或由較低剛性材料(包含低或高指數材料)形成第二主台圖案。可使用第二主台圖案以在基板上壓印目標層,且可包含與第一主台圖案不同的圖案。可由多種材料形成第二主台圖案,取決於操作1510處待壓印的目標層之成分。在操作1508處可藉由光微影及蝕刻、NIL及蝕刻、或直接壓印第二主台目標層來形成第二主台圖案。在操作1510處,使用在操作1506處形成的第一圖案來對齊第二主台目標層與第二目標層1606,作為用於對齊的參考點。在操作1512處,在第二目標層1606中形成第二圖案1626。圖15C中展示的第二圖案1626包含自第一透明基板1604的第二側1604B延伸的複數個島部1616。藉由凹槽1618分開島部1616。在操作1514處,可選地,可在凹槽1618中形成填充層。可由低指數材料形成填充層。
在操作1516處,光學元件結構可經歷進一步處理。操作1516處的進一步處理可包含退火、經由堆疊增加其他光學元件結構、切片、或其他操作。在操作1516的一個範例中,可重複至少操作1504、1508、1510、及1512以形成光學元件堆疊,如圖15D中所展示。圖15D包含第一透明基板1604、第一圖案1622、及第二圖案1626(於操作1504及1508處所形成)。圖15D進一步包含第二透明基板1620。第二透明基板1620的第一側1620A包含第三圖案1624。第二透明基板1620的第二側1620B接合至第一圖案1622的第一側1602A。在一些範例中,可選地,可填充第三圖案1624(圖15D中未展示)。可由第一主台、第二主台、或由不同於第一主台及第二主台的第三主台來形成第三圖案1624。
據此,可以多種組合使用此處所討論範例以製造堆疊的光學元件。可經由光微影或NIL及蝕刻、及/或使用圖案主台直接壓印來製造兩個或更多個光學元件。可在暫時基板上製造光學元件,該等暫時基板接合至目標層且隨後在經圖案化目標層接合至永久或載具(第二暫時)基板之後移除。可使用包含夾層的填充層來將光學元件層彼此分開。填充層可延伸超出下方光學元件層的頂部表面自約1 nm至約3 mm的一距離,以形成填充層的夾層部分。在其他範例中,可在永久基板上製造光學元件,該永久基板為變化厚度高至約3 mm的透明基板。
雖然展示了併入本發明教示的多種實施例且於此詳細描述,發明所屬領域具有通常知識者可容易想出許多其他變化的實施例,該等變化的實施例仍併入該等教示。
100:方法 102:操作 104:操作 106:操作 108:操作 110:操作 112A:操作 112B:操作 112C:操作 112:操作 202:第一基板 204A:剝離夾層 204B:障礙夾層 204:剝離層 206A:頂部表面 206:第一目標層 208A:凹槽 208B:島部 208C:寬度 208:第一低指數層 210:距離 212A:頂部表面 212:光學元件層 214A:距離 214:第二低指數層 216A:凹槽 216B:島部 216:光學元件層 218A:距離 218:第三低指數層 220:第二基板 222:第一光學元件層 224:光學元件層 226:第三光學元件層 228:間隔 300:橫截面 302:第一部分 304:第二部分 306:寬度 400:方法 402:操作 404:操作 406:操作 408:操作 410:操作 412:操作 414:操作 416A:操作 416B:操作 416C:操作 416:操作 502:基板 504:剝離層 506:目標層 508A:凹槽 508B:島部 510:第一光學元件層 512:距離 514:第二填充層 516:第一光學元件層 518:第三填充層 520:第二光學元件 522:填充層 524:第二光學元件層 526:光學元件高度 702:基板 704:光學元件 706:垂直間隔 708:水平間隔 710:排 712:第二複數個光學元件 714:垂直間隔 716:水平間隔 718:排 720:光學元件 722:垂直間隔 724:水平間隔 726:排 800A:第一光學元件結構 800B:第二光學元件結構 800C:第三光學元件結構 802:第一光學元件層 804:光學元件層 806:光學元件層 808:基板 810:層 812:光學元件 814:低指數材料 816:光學元件 818:低指數材料 820:光學元件 822:低指數材料 824:頂部接合層 826:第二接合層 828:光學元件層堆疊 830:第二基板 900A:第一光學元件結構 900B:光學元件結構 902:第三光學元件層 904:第二光學元件層 906:第一光學元件層 908:基板 910:層 912:頂部接合層 914:第一接合層 916:第二基板 918:第二接合層 920:裝置接合層 922:裝置 1000:組件 1002:第一光學元件層 1004:第二光學元件層 1006:第三光學元件層 1008:基板 1010:層 1012:第一接合層 1014:第二接合層 1016:裝置 1018:光學元件層堆疊 1100:方法 1102:操作 1104:操作 1106:操作 1108:操作 1110:操作 1112:操作 1114:操作 1116:操作 1202:第一目標層 1204:第一基板 1206:第一圖案 1208:凹槽 1210:島部 1212:第二目標層 1214:第二圖案 1216:島部 1218:凹槽 1220A:第一側 1220B:第二側 1220:第三基板 1222:第二基板 1300:方法 1302:操作 1304:操作 1306:操作 1308:操作 1310:操作 1312:操作 1314:操作 1402:第一圖案 1404A:第一表面 1404B:第二側 1404:基板 1406:島部 1408:凹槽 1410:低指數材料 1412:第二圖案 1414A:第一表面 1414B:第二側 1414:第二基板 1416:凹槽 1418:相鄰島部 1420:低指數材料 1500:方法 1502:操作 1504:操作 1506:操作 1508:操作 1510:操作 1512:操作 1514:操作 1516:操作 1602:第一目標層 1604A:第一側 1604B:第二側 1604:第一透明基板 1606:目標層 1608:凹槽 1610:島部 1616:島部 1618:凹槽 1620A:第一側 1620B:第二側 1620:第二透明基板 1622:第一圖案 1624:第三圖案 1626:第二圖案
於是可以詳細理解本揭示案上述特徵中的方式,可藉由參考實作而具有本揭示案的更特定描述(簡短總結如上),其中一些圖示於所附圖式中。然而,注意所附圖式僅圖示本揭示案典型的實作,因此不考慮限制其範圍,因為本揭示案可允許其他等效實作。
圖1為根據本揭示案的實施例的製造光學裝置的方法之流程圖。
圖2A至2I為根據本揭示案的實施例在光學裝置製造期間形成的光學元件結構的橫截面的一系列部分示意圖。
圖3為根據本揭示案的實施例的光學元件結構的橫截面的部分示意圖。
圖4為根據本揭示案的實施例的製造光學元件的方法之流程圖。
圖5A至5F為根據本揭示案的實施例的光學元件結構及光學元件製造的橫截面的一系列部分示意圖。
圖6A至6C為根據本揭示案的實施例的光學元件結構的頂部視圖的示意圖。
圖7A至7C為根據本揭示案的實施例在光學裝置製造期間的接合方法的示意圖。
圖8A至8B為根據本揭示案的實施例的光學元件結構的示意圖。
圖9為根據本揭示案的實施例在裝置上形成的光學元件結構的示意圖。
圖10為根據本揭示案的實施例的製造光學元件的方法之流程圖。
圖11A至11D為根據本揭示案的實施例的光學元件結構的橫截面視圖,與製造光學元件的方法之操作一併討論。
圖12為根據本揭示案的實施例的製造光學元件的方法之流程圖。
圖13A至13E為根據本揭示案的實施例的光學元件結構的橫截面視圖,與製造光學元件的方法之操作一併討論。
圖14為根據本揭示案的實施例的製造光學元件的方法之流程圖。
圖15A至15D為根據本揭示案的實施例的光學元件結構的橫截面視圖,與製造光學元件的方法之操作一併討論。
儘可能使用相同元件符號以標示圖式中共用的相同元件。思量揭露於一個實作中的元件可有利地使用於其他實作,而無須特定敘述。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
202:第一基板
204:剝離層
206:第一目標層
208:第一低指數層
212:光學元件層
214:第二低指數層
216:光學元件層
218:第三低指數層
300:橫截面
302:第一部分
304:第二部分
306:寬度

Claims (20)

  1. 一種形成一光學裝置的方法,包括以下步驟: 藉由一第一處理在一基板的一側上之一第一目標層中形成一第一圖案,該第一處理包括光微影、奈米壓印微影(NIL)、與極紫外光微影(EUV)的一者;及藉由一第二處理在該基板的另一側上之一第二目標層中形成一第二圖案,該第二處理包括光微影、NIL、與EUV的一者。
  2. 如請求項1所述之方法,其中該第一處理不同於該第二處理。
  3. 如請求項1所述之方法,進一步包括以下步驟:藉由蝕刻或直接壓印該第一圖案層之一者來形成該第一目標層,且藉由蝕刻或直接壓印該第二圖案層之一者來形成該第二目標層。
  4. 如請求項3所述之方法,進一步包括以下步驟: 以一填充材料封裝該第一目標層與該第二目標層之一者以形成一封裝層;及以一化學機械平坦化(CMP)處理來拋光該封裝層以達成一預定的平坦度。
  5. 如請求項4所述之方法,其中該基板包括一CCD、一CMOS、一VCSEL、一LED、一OLED與一uLED部件之一者。
  6. 如請求項1所述之方法,進一步包括以下步驟:在該第一目標層上形成一第三層。
  7. 如請求項1所述之方法,進一步包括以下步驟:在該第二目標層上形成一第四層。
  8. 一種製造光學裝置的方法,包括以下步驟: 提供一基板;在該基板上形成一第一層,並藉由下列之一者在該第一層上形成一第一圖案:     藉由光微影、NIL、與EUV的一者形成該第一圖案並蝕刻該第一圖案;及     直接壓印該第一圖案;及在該第一層上形成一第二層,並藉由下列之一者中與用來在該第一層上形成該第一圖案不同的一方式在該第二層上形成一第二圖案:     藉由光微影、NIL、與EUV的一者形成該第二圖案;及     直接壓印該第二圖案。
  9. 如請求項8所述之方法,其中該基板包括一CCD、一CMOS、一VCSEL、一LED、一OLED與一uLED部件之一者。
  10. 如請求項8所述之方法,進一步包括以下步驟: 在該第二層上形成一第三層,並藉由下列之一者中與用來形成該第一圖案與該第二圖案之一者不同的一方式在該第三層上形成一第三圖案:     藉由光微影、NIL、與EUV的一者形成該第三圖案並蝕刻該第三圖案;及          直接壓印該第三圖案。
  11. 如請求項10所述之方法,進一步包括以下步驟: 以一填充材料封裝該第一圖案、該第二圖案與該第三圖案之一者以形成一封裝層;及以一化學機械平坦化(CMP)處理來拋光該封裝層以達成一預定的平坦度。
  12. 如請求項10所述之方法,進一步包括以下步驟:在該第三層上放置一第二基板,該第二基板包括一CCD、一CMOS、一VCSEL、一LED、一OLED與一uLED部件之一者。
  13. 如請求項12所述之方法,進一步包括以下步驟: 在該第二基板上形成一第四層。
  14. 如請求項13所述之方法,其中該第四層包括一CCD、一CMOS、一VCSEL、一LED、一OLED、一uLED部件、一透鏡、一點投影機、一全息投影機、一色彩濾波器、及一準直器之一者。
  15. 一種光學元件層堆疊,包括: 一第一基板,具有一第一側與一第二側,該第一基板包括一CCD、一CMOS、一VCSEL、一LED、一OLED與一uLED部件之一者;一第一層,形成於該第一基板的該第一側上,該第一層包括由數個凹槽分開的複數個島部,該些島部包括數個光學元件層。
  16. 如請求項15所述之光學元件層堆疊,進一步包括一第二層,形成於該第一基板的該第二側上,該第二層包括由數個凹槽分開的複數個島部,該些島部包括數個光學元件層。
  17. 如請求項16所述之光學元件層堆疊,進一步包括一第三層,形成於該第一層上,該第三層包括由數個凹槽分開的數個光學元件層的複數個島部。
  18. 如請求項17所述之光學元件層堆疊,進一步包括一第四層,形成於該第三層上,該第四層包括由數個凹槽分開的數個光學元件層的複數個島部。
  19. 如請求項18所述之光學元件層堆疊,進一步包括一第五層,形成於該第二層上,該第五層包括由數個凹槽分開的數個光學元件層的複數個島部。
  20. 如請求項19所述之光學元件層堆疊,進一步包括一第六層,形成於該第五層上,該第六層包括由數個凹槽分開的數個光學元件層的複數個島部。
TW109133583A 2018-04-16 2019-02-27 形成光學裝置的方法、製造光學裝置的方法及光學元件層堆疊 TWI771764B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862658553P 2018-04-16 2018-04-16
US62/658,553 2018-04-16
US201862780536P 2018-12-17 2018-12-17
US62/780,536 2018-12-17

Publications (2)

Publication Number Publication Date
TW202125765A true TW202125765A (zh) 2021-07-01
TWI771764B TWI771764B (zh) 2022-07-21

Family

ID=68162134

Family Applications (3)

Application Number Title Priority Date Filing Date
TW109133583A TWI771764B (zh) 2018-04-16 2019-02-27 形成光學裝置的方法、製造光學裝置的方法及光學元件層堆疊
TW108106624A TWI709220B (zh) 2018-04-16 2019-02-27 使用暫時及永久接合的多層堆疊光學元件
TW111123572A TW202245001A (zh) 2018-04-16 2019-02-27 形成光學裝置的方法、製造光學裝置的方法及光學元件層堆疊

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW108106624A TWI709220B (zh) 2018-04-16 2019-02-27 使用暫時及永久接合的多層堆疊光學元件
TW111123572A TW202245001A (zh) 2018-04-16 2019-02-27 形成光學裝置的方法、製造光學裝置的方法及光學元件層堆疊

Country Status (7)

Country Link
US (3) US10707118B2 (zh)
EP (1) EP3782190A4 (zh)
JP (2) JP7210608B2 (zh)
KR (2) KR20230074638A (zh)
CN (1) CN112020770A (zh)
TW (3) TWI771764B (zh)
WO (1) WO2019203926A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102018104932A1 (de) * 2018-03-05 2019-09-05 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung eines Mehrschichtoptikelements
JP7499231B2 (ja) 2018-10-22 2024-06-13 カリフォルニア インスティチュート オブ テクノロジー 電磁波を異なる波長を有する複数の波に分割する方法
TWI793318B (zh) * 2019-05-03 2023-02-21 優顯科技股份有限公司 微半導體堆疊結構、及其電子裝置
WO2020247184A1 (en) 2019-06-07 2020-12-10 Applied Materials, Inc. Photoresist loading solutions for flat optics fabrication
DE102020112312B3 (de) 2020-05-06 2021-10-21 Audi Aktiengesellschaft Scheinwerfer für ein Kraftfahrzeug
EP4168831A1 (en) * 2020-06-18 2023-04-26 Nil Technology ApS Optical devices including metastructures and methods for fabricating the optical devices
US20220064474A1 (en) * 2020-08-27 2022-03-03 Applied Materials, Inc. Encapsulation materials for flat optical devices
US11520228B2 (en) 2020-09-03 2022-12-06 International Business Machines Corporation Mass fabrication-compatible processing of semiconductor metasurfaces
EP4354188A1 (en) * 2023-04-19 2024-04-17 Carl Zeiss SMT GmbH Method of manufacturing a diffractive optical element and diffractive optical element

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6096155A (en) * 1996-09-27 2000-08-01 Digital Optics Corporation Method of dicing wafer level integrated multiple optical elements
JPH11109184A (ja) * 1997-09-30 1999-04-23 Kyocera Corp 光デバイス実装用基板及び光モジュール
JP2000321452A (ja) * 1999-05-11 2000-11-24 Oki Electric Ind Co Ltd 光導波路素子及び光導波路素子の製造方法
US6351443B1 (en) * 1999-11-04 2002-02-26 Industrial Technology Research Institute Diffractive stack pickup head for optical disk drives and method to fabricate the pickup head
US6768828B2 (en) * 2002-11-04 2004-07-27 Little Optics Inc. Integrated optical circuit with dense planarized cladding layer
TWI243288B (en) * 2002-11-26 2005-11-11 Asml Netherlands Bv Method of fabricating an optical element, lithographic apparatus and semiconductor device manufacturing method
US20050275944A1 (en) * 2004-06-11 2005-12-15 Wang Jian J Optical films and methods of making the same
WO2005101112A2 (en) * 2004-04-15 2005-10-27 Nanoopto Corporation Optical films and methods of making the same
US20070165308A1 (en) * 2005-12-15 2007-07-19 Jian Wang Optical retarders and methods of making the same
US20080309900A1 (en) * 2007-06-12 2008-12-18 Micron Technology, Inc. Method of making patterning device, patterning device for making patterned structure, and method of making patterned structure
JP4621270B2 (ja) * 2007-07-13 2011-01-26 キヤノン株式会社 光学フィルタ
JP4995231B2 (ja) * 2008-05-30 2012-08-08 キヤノン株式会社 光学フィルタ
CN101604700B (zh) * 2008-06-13 2012-12-12 台湾积体电路制造股份有限公司 图像检测元件及其形成方法
CN103454855B (zh) * 2008-12-04 2015-08-19 Asml荷兰有限公司 压印光刻的压印模具、设备和图案化方法
DE102009006822B4 (de) * 2009-01-29 2011-09-01 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Mikrostruktur, Verfahren zu deren Herstellung, Vorrichtung zum Bonden einer Mikrostruktur und Mikrosystem
NL2003871A (en) 2009-02-04 2010-08-05 Asml Netherlands Bv Imprint lithography.
JP2011002546A (ja) * 2009-06-17 2011-01-06 Mitsubishi Electric Corp 光学フィルタ
US8859423B2 (en) * 2010-08-11 2014-10-14 The Arizona Board Of Regents On Behalf Of The University Of Arizona Nanostructured electrodes and active polymer layers
WO2012060274A1 (ja) 2010-11-04 2012-05-10 富士フイルム株式会社 量子ドット構造体および量子ドット構造体の形成方法ならびに波長変換素子、光光変換装置および光電変換装置
TWI458634B (zh) * 2010-12-09 2014-11-01 Asahi Kasei E Materials Corp Construction method of fine structure layered body, fine structure layered body and manufacturing method of fine structure
TWI417584B (zh) * 2011-03-03 2013-12-01 Futis Internat Ltd 微相位差膜之製造方法
EP2693510B1 (en) * 2011-03-29 2018-12-05 LG Display Co., Ltd. Substrate for organic electrode device
WO2013008556A1 (ja) 2011-07-12 2013-01-17 丸文株式会社 発光素子及びその製造方法
JP5757925B2 (ja) * 2011-08-31 2015-08-05 富士フイルム株式会社 着色組成物、並びに、これを用いたカラーフィルタの製造方法、カラーフィルタ、及び、固体撮像素子
TWI546859B (zh) * 2012-03-09 2016-08-21 聯華電子股份有限公司 半導體裝置之圖案化結構及其製作方法
KR101471089B1 (ko) * 2012-11-29 2014-12-12 한국기계연구원 다층의 광결정층을 갖는 발광소자 및 그 제조방법
US8674470B1 (en) * 2012-12-22 2014-03-18 Monolithic 3D Inc. Semiconductor device and structure
JP2015022109A (ja) * 2013-07-18 2015-02-02 旭化成株式会社 光学フィルタ及び光学フィルタ積層体
JP6126490B2 (ja) * 2013-08-05 2017-05-10 シャープ株式会社 光学フィルター
JP2015087526A (ja) * 2013-10-30 2015-05-07 旭化成株式会社 赤外線用バンドパスフィルタ
KR101988193B1 (ko) * 2013-11-08 2019-06-11 도쿄엘렉트론가부시키가이샤 화학적 폴리싱 및 평탄화를 위한 방법
US9953123B2 (en) * 2015-11-05 2018-04-24 Texas Instruments Incorporated Aware variable fill pattern generator
EP3374815B1 (en) * 2015-11-12 2022-09-28 Heptagon Micro Optics Pte. Ltd. Optical element stack assemblies
KR102394042B1 (ko) * 2016-03-11 2022-05-03 인프리아 코포레이션 사전패터닝된 리소그래피 템플레이트, 상기 템플레이트를 이용한 방사선 패터닝에 기초한 방법 및 상기 템플레이트를 형성하기 위한 방법
DE102016116748A1 (de) 2016-09-07 2018-03-29 Osram Opto Semiconductors Gmbh Diffraktives optisches element und verfahren zu seiner herstellung
JP7246931B2 (ja) * 2016-10-05 2023-03-28 アボット・ラボラトリーズ 試料分析のためのデバイスおよび方法
US10365535B2 (en) * 2017-12-18 2019-07-30 Intel Corporation Broadband flat optical elements and methods of manufacture
US10429581B1 (en) * 2018-11-13 2019-10-01 Globalfoundries Inc. Polarization splitters based on stacked waveguides

Also Published As

Publication number Publication date
WO2019203926A1 (en) 2019-10-24
KR20230074638A (ko) 2023-05-30
EP3782190A1 (en) 2021-02-24
KR102536821B1 (ko) 2023-05-26
US10707118B2 (en) 2020-07-07
TW202245001A (zh) 2022-11-16
US20190318957A1 (en) 2019-10-17
JP7210608B2 (ja) 2023-01-23
CN112020770A (zh) 2020-12-01
TW202005046A (zh) 2020-01-16
US11626321B2 (en) 2023-04-11
US20220336270A1 (en) 2022-10-20
US20200286778A1 (en) 2020-09-10
JP2021521481A (ja) 2021-08-26
EP3782190A4 (en) 2022-05-04
KR20200130872A (ko) 2020-11-20
TWI709220B (zh) 2020-11-01
TWI771764B (zh) 2022-07-21
JP2023055709A (ja) 2023-04-18

Similar Documents

Publication Publication Date Title
TWI709220B (zh) 使用暫時及永久接合的多層堆疊光學元件
US8507924B2 (en) Light emitting diode with high aspect ratio submicron roughness for light extraction and methods of forming
TWI710016B (zh) 繞射光柵之製造
US9412620B2 (en) Three-dimensional integrated circuit device fabrication including wafer scale membrane
US20120194669A1 (en) Fluid sample analysis systems
TWI511183B (zh) 用於製造薄膜半導體本體之方法及薄膜半導體本體
WO2017219817A1 (zh) 倒装发光二极管及其制作方法
CN104952895A (zh) 半导体晶片、受光传感器制造方法及受光传感器
CN103229029A (zh) 分光传感器的制造方法
US11754758B2 (en) Optical diffuser and its method of manufacture
JP2021509223A (ja) エレクトロルミネッセンス構造体を転移させる方法
CN103022063B (zh) 微透镜阵列及其制作方法
JP2019522363A (ja) 性能の改善されたコンポーネント及びコンポーネントを製造するための方法
TW202335242A (zh) 光電器件的轉移方法
JP2008203851A (ja) ウエハーの接着工程を用いるグレースケールマスクの製造方法
KR20220002029A (ko) 마이크로 전사 인쇄를 이용한 다이-대-웨이퍼 본딩
JP2010192824A5 (zh)
US20220336405A1 (en) Method of Fine Pitch Hybrid Bonding with Dissimilar CTE Wafers and Resulting Structures
TW202038299A (zh) 多個半導體結構的集體製作方法
CN114023856A (zh) 发光二极管及其制造方法
WO2014003743A1 (en) Fluid sample analysis systems