TW202111806A - 乾蝕刻化合物材料的方法 - Google Patents

乾蝕刻化合物材料的方法 Download PDF

Info

Publication number
TW202111806A
TW202111806A TW109117465A TW109117465A TW202111806A TW 202111806 A TW202111806 A TW 202111806A TW 109117465 A TW109117465 A TW 109117465A TW 109117465 A TW109117465 A TW 109117465A TW 202111806 A TW202111806 A TW 202111806A
Authority
TW
Taiwan
Prior art keywords
substrate
processing
iii
film layer
hydrogen
Prior art date
Application number
TW109117465A
Other languages
English (en)
Inventor
彼得 凡特薩克
艾洛克 蘭傑
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202111806A publication Critical patent/TW202111806A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02043Cleaning before device manufacture, i.e. Begin-Of-Line process
    • H01L21/02046Dry cleaning only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02387Group 13/15 materials
    • H01L21/02395Arsenides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • H01L21/30612Etching of AIIIBV compounds
    • H01L21/30621Vapour phase etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • H01L21/3245Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering of AIIIBV compounds
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/056Gallium arsenide

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Plasma & Fusion (AREA)
  • Inorganic Chemistry (AREA)
  • Materials Engineering (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

一種處理基板的方法包含在一真空製程腔室中接收一基板。該基板包含設置於該基板上的III-V膜層。該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge。該方法更包含利用氫基電漿處理將該III-V膜層之該暴露表面及該內部之一部分的化學組成改質,俾形成該III-V膜層的經改質部分;利用氯基電漿處理以移除該III-V膜層的該經改質部分;及重複進行對該III-V膜層的改質與移除步驟,直到從該基板移除預定量的該III-V膜層為止。

Description

乾蝕刻化合物材料的方法
[相關申請案的交互參照]本申請案主張2019年5月28日提交之美國臨時專利申請案第62/853,458號及2020年8月13日提交之美國專利申請案第16/847,257號的優先權,在此將其全文引入以供參照。
本發明大體上關於乾式蝕刻的方法,且在特定實施例中係關於化合物材料之乾式蝕刻方法及其中所形成和使用的系統與結構。
在積體電路製造之領域中持續在努力使裝置密度增加以改善速度、性能、及成本。為了使半導體產業持續進展至更小的節點尺寸,裝置架構已從二維(2D)平面結構演變至亦包含一維(1D)與三維(3D)結構。生產期望的1D、2D、3D結構(如奈米線、奈米片、鰭式場效電晶體(FinFETs)、環繞式閘極(GAA)裝置、及垂直定向之電晶體)所需之技術處於變化的開發階段。例如,用於在實驗室或原型環境中生產複雜結構的許多製程無法轉換為大量製造(HVM)。
隨著製程節點越來越小,利用選自週期表之第III及V族的二或更多者的化合物材料可具有使用於裝置中的期望特性。複雜的1D、2D、及3D結構之加工可能帶來蝕刻挑戰,其中各向異性與各向同性蝕刻處理兩者皆為有益的。然而,化合物材料可能難以蝕刻,其歸因於各組成元素之揮發性的差異。因此,可能期望能夠與HVM程序流程整合的高精確度之化合物材料蝕刻方法。
依據本發明之實施例,一種處理基板的方法包含在一真空製程腔室中接收一基板。該基板包含設置於該基板上的III-V膜層。該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge。該方法更包含利用氫基電漿處理將該III-V膜層之該暴露表面及該內部之一部分的化學組成改質,俾形成該III-V膜層的經改質部分;利用氯基電漿處理以移除該III-V膜層的該經改質部分;及重複進行對該III-V膜層的改質與移除步驟,直到從該基板移除預定量的該III-V膜層為止。
依據本發明之另一實施例,一種處理基板的方法包含在一真空製程腔室中接收一基板。該基板包含設置於該基板上的III-V膜層。該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge。該方法更包含利用氯基電漿預處理對該暴露表面進行處理,以在該暴露表面上形成一鈍化層;利用氫基電漿處理對該基板進行處理,以在該鈍化層與該內部之間形成一氫介面層;利用氯基電漿處理將該鈍化層及該氫介面層移除,以使該內部暴露;及重複對該暴露表面進行處理的步驟、對該基板進行處理的步驟、及將該鈍化層與該氫介面層移除的步驟,直到從該基板移除預定量的該III-V膜層為止。
依據本發明之另一實施例,一種處理基板的方法包含在一真空製程腔室中接收一基板。該基板包含設置於該基板上的III-V膜層。該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge。該方法更包含利用氫基電漿處理將該III-V膜層之該暴露表面及該內部之一部分的化學組成改質,俾形成該III-V膜層的經改質部分;利用鹵素基電漿處理以移除該III-V膜層的該經改質部分;將該鹵素基電漿處理中的鹵素基化學品從該真空製程腔室中排淨;及重複將該暴露表面的化學組成改質的步驟、移除該III-V膜層的該經改質部分的步驟、及將該鹵素基化學品從該真空製程腔室中排淨的步驟,直到從該基板移除預定量的該III-V膜層為止。
以下詳細討論各種實施例之產生與使用。然而,應理解,本文所述之各種實施例可應用於各種特定情況中。所述之特定實施例僅係說明產生和使用各種實施例的特定方式,而不應於受限範圍內加以解釋。
被視為當前及未來製程節點(例如3 nm)之新通道材料的許多材料為化合物材料。尤其,考量各種III-V化合物。例如,銦鎵砷(InGaAs)及基於In、Ga、及As的其他材料可因高電子遷移率及其他特性而期望用作通道材料。
然而,化合物材料的組成元素具有不相等的揮發性(例如在相同溫度下對相同的前驅物),其導致在蝕刻期間自基板移除的相對能力不同。蝕刻產物的沸點可良好地指示蝕刻產物的揮發性。使用鹵素(如氟(F)及氯(Cl))之情況下的In、Ga、及As之蝕刻產物的沸點在AsF2 之-623 °C至GaCl2 之201 °C的範圍內廣泛地變化,且InCl2 及InF2 之類的蝕刻產物幾乎不具揮發性。升高溫度通常並非可接受的解決方案,因為高於約100 °C的溫度對於製程整合而言並不合適。因此,可能難以準確且乾淨地蝕刻化合物。
已使用若干方法(例如在實驗室中或小批量處理中)來蝕刻化合物材料如InGaAs。例如,可使用甲烷(CH4 )化學品(例如針對非揮發性的In物種),但有產生沉積於基板上之粒子的缺點。亦可能在氧化之後進行濕式移除,但並非HVM相容。再者,可利用矽(Si)及硼(B)化合物或可將側壁鈍化以實現輪廓控制,但該等方式會帶來非所欲之習知的殘留物風險。
氫可用作GaAs與InGaAs的蝕刻劑,但可能不利地需要低射頻(RF)偏壓、較大的氫通量,且可能對晶體缺陷具高度敏感性。由於氫與某些鍵結有提高的反應性,因此晶體結構中的任何缺陷皆可能導致表面不規則性(例如點蝕(pitting))。亦可使用將O2 與Cl2 、Cl2 /N2 、或CH4 /H2 結合使用的其他方法。然而,該等方法可能依賴於用以實現垂直度的側壁鈍化、及較大的RF偏壓,使得其無法達成無損處理。將鹵素蝕刻劑與鈍化方案結合使用的方法可能係大體上無靈活性的(例如,各向異性無法輕易變得各向同性等等)。
在許多實施例中,解決一些或所有該等缺點的處理基板之方法包含利用氫基電漿處理將基板的化合物材料之暴露表面及化合物材料的內部之一部分的化學組成改質。除了諸如鍺(Ge)及矽(Si)等其它者之外,該化合物材料可為III-V膜層,例如,包括元素In、Ga、As、鋁(Al)、氮(N)、磷(P)、或銻(Sb)之其中一或多者。該方法更包含利用鹵素基電漿處理以移除該化合物材料的經改質部分。可重複進行這兩個步驟,直到從基板移除預定量的化合物材料為止。
本文所述之實施例方法可具有以下優點:能夠處理包括In、Ga、As、Al、N、P、Sb、Ge、及Si之其中一或多者的化合物材料,並同時維持與HVM製程的相容性。該等方法可有利地為乾式的基板處理方法(亦即,不使基板暴露於液體的基板處理)。亦即,本文所述之實施例方法可有利地為可管控III-V蝕刻複雜性的「完全乾式」處理。例如,本文所述之實施例方法可有利地用於半導體裝置加工中,例如在前段製程(FEOL)、中段製程(MEOL)、邏輯製造、記憶體製造(例如NAND記憶體)期間。
本文所述之實施例方法的氫基電漿處理可有利地使用氫以弱化鍵結。例如,氫可與化合物材料(例如GaAs、InGaAs等)進行化學交互作用,並將電子拉走,從而有利地使晶格弱化。再者,此通用處理可有利地用以調諧形貌表面的暴露情況。
氫基電漿處理的另一可能益處為促成基板處理期間的方向性控制。例如,可對氫基電漿處理期間的壓力進行控制,以有利地促進基板處理在各向異性與各向同性之間的期望方向性。接著,鹵素基電漿處理可有益地維持該期望方向性。
對方向性進行控制的可能優點為使得鹵素基電漿處理能夠各向同性地、各向異性地、或以其間之任何程度蝕刻化合物材料。使用氫基電漿處理及鹵素基電漿處理的蝕刻處理之靈活性可有利地用於利用相同化學品進行實質各向異性和實質各向同性的蝕刻處理。此外,與習知的蝕刻處理相比,使用氫基電漿處理及鹵素基電漿處理的蝕刻處理可有利地降低功率及/或通量需求。
此外,本文所述之實施例方法可具有可用於形成複雜1D、2D、及3D結構的益處。例如,使用氫基電漿處理及鹵素基電漿處理的實質各向同性蝕刻處理可有利地對結構進行底切(undercut)。相似地,使用氫基電漿處理及鹵素基電漿處理的實質各向異性蝕刻處理可有利地在無需側壁鈍化之情況下形成凹陷區域。可個別或結合使用實質各向同性和實質各向異性的蝕刻處理以形成奈米線、奈米片、GAA裝置、及其他複雜結構。
以下提供的實施例描述乾式蝕刻的方法,且在特定實施例中描述化合物材料之各種乾式蝕刻方法及其中所使用的系統與結構。以下的說明描述實施例。利用圖1-3描述處理基板的三個實施例處理。利用圖4及5描述兩個示意性時序圖。利用圖6描述用於電漿處理的實施例系統,而圖8-10係用以描述包含處理基板之程序的三個方法。
依據本發明之實施例,圖1顯示利用氫基電漿處理及鹵素基電漿處理以處理基板的例示性處理。
參照圖1,顯示在處理基板之處理100之初始階段101的化合物材料110,其包含暴露表面112及底表面113。化合物材料110係包含於受處理100所處理的基板上或內部。處理100在一實施例中為一蝕刻處理。初始階段101可稱為蝕刻前階段,如圖所示。化合物材料110亦包含在暴露表面112與底表面113之間的內部114。在一實施例中,底表面113鄰接基板的主體部分且未暴露。或者,底表面113的全部或一些部分亦可為暴露的(例如,若化合物材料110為整個基板)。
在許多實施例中,化合物材料110可包含選自週期表之第III族(亦稱為「IIIA」、「13」、及「硼族」)及第V族(亦稱為「VA」、「15」、「氮族」、及「氮族元素(pnictogens)」)的二或更多元素。化合物材料110亦可包含不在第III族或第V族中的其他元素。例如,Si、Ge、及其他者亦可包含於化合物材料110中。化合物材料110在許多實施例中為III-V材料,而在某些實施例中為III-V膜層。或者,化合物材料110亦可為III-V晶圓。在某些實施例中,化合物材料110包含Ga及As。在一實施例中,化合物材料為InGaAs。例如,InGaAs的化學式可被寫為In x Ga1-x As,其中x 為0至1之間的實數(例如In0.47 Ga0.53 As)。化合物材料110可有利地具有高電子(或電洞)遷移率(例如,作為通道材料係有用的)。
此處所使用的「III-V」之定義係廣義的,且意圖涵蓋包含至少一種第III族元素及至少一種第V族元素的材料。例如,在本發明之背景下,包含第III族元素及第V族元素的二元結晶化合物(例如GaAs、InP、InAs、GaSb、InSb等)為III-V材料。此外,在本發明之背景下,包含至少一種第III族元素及至少一種第V族元素的三元(或更高)合金(例如InGaAs、GaAsN、GaAsP、InGaAsSb等)亦為III-V材料。
顯示氫處理階段102期間的化合物材料110,在氫處理階段102中,暴露表面112係暴露於氫基電漿處理122。例如,氫基電漿處理122可包含氫氣(H2 )及惰性氣體如Ar。在氫基電漿處理122期間,化合物材料110的一部分116(例如,一薄表面層)被氫注入。被氫注入的部分116包含暴露表面112及內部114的一些部份。
氫基電漿處理122包含氫基化學品123,其可為自由基(例如H•)或離子(例如H+ )或混合物。例如,氫基化學品123可主要為氫離子,其被垂直輸送至暴露表面112,從而暴露於水平表面。或者,氫基化學品123可主要為氫自由基,其暴露於垂直與水平暴露表面兩者。該處理的選擇性可能受到其他因素(如溫度)所影響。在InGaAs之特定情況下,可藉由改變溫度而控制氫與InGaAs之交互作用(例如,對於高深寬比結構而言,可能期望低於0 °C)。
顯示一氫處理後階段103,在該階段中,化合物材料110的部分116已被轉化為經改質部分118。亦即,氫基電漿處理122改變暴露表面112及化合物材料110的部分116之化學組成而形成經改質部分118。在InGaAs之特定情況下,氫暴露步驟可將結晶的InGaAs結構轉化為InH x GaH y AsH z ,從而形成組成元素更容易與蝕刻劑(例如Cl)反應的一膜層。例如,可於經改質部分118中形成氫化合物,如砷化氫(arsine)、氫化鎵(gallane)、乙鎵烷(digallane)、氫化銦(indigane)等。諸如此類的氫化合物可有利地弱化化合物材料110之結構。
氫可被視為許多化合物(如III-V)材料的弱蝕刻劑。因此,除了化學改質之外,在氫基電漿處理122期間亦可將少量的化合物材料110蝕刻掉。
處理基板的處理100以鹵素處理階段104繼續進行,在該階段中,暴露表面112係暴露於鹵素基電漿處理126。鹵素基電漿處理126在某些實施例中為基於氯之電漿處理。例如,鹵素基電漿處理126可包含氯氣(Cl2 )及惰性氣體如Ar。經改質部分118的一些或所有部分係透過包含於鹵素基電漿處理126中的鹵素基化學品127而加以移除,從而引致蝕刻後階段105。鹵素基化學品127包含鹵素物種(例如F、Cl、Br),且可包含鹵素自由基(例如F•、Cl•、Br•)或鹵素離子(例如F- 、Cl- 、Br- )或以上兩者。在某些應用(例如前段製程)中,氯因改善的製程相容性而可為有利的。
在某些情況下,可利用不同類型的電漿處理取代鹵素基電漿處理126。例如,在某些實施例中,甲烷(CH4 )可於處理階段104期間用作一蝕刻劑。替代性處理的選項仍可優先蝕刻經改質部分118。
鹵素基化學品127可有利地以實質相同的速率將化合物材料110的所有部分移除,從而產生平滑的經蝕刻表面。再者,鹵素基電漿處理126對於化合物材料之經改質部分118可具選擇性,其促成對蝕刻處理的改良控制。鹵素基電漿處理126之選擇性的潛在益處為:基於在氫基電漿處理122期間水平與垂直表面對於氫的相對暴露,促成各向異性與各向同性處理之間的靈活性。
可循環地執行處理基板的處理100。亦即,蝕刻後階段105可變為氫處理階段102與鹵素處理階段104之另一迭代的初始階段。藉此方式,可有利地移除精確量的化合物材料110。
可於氫處理階段102之前執行選用性的鹵素基電漿預處理,如初始階段101所示。例如,鹵素基電漿預處理可相似於鹵素基電漿處理126。透過使化合物材料110之選用性暴露表面35暴露於選用性的鹵素基電漿預處理而形成選用性鈍化層33。選用性鈍化層33的頂表面接著用作處理100之其餘部分的暴露表面112,如圖所示。
當處理100中包含選用性的鹵素基電漿預處理時,化合物材料110在氫處理階段102期間包含形成於選用性暴露表面35上的選用性鈍化層33。選用性鈍化層33的暴露表面112係暴露於氫基電漿處理122。透過氫基電漿處理122而形成選用性氫介面層37。應注意,包含選用性的鹵素基電漿預處理之處理基板的處理100亦可循環地加以執行,但在每個循環中可包含選用性的鹵素基電漿預處理。
當將氫施用於選用性鈍化層33時,氫物種可擴散進入選用性鈍化層33並進入化合物材料110中,從而形成選用性氫介面層37。選用性氫介面層37中的氫可與化合物材料110中的缺陷進行交互作用,從而有利地引致蝕刻後階段105中的經蝕刻表面之改良表面品質(例如平滑度、均勻度等)。換言之,氫可在蝕刻處理之前「填補」缺陷,從而減少或消除蝕刻產物中的缺陷形成。
在某些情況下,可能需要解決電漿損害問題。例如,高能離子可能在電漿處理期間造成損害。濕式蝕刻技術可在不損害下伏的磊晶成長膜之情況下實現平滑的形貌(例如HF + KMnOx ),但代價為無法釋放某些蝕刻產物(例如銦蝕刻產物如InCH x 及InCl x )。在某些條件下,低能離子(例如< 20 V)對於含銦化合物材料而言可能為充足的。對於該等情況而言,可形成InCl,且低壓可減輕再沉積情況。
氫基電漿處理可透過提高蝕刻速率、允許較高壓力、並防止缺陷形成而改善製程。舉例而言,當包含選用性的鹵素基電漿預處理以形成選用性鈍化層33時,所有的處理步驟可於高壓(例如> 100 mTorr)及零或低偏壓下進行。具體而言,選用性的鹵素基電漿預處理及氫基電漿處理122可於零偏壓之情況下進行(例如,自由基驅動),而鹵素基電漿處理126可於低偏壓之情況下進行。
依據本發明之實施例,圖2顯示包含實質各向異性的蝕刻處理之處理基板的例示性處理。圖2之處理可為本文所述之其他處理的特定實施例,例如圖1之處理。相似標示的元件可如前述。
參照圖2,顯示在處理基板之處理200的初始階段201時的化合物材料210,其包含暴露表面212、內部214、及底表面213。遮罩層211被設置於暴露表面212上。應注意,為了簡潔和清楚起見,在此處及下文中採用慣例,其中在各種實施例中,依附於圖案x10的元件可為化合物材料之相關實施例。亦藉由結合前述的三位數編號系統使用相似用語而針對經明確說明的其他元件採用類似慣例。
顯示氫處理階段202期間的化合物材料210,在該階段中,暴露表面212係暴露於在低壓下進行的氫基電漿處理222。在許多實施例中,氫基電漿處理222係在低於約30 mTorr之壓力下進行,而在某些實施例中係在介於約3 mTorr至約30 mTorr之間的壓力下進行。歸因於低壓,氫基電漿處理222主要包含氫離子223。氫離子223(例如H+ )可有利地包含不可忽略的方向性(例如垂直),其有助於暴露表面212之水平表面的優先暴露。
遮罩層211屏蔽化合物材料210,並促成氫離子223之暴露圖案。從暴露表面212及內部214的一部分形成經改質部分218。經改質部分218具有經改質部分厚度219,其可取決於氫的擴散度。在許多實施例中,經改質部分厚度219小於約5 nm,且在某些實施例中係介於約1 nm至約3 nm之間。例如,經改質部分厚度219可與化合物材料210之單層或若干原子層的厚度相等。
仍參照圖2,接著,說明鹵素處理階段204期間的化合物材料210,在該階段中,暴露表面212係暴露於鹵素基電漿處理226。鹵素基電漿處理226亦可於低壓下進行,但亦可於較高溫度下進行。在許多實施例中,鹵素基電漿處理226係在低於約30 mTorr的壓力下進行,且在某些實施例中係在約3 mTorr至約30 mTorr之間的壓力下進行。或者,鹵素基電漿處理226可在大於30 mTorr的壓力下進行。
鹵素基電漿處理226將全部或一些的經改質部分218移除,如圖所示。鹵素基電漿處理226包含鹵素基自由基227(例如Cl•)及/或鹵素基離子(例如Cl- )。在一實施例中,鹵素基電漿處理226為基於氯之電漿處理。亦可使用其他合適的鹵素基自由基及/或鹵素基離子的輸送方法。
歸因於氫基電漿處理222的方向性,使得由鹵素基電漿處理226所引起的蝕刻處理有利地為實質各向異性。亦即,處理200可優先蝕刻水平表面(亦即,視線(line of sight))。例如,相較於水平表面,可以慢得多的速率(例如 < 5%)蝕刻化合物材料210的非水平表面。
蝕刻處理的速率及品質可取決於:相對於化合物材料210之未經改質部分(例如,其餘的內部214),鹵素基電漿處理226對經改質部分218的選擇性。該選擇性亦可有利地自限制處理200,從而促成對化合物材料的精確移除。經移除層可為單層或並非單層。例如,經移除層可為幾個層或若干層。經移除層的厚度可取決於在氫基電漿處理222期間氫的穿透深度。經改質層的數量亦可為劑量(例如,部位密度除以通量、反應的單位概率)的函數。此外,化合物材料210的反應性可取決於溫度。
依據本發明之實施例,圖3顯示處理基板的一例示性處理,其包含實質各向同性的蝕刻處理。圖3之處理可為本文所述之其他處理(例如圖1之處理)的特定實施例。相似標示的元件可如前述。
參照圖3,顯示在處理基板之處理300的初始階段301時的化合物材料310,其包含暴露表面312、內部314、及底表面313。遮罩層311被設置於暴露表面312上。與圖2之處理200相比,處理300在氫處理階段302期間為自由基驅動的,其可有利地引致對化合物材料310的實質各向同性移除,如圖所示。化合物材料310係顯示成在初始階段301之前已將經改質部分厚度319移除。
在氫處理階段302期間,將包含氫基自由基323(例如H•)的氫基電漿處理322應用於暴露表面312。例如,可於高壓下以低、零、或反向偏壓(例如,排斥氫基離子的偏壓)進行氫基電漿處理322。在許多實施例中,氫基電漿處理322係在大於約100 mTorr的壓力下進行。
應注意,化合物材料310的非水平表面亦被氫基自由基323所改質,如圖所示。氫基電漿處理322所引起的方向性缺乏可歸因於高壓的氫基自由基以很小的方向性或無方向性地擴散至暴露表面。或者,亦可使用非電漿方法以作為氫產生器(例如高壓微波氫產生器(如遠程源)),其可有利地致使不產生氫基離子。此外,亦可採用其他合適的方法以輸送氫基自由基。
與圖2之處理200相似,接著,在鹵素處理階段304期間將鹵素基電漿處理326應用於暴露表面312。所得的經改質部分318之移除情況有利地為實質各向同性的。例如,實質各向同性蝕刻處理所提供的水平蝕刻能力可有利地在涉及奈米片、奈米線、GAA結構、閘極回蝕、較小製程節點(例如3 nm)等的加工處理中獲得適用性。
在許多實施例中,鹵素基電漿處理326係在低壓(例如3-30 mTorr)下進行,但亦可在較高壓力下進行。同樣地,歸因於氫處理階段302期間對化合物材料310的氫基改質,使得處理300可為自限性的(例如,未經改質之化合物材料的蝕刻速率非常低,儘管並非零)。
如前所述,化合物材料310的經移除層可為單層或並非單層,且可取決於各種因素。鹵素基電漿處理326可利用混合電漿,在該混合電漿中,離子具有優先方向。然而,可藉由調整製程參數而將鹵素基離子328的方向性效應調除,從而有利地改善對真正各向同性蝕刻處理的近似性,或甚至實現有效的各向同性蝕刻。
依據本發明之實施例,圖4顯示包含處理基板之處理的例示方法的示意性時序圖。圖4之示意性時序圖可為包含一處理的方法,其中該處理為本文所述其他處理(例如圖1之處理)之特定實施例。相似標示的元件可如前述。
參照圖4,示意性時序圖400包含氫基電漿處理階段440與鹵素基電漿處理階段445的交替階段。氫基電漿處理階段440包含氫基電漿處理,其可為如前述的。氫基電漿處理階段440包含代表一氣體流(例如含有氫基物種的氣體)的化學改質脈衝441。化學改質脈衝441包含一化學改質脈衝歷時442,其小於或等於氫基電漿處理階段440的歷時。
在許多實施例中,化學改質脈衝441包含施加至電漿系統以產生電漿的源功率。化學改質脈衝441可為或包含其他施加功率(例如偏壓功率)。例如,偏壓功率可為直流(DC)功率(例如,連續、雙極等)。在某些實施例中,化學改質脈衝441包含施加至電漿系統之約100 W至約200 W之範圍內的功率。在一實施例中,化學改質脈衝441包含施加至電漿系統之大約500 W的功率。然而,在化學改質脈衝441期間施加之功率的大小亦可為其他數值,其取決於特定應用的細節。
在許多實施例中,化學改質脈衝441包含交流(AC)源功率且/或在某些實施例中包含射頻(RF)源功率。在一實施例中,化學改質脈衝441包含高頻(HF)RF源功率。例如,HF RF源功率可處於約13.56 MHz的頻率。在另一實施例中,化學改質脈衝441包含特高頻(VHF) RF源功率。在又另一實施例中,化學改質脈衝441包含超高頻(UHF) RF源功率。然而,當化學改質脈衝441包含RF源功率時,亦可使用其他的頻率範圍。
在某些實施例中,化學改質脈衝歷時442在約5 s至約20 s的範圍內。例如,化學改質脈衝歷時442可為約8 s。然而,對於某些應用而言,化學改質脈衝歷時442可大於20 s或小於5 s。
化學改質脈衝歷時442指示化學改質脈衝441期間的氣體流。在化學改質脈衝441期間,可存在一穩定時段,在該穩定時段期間沒有功率被施加至電漿系統。例如,該穩定時段可為若干秒。在某些實施例中,化學改質脈衝歷時442在脈衝開始時包含約3 s的穩定時段,之後施加RF源功率達至少5 s。亦可利用穩定與施加功率之其他組合。
鹵素基電漿處理階段445包含鹵素基電漿處理,其可為如前述的。鹵素基電漿處理階段445包含代表一氣體流(例如含有鹵素基物種的氣體)的蝕刻脈衝446。在蝕刻脈衝446期間所提供的氣體與化學改質脈衝441期間所提供者不同。蝕刻脈衝446包含蝕刻脈衝歷時447,其小於或等於鹵素基電漿處理階段445的歷時。在某些情況下,在化學改質脈衝441與隨後的蝕刻脈衝之間可存在延遲,以例如用於排淨之目的。
與化學改質脈衝441相似,蝕刻脈衝446可包含施加至電漿系統以產生電漿的源功率及/或偏壓功率,俾在一些或全部的鹵素基電漿處理階段445中產生電漿。在蝕刻脈衝446期間所施加的源功率可與前述的源功率相似,例如在約100 W至約200 W的範圍或約為500 W。然而,在蝕刻脈衝446期間所施加的源功率亦可具有不同的設定,如功率、頻率等。例如,蝕刻脈衝446可包含頻率約為27 MHz的HF RF源功率。在其他實施例中,蝕刻脈衝446可包含頻率在特低頻(VLF)、低頻(LF)、中頻(MF)等之範圍內的RF源功率。
在某些實施例中,蝕刻脈衝歷時447在約5 s至約20 s的範圍內。例如,蝕刻脈衝歷時447可為約8 s。然而,對於某些應用而言,蝕刻脈衝歷時447可大於20 s或小於5 s。化學改質脈衝歷時442不需與蝕刻脈衝歷時447相同,並且可取決於所使用之特定氣體及給定應用的細節。如前所述,在蝕刻脈衝446與隨後的化學改質脈衝之間亦可存在延遲(例如用於排淨之目的)。
依據本發明之實施例,圖5顯示包含處理基板之處理的例示方法的另一示意性時序圖。圖5之示意性時序圖可為包含一處理的方法,其中該處理為本文所述其他處理(例如圖1之處理)之特定實施例。相似標示的元件可如前述。
參照圖5,示意性時序圖500亦包含氫基電漿處理階段540與鹵素基電漿處理階段545的交替階段。示意性時序圖500可為圖4之示意性時序圖400在氫基電漿處理階段與鹵素基電漿處理階段的一或兩者之後包含排淨階段的情況下之特定實施例。
具體而言,可在氫基電漿處理階段540之後包含選用性的氫基化學品排淨階段543,其具有氫基化學品排淨歷時544。替代地或附加地,可在鹵素基電漿處理階段545之後包含選用性的鹵素基化學品排淨階段548,其具有鹵素基化學品排淨歷時549。選用性的氫基化學品排淨階段543可有利地限制氫與蝕刻副產物的相互作用。相似地,選用性的鹵素基化學品排淨階段548可有利地去除蝕刻副產物並限制/避免再沉積。
排淨階段可為對稱的(亦即,氫基化學品排淨歷時544大約等於鹵素基化學品排淨歷時549)或非對稱的,其取決於期望的排淨程度。在一實施例中,氫基化學品排淨歷時544小於鹵素基化學品排淨歷時549。在許多實施例中,氫基電漿處理階段540為至少10 s。在許多實施例中,鹵素基化學品排淨歷時549亦為至少10 s。
依據本發明之實施例,圖6顯示用於電漿處理的系統。圖6之系統可用以執行本文所述之處理及方法之任一者(例如圖1-5之處理及/或圖8-10之方法)。相似標示的元件可如前述。
參照圖6,用於電漿處理的系統600包含真空製程腔室52及源功率耦合元件59。基板50被設置於真空製程腔室52中。真空製程腔室52亦可被稱為電漿腔室、處理腔室、腔室等。基板50可為任何合適的材料或材料組合,且可處於任何的處理階段。在許多實施例中,基板50包含一半導體材料。基板50亦可包含各種絕緣及/或導電材料。在許多實施例中,基板50包含一化合物材料,且在某些實施例中包含III-V材料。例如,基板50可包含InGaAs、GaAs、InP、及其他者之其中一或多者。
源功率耦合元件59係配置以利用來自源功率供應節點65的源功率63在真空製程腔室52內產生電漿54。電漿54係用以處理基板50的暴露表面612。具體而言,可於本文所述之基於氫的電漿處理及/或基於鹵素的電漿處理期間使用電漿54。電漿54可為任何合適類型的電漿。在一實施例中,電漿54為表面波電漿(SWP)。或者,電漿54可為感應耦合式電漿(ICP)、電容耦合式電漿(CCP)、及其他者。在圖6中,電漿54代表氫基電漿及鹵素基電漿兩者,其取決於處理的階段。
提供至真空製程腔室52的氣體可影響電漿組成,因此在兩種類型的電漿處理期間係不同的。例如,在提供氫基自由基及/或氫基離子的氫基電漿處理階段期間,可將包含氫基化學品(H2 )的氣體提供至真空製程腔室52。相似地,可將包含鹵素基化學品(例如,蝕刻劑源氣體如Cl2 )的氣體提供至真空製程腔室52,從而透過在電漿54中形成而直接或間接提供鹵素基自由基及/或鹵素基離子。
源功率供應節點65係耦合至地60,且亦經由源功率產生器電路64而耦合至源功率耦合元件59。在一實施例中,源功率產生器電路64提供AC功率。例如,AC功率可為任何合適頻率(HF、VHF、UHF、MF、LF、VLF等)的RF功率。真空製程腔室52亦可為接地的(例如耦合至地60或單獨的接地連接)。
基板卡盤56係包含於真空製程腔室52中。基板卡盤56係配置以支撐包含暴露表面612的基板50。例如,可將暴露表面612定位以與各種物種進行交互作用,該等物種係由電漿54所形成。可為基板卡盤56提供偏壓功率68。例如,可選用性地使基板卡盤56經由偏壓功率產生器電路66而耦合至偏壓功率供應節點67。例如,偏壓功率產生器電路66可提供DC偏置AC功率。偏壓功率供應節點67亦可接地(例如耦合至地60或單獨的接地連接)。
依據本發明之實施例,圖7顯示用於形成一結構的例示性處理。圖7之用於形成結構的處理可結合本文所述之任何的處理、系統、及方法(例如圖1-5之處理、圖6之系統、及/或圖8-10之方法)。相似標示的元件可如前述。
參照圖7,顯示在用於形成結構的處理700之初始階段701的第一化合物材料710,其覆蓋在第二化合物材料810上。第一化合物材料710包含第一暴露表面712,如圖所示。第二化合物材料810可為整個基板,或者可本身覆蓋在基板之另外的支撐材料上。
在許多實施例中,第一化合物材料710與第二化合物材料810為不同的材料。例如,第一化合物材料710與第二化合物材料810可對各種蝕刻劑具有不同的選擇性,從而促進選擇性蝕刻處理。在某些實施例中,第一化合物材料710為InGaAs,且在一實施例中為In0.53 Ga0.47 As。在一實施例中,第二化合物材料810為InP。
第一化合物材料710可為半導體材料。例如,第一化合物材料710可為經摻雜的半導體材料,且在某些實施例中為經摻雜的III-V材料。在第一化合物材料710為經摻雜的半導體材料之應用中,經摻雜的區域717可具有第一摻雜類型(例如p-),而第一化合物材料710的其餘區域具有相對的第二摻雜類型(例如n+)。
利用乾式蝕刻處理(例如利用一遮罩層及圖2之處理)以各向異性地蝕刻第一化合物材料710的第一暴露表面712,從而引致第一蝕刻後階段705。在InGaAs及InP之特定情況下,可循環地應用氫基電漿處理階段與鹵素基電漿處理階段(例如包含Cl)以對InGaAs進行蝕刻。歸因於該蝕刻處理的準自限制(quasi-self-limiting)特性,使得對移除InGaAs的量之控制可有利地為較高的。因此,該蝕刻處理對InGaAs可能具選擇性或不具選擇性,在某些情況下可能蝕刻掉可容許量的InP。
在所示範例中,第一化合物材料710之部分被移除而形成H-結構,該H-結構具有經由橫桿部73連接的第一端部區域71及第二端部區域72。將第一化合物材料710的部分移除亦使得第二化合物材料810的第二暴露表面812暴露。此時,第一化合物材料710的橫桿部73在三個側面上係暴露的,且包含經摻雜的區域717。接著,可於第一蝕刻後階段705之後在橫桿部73上方形成一閘電極,以形成三閘極鰭式場效電晶體(tri-gate FinFET)。
或者,透過結合另一蝕刻處理,可有利地形成更複雜的非平面III-V特徵部。例如,諸如圖3之實質各向同性蝕刻處理的水平蝕刻(例如底切蝕刻(undercutting etches))對於形成奈米片、奈米線、GAA結構、閘極回蝕結構等而言可為有用的。
利用乾式蝕刻處理以各向同性地蝕刻第二化合物材料810的第二暴露表面812,從而引致第二蝕刻後階段715。用以蝕刻第二化合物材料810的蝕刻劑可對第二化合物材料810具高度選擇性(例如,第一化合物材料710可用作遮罩)。此外,若有需要,亦可保留遮罩層以提供對第一化合物材料710的進一步保護。
在InGaAs及InP之特定情況下,可循環地應用氫基電漿處理階段與電漿處理階段(例如包含CH4 )以選擇性地蝕刻InP。CH4 可蝕刻InP,但不會顯著地蝕刻InGaAs。在某些情況下,CH4 可有利地保護InGaAs的暴露區域(例如透過單層膜生長)。
如圖所示,橫桿部73下方的第二化合物材料810被蝕刻,使得橫桿部73係懸掛的,且所有的四個側面皆係暴露的。應注意,雖然為簡單起見而未顯示,但第一端部區域71及第二端部區域72下方的第二化合物材料810亦可能被部分地蝕刻,使得第一化合物材料710略微懸伸。
此時,可於橫桿部73周圍形成閘極材料,並對其進行圖案化以產生如裝置結構720中所示之閘電極79。經摻雜的區域717現可用作GAA FET裝置的通道77,其中閘電極79在四個側面上完全圍繞通道77。於是第一端部區域71可用作源極/汲極區域75,而第二端部區域用作汲極/源極區域76。當然,亦可利用本文所述之方法及處理以形成GAA FETs以外的其他複雜結構。
處理700可有利地利用化合物材料(如III-V材料)產生複雜的3D結構。處理700可具有僅利用乾式蝕刻處理進行蝕刻的優點,其可促成製程整合(例如HVM)。再者,使用習知技術可能難以處理III-V材料。由於能夠在裝置中使用III-V材料,因此處理700及本文所述之其他方法與處理可有利地促成較小製程節點(例如3 nm)的實現。
依據本發明之實施例,圖8顯示包含處理基板之程序的例示性方法。可利用本文所述之實施例處理及實施例系統以執行圖8的方法。例如,圖8的方法可與圖1–7的實施例之任一者相結合。圖8中的箭頭係意圖指示步驟的順序,而非意圖作為限制。可以任何合適的順序執行以下方法步驟,其對於熟習本技藝者可為顯而易見的。
參照圖8,包含處理基板之程序之方法800的步驟801為在真空製程腔室中接收一基板。該基板包含設置於該基板上的III-V膜層。該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge。
步驟802為利用氫基電漿處理將III-V膜層之暴露表面及內部之一部分的化學組成改質,俾形成III-V膜層的經改質部分。步驟803包含利用氯基電漿處理以移除III-V膜層的經改質部分。
可循環地執行方法800。亦即,在步驟803之後,方法800可選用性地(且重複地)返回至步驟801,如步驟804所示。例如,可循環地執行方法800直到移除期望量的III-V膜層為止。
依據本發明之實施例,圖9顯示包含處理基板之程序的另一例示性方法。可利用本文所述之實施例處理及實施例系統以執行圖9的方法。例如,圖9的方法可與圖1–8的實施例之任一者相結合。圖9中的箭頭係意圖指示步驟的順序,而非意圖作為限制。可以任何合適的順序執行以下方法步驟,其對於熟習本技藝者可為顯而易見的。
參照圖9,包含處理基板之程序之方法900的步驟901為在真空製程腔室中接收一基板。該基板包含設置於該基板上的III-V膜層。該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge。
步驟902包含利用氯基電漿預處理對該暴露表面進行處理,以在該暴露表面上形成一鈍化層。步驟903為利用氫基電漿處理對該基板進行處理,以在鈍化層與內部之間形成氫介面層。接著,在步驟904中利用氯基電漿處理將鈍化層移除,以使內部暴露。
可循環地執行方法900。亦即,在步驟904之後,方法900可選用性地(且重複地)經由步驟905而返回至步驟901。例如,可循環地執行方法900直到移除期望量的III-V膜層為止。
依據本發明之實施例,圖10顯示包含處理一基板之程序的又另一例示性方法。可利用本文所述之實施例處理及實施例系統以執行圖10的方法。例如,圖10的方法可與圖1-9的實施例之任一者相結合。圖10中的箭頭係意圖指示步驟的順序,而非意圖作為限制。可以任何合適的順序執行以下方法步驟,其對於熟習本技藝者可為顯而易見的。
參照圖10,包含處理基板之程序之方法1000的步驟1001為在真空製程腔室中接收一基板。該基板包含設置於該基板上的III-V膜層。該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge。
步驟1002為利用氫基電漿處理將III-V膜層之暴露表面及內部之一部分的化學組成改質,俾形成III-V膜層的經改質部分。在步驟1003中利用鹵素基電漿處理以移除III-V膜層的經改質部分。步驟1004包含將該鹵素基電漿處理中的鹵素基化學品從該真空製程腔室中排淨。
可循環地執行方法1000。亦即,在步驟1004之後,方法1000可選用性地(且重複地)返回至步驟1001,如步驟1005所示。例如,可循環地執行方法1000直到移除期望量的III-V膜層為止。
在此將本發明的例示實施例總結。從整體說明書及本文提出的申請專利範圍亦可理解其他實施例。
範例1. 一種處理基板的方法,包含:在一真空製程腔室中接收一基板,該基板包含設置於該基板上的III-V膜層,該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge;利用氫基電漿處理將該III-V膜層之該暴露表面及該內部之一部分的化學組成改質,俾形成該III-V膜層的經改質部分;利用氯基電漿處理以移除該III-V膜層的該經改質部分;及重複進行對該III-V膜層的改質與移除步驟,直到從該基板移除預定量的該III-V膜層為止。
範例2. 如範例1之方法,其中移除該經改質部分的步驟包含對該III-V膜層之該經改質部分進行實質各向異性的蝕刻處理。
範例3. 如範例2之方法,其中該氯基電漿處理包含小於約30 mTorr的壓力。
範例4. 如範例1之方法,其中移除該經改質部分的步驟包含對該III-V膜層之該經改質部分進行實質各向同性的蝕刻處理。
範例5. 如範例4之方法,其中該氯基電漿處理包含大於約100 mTorr的壓力。
範例6. 如範例1至5之其中一者之方法,其中該III-V膜層包含Ga及As。
範例7. 如範例6之方法,其中該III-V膜層為InGaAs。
範例8. 如範例1至7之其中一者之方法,更包含:在移除該經改質部分之後且在重複進行改質與移除步驟之前,將該氯基電漿處理中的氯基化學品從該真空製程腔室中排淨。
範例9. 如範例8之方法,更包含:在將該暴露表面的化學組成改質之後且在移除該經改質部分之前,將該氫基電漿處理中的氫基化學品從該真空製程腔室中排淨,其中將該氫基化學品從該真空製程腔室中排淨之步驟的歷時小於將該氯基化學品從該真空製程腔室中排淨之步驟的歷時。
範例10. 如範例1至9之其中一者之方法,其中該III-V膜層之該經改質部分小於約5 nm。
範例11. 一種處理基板的方法,包含:在一真空製程腔室中接收一基板,該基板包含設置於該基板上的III-V膜層,該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge;利用氯基電漿預處理對該暴露表面進行處理,以在該暴露表面上形成一鈍化層;利用氫基電漿處理對該基板進行處理,以在該鈍化層與該內部之間形成一氫介面層;利用氯基電漿處理將該鈍化層及該氫介面層移除,以使該內部暴露;及重複對該暴露表面進行處理的步驟、對該基板進行處理的步驟、及將該鈍化層與該氫介面層移除的步驟,直到從該基板移除預定量的該III-V膜層為止。
範例12. 如範例11之方法,其中該氯基電漿處理包含大於約100 mTorr的壓力。
範例13. 如範例11及12之其中一者之方法,其中該III-V膜層包含Ga及As。
範例14. 如範例13之方法,其中該III-V膜層為InGaAs。
範例15. 如範例11至14之其中一者之方法,其中:在該氯基電漿預處理期間及該氫基電漿處理期間不施加偏壓功率至該基板;且該氯基電漿預處理及該氫基電漿處理兩者皆包含大於約100 mTorr的壓力。
範例16. 如範例15之方法,更包含:在該氯基電漿處理期間施加介於約100 W至約200 W之間的偏壓功率至該基板,且其中該氯基電漿處理包含大於約100 mTorr的壓力。
範例17. 一種處理基板的方法,包含:在一真空製程腔室中接收一基板,該基板包含設置於該基板上的III-V膜層,該III-V膜層包含一暴露表面、在該暴露表面下方的一內部、及下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge;利用氫基電漿處理將該III-V膜層之該暴露表面及該內部之一部分的化學組成改質,俾形成該III-V膜層的經改質部分;利用鹵素基電漿處理以移除該III-V膜層的該經改質部分;將該鹵素基電漿處理中的鹵素基化學品從該真空製程腔室中排淨;及重複將該暴露表面的化學組成改質的步驟、移除該III-V膜層的該經改質部分的步驟、及將該鹵素基化學品從該真空製程腔室中排淨的步驟,直到從該基板移除預定量的該III-V膜層為止。
範例18. 如範例17之方法,其中該III-V膜層包含Ga及As。
範例19. 如範例17及18之其中一者之方法,其中該鹵素基電漿處理為氯基電漿處理,且該鹵素基化學品為氯基化學品。
範例20. 如範例17至19之其中一者之方法,更包含:在將該暴露表面的化學組成改質之後且在移除該經改質部分之前,將該氫基電漿處理中的氫基化學品從該真空製程腔室中排淨。
雖然已參照說明性實施例而描述本發明,但此實施方式章節不應被解釋為具限制性。該等說明性實施例之修改及組合及本發明之其他實施例對於參照實施方式後的熟習本技藝者而言係顯而易見的。因此,意圖使隨附的申請專利範圍任何此等修改或實施例。
33:選用性鈍化層 35:選用性暴露表面 37:選用性氫介面層 50:基板 52:真空製程腔室 54:電漿 56:基板卡盤 59:源功率耦合元件 60:地 63:源功率 64:源功率產生器電路 65:源功率供應節點 66:偏壓功率產生器電路 67:偏壓功率供應節點 68:偏壓功率 71:第一端部區域 72:第二端部區域 73:橫桿部 75:源極/汲極區域 76:汲極/源極區域 77:通道 79:閘電極 100:處理 101:初始階段 102:氫處理階段 103:氫處理後階段 104:鹵素處理階段 105:蝕刻後階段 110:化合物材料 112:暴露表面 113:底表面 114:內部 116:部分 118:經改質部分 122:氫基電漿處理 123:氫基化學品 126:鹵素基電漿處理 127:鹵素基化學品 200:處理 201:初始階段 202:氫處理階段 204:鹵素處理階段 210:化合物材料 211:遮罩層 212:暴露表面 213:底表面 214:內部 218:經改質部分 219:經改質部分厚度 222:氫基電漿處理 223:氫離子 226:鹵素基電漿處理 227:鹵素基自由基 300:處理 301:初始階段 302:氫處理階段 304:鹵素處理階段 310:化合物材料 311:遮罩層 312:暴露表面 313:底表面 314:內部 318:經改質部分 319:經改質部分厚度 322:氫基電漿處理 323:氫基自由基 326:鹵素基電漿處理 328:鹵素基離子 440:氫基電漿處理階段 441:化學改質脈衝 442:化學改質脈衝歷時 445:鹵素基電漿處理階段 446:蝕刻脈衝 447:蝕刻脈衝歷時 540:氫基電漿處理階段 543:氫基化學品排淨階段 544:氫基化學品排淨歷時 545:鹵素基電漿處理階段 548:鹵素基化學品排淨階段 549:鹵素基化學品排淨歷時 600:系統 612:暴露表面 700:處理 701:初始階段 705:第一蝕刻後階段 710:第一化合物材料 712:第一暴露表面 715:第二蝕刻後階段 717:經摻雜的區域 720:裝置結構 800:方法 801:步驟 802:步驟 803:步驟 804:步驟 810:第二化合物材料 812:第二暴露表面 900:方法 901:步驟 902:步驟 903:步驟 904:步驟 905:步驟 1000:方法 1001:步驟 1002:步驟 1003:步驟 1004:步驟 1005:步驟
為了更完整地理解本發明及其優點,現結合附圖而參照以下描述,其中:
依據本發明之實施例,圖1顯示利用氫基電漿處理及鹵素基電漿處理以處理基板的例示性處理;
依據本發明之實施例,圖2顯示包含實質各向異性的蝕刻處理之處理基板的例示性處理;
依據本發明之實施例,圖3顯示包含實質各向同性的蝕刻處理之處理基板的例示性處理;
依據本發明之實施例,圖4顯示包含處理基板之處理的例示方法的示意性時序圖;
依據本發明之實施例,圖5顯示包含處理基板之處理的例示方法的另一示意性時序圖;
依據本發明之實施例,圖6顯示用於電漿處理的系統;
依據本發明之實施例,圖7顯示用於形成一結構的例示性處理;
依據本發明之實施例,圖8顯示包含處理基板之程序的例示性方法;
依據本發明之實施例,圖9顯示包含處理基板之程序的另一例示性方法;以及
依據本發明之實施例,圖10顯示包含處理基板之程序的又另一例示性方法。
除非另外指出,否則在不同圖示中之對應的數字及符號一般指涉對應的部件。該等圖式係繪製以清楚地顯示實施例的相關態樣,且未必係按比例繪製。在該等圖式中所繪製之特徵的邊緣未必指示該特徵的範圍之終止。
33:選用性鈍化層
35:選用性暴露表面
37:選用性氫介面層
100:處理
101:初始階段
102:氫處理階段
103:氫處理後階段
104:鹵素處理階段
105:蝕刻後階段
110:化合物材料
112:暴露表面
113:底表面
114:內部
116:部分
118:經改質部分
122:氫基電漿處理
123:氫基化學品
126:鹵素基電漿處理
127:鹵素基化學品

Claims (22)

  1. 一種處理基板的方法,包含: 在一真空製程腔室中接收一基板,該基板包含設置於該基板上的III-V膜層,該III-V膜層包含 一暴露表面, 一內部,位在該暴露表面的下方,及 下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge; 利用氫基電漿處理將該III-V膜層之該暴露表面及該內部之一部分的化學組成改質,俾形成該III-V膜層的經改質部分; 利用氯基電漿處理以移除該III-V膜層的該經改質部分;及 重複進行對該III-V膜層的改質與移除步驟,直到從該基板移除預定量的該III-V膜層為止。
  2. 如請求項1之處理基板的方法,其中移除該經改質部分的步驟包含對該III-V膜層之該經改質部分進行實質各向異性的蝕刻處理。
  3. 如請求項2之處理基板的方法,其中該氯基電漿處理包含小於約30 mTorr的壓力。
  4. 如請求項1之處理基板的方法,其中移除該經改質部分的步驟包含對該III-V膜層之該經改質部分進行實質各向同性的蝕刻處理。
  5. 如請求項4之處理基板的方法,其中該氯基電漿處理包含大於約100 mTorr的壓力。
  6. 如請求項1之處理基板的方法,其中該III-V膜層包含Ga及As。
  7. 如請求項6之處理基板的方法,其中該III-V膜層為InGaAs。
  8. 如請求項1之處理基板的方法,更包含: 在移除該經改質部分之後且在重複進行改質與移除步驟之前,將該氯基電漿處理中的氯基化學品從該真空製程腔室中排淨。
  9. 如請求項8之處理基板的方法,更包含: 在將該暴露表面的化學組成改質之後且在移除該經改質部分之前,將該氫基電漿處理中的氫基化學品從該真空製程腔室中排淨,其中將該氫基化學品從該真空製程腔室中排淨之步驟的歷時小於將該氯基化學品從該真空製程腔室中排淨之步驟的歷時。
  10. 如請求項1之處理基板的方法,其中該III-V膜層之該經改質部分小於約5 nm。
  11. 一種處理基板的方法,包含: 在一真空製程腔室中接收一基板,該基板包含設置於該基板上的III-V膜層,該III-V膜層包含 一暴露表面, 一內部,位在該暴露表面的下方,及 下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge; 利用氯基電漿預處理對該暴露表面進行處理,以在該暴露表面上形成一鈍化層; 利用氫基電漿處理對該基板進行處理,以在該鈍化層與該內部之間形成一氫介面層; 利用氯基電漿處理將該鈍化層及該氫介面層移除,以使該內部暴露;及 重複對該暴露表面進行處理的步驟、對該基板進行處理的步驟、及將該鈍化層與該氫介面層移除的步驟,直到從該基板移除預定量的該III-V膜層為止。
  12. 如請求項11之處理基板的方法,其中該氯基電漿處理包含大於約100 mTorr的壓力。
  13. 如請求項11之處理基板的方法,其中該III-V膜層包含Ga及As。
  14. 如請求項13之處理基板的方法,其中該III-V膜層為InGaAs。
  15. 如請求項11之處理基板的方法,其中: 在該氯基電漿預處理期間及該氫基電漿處理期間不施加偏壓功率至該基板。
  16. 如請求項15之處理基板的方法,其中該氯基電漿預處理及該氫基電漿處理兩者皆包含大於約100 mTorr的壓力。
  17. 如請求項16之處理基板的方法,更包含: 在該氯基電漿處理期間,施加介於約100 W至約200 W之間的偏壓功率至該基板。
  18. 如請求項17之處理基板的方法,其中該氯基電漿處理包含大於約100 mTorr的壓力。
  19. 一種處理基板的方法,包含: 在一真空製程腔室中接收一基板,該基板包含設置於該基板上的III-V膜層,該III-V膜層包含 一暴露表面, 一內部,位在該暴露表面的下方,及 下列其中一或多者:Al、Ga、In、N、P、As、Sb、Si、或Ge; 利用氫基電漿處理將該III-V膜層之該暴露表面及該內部之一部分的化學組成改質,俾形成該III-V膜層的經改質部分; 利用鹵素基電漿處理以移除該III-V膜層的該經改質部分; 將該鹵素基電漿處理中的鹵素基化學品從該真空製程腔室中排淨;及 重複將該暴露表面的化學組成改質的步驟、移除該III-V膜層的該經改質部分的步驟、及將該鹵素基化學品從該真空製程腔室中排淨的步驟,直到從該基板移除預定量的該III-V膜層為止。
  20. 如請求項19之處理基板的方法,其中該III-V膜層包含Ga及As。
  21. 如請求項19之處理基板的方法,其中該鹵素基電漿處理為氯基電漿處理,且該鹵素基化學品為氯基化學品。
  22. 如請求項19之處理基板的方法,更包含: 在將該暴露表面的化學組成改質之後且在移除該經改質部分之前,將該氫基電漿處理中的氫基化學品從該真空製程腔室中排淨。
TW109117465A 2019-05-28 2020-05-26 乾蝕刻化合物材料的方法 TW202111806A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962853458P 2019-05-28 2019-05-28
US62/853,458 2019-05-28
US16/847,257 US11056347B2 (en) 2019-05-28 2020-04-13 Method for dry etching compound materials
US16/847,257 2020-04-13

Publications (1)

Publication Number Publication Date
TW202111806A true TW202111806A (zh) 2021-03-16

Family

ID=73551407

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109117465A TW202111806A (zh) 2019-05-28 2020-05-26 乾蝕刻化合物材料的方法

Country Status (6)

Country Link
US (2) US11056347B2 (zh)
JP (1) JP2022535212A (zh)
KR (1) KR20220001515A (zh)
CN (1) CN114175215A (zh)
TW (1) TW202111806A (zh)
WO (1) WO2020242762A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210351037A1 (en) * 2018-10-05 2021-11-11 Osram Opto Semiconductors Gmbh Method for producing a semiconductor component comprising performing a plasma treatment, and semiconductor component
US20220406621A1 (en) * 2021-06-17 2022-12-22 Taiwan Semiconductor Manufacturing Co., Ltd. Laser De-Bonding Carriers and Composite Carriers Thereof

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11056347B2 (en) * 2019-05-28 2021-07-06 Tokyo Electron Limited Method for dry etching compound materials
WO2021236359A1 (en) * 2020-05-19 2021-11-25 Tokyo Electron Limited Systems and methods for selective ion mass segregation in pulsed plasma atomic layer etching

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5275687A (en) * 1992-11-20 1994-01-04 At&T Bell Laboratories Process for removing surface contaminants from III-V semiconductors
KR100759808B1 (ko) * 2005-12-08 2007-09-20 한국전자통신연구원 Iii-v 족 반도체 다층구조의 식각 방법 및 이를이용한 수직공진형 표면방출 레이저 제조 방법
US9564359B2 (en) 2014-07-17 2017-02-07 Taiwan Semiconductor Manufacturing Company, Ltd. Conductive structure and method of forming the same
US9474163B2 (en) 2014-12-30 2016-10-18 Asm Ip Holding B.V. Germanium oxide pre-clean module and process
SG10201604524PA (en) * 2015-06-05 2017-01-27 Lam Res Corp ATOMIC LAYER ETCHING OF GaN AND OTHER III-V MATERIALS
US9659791B2 (en) 2015-07-16 2017-05-23 Applied Materials, Inc. Metal removal with reduced surface roughness
KR102374321B1 (ko) 2015-10-14 2022-03-14 삼성전자주식회사 반도체 장치 제조 방법
JP6693292B2 (ja) 2016-06-20 2020-05-13 東京エレクトロン株式会社 半導体装置の製造方法及び半導体製造装置
US11056347B2 (en) * 2019-05-28 2021-07-06 Tokyo Electron Limited Method for dry etching compound materials

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210351037A1 (en) * 2018-10-05 2021-11-11 Osram Opto Semiconductors Gmbh Method for producing a semiconductor component comprising performing a plasma treatment, and semiconductor component
US11915935B2 (en) * 2018-10-05 2024-02-27 Osram Opto Semiconductors Gmbh Method for producing a semiconductor component comprising performing a plasma treatment, and semiconductor component
US20220406621A1 (en) * 2021-06-17 2022-12-22 Taiwan Semiconductor Manufacturing Co., Ltd. Laser De-Bonding Carriers and Composite Carriers Thereof
US11908708B2 (en) * 2021-06-17 2024-02-20 Taiwan Semiconductor Manufacturing Co., Ltd. Laser de-bonding carriers and composite carriers thereof

Also Published As

Publication number Publication date
CN114175215A (zh) 2022-03-11
US20210296132A1 (en) 2021-09-23
JP2022535212A (ja) 2022-08-05
US11605542B2 (en) 2023-03-14
KR20220001515A (ko) 2022-01-05
US11056347B2 (en) 2021-07-06
US20200381261A1 (en) 2020-12-03
WO2020242762A1 (en) 2020-12-03

Similar Documents

Publication Publication Date Title
TW202111806A (zh) 乾蝕刻化合物材料的方法
US9287123B2 (en) Techniques for forming angled structures for reduced defects in heteroepitaxy of semiconductor films
US9570317B2 (en) Microelectronic method for etching a layer
US9355856B2 (en) V trench dry etch
US7737042B2 (en) Pulsed-plasma system for etching semiconductor structures
KR102264784B1 (ko) 고 밀도 저 에너지 플라즈마에 의한 반도체 표면들의 인터페이스 처리
US20180102259A1 (en) Cobalt-containing material removal
KR20180085807A (ko) 세정 방법
US8987140B2 (en) Methods for etching through-silicon vias with tunable profile angles
KR20150109401A (ko) 실리콘 질화물 유전체 필름을 패터닝하는 방법
JP2023026624A (ja) 基板処理システム
TWI593014B (zh) 表面介面工程方法
TW201901776A (zh) 磊晶矽上之非晶矽的選擇性蝕刻
JP2009076711A (ja) 半導体装置の製造方法
JP6424249B2 (ja) シリコン及びゲルマニウムを含む基板におけるシリコンの優先的酸化のための方法
Frye et al. ICP etching of GaN microstructures in a Cl2–Ar plasma with subnanometer-scale sidewall surface roughness
US20200006081A1 (en) Method of Isotropic Etching of Silicon Oxide Utilizing Fluorocarbon Chemistry
CN107342312B (zh) 纳米线结构的制作方法
JPH053178A (ja) 半導体装置の製造方法
US20240055265A1 (en) Treatment methods for silicon nanosheet surfaces
JP2011100822A (ja) 半導体素子加工方法
CN117672846A (zh) 一种功率器件的制作方法
JP2004063921A (ja) 半導体装置の製造方法
CN116313770A (zh) 凹槽刻蚀方法及鳍式场效应晶体管的制造方法
TW202145328A (zh) 基板處理方法及基板處理裝置