TW202101711A - 半導體封裝 - Google Patents

半導體封裝 Download PDF

Info

Publication number
TW202101711A
TW202101711A TW108134758A TW108134758A TW202101711A TW 202101711 A TW202101711 A TW 202101711A TW 108134758 A TW108134758 A TW 108134758A TW 108134758 A TW108134758 A TW 108134758A TW 202101711 A TW202101711 A TW 202101711A
Authority
TW
Taiwan
Prior art keywords
layer
connection
wiring
semiconductor package
disposed
Prior art date
Application number
TW108134758A
Other languages
English (en)
Other versions
TWI818088B (zh
Inventor
李潤泰
金漢
金亨俊
Original Assignee
南韓商三星電機股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電機股份有限公司 filed Critical 南韓商三星電機股份有限公司
Publication of TW202101711A publication Critical patent/TW202101711A/zh
Application granted granted Critical
Publication of TWI818088B publication Critical patent/TWI818088B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/07Structure, shape, material or disposition of the bonding areas after the connecting process
    • H01L24/09Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49527Additional leads the additional leads being a multilayer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49531Additional leads the additional leads being a wiring board
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0233Structure of the redistribution layers
    • H01L2224/02331Multilayer structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02377Fan-in arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13025Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73259Bump and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1041Special adaptations for top connections of the lowermost container, e.g. redistribution layer, integral interposer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1076Shape of the containers
    • H01L2225/1088Arrangements to limit the height of the assembly
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/145Organic substrates, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Control And Other Processes For Unpacking Of Materials (AREA)

Abstract

一種半導體封裝包括:框架,具有上面配置有終止元件層的凹陷部;半導體晶片,包括本體及貫通孔,本體具有上面配置有連接墊的第一表面以及與第一表面相對的第二表面,貫通孔貫穿第一表面與第二表面之間的區域的至少部分,第二表面面對終止元件層;包封體,覆蓋框架及半導體晶片中的每一者的至少部分且填充凹陷部的至少部分;第一連接結構,配置於框架的下側上及半導體晶片的第一表面上,且包括第一重佈線層;以及第二連接結構,配置於框架的上側上及半導體晶片的第二表面上,且包括第二重佈線層。

Description

半導體封裝
本發明概念是有關於一種半導體封裝。 [相關申請案的交叉參考]
本申請案主張於2019年6月25日在韓國智慧財產局中提出申請的韓國專利申請案第10-2019-0075393號的優先權的權益,所述韓國專利申請案的全部揭露內容出於全部目的併入本案供參考。
隨著智慧型電子裝置近來的發展,在此種裝置中使用的組件的規格亦一直在提高。舉例而言,應用處理器(application processor,AP)(智慧型電子裝置的核心晶片)的規格正在迅速發展。應用處理器(智慧型裝置的核心組件)以各種方式封裝。
本發明概念的態樣意欲提供一種良率(yield)可提高且製造成本可降低的半導體封裝。
本發明概念的態樣意欲提供一種可在其中設計最佳化的訊號線的半導體封裝。
根據本發明概念的態樣,引入一種包括多個配線層且具有呈盲空腔(blind cavity)形式的凹陷部的框架,且半導體晶片配置於所述框架中以待封裝。
根據本發明概念的另一態樣,在半導體晶片中形成有貫通孔,且在所述半導體晶片上方及所述半導體晶片下方分別配置有包括訊號圖案、電源圖案及/或接地圖案的重佈線層。
根據本發明概念的態樣,一種半導體封裝包括:框架,具有電性連接至彼此的多個配線層,且具有上面配置有終止元件層的凹陷部;半導體晶片,包括本體及貫通孔,所述本體具有上面配置有連接墊的第一表面以及與所述第一表面相對的第二表面,所述貫通孔貫穿所述本體的所述第一表面與所述第二表面之間的區域的至少部分,所述第二表面面對所述終止元件層;包封體,覆蓋所述框架及所述半導體晶片中的每一者的至少部分,且填充所述凹陷部的至少部分;第一連接結構,配置於所述框架的下側上及所述半導體晶片的所述第一表面上,且包括第一重佈線層;以及第二連接結構,配置於所述框架的上側上及所述半導體晶片的所述第二表面上,且包括第二重佈線層。
根據本發明概念的態樣,一種半導體封裝包括:第一連接結構及第二連接結構,各自具有一或多個重佈線層;框架,配置於所述第一連接結構與所述第二連接結構之間,且具有凹陷部,所述凹陷部暴露出部分地嵌入於所述第二連接結構中的導電層;半導體晶片,配置於所述凹陷部中,且包括本體及貫通孔,所述本體具有上面配置有連接墊的第一表面以及與所述第一表面相對的第二表面,所述貫通孔貫穿所述本體且藉由配置於所述貫通孔與所述導電層之間的電性連接構件連接至所述導電層,所述第二表面面對所述終止元件層;以及包封體,填充所述凹陷部的至少部分,且配置於所述第二表面與所述導電層之間。
在下文中,將參照所附圖式闡述本發明概念的實例。為清晰起見,可誇大或減小圖式中的構成元件的形狀及尺寸。 電子裝置
圖1為示出電子裝置系統的實例的方塊示意圖。
參照圖1,電子裝置1000中可容置主板1010。主板1010可包括物理連接至或電性連接至主板1010的晶片相關組件1020、網路相關組件1030、其他組件1040等。該些組件可連接至以下欲闡述的其他組件以形成各種訊號線1090。
晶片相關組件1020可包括:記憶體晶片,例如揮發性記憶體(例如,動態隨機存取記憶體(dynamic random access memory,DRAM))、非揮發性記憶體(例如,唯讀記憶體(read only memory,ROM))、快閃記憶體等;應用處理器晶片,例如中央處理器(例如,中央處理單元(central processing unit,CPU))、圖形處理器(例如,圖形處理單元(graphics processing unit,GPU))、數位訊號處理器、密碼處理器(cryptographic processor)、微處理器、微控制器等;以及邏輯晶片,例如類比至數位轉換器(analog-to-digital converter,ADC)、應用專用積體電路(application-specific integrated circuit,ASIC)等。然而,晶片相關組件1020並非僅限於此,而是亦可包括其他類型的晶片相關組件。另外,晶片相關組件1020可彼此組合。
網路相關組件1030可包括例如以下協定:無線保真(wireless fidelity,Wi-Fi)(電氣及電子工程師學會(Institute of Electrical And Electronics Engineers,IEEE)802.11家族等)、全球互通微波存取(worldwide interoperability for microwave access,WiMAX)(IEEE 802.16家族等)、IEEE 802.20、長期演進(long term evolution,LTE)、僅支援資料的演進(evolution data only,Ev-DO)、高速封包存取+(high speed packet access +,HSPA+)、高速下行封包存取+(high speed downlink packet access +,HSDPA+)、高速上行封包存取+(high speed uplink packet access +,HSUPA+)、增強型資料GSM環境(enhanced data GSM environment,EDGE)、全球行動通訊系統(global system for mobile communications,GSM)、全球定位系統(global positioning system,GPS)、通用封包無線電服務(general packet radio service,GPRS)、分碼多重存取(code division multiple access,CDMA)、分時多重存取(time division multiple access,TDMA)、數位增強型無線電訊(digital enhanced cordless telecommunications,DECT)、藍芽、3G協定、4G協定及5G協定以及繼上述協定之後指定的任何其他無線協定及有線協定。然而,網路相關組件1030並非僅限於此,而是亦可包括多種其他無線標準或協定或者有線標準或協定。另外,網路相關組件1030可與以上所述的晶片相關組件1020一起彼此組合。
其他組件1040可包括高頻電感器、鐵氧體電感器(ferrite inductor)、功率電感器(power inductor)、鐵氧體珠粒(ferrite beads)、低溫共燒陶瓷(low temperature co-fired ceramic,LTCC)、電磁干擾(electromagnetic interference,EMI)濾波器、多層陶瓷電容器(multilayer ceramic capacitor,MLCC)等。然而,其他組件1040並非僅限於此,而是亦可包括用於各種其他目的的被動組件等。另外,其他組件1040可與以上所述的晶片相關組件1020或網路相關組件1030一起彼此組合。
視電子裝置1000的類型而定,電子裝置1000可包括可物理連接至或電性連接至主板1010的其他組件,或可不物理連接至或不電性連接至主板1010的其他組件。該些其他組件可包括例如照相機模組1050、天線1060、顯示器裝置1070、電池1080、音訊編解碼器(未示出)、視訊編解碼器(未示出)、功率放大器(未示出)、羅盤(未示出)、加速度計(未示出)、陀螺儀(未示出)、揚聲器(未示出)、大容量儲存單元(例如硬碟驅動機)(未示出)、光碟(compact disk,CD)驅動機(未示出)、數位多功能光碟(digital versatile disk,DVD)驅動機(未示出)等。然而,該些其他組件並非僅限於此,而是亦可包括視電子裝置1000的類型等而用於各種目的的其他組件。
電子裝置1000可為智慧型電話、個人數位助理(personal digital assistant,PDA)、數位攝影機、數位照相機(digital still camera)、網路系統、電腦、監視器、平板個人電腦(tablet PC)、膝上型個人電腦、隨身型易網機個人電腦(netbook PC)、電視、視訊遊戲機(video game machine)、智慧型手錶、汽車組件等。然而,電子裝置1000並非僅限於此,而是亦可為處理資料的任何其他電子裝置。
圖2為示出電子裝置的實例的立體示意圖。
參照圖2,半導體封裝可於如上所述的各種電子裝置1000中用於各種目的。舉例而言,印刷電路板1110(例如母板等)可容置於智慧型電話1100的本體1101中,且各種電子組件1120可物理連接至或電性連接至印刷電路板1110。另外,可物理連接至或電性連接至印刷電路板1110或可不物理連接至或不電性連接至印刷電路板1110的其他組件(例如照相機模組1130)可容置於本體1101中。電子組件1120中的一些電子組件可為晶片相關組件,例如半導體封裝1121,但並非僅限於此。所述電子裝置不必受限於智慧型電話1100,而是可為如上所述的其他電子裝置。 半導體封裝
一般而言,在半導體晶片中整合有諸多精密的電路。然而,半導體晶片自身可能無法充當已完成的半導體產品,且可能因外部物理性或化學性影響而受損。因此,半導體晶片可能無法單獨使用,但可進行封裝,且在電子裝置等中以封裝狀態使用。
在此種情形中,由於半導體晶片與電子裝置的主板之間存在電性連接方面的電路寬度差異,因而需要半導體封裝。詳言之,半導體晶片的連接墊的尺寸及半導體晶片的連接墊之間的間隔極為精密,但電子裝置中所使用的主板的組件安裝墊的尺寸及主板的組件安裝墊之間的間隔顯著大於半導體晶片的連接墊的尺寸及間隔。因此,可能難以將半導體晶片直接安裝於主板上,而需要用於緩衝半導體晶片與主板之間的電路寬度差異的封裝技術。
視半導體封裝的結構及目的而定,封裝技術所製造的半導體封裝可分類為扇入型半導體封裝或扇出型半導體封裝。
將在下文中參照圖式更詳細地闡述扇入型半導體封裝及扇出型半導體封裝。 扇入型半導體封裝
圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖。
圖4為示出扇入型半導體封裝的封裝製程的剖面示意圖。
參照圖3A至圖4,半導體晶片2220可例如是處於裸露狀態下的積體電路(integrated circuit,IC),半導體晶片2220包括:本體2221,包含矽(Si)、鍺(Ge)、砷化鎵(GaAs)等;連接墊2222,形成於本體2221的一個表面上且包含例如鋁(Al)等導電材料;以及鈍化層2223,其例如是氧化物層、氮化物層等,且形成於本體2221的一個表面上且覆蓋連接墊2222的至少部分。在此種情形中,由於連接墊2222可為顯著小的,因此可能難以將積體電路(IC)安裝於中級印刷電路板(printed circuit board,PCB)上以及電子裝置的主板等上。
因此,根據半導體晶片2220的尺寸,可在半導體晶片2220上形成連接構件2240,以對連接墊2222進行重佈線。連接構件2240可藉由以下步驟來形成:利用例如感光成像介電(photoimageable dielectric,PID)樹脂等絕緣材料在半導體晶片2220上形成絕緣層2241,形成敞露連接墊2222的通孔孔洞2243h,並接著形成配線圖案2242及通孔2243。接著,可形成鈍化層2250以保護連接構件2240,可形成開口2251,且接著,可形成凸塊下金屬層2260等。詳言之,藉由一系列製程,可製造包括例如半導體晶片2220、連接構件2240、鈍化層2250及凸塊下金屬層2260的扇入型半導體封裝2200。
如上所述,扇入型半導體封裝可具有半導體晶片的連接墊(例如,輸入/輸出(input/output,I/O)端子)中的所有者均配置於半導體晶片內部的封裝形式,且可具有優異的電性特性並可以低成本進行生產。因此,已以扇入型半導體封裝的形式製造安裝於智慧型電話中的諸多元件。詳言之,已開發出安裝於智慧型電話中的諸多元件以實施快速的訊號傳輸並同時具有緊湊的尺寸。
然而,由於在扇入型半導體封裝中所有輸入/輸出端子均需要配置於半導體晶片內部,因此扇入型半導體封裝具有顯著的空間限制。因此,難以將此結構應用於具有大量輸入/輸出端子的半導體晶片或具有緊湊尺寸的半導體晶片。另外,由於上述缺點,扇入型半導體封裝可能無法在電子裝置的主板上直接安裝並使用。原因在於,即使藉由重佈線製程增大半導體晶片的輸入/輸出端子的尺寸及半導體晶片的輸入/輸出端子之間的間隔,半導體晶片的輸入/輸出端子的尺寸及半導體晶片的輸入/輸出端子之間的間隔仍不足以使扇入型半導體封裝直接安置於電子裝置的主板上。
圖5為示出扇入型半導體封裝安裝於印刷電路板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。
圖6為示出扇入型半導體封裝嵌入於印刷電路板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖5及圖6,在扇入型半導體封裝2200中,半導體晶片2220的連接墊2222(即,輸入/輸出端子)可藉由印刷電路板2301重佈線,且扇入型半導體封裝2200可在其安裝於印刷電路板2301上的狀態下最終安裝於電子裝置的主板2500上。在此種情形中,可藉由底部填充樹脂2280等來固定焊球2270等,且半導體晶片2220的外側可以模製材料2290等覆蓋。作為另一選擇,扇入型半導體封裝2200可嵌入於單獨的印刷電路板2302中,半導體晶片2220的連接墊2222(即,輸入/輸出端子)可在扇入型半導體封裝2200嵌入於印刷電路板2302中的狀態下,藉由印刷電路板2302重佈線,且扇入型半導體封裝2200可最終安裝於電子裝置的主板2500上。
如上所述,可能難以在電子裝置的主板上直接安裝並使用扇入型半導體封裝。因此,扇入型半導體封裝可安裝於單獨的印刷電路板上,並接著藉由封裝製程安裝於電子裝置的主板上,或者扇入型半導體封裝可在其嵌入於印刷電路板中的狀態下在電子裝置的主板上安裝並使用。 扇出型半導體封裝
圖7為示出扇出型半導體封裝的剖面示意圖。
參照圖7,在扇出型半導體封裝2100的情形中,舉例而言,半導體晶片2120的外側可由包封體2130保護,且半導體晶片2120的連接墊2122可藉由連接構件2140而朝半導體晶片2120之外進行重佈線。在此種情形中,可在連接構件2140上進一步形成鈍化層2150,且可在鈍化層2150的開口中進一步形成凸塊下金屬層2160。可在凸塊下金屬層2160上進一步形成焊球2170。半導體晶片2120可為包括本體2121、連接墊2122、鈍化層(未示出)等的積體電路(IC)。連接構件2140可包括絕緣層2141、形成於絕緣層2141上的重佈線層2142以及將連接墊2122與重佈線層2142電性連接至彼此的通孔2143。
如上所述,扇出型半導體封裝可被形成為輸入/輸出端子藉由形成於半導體晶片上的連接構件向半導體晶片之外進行重佈線的形式。如上所述,在扇入型半導體封裝中,半導體晶片的所有輸入/輸出端子均需要配置於半導體晶片內部。因此,當半導體晶片的尺寸減小時,需減小球的尺寸及節距,進而使得標準化球佈局(standardized ball layout)可能無法在扇入型半導體封裝中使用。另一方面,扇出型半導體封裝具有半導體晶片的輸入/輸出端子藉由形成於半導體晶片上的連接構件朝半導體晶片之外進行重佈線並朝半導體晶片之外進行配置的形式,如上所述。因此,即使在半導體晶片的尺寸減小的情形中,標準化球佈局亦可照樣用於扇出型半導體封裝中,進而使得扇出型半導體封裝無需使用單獨的印刷電路板即可安裝於電子裝置的主板上,如下所述。
圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。
參照圖8,扇出型半導體封裝2100可藉由焊球2170等安裝於電子裝置的主板2500上。亦即,如上所述,扇出型半導體封裝2100包括連接構件2140,連接構件2140形成於半導體晶片2120上且能夠將連接墊2122重佈線至半導體晶片2120的尺寸之外的扇出區域,進而使得標準化球佈局可照樣用於扇出型半導體封裝2100中。因此,扇出型半導體封裝2100無須使用單獨的印刷電路板等即可安裝於電子裝置的主板2500上。
如上所述,由於扇出型半導體封裝無需使用單獨的印刷電路板即可安裝於電子裝置的主板上,因此扇出型半導體封裝可以較使用印刷電路板的扇入型半導體封裝的厚度小的厚度實施。因此,扇出型半導體封裝可小型化及薄化。另外,扇出型電子組件封裝具有優異的熱特性及電性特性,進而使得扇出型電子組件封裝尤其適宜用於行動產品。因此,扇出型電子組件封裝可以較使用印刷電路板(PCB)的一般疊層封裝(package-on-package,POP)類型的形式更緊湊的形式實施,且可解決因翹曲(warpage)現象出現而產生的問題。
儘管本發明概念中的半導體封裝基本上指代用於保護半導體晶片免受外部影響以將半導體晶片安裝於電子裝置的主板等上的封裝技術,然而本發明概念中的半導體封裝的內容亦可被擴展並應用於組件嵌入式板(component-embedded board)等結構。
圖9為示意性地示出半導體封裝的實例的剖面圖。
圖10為示意性地示出圖9所示半導體封裝的區域A的剖面圖。
圖11為示意性地示出圖9所示半導體封裝的第一連接結構的平面區域的平面圖。
參照圖9至圖11,根據實例的半導體封裝500包括第一封裝結構100。舉例而言,根據實例的半導體封裝500可為第一封裝結構100本身。可選地,根據實例的半導體封裝500可更包括配置於第一封裝結構100上的第二封裝結構200。第二封裝結構200可使用第二電性連接金屬290等以疊層封裝形式安裝於第一封裝結構100上。舉例而言,根據實例的半導體封裝500可為包括第一封裝結構100及第二封裝結構200的疊層封裝結構。
第一封裝結構100包括:框架110,具有電性連接至彼此的多個配線層112a、配線層112b、配線層112c及配線層112d,且具有上面配置有終止元件層112dM的凹陷部110H;半導體晶片120,包括本體120B及貫通孔120T,本體120B具有上面配置有連接墊120P的第一表面以及與第一表面相對的第二表面,貫通孔120T貫穿本體120B的第一表面與第二表面之間的區域的至少部分,半導體晶片120以使得第二表面面對終止元件層112dM的方式配置於凹陷部110H中;包封體130,覆蓋框架110及半導體晶片120中的每一者的至少部分且填充凹陷部110H的至少部分;第一連接結構140,配置於框架110的下側上及半導體晶片120的第一表面上,且包括一或多個第一重佈線層142;以及第二連接結構150,配置於框架110的上側上及半導體晶片120的第二表面上,且包括一或多個第二重佈線層152。可視需要在第一連接結構140下方進一步配置第一鈍化層160、凸塊下金屬170、第一電性連接金屬175。此外,可在第二連接結構150的上側上進一步配置第二鈍化層180。此外,可在第二連接結構150的上側上進一步配置被動組件190。
根據實例的半導體封裝500包括框架110,其中第一封裝結構100具有因終止元件層112dM而呈盲部(blind)形式的凹陷部110H。因此,良率可提高且製造成本可降低。舉例而言,當框架110包括具有如上所述的形式的凹陷部110H時,配置於相對於半導體晶片120而言的背側上的第二連接結構150的一部分或全部可在佈置半導體晶片120之前形成。在此種情形中,即使在框架110及/或第二連接結構150的製造製程中發生故障的情形中,亦可不影響相對昂貴的半導體晶片120。因此,良率可提高且成本可降低。
在根據實例的半導體封裝500中,第一封裝結構100包括其中形成有貫通孔120T的半導體晶片120。第一連接結構140及第二連接結構150分別配置於半導體晶片120的下方及半導體晶片120的上方。因此,可藉由此種佈置及配置來設計最佳化的訊號線。舉例而言,第一連接結構140可包括在平面上與半導體晶片120重疊的第一區域R1以及環繞第一區域R1且在平面上與框架110重疊的第二區域。在此種情形中,訊號圖案142S1及訊號圖案142S2可主要設計於與扇入區域對應的第一區域R1中的第一重佈線層142中,且電源及/或接地圖案142PG可主要設計於與扇出區域對應的第二區域R2中的第一重佈線層142中。另外,電源及/或接地圖案152PG可主要由第二連接結構150的第二重佈線層152來設計。在此種情形中,「被主要設計的圖案」意指其被設計成基於平面,佔用50%或大於50%的面積或者90%或大於90%的面積。在此種情形中,半導體晶片120的連接墊120P之中用於訊號連接的連接墊120P1及連接墊120P2可藉由第一重佈線層142的訊號圖案142S1及訊號圖案142S2重佈線。另外,半導體晶片120的電源及/或接地可藉由貫通孔120T電性連接至第二重佈線層152的電源及/或接地圖案152PG,且因此可重佈線。在此種情形中,半導體晶片120的連接墊120P可主要被設計用於訊號連接。此外,用於訊號連接的連接墊120P1及連接墊120P2可藉由配置於與第一重佈線層142的扇入區域對應的區域中的訊號圖案142S1及訊號圖案142S2重佈線。因此,可設計最佳化的訊號線。
第一重佈線層142可在第一區域R1中包括第一訊號圖案142S1,可在自第一區域R1延伸至第二區域R2的區域R3中包括第二訊號圖案142S2,且可在第二區域R2中包括電源及/或接地圖案142PG。連接墊120P可包括電性連接至第一訊號圖案142S1的第一連接墊120P1以及電性連接至第二訊號圖案142S2的第二連接墊120P2。第一連接墊120P1可藉由第一訊號圖案142S1在第一區域R1中重佈線。第二連接墊120P2可藉由第二訊號圖案142S2自第一區域R1重佈線至第二區域R2。在第一連接結構140中,第一訊號圖案142S1與第二訊號圖案142S2可彼此斷接(disconnect),且例如在第一連接結構140內可不連接至彼此。第一訊號圖案142S1可為用於半導體晶片120與外部半導體晶片及/或組件之間的訊號連接的圖案。第二訊號圖案142S2可為欲在稍後闡述的用於半導體晶片120與第二封裝結構200的半導體晶片220之間的訊號連接的圖案。
在此種情形中,第一連接墊120P1可例如在垂直方向上藉由穿過第一訊號圖案142S1的通路PO在第一區域中重佈線。第二連接墊120P2以及第二重佈線層152的訊號圖案152S可藉由依次或反序穿過第二訊號圖案142S2以及所述多個配線層112a、配線層112b、配線層112c及配線層112d的電性通路P1電性連接至彼此。另外,第一重佈線層142的第二區域R2的電源及/或接地圖案142PG與半導體晶片120的貫通孔120T藉由依次或反序穿過所述多個配線層112a、配線層112b、配線層112c及配線層112d的電源及/或接地圖案112PG、第二重佈線層152的電源及/或接地圖案152PG以及終止元件層112dM的電性通路P2電性連接至彼此。藉由此種方式,第一訊號圖案142S1及第二訊號圖案142S2可視其功能單獨地設計,且因此可提供最佳電性通路。此外,半導體晶片120的電源及/或接地可藉由半導體晶片120的背側通路重佈線。因此,可更有效地設計最佳化的訊號線。
被動組件190配置於第一封裝結構100與第二封裝結構200之間。舉例而言,被動組件190可表面安裝於第二第二連接構件150上。被動組件190可電性連接至第二重佈線層152的電源及/或接地圖案152PG,且因此可電性連接至如上所述用於電源及/或接地的電性通路P2,藉此為用於電源及/或接地的電性通路P2提供更穩定的電性特性。
第一電性連接金屬175可包括1-1電性連接金屬175S及1-2電性連接金屬175PG,1-1電性連接金屬175S配置於在平面上與第一區域R1重疊的區域中且電性連接至第一訊號圖案142S1,1-2電性連接金屬175PG配置於在平面上與第二區域R2重疊的區域中且電性連接至第二區域R2的電源及/或接地圖案142PG。因此,訊號可主要在扇入區域中電性連接至電子裝置等,且電源及/或接地可在扇出區域中電性連接至電子裝置等。
半導體晶片120可為包括中央處理單元(CPU)、圖形處理單元(GPU)、神經處理單元(neural processing unit,NPU)、數位訊號處理器單元(digital signal processor unit,DSPU)及/或影像訊號處理器單元(image signal processor unit,ISPU)作為核心單元的系統上晶片(System on Chip,SoC)型應用處理器(AP)晶片。即使當應用處理器晶片用作半導體晶片120時,亦可藉由上述配線設計及佈置等來設計最佳化的訊號線。因此,根據實例的半導體封裝500可易於應用於需要相對高規格的電子裝置。
半導體晶片120可更包括重佈線結構125,重佈線結構125配置於本體120B的第一表面上,且包括一或多個第三重佈線層122。連接墊120P及貫通孔120T可電性連接至所述一或多個第三重佈線層122的至少部分。因此,連接墊120P可主要藉由第三重佈線層122重佈線,且本體120B內部的電源及/或接地線可藉由第三重佈線層122彼此共用,且可接著藉由貫通孔120T重佈線至半導體晶片120的背側。本體120B的側的至少部分可與重佈線結構125的側的至少部分實質上共面。包封體130可覆蓋本體120B的所述側的至少部分及重佈線結構125的所述側的至少部分。如上所述,半導體晶片120可為即使在晶片狀態下亦具有重佈線區域的封裝晶粒(packaged die)。
重佈線結構125與第一連接結構140之間可配置有金屬構件135M。金屬構件135M可將第一重佈線層142與第三重佈線層122電性連接。金屬構件135M可包含例如銅(Cu)等已知的金屬材料。重佈線結構125可藉由金屬構件135M與第一連接結構140分隔開預定距離。包封體130可配置於重佈線結構125與第一連接結構140之間以覆蓋金屬構件135M的側表面的至少部分。
半導體晶片120的第二表面與終止元件層112dM之間可配置有電性連接構件135E。電性連接構件135E可將貫通孔120T與終止元件層112dM電性連接。電性連接構件135E可包含例如錫(Sn)或含錫(Sn)合金等低熔點金屬。舉例而言,電性連接構件135E可為焊球、焊料凸塊等。半導體晶片120的第二表面與終止元件層112dM可藉由電性連接構件135E彼此分隔開預定距離。包封體130可配置於半導體晶片120的第二表面與終止元件層112dM之間以覆蓋電性連接構件135E的側表面的至少部分。
第二封裝結構200包括半導體晶片220。第二封裝結構200的半導體晶片220可為記憶體晶片220。舉例而言,第二封裝結構200可為包括至少一個記憶體晶片220的記憶體結構200。舉例而言,記憶體結構200可包括:電路板210,包括一或多個電路層212;至少一個記憶體晶片220,配置於電路板210上方且藉由接合線220W電性連接至電路層212;模製材料230,覆蓋記憶體晶片220的至少部分;以及第二電性連接金屬290,配置於電路板210下方且電性連接至電路層212。
根據實例的半導體封裝500可以如下方式配置:第二封裝結構200的半導體晶片220藉由第二電性連接金屬290等電性連接至第一封裝結構100的第二連接結構150的第二重佈線層152。在此種情形中,半導體晶片220可如上所述為記憶體晶片220,且記憶體晶片220可藉由以上通路電性連接至第二連接結構150的第二重佈線層152的訊號圖案152S,且因此,可電性連接至如上所述用於訊號的電性通路P1,且因此可藉由最佳通路電性連接至可為應用處理器晶片等的半導體晶片120的第二連接墊120P2。
在下文中,將參照圖式詳細闡述根據實例的半導體封裝500的相應配置。
第一封裝結構100包括:框架110,具有電性連接至彼此的多個配線層112a、配線層112b、配線層112c及配線層112d,且具有上面配置有終止元件層112dM的凹陷部110H;半導體晶片120,包括本體120B及貫通孔120T,本體120B具有上面配置有連接墊120P的第一表面以及與第一表面相對的第二表面,貫通孔120T貫穿本體120B的第一表面與第二表面之間的區域的至少部分,半導體晶片120以使得第二表面面對終止元件層112dM的方式配置於凹陷部110H中;包封體130,覆蓋框架110及半導體晶片120中的每一者的至少部分且填充凹陷部110H的至少部分;第一連接結構140,配置於框架110的下側上及半導體晶片120的第一表面上,且包括一或多個第一重佈線層142;以及第二連接結構150,配置於框架110的上側上及半導體晶片120的第二表面上,且包括一或多個第二重佈線層152。可視需要在第一連接結構140下方進一步配置第一鈍化層160、凸塊下金屬170、第一電性連接金屬175。此外,可在第二連接結構150的上側上進一步配置第二鈍化層180。此外,可在第二連接結構150的上側上進一步配置被動組件190。
在框架110中,視絕緣層111a、絕緣層111b及絕緣層111c的詳細材料而定,可進一步提高第一封裝結構100的剛性(rigidity)。此外,框架110可用於確保包封體130等的厚度均勻性。框架110具有上面配置有終止元件層112dM的凹陷部110H。凹陷部110H貫穿絕緣層111a、絕緣層111b及絕緣層111c。視終止元件層112dM的位置而定,凹陷部110H可僅貫穿絕緣層111a、絕緣層111b及絕緣層111c的部分。半導體晶片120配置於凹陷部110H中。半導體晶片120基於圖式以面朝下的方式配置成使得其與上面配置有連接墊120P的表面相對的表面面對終止元件層112dM。凹陷部110H可具有其壁表面環繞半導體晶片120的形狀。除絕緣層111a、絕緣層111b及絕緣層111c以外,框架110亦包括配線層112a、配線層112b、配線層112c及配線層112d以及配線通孔層113a、配線通孔層113b及配線通孔層113c,藉此提供垂直電性連接通路。在框架110的凹陷部110H的內壁表面上可配置金屬層,以視需要屏蔽電磁波或進行散熱,且金屬層可環繞半導體晶片120。
框架110可包括:第一絕緣層111a;第一配線層112a及第二配線層112b,分別配置於第一絕緣層111a的上表面及下表面上;第一配線通孔層113a,貫穿第一絕緣層111a且將第一配線層112a與第二配線層112b電性連接;第二絕緣層111b,配置於第一絕緣層111a的下表面上且覆蓋第一配線層112a;第三配線層112c,配置於第二絕緣層111b的下表面上;第二配線通孔層113b,貫穿第二絕緣層111b且將第一配線層112a與第三配線層112c電性連接;第三絕緣層111c,配置於第一絕緣層111a的上表面上且覆蓋第二配線層112b;第四配線層112d,配置於第三絕緣層111c的上表面上;以及第三配線通孔層113c,貫穿第三絕緣層111c且將第二配線層112b與第四配線層112d電性連接。
第一絕緣層111a、第二絕緣層111b及第三絕緣層111c的材料並無特別限制。舉例而言,可使用絕緣材料。作為所述絕緣材料,可使用熱固性樹脂,例如環氧樹脂;熱塑性樹脂,例如聚醯亞胺;或者其中將該些樹脂與無機填料混合的樹脂,例如味之素構成膜(Ajinomoto Build-up Film,ABF)。作為另一選擇,可使用其中以例如玻璃纖維、玻璃布或玻璃纖維布等核心材料與無機填料一起浸漬上述樹脂的材料,例如,預浸體(prepreg)樹脂等。第一絕緣層111a的厚度可大於第二絕緣層111b及第三絕緣層111c中的每一者的厚度。第一絕緣層111a可用作核心層,且第二絕緣層111b及第三絕緣層111c可用作構成層(buildup layer)。可視需要引入更多層或更少層的絕緣層。
第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d與第一配線通孔層113a、第二配線通孔層113b及第三配線通孔層113c一起在第一封裝結構100中提供垂直電性連接通路。第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d可視層的設計而執行各種功能。舉例而言,第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d可各自包括電源及/或接地圖案112PG。第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d可各自包括訊號圖案112S。在此種情形中,訊號圖案112S包括除電源及/或接地圖案112PG以外的各種訊號,例如資料訊號等。接地圖案可呈例如平面等平面表面形式。電源圖案與接地圖案可為相同的圖案,且例如,可作為電源平面及接地平面提供。第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d可包括各種類型的通孔接墊等。第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d可藉由已知的鍍覆製程形成,且可各自包括晶種層(seed layer)及鍍覆層。若必要,則可引入更多層或更少層的配線層。
第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d中的每一者的厚度可大於第一重佈線層142中的每一者的厚度。舉例而言,框架110可具有等於或大於半導體晶片120的厚度的厚度,且可選擇預浸體等作為絕緣層111a、絕緣層111b、絕緣層111c及絕緣層112d的材料以維持剛性。配線層112a、配線層112b、配線層112c及配線層112d的厚度可相對大。另一方面,第一連接結構140需要具有微電路及高密度設計。因此,選擇感光成像介電(PID)材料作為第一絕緣層141的材料,且第一重佈線層142的厚度可相對薄。
終止元件層112dM可與第四配線層112d同時形成,且因此可位於與第四配線層112d實質上相同的水平高度處,此僅為實例。舉例而言,終止元件層112dM的位置可視凹陷部110H的深度而變化。舉例而言,在凹陷部110H被形成為僅貫穿第一絕緣層111a及第二絕緣層111b的情形中,終止元件層112dM可配置於與第二配線層112b實質上相同的水平高度處。作為終止元件層112dM的材料,可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料。終止元件層112dM亦可藉由鍍覆製程形成,且可包括晶種層及導體層。終止元件層112dM可為平面面積大於半導體晶片120的第二表面的平面面積的金屬板,但其例示性實施例並非僅限於此。
第一配線通孔層113a、第二配線通孔層113b及第三配線通孔層113c將形成於不同層中的第一配線層112a、第二配線層112b、第三配線層112c及第四配線層112d電性連接,藉此在框架110中形成電性通路。第一配線通孔層113a、第二配線通孔層113b及第三配線通孔層113c可由例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第一配線通孔層113a、第二配線通孔層113b及第三配線通孔層113c可包括訊號通孔、電源通孔、接地通孔等,且電源通孔與接地通孔可為相同的通孔。第一配線通孔層113a、第二配線通孔層113b及第三配線通孔層113c中的每一者的配線通孔可為填充有金屬材料的通孔,或者可為在沿通孔孔洞的壁表面形成金屬材料時共形地形成的通孔。第一配線通孔層113a的配線通孔可具有沙漏形狀或圓柱形形狀。第二配線通孔層113b的配線通孔與第三配線通孔層113c的配線通孔可具有在相反方向上錐化的錐形形狀。第一配線通孔層113a、第二配線通孔層113b及第三配線通孔層113c可藉由鍍覆製程形成,且各自可由晶種層及導體層形成。可視需要引入更多層或更少層的配線通孔層。
半導體晶片120可為以將數百至數百萬個裝置整合至單一晶片中的積體電路(IC)為基礎的封裝型晶片。然而,若必要,則半導體晶片120可為處於裸露狀態下的積體電路,其中未在積體電路上形成單獨的凸塊或重佈線層。積體電路可以主動晶圓為基礎形成。在此種情形中,作為構成半導體晶片120的本體120B的基礎材料(base material),可使用矽(Si)、鍺(Ge)、砷化鎵(GaAs)等。在本體120B中可形成各種電路。連接墊120P被提供用於將半導體晶片120電性連接至其他組件。作為連接墊120P的材料,可使用例如銅(Cu)、鋁(Al)等金屬材料,而無任何特別限制。貫通孔120T貫穿本體120B的上表面與下表面之間的區域的至少部分。貫通孔120T可為矽貫通孔(through-silicon via,TSV)。貫通孔120T的材料並無特別限制,且可使用已知的導電材料而無任何特別限制。可在本體120B上形成暴露出連接墊120P的鈍化膜。鈍化膜可為氧化物膜、氮化物膜等,或者可為氧化物膜與氮化物膜形成的雙層。可在其他需要的位置上進一步配置絕緣膜等。
半導體晶片120可為包括中央處理單元(CPU)、圖形處理單元(GPU)、神經處理單元(NPU)、數位訊號處理器單元(DSPU)及/或影像訊號處理單元(ISPU)作為核心單元的系統上晶片型應用處理器晶片。即使當應用處理器晶片用作半導體晶片120時,亦可藉由如上所述的配線設計及配置的佈置等來設計最佳化的訊號線。因此,根據實例的半導體封裝500可易於應用於需要高規格的電子裝置。
重佈線結構125可配置於半導體晶片120的本體120B上。連接墊120P及貫通孔120T可相應地電性連接至所述一或多個第三重佈線層122的至少部分。因此,連接墊120P可主要藉由第三重佈線層122重佈線,且本體120B內部的電源及/或接地線可藉由第三重佈線層122彼此共用,且可接著藉由貫通孔120T重佈線至半導體晶片120的背側。本體120B的側的至少部分可與重佈線結構125的側的至少部分實質上共面。包封體130可覆蓋本體120B的所述側的至少部分及重佈線結構125的所述側的至少部分。如上所述,半導體晶片120可為即使在晶片狀態下亦具有重佈線區域的封裝晶粒。
重佈線結構125包括:第三絕緣層121,配置於本體120B的第一表面上;第三重佈線層122,配置於第三絕緣層121上;以及第三連接通孔123,在貫穿第三絕緣層121的同時將連接墊120P電性連接至第三重佈線層122。第三連接通孔123的部分可將貫通孔120T電性連接至第三重佈線層122。第三絕緣層121、第三重佈線層122及第三連接通孔123的層數可大於圖式中所示層數。
作為第三絕緣層121的材料,可使用絕緣材料。在此種情形中,可使用感光成像介電(PID)材料作為絕緣材料。在此種情形中,可藉由光通孔引入精細節距,此對於精細電路及高密度設計是有利的,以對連接墊120P及貫通孔120T有效地進行重佈線。當第三絕緣層121具有多層時,其之間的邊界可能彼此不同,或者邊界可能不清楚。
第三重佈線層122可主要對連接墊120P進行重佈線,且另外,可使得貫通孔120T能夠彼此共用。第三重佈線層122可使用例如Cu、Al、Ag、Sn、Au、Ni、Pb、Ti或其合金等金屬材料形成。第三重佈線層122亦可視其設計來執行各種功能,且舉例而言,可包括接地圖案、電源圖案、訊號圖案等。接地圖案可呈例如平面等平坦表面形式。電源圖案與接地圖案可為相同的圖案,例如,電源平面及接地平面。另外,第三重佈線層122可包括各種類型的通孔接墊、電性連接金屬接墊等。第三重佈線層122亦可藉由鍍覆製程形成,且可分別包括晶種層及導體層。
第三連接通孔123將連接墊120P與第三重佈線層122電性連接,且亦可將貫通孔120T與第三重佈線層122電性連接。第三連接通孔123可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第三連接通孔123可包括訊號通孔、電源通孔、接地通孔等。電源通孔與接地通孔可為相同的通孔。第三連接通孔123亦可為分別填充有金屬材料的通孔,或者亦可為在沿通孔孔洞的壁表面形成金屬材料時共形地形成的通孔,或者可具有錐形形狀。第三連接通孔123亦可藉由鍍覆製程形成,且可分別包括晶種層及導體層。
包封體130覆蓋框架110及半導體晶片120中的每一者的至少部分且填充凹陷部110H的至少部分。包封體130包含絕緣材料,且所述絕緣材料的實例可包括非感光成像介電材料,詳言之,包含無機填料及絕緣樹脂的非感光成像介電材料,例如熱固性樹脂(例如環氧樹脂)、熱塑性樹脂(例如聚醯亞胺)或者其中在該些樹脂中含有加強材料(例如無機填料)的樹脂,更詳言之,例如味之素構成膜或環氧樹脂模製化合物等非感光成像介電材料。視需要,可使用其中例如熱固性樹脂或熱塑性樹脂等絕緣樹脂被浸漬例如無機填料及/或玻璃纖維等核心材料的材料。因此,可減少空隙及波狀起伏(undulation)問題,且可促進翹曲控制。若必要,則可使用感光成像包封體(Photo Imageable Encapsulant,PIE)。
金屬構件135M可將第一重佈線層142與第三重佈線層122電性連接。金屬構件135M可包含例如銅(Cu)等已知的金屬材料。重佈線結構125可藉由金屬構件135M與第一連接結構140分隔開。包封體130可在配置於重佈線結構125與第一連接結構140之間的同時覆蓋金屬構件135M的側表面的至少部分。
電性連接構件135E可將貫通孔120T與終止元件層112dM電性連接。電性連接構件135E可包含例如錫(Sn)或含錫(Sn)合金等低熔點金屬。舉例而言,電性連接構件135E可為焊球、焊料凸塊等。半導體晶片120的第二表面與終止元件層112dM可藉由電性連接構件135E彼此分隔開。包封體130可在配置於半導體晶片120的第二表面與終止元件層112dM之間的同時覆蓋電性連接構件135E的側表面的至少部分。
第一連接結構140可對連接墊120P進行重佈線。具有各種功能的連接墊120P可藉由第一連接結構140重佈線,且可視其功能藉由第一電性連接金屬175及第二電性連接金屬290物理連接至及/或電性連接至第一封裝結構100的外部。第一連接結構140包括:第一絕緣層141;第一重佈線層142,配置於第一絕緣層141的下表面上;以及第一連接通孔143,在貫穿第一絕緣層141的同時連接至重佈線層142。第一絕緣層141、第一重佈線層142及第一連接通孔143可在其量上大於或小於圖式中所示的量。舉例而言,層數可視其設計而變化。
作為第一絕緣層141的材料,可使用絕緣材料。在此種情形中,可使用感光成像介電(PID)材料作為絕緣材料。在此種情形中,可藉由光通孔引入精細節距,此對於精細電路及高密度設計是有利的,以對連接墊120P有效地進行重佈線。第一絕緣層141之間的邊界可能彼此不同,且邊界可能不清楚。
第一重佈線層142可對連接墊120P進行重佈線,以將連接墊120P電性連接至第一電性連接金屬175。作為第一重佈線層142的材料,亦可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料。第一重佈線層142亦可視設計來執行各種功能。舉例而言,第一重佈線層142可分別包括電源及/或接地圖案142PG。另外,第一重佈線層142可分別包括第一訊號圖案142S1及第二訊號圖案142S2。接地圖案可呈例如平面等平坦表面形式。電源圖案與接地圖案可為相同的圖案,且例如,電源平面及接地平面。第一重佈線層142可包括各種類型的通孔接墊、電性連接金屬接墊等。第一重佈線層142可藉由鍍覆製程形成,且可分別包括晶種層及導體層。
第一連接通孔143將形成於不同層中的第一重佈線層142電性連接,且另外,可將半導體晶片120的連接墊120P與框架110的第三配線層112c電性連接至第一重佈線層142。第一連接通孔143亦可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第一連接通孔143可包括訊號通孔、電源通孔、接地通孔等。電源通孔與接地通孔可為相同的通孔。第一連接通孔143亦可為填充有金屬材料的通孔,或者可為在沿通孔孔洞的壁表面形成金屬材料時共形地形成的通孔,且另外,可具有錐形形狀。第一連接通孔143亦可藉由鍍覆製程形成,且可分別包括晶種層及導體層。
第二連接結構150可對半導體晶片120的電源及/或接地進行重佈線。半導體晶片120的電源及/或接地可藉由貫通孔120T及第二連接結構150重佈線,且可視其功能藉由第一電性連接金屬175等物理連接至及/或電性連接至第一封裝結構100的外部。第二連接結構150包括:第二絕緣層151;第二重佈線層152,配置於第二絕緣層151的上表面上;以及第二連接通孔153,貫穿第二絕緣層151以連接至第二重佈線層152。第二絕緣層151、第二重佈線層152及第二連接通孔153可在其量上大於或小於圖式中所示的量。舉例而言,層數可視其設計而變化。
作為第二絕緣層151的材料,可使用絕緣材料。在此種情形中,可使用感光成像介電(PID)材料作為絕緣材料。在此種情形中,可藉由光通孔引入精細節距,此對於精細電路及高密度設計是有利的,以對半導體晶片120的電源及/或接地有效地進行重佈線。當第二絕緣層151具有多層時,其之間的邊界可能彼此不同,且邊界可能不清楚。
第二重佈線層152可對半導體晶片120的電源及/或接地進行重佈線,且另外,可對藉由半導體晶片120的第二連接墊120P2傳輸的訊號進行重佈線。第二重佈線層152亦可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第二重佈線層152亦可視設計來執行各種功能。舉例而言,第二重佈線層152可包括電源及/或接地圖案152PG。另外,第二重佈線層152可包括訊號圖案152S。接地圖案可呈例如平面等平坦表面形式。電源圖案與接地圖案可為相同的圖案,且例如,可為電源平面及接地平面。另外,第二重佈線層152可包括各種類型的通孔接墊、電性連接金屬接墊等。第二重佈線層152亦可藉由鍍覆製程形成,且可包括晶種層及導體層。
第二連接通孔153將框架110的終止元件層112dM及第四配線層112d電性連接至第二重佈線層152。第二連接通孔153可使用例如銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金等金屬材料形成。第二連接通孔153可包括訊號通孔、電源通孔、接地通孔等。電源通孔與接地通孔可為相同的通孔。第二連接通孔153亦可為填充有金屬材料的通孔,或者可為在沿通孔孔洞的壁表面形成金屬材料時共形地形成的通孔,且另外,可具有錐形形狀。第二連接通孔153亦可藉由鍍覆製程形成,且可分別包括晶種層及導體層。
第一連接結構140包括在平面上與半導體晶片120重疊的第一區域R1以及環繞第一區域R1且在平面上與框架110重疊的第二區域R2。在此種情形中,藉由第一重佈線層142,訊號圖案142S1及訊號圖案142S2主要設計於與扇入區域對應的第一區域R1中,且電源及/或接地圖案142PG可主要設計於與扇出區域對應的第二區域R2中。另外,電源及/或接地圖案152PG可主要藉由第二連接結構150的第二重佈線層152來設計。在此種情形中,「被主要設計的圖案」意指其被設計成基於平面,佔用50%或大於50%的面積或者90%或大於90%的面積。在此種情形中,半導體晶片120的連接墊120P之中用於訊號連接的連接墊120P1及連接墊120P2可藉由第一重佈線層142的訊號圖案142S1及訊號圖案142S2重佈線。另外,半導體晶片120的電源及/或接地可藉由貫通孔120T電性連接至第二重佈線層152的電源及/或接地圖案152PG,且因此可重佈線。在此種情形中,半導體晶片120的連接墊120P可主要被設計用於訊號連接。此外,用於訊號連接的連接墊120P1及連接墊120P2可藉由配置於與第一重佈線層142的扇入區域對應的區域中的訊號圖案142S1及訊號圖案142S2重佈線。因此,可設計最佳化的訊號線。
第一重佈線層142可在第一區域R1中包括第一訊號圖案142S1且在自第一區域R1延伸至第二區域R2的區域R3中包括第二訊號圖案142S1,且可在第二區域R2中包括電源及/或接地圖案142PG。連接墊120P可包括電性連接至第一訊號圖案142S1的第一連接墊120P1以及電性連接至第二訊號圖案142S2的第二連接墊120P2。第一連接墊120P1可藉由第一訊號圖案142S1在第一區域R1中重佈線。第二連接墊120P2可藉由第二訊號圖案142S2自第一區域R1重佈線至第二區域R2。在第一連接結構140中,第一訊號圖案142S1與第二訊號圖案142S2可彼此斷接,且例如在第一連接結構140內可不連接至彼此。第一訊號圖案142S1可為用於半導體晶片120與外部半導體晶片及/或組件之間的訊號連接的圖案。第二訊號圖案142S2可為欲在稍後闡述的用於半導體晶片120與第二封裝結構200的半導體晶片220之間的訊號連接的圖案。在此種情形中,第一連接墊120P1可例如在垂直方向上藉由穿過第一訊號圖案142S1的通路PO在第一區域中重佈線。第二連接墊120P2以及第二重佈線層152的訊號圖案152S可藉由依次或反序穿過第二訊號圖案142S2以及所述多個配線層112a、配線層112b、配線層112c及配線層112d的電性通路P1電性連接至彼此。另外,第一重佈線層142的第二區域R2的電源及/或接地圖案142PG與半導體晶片120的貫通孔120T可藉由依次或反序穿過所述多個配線層112a、配線層112b、配線層112c及配線層112d的電源及/或接地圖案112PG、第二重佈線層152的電源及/或接地圖案152PG以及終止元件層112dM的電性通路P2電性連接至彼此。藉由此種方式,第一訊號圖案142S1及第二訊號圖案142S2可視其功能單獨地設計,且因此可提供最佳電性通路。此外,半導體晶片120的電源及/或接地可藉由半導體晶片120的背側通路重佈線。因此,可更有效地設計最佳化的訊號線。
第二重佈線層152的層數可與第一重佈線層142的層數相同或可大於第一重佈線層142的層數。在此種情形中,藉由將電源及/或接地設計集中於相對於半導體晶片120而言的背側上,可簡化以半導體晶片120為基礎的前側設計。
第一鈍化層160是用於保護第一連接結構140免受外部物理化學損傷等的附加結構。第一鈍化層160可包含熱固性樹脂。舉例而言,第一鈍化層160可為味之素構成膜,但並非僅限於此。第一鈍化層160可具有開口,以暴露出最下第一重佈線層142的至少部分。開口的數目可為數十至數百萬個,且可具有更多或更少的數目。每一開口可包括多個孔洞。
第一電性連接金屬175亦為附加配置,且是用於將根據實例的半導體封裝500物理連接及/或電性連接至外部的配置。舉例而言,根據實例的半導體封裝500可藉由第一電性連接金屬175安裝於電子裝置的主板上。第一電性連接金屬175可分別配置於第一鈍化層160的開口上。第一電性連接金屬175可分別由例如錫(Sn)或含錫(Sn)合金等低熔點金屬形成。舉例而言,第一電性連接金屬175可由焊料等形成,但此僅為實例,且因此,其材料並非僅限於此。
第一電性連接金屬175可為接腳、球、引腳等。第一電性連接金屬175可由多層或單層形成。第一電性連接金屬175在其由多層形成時可包含銅柱及焊料,且在形成為單層時可包含錫銀焊料或銅,但其實施例並非僅限於此。第一電性連接金屬175的數目、間隔、佈置等不受特別限制,且可根據此項技術中具有通常知識者的設計規格進行充分修改。舉例而言,第一電性連接金屬175的數目可為數十至數百萬個,且可為更多或更少。
第一電性連接金屬175中的至少一者配置於扇出區域中。所述扇出區域指代其中配置有半導體晶片120的區之外的區。扇出型封裝較扇入型封裝更可靠,容許實施多個輸入/輸出端子,且促進三維內連線(3D interconnection)。相較於球柵陣列(Ball Grid Array,BGA)封裝及接腳柵陣列(Land Grid Array,LGA)封裝而言,扇出型封裝可被製造成具有相對減小的厚度,且可具有優異的價格競爭力。
第一電性連接金屬175包括1-1電性連接金屬175S及1-2電性連接金屬175PG,1-1電性連接金屬175S配置於在平面上與第一區域R1重疊的區域中且電性連接至第一訊號圖案142S1,1-2電性連接金屬175PG配置於在平面上與第二區域R2重疊的區域中且電性連接至第二區域R2的電源及/或接地圖案142PG。因此,訊號可主要在扇入區域中電性連接至電子裝置等,且電源及/或接地可在扇出區域中電性連接至電子裝置等。
第一電性連接金屬175可視需要藉由凸塊下金屬170連接至最下第一重佈線層142,且在此種情形中,可提高第一電性連接金屬175的連接可靠性。因此,可提高半導體封裝500的板級可靠性。凸塊下金屬170可藉由已知的金屬化方法使用例如銅(Cu)、鈦(Ti)等金屬形成,但是其例示性實施例並非僅限於此。
第二鈍化層180是用於保護第二連接結構150免受外部物理化學損傷等的附加結構。第二鈍化層180可包含熱固性樹脂。舉例而言,第二鈍化層180可為味之素構成膜,但並非僅限於此。第二鈍化層180可具有開口,以暴露出最上第二重佈線層152的至少部分。開口的數目可為數十至數百萬個,且可具有更多或更少的數目。每一開口可包括多個孔洞。
被動組件190可為已知的晶片型組件。舉例而言,被動組件190可為晶片型電容器或晶片型電感器。詳言之,被動組件190可為晶片型低電感晶片電容器(low inductance chip capacitor,LICC)。被動組件190的數目不受特別限制。被動組件190可表面安裝於第二鈍化層180上。被動組件190可電性連接至第二重佈線層152的電源及/或接地圖案152PG,且因此可電性連接至用於上述電源及/或接地的電性通路P2,藉此為用於電源及/或接地的電性通路P2提供更穩定的電性特性。
第二封裝結構200如上所述包括半導體晶片220。舉例而言,第二封裝結構200包括:電路板210,包括一或多個電路層212;至少一個半導體晶片220,配置於電路板210上方且藉由接合線220W電性連接至電路層212;模製材料230,覆蓋半導體晶片220的至少部分;以及第二電性連接金屬290,配置於電路板210下方且電性連接至電路層212。
電路板210可為已知的印刷電路板(PCB)。舉例而言,電路板210可為已知的球柵陣列(BGA)基板。電路板210可為核心型基板或無核心型基板。
半導體晶片220可為記憶體晶片,例如揮發性記憶體(動態隨機存取記憶體(DRAM))、非揮發性記憶體(唯讀記憶體(ROM))、快閃記憶體等。舉例而言,半導體晶片220可為多個堆疊記憶體。每一半導體晶片220的連接墊可藉由接合線220W電性連接至電路板210的電路層212。接合線220W可為金屬線,例如銅線或金線。半導體晶片220可為將數百至數百萬個裝置整合至一個晶片中的積體電路(IC)。半導體晶片220可藉由黏合構件貼附至電路板212,或者可在垂直方向上堆疊。
模製材料230覆蓋每一半導體晶片220中的每一者的至少部分。模製材料230包含絕緣材料,且所述絕緣材料的實例可包括非感光成像介電材料,詳言之,包含無機填料及絕緣樹脂的非感光成像介電材料,例如熱固性樹脂(例如環氧樹脂)、熱塑性樹脂(例如聚醯亞胺)或者其中在該些樹脂中含有加強材料(例如無機填料)的樹脂,更詳言之,例如味之素構成膜或環氧樹脂模製化合物等非感光成像介電材料。視需要,可使用其中例如熱固性樹脂或熱塑性樹脂等絕緣樹脂被浸漬例如無機填料及/或玻璃纖維等核心材料的材料。因此,可減少空隙及波狀起伏問題,且可促進翹曲控制。若必要,則可使用感光成像包封體(PIE)。
第二電性連接金屬290是將第一封裝結構100與第二封裝結構200物理連接及/或電性連接的配置。第二電性連接金屬290可分別由例如錫(Sn)或含錫(Sn)合金等低熔點金屬形成。舉例而言,第二電性連接金屬290可由焊料等形成,但此僅為實例,且其材料並非僅限於此。第二電性連接金屬290可為接腳、球、引腳等。第二電性連接金屬290可由多層或單層形成。第二電性連接金屬290在其由多層形成時可包含銅柱及焊料,且在形成為單層時可包含錫銀焊料或銅,但其實例並非僅限於此。第二電性連接金屬290的數目、間隔、佈置類型等不受特別限制,且可由此項技術中具有通常知識者根據設計規格進行充分修改。
如上所述,根據例示性實施例,可提供一種良率可提高且製造成本可降低的半導體封裝。
根據例示性實施例,可提供一種可在其中設計最佳化的訊號線的半導體封裝。
在本發明概念中,為方便起見,下側、下部部分、下表面等指代相對於圖式的剖面而言向下的方向,且上側、上部部分及上表面在相反的方向上使用。然而,應注意,對方向的此種定義是為了方便闡釋,且申請專利範圍的權利範圍不受此種方向的說明所特別限制。
在本發明概念中,「被連接」的含義不僅囊括直接連接,而且包括間接連接。另外,用語「電性連接」意指包括物理連接及非連接二者的概念。此外,使用「第一」、「第二」的表達是為了區分各個組件,且並不限制所述組件的次序及/或重要性等。在一些情形中,在不背離權利範圍的條件下,第一組件可被稱為第二組件,且相似地,第二組件亦可被稱為第一組件。
在本發明概念中使用的表達「實例」並不意指同一實施例,而是為強調並闡釋不同的獨特特徵而提供。然而,上述實例並不排除與其他實例的特徵相組合而實施。舉例而言,儘管在具體實例中的說明在另一實例中並未闡述,然而除非所述另一實例另外闡述或相矛盾,否則上述說明可被理解為與另一實例相關的闡釋。
在本發明概念中使用的用語僅用於示出實例,而非旨在限制本發明概念。除非上下文另外清晰地指明,否則單數表達包括複數表達。
100:第一封裝結構 110:框架 110H:凹陷部 111a:絕緣層/第一絕緣層 111b:絕緣層/第二絕緣層 111c:絕緣層/第三絕緣層 112a:配線層/第一配線層 112b:配線層/第二配線層 112c:配線層/第三配線層 112d:配線層/第四配線層 112dM:終止元件層 112PG、142PG、152PG:電源及/或接地圖案 112S、152S:訊號圖案 113a:配線通孔層/第一配線通孔層 113b:配線通孔層/第二配線通孔層 113c:配線通孔層/第三配線通孔層 120、2120、2220:半導體晶片 120B、1101、2121、2221:本體 120P、2122、2222:連接墊 120P1:連接墊/第一連接墊 120P2:連接墊/第二連接墊 120T:貫通孔 121:第三絕緣層 122:第三重佈線層 123:第三連接通孔 125:重佈線結構 130:包封體 135E:電性連接構件 135M:金屬構件 140:第一連接結構 141:第一絕緣層 142:重佈線層/第一重佈線層 142S1:訊號圖案/第一訊號圖案 142S2:訊號圖案/第二訊號圖案 143:第一連接通孔 150:第二連接結構 151:第二絕緣層 152:第二重佈線層 153:第二連接通孔 160:第一鈍化層 170:凸塊下金屬 175:第一電性連接金屬 175PG:1-2電性連接金屬 175S:1-1電性連接金屬 180:第二鈍化層 190:被動組件 200:第二封裝結構/記憶體結構 210:電路板 212:電路層 220:半導體晶片/記憶體晶片 220W:接合線 230、2290:模製材料 290:第二電性連接金屬 500、1121:半導體封裝 1000:電子裝置 1010、2500:主板 1020:晶片相關組件 1030:網路相關組件 1040:其他組件 1050、1130:照相機模組 1060:天線 1070:顯示器裝置 1080:電池 1090:訊號線 1100:智慧型電話 1110、2301、2302:印刷電路板 1120:電子組件 2100:扇出型半導體封裝 2130:包封體 2140、2240:連接構件 2141、2241:絕緣層 2142:重佈線層 2143、2243:通孔 2150、2223、2250:鈍化層 2160、2260:凸塊下金屬層 2170、2270:焊球 2200:扇入型半導體封裝 2242:配線圖案 2243h:通孔孔洞 2251:開口 2280:底部填充樹脂 A、R3:區域 P1、P2:電性通路 PO:通路 R1:第一區域 R2:第二區域
藉由結合所附圖式閱讀以下詳細說明,將更清晰理解本發明概念的以上及其他態樣、特徵以及優點,在所附圖式中: 圖1為示出電子裝置系統的實例的方塊示意圖。 圖2為示出電子裝置的實例的立體示意圖。 圖3A及圖3B為示出扇入型半導體封裝在封裝前及封裝後狀態的剖面示意圖。 圖4為示出扇入型半導體封裝的封裝製程的剖面示意圖。 圖5為示出扇入型半導體封裝安裝於印刷電路板上且最終安裝於電子裝置的主板上之情形的剖面示意圖。 圖6為示出扇入型半導體封裝嵌入於印刷電路板中且最終安裝於電子裝置的主板上之情形的剖面示意圖。 圖7為示出扇出型半導體封裝的剖面示意圖。 圖8為示出扇出型半導體封裝安裝於電子裝置的主板上之情形的剖面示意圖。 圖9為示意性地示出半導體封裝的實例的剖面圖。 圖10為示意性地示出圖9所示半導體封裝的區域A的剖面圖。 圖11為示意性地示出圖9所示半導體封裝的第一連接結構的平面區域的平面圖。
100:第一封裝結構
110:框架
110H:凹陷部
111a:絕緣層/第一絕緣層
111b:絕緣層/第二絕緣層
111c:絕緣層/第三絕緣層
112a:配線層/第一配線層
112b:配線層/第二配線層
112c:配線層/第三配線層
112d:配線層/第四配線層
112dM:終止元件層
112PG、142PG、152PG:電源及/或接地圖案
112S、152S:訊號圖案
113a:配線通孔層/第一配線通孔層
113b:配線通孔層/第二配線通孔層
113c:配線通孔層/第三配線通孔層
120:半導體晶片
120B:本體
120P:連接墊
120P1:連接墊/第一連接墊
120P2:連接墊/第二連接墊
120T:貫通孔
121:第三絕緣層
122:第三重佈線層
123:第三連接通孔
125:重佈線結構
130:包封體
135E:電性連接構件
135M:金屬構件
140:第一連接結構
141:第一絕緣層
142:重佈線層/第一重佈線層
142S1:訊號圖案/第一訊號圖案
142S2:訊號圖案/第二訊號圖案
143:第一連接通孔
150:第二連接結構
151:第二絕緣層
152:第二重佈線層
153:第二連接通孔
160:第一鈍化層
170:凸塊下金屬
175:第一電性連接金屬
175PG:1-2電性連接金屬
175S:1-1電性連接金屬
180:第二鈍化層
190:被動組件
200:第二封裝結構/記憶體結構
210:電路板
212:電路層
220:半導體晶片/記憶體晶片
220W:接合線
230:模製材料
290:第二電性連接金屬
500:半導體封裝
A:區域
P1、P2:電性通路
PO:通路
R1:第一區域
R2:第二區域

Claims (20)

  1. 一種半導體封裝,包括: 框架,具有電性連接至彼此的多個配線層,且所述框架具有上面配置有終止元件層的凹陷部; 半導體晶片,包括本體及貫通孔,所述本體具有上面配置有連接墊的第一表面以及與所述第一表面相對的第二表面,所述貫通孔貫穿所述本體的所述第一表面與所述第二表面之間的區域的至少部分,所述第二表面面對所述終止元件層; 包封體,覆蓋所述框架及所述半導體晶片中的每一者的至少部分,且所述包封體填充所述凹陷部的至少部分; 第一連接結構,配置於所述框架的下側上及所述半導體晶片的所述第一表面上,且所述第一連接結構包括一或多個第一重佈線層;以及 第二連接結構,配置於所述框架的上側上及所述半導體晶片的所述第二表面上,且所述第二連接結構包括一或多個第二重佈線層。
  2. 如申請專利範圍第1項所述的半導體封裝,其中在平面上,所述第一連接結構包括與所述半導體晶片重疊的第一區域以及環繞所述第一區域且與所述框架重疊的第二區域,且 所述一或多個第一重佈線層在所述第一區域中包括第一訊號圖案,所述一或多個第一重佈線層在自所述第一區域延伸至所述第二區域的區域中包括第二訊號圖案,且所述一或多個第一重佈線層在所述第二區域中包括電源圖案及接地圖案中的至少一者。
  3. 如申請專利範圍第2項所述的半導體封裝,其中所述第一訊號圖案與所述第二訊號圖案在所述第一連接結構中彼此斷接。
  4. 如申請專利範圍第2項所述的半導體封裝,其中所述連接墊包括電性連接至所述第一訊號圖案的第一連接墊及電性連接至所述第二訊號圖案的第二連接墊, 所述第一連接墊藉由所述第一訊號圖案在所述第一區域中重佈線,且所述第二連接墊藉由所述第二訊號圖案自所述第一區域重佈線至所述第二區域。
  5. 如申請專利範圍第4項所述的半導體封裝,其中所述多個配線層包括電源圖案及接地圖案中的至少一者, 所述一或多個第二重佈線層包括電源圖案及接地圖案中的至少一者,且 所述第二區域的所述電源圖案及所述接地圖案中的至少一者與所述貫通孔藉由依次或反序穿過所述多個配線層的所述電源圖案及所述接地圖案中的至少一者、所述一或多個第二重佈線層的所述電源圖案及所述接地圖案中的至少一者以及所述終止元件層的電性通路電性連接至彼此。
  6. 如申請專利範圍第5項所述的半導體封裝,更包括被動組件,所述被動組件配置於所述第二連接結構上方, 其中所述被動組件電性連接至所述一或多個第二重佈線層的所述電源圖案及所述接地圖案中的至少一者。
  7. 如申請專利範圍第5項所述的半導體封裝,其中所述多個配線層更包括訊號圖案, 所述一或多個第二重佈線層更包括訊號圖案,且 所述第二連接墊的訊號圖案與所述一或多個第二重佈線層的訊號圖案藉由依次或反序穿過所述第二訊號圖案以及所述多個配線層的所述訊號圖案的電性通路電性連接至彼此。
  8. 如申請專利範圍第7項所述的半導體封裝,更包括記憶體結構,所述記憶體結構配置於所述第二連接結構上方,且所述記憶體結構包括至少一個記憶體晶片, 其中所述記憶體結構藉由電性連接金屬以疊層封裝形式配置於所述第二連接結構上,且 其中所述至少一個記憶體晶片電性連接至所述一或多個第二重佈線層的所述訊號圖案。
  9. 如申請專利範圍第8項所述的半導體封裝,其中所述半導體晶片是應用處理器(AP)晶片。
  10. 如申請專利範圍第2項所述的半導體封裝,更包括電性連接金屬,所述電性連接金屬配置於所述第一連接結構下方, 其中所述電性連接金屬包括第一電性連接金屬及第二電性連接金屬,所述第一電性連接金屬配置於在所述平面上與所述第一區域重疊的區域中且電性連接至所述第一訊號圖案,所述第二電性連接金屬配置於在所述平面上與所述第二區域重疊的區域中且電性連接至所述第二區域的所述電源圖案及所述接地圖案中的至少一者。
  11. 如申請專利範圍第1項所述的半導體封裝,其中所述半導體晶片更包括重佈線結構,所述重佈線結構配置於所述本體的所述第一表面上且包括一或多個第三重佈線層,且 所述連接墊及所述貫通孔分別電性連接至所述一或多個第三重佈線層的至少部分。
  12. 如申請專利範圍第11項所述的半導體封裝,其中所述本體的一側的至少部分與所述重佈線結構的一側的至少部分實質上共面,且 所述包封體覆蓋所述本體的所述一側的至少所述部分及所述重佈線結構的所述一側的至少所述部分。
  13. 如申請專利範圍第11項所述的半導體封裝,更包括金屬構件,所述金屬構件配置於所述重佈線結構與所述第一連接結構之間,且所述金屬構件將所述一或多個第一重佈線層與所述一或多個第三重佈線層電性連接, 其中所述包封體配置於所述重佈線結構與所述第一連接結構之間以覆蓋所述金屬構件的側表面的至少部分。
  14. 如申請專利範圍第1項所述的半導體封裝,更包括電性連接構件,所述電性連接構件配置於所述半導體晶片的所述第二表面與所述終止元件層之間,且所述電性連接構件將所述貫通孔與所述終止元件層電性連接至彼此, 其中所述包封體配置於所述半導體晶片的所述第二表面與所述終止元件層之間以覆蓋所述電性連接構件的側表面的至少部分。
  15. 如申請專利範圍第1項所述的半導體封裝,其中所述框架包括:第一絕緣層;第一配線層及第二配線層,分別配置於所述第一絕緣層的下表面及上表面上;第一配線通孔層,貫穿所述第一絕緣層且將所述第一配線層與所述第二配線層電性連接至彼此;第二絕緣層,配置於所述第一絕緣層的所述下表面上且覆蓋所述第一配線層;第三配線層,配置於所述第二絕緣層的下表面上;第二配線通孔層,貫穿所述第二絕緣層且將所述第一配線層與所述第三配線層電性連接至彼此;第三絕緣層,配置於所述第一絕緣層的所述上表面上且覆蓋所述第二配線層;第四配線層,配置於所述第三絕緣層的上表面上;以及第三配線通孔層,貫穿所述第三絕緣層且將所述第二配線層與所述第四配線層電性連接至彼此, 其中所述第一絕緣層的厚度大於所述第二絕緣層及所述第三絕緣層中的每一者的厚度。
  16. 如申請專利範圍第15項所述的半導體封裝,其中所述終止元件層位於與所述第四配線層實質上相同的水平高度上。
  17. 一種半導體封裝,包括: 第一連接結構及第二連接結構,各自具有一或多個重佈線層; 框架,配置於所述第一連接結構與所述第二連接結構之間,且所述框架具有凹陷部,所述凹陷部暴露出部分地嵌入於所述第二連接結構中的導電層; 半導體晶片,配置於所述凹陷部中,且所述半導體晶片包括本體及貫通孔,所述本體具有上面配置有連接墊的第一表面以及與所述第一表面相對的第二表面,所述貫通孔貫穿所述本體且藉由配置於所述貫通孔與所述導電層之間的電性連接構件連接至所述導電層,所述第二表面面對所述終止元件層;以及 包封體,填充所述凹陷部的至少部分,且所述包封體配置於所述第二表面與所述導電層之間。
  18. 如申請專利範圍第17項所述的半導體封裝,更包括: 第一電性連接金屬,在所述半導體封裝的扇入區域中配置於所述第一連接結構的下表面上,且所述第一電性連接金屬連接至所述連接墊之中的訊號接墊;以及 第二電性連接金屬,在所述半導體封裝的扇出區域中配置於所述第一連接結構的所述下表面上,且至少依次或反序藉由所述第一連接構件的所述一或多個重佈線層、所述框架中的配線結構、所述第二連接構件的所述一或多個重佈線層、所述導電層及所述電性連接構件連接至所述貫通孔。
  19. 如申請專利範圍第18項所述的半導體封裝,其中所述第二電性連接金屬被配置成至少依次藉由所述第一連接構件的所述一或多個重佈線層、所述框架中的所述配線結構、所述第二連接構件的所述一或多個重佈線層、所述導電層及所述電性連接構件向所述半導體晶片供電。
  20. 如申請專利範圍第17項所述的半導體封裝,更包括: 電路板; 第二半導體晶片,配置於所述電路板上;以及 第三電性連接金屬,配置於所述電路板與所述第二連接構件之間,且所述第三電性連接金屬將所述電路板與所述第二連接構件連接至彼此, 其中所述連接墊之中的訊號接墊至少藉由在所述凹陷部之上延伸的所述第一連接構件的所述一或多個重佈線層的圖案、所述框架的配線結構、所述第二連接構件的所述一或多個重佈線層、所述第三電性連接金屬連接至所述第二半導體晶片。
TW108134758A 2019-06-25 2019-09-26 半導體封裝 TWI818088B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2019-0075393 2019-06-25
KR1020190075393A KR20210000391A (ko) 2019-06-25 2019-06-25 반도체 패키지

Publications (2)

Publication Number Publication Date
TW202101711A true TW202101711A (zh) 2021-01-01
TWI818088B TWI818088B (zh) 2023-10-11

Family

ID=73850054

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108134758A TWI818088B (zh) 2019-06-25 2019-09-26 半導體封裝

Country Status (4)

Country Link
US (1) US10943878B2 (zh)
KR (1) KR20210000391A (zh)
CN (1) CN112133678A (zh)
TW (1) TWI818088B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI806297B (zh) * 2021-01-08 2023-06-21 聯發科技股份有限公司 半導體封裝結構

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
MY202414A (en) * 2018-11-28 2024-04-27 Intel Corp Embedded reference layers fo semiconductor package substrates
US11309243B2 (en) * 2019-08-28 2022-04-19 Taiwan Semiconductor Manufacturing Company, Ltd. Package having different metal densities in different regions and manufacturing method thereof
US11410902B2 (en) * 2019-09-16 2022-08-09 Advanced Semiconductor Engineering, Inc. Semiconductor device package and method of manufacturing the same
US11545439B2 (en) * 2020-09-10 2023-01-03 Qualcomm Incorporated Package comprising an integrated device coupled to a substrate through a cavity
US11935852B2 (en) 2021-04-08 2024-03-19 Mediatek Inc. Semiconductor package and manufacturing method thereof
TWI777741B (zh) * 2021-08-23 2022-09-11 欣興電子股份有限公司 內埋元件基板及其製作方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100237481A1 (en) 2009-03-20 2010-09-23 Chi Heejo Integrated circuit packaging system with dual sided connection and method of manufacture thereof
US8531012B2 (en) 2009-10-23 2013-09-10 Stats Chippac, Ltd. Semiconductor device and method of forming a shielding layer over a semiconductor die disposed in a cavity of an interconnect structure and grounded through the die TSV
KR20170105809A (ko) * 2016-03-10 2017-09-20 삼성전기주식회사 전자부품 패키지 및 그 제조방법
US9831148B2 (en) * 2016-03-11 2017-11-28 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out package including voltage regulators and methods forming same
KR101922875B1 (ko) 2016-03-31 2018-11-28 삼성전기 주식회사 전자부품 패키지
US9875970B2 (en) * 2016-04-25 2018-01-23 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package
US10319683B2 (en) 2017-02-08 2019-06-11 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-stacked package-on-package structures
US10529698B2 (en) 2017-03-15 2020-01-07 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor packages and methods of forming same
KR101942742B1 (ko) * 2017-10-26 2019-01-28 삼성전기 주식회사 팬-아웃 반도체 패키지
KR101939046B1 (ko) 2017-10-31 2019-01-16 삼성전기 주식회사 팬-아웃 반도체 패키지
KR101942744B1 (ko) * 2017-11-03 2019-01-28 삼성전기 주식회사 팬-아웃 반도체 패키지

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI806297B (zh) * 2021-01-08 2023-06-21 聯發科技股份有限公司 半導體封裝結構

Also Published As

Publication number Publication date
US10943878B2 (en) 2021-03-09
KR20210000391A (ko) 2021-01-05
TWI818088B (zh) 2023-10-11
US20200411461A1 (en) 2020-12-31
CN112133678A (zh) 2020-12-25

Similar Documents

Publication Publication Date Title
TWI684255B (zh) 扇出型半導體封裝
TWI689069B (zh) 扇出型半導體封裝
TWI645526B (zh) 扇出型半導體裝置
TWI731239B (zh) 扇出型半導體封裝
TWI818088B (zh) 半導體封裝
TWI772617B (zh) 扇出型半導體封裝
TWI673849B (zh) 扇出型半導體封裝
TWI695471B (zh) 扇出型半導體封裝模組
TWI771586B (zh) 半導體封裝
TW201917831A (zh) 扇出型半導體封裝
TWI699857B (zh) 半導體封裝
TW201826458A (zh) 扇出型半導體封裝
TW201917839A (zh) 扇出型半導體封裝
TW201926587A (zh) 扇出型半導體封裝
TW202010076A (zh) 扇出型半導體封裝
CN109509726B (zh) 扇出型半导体封装件
TW202023105A (zh) 天線模組
TWI702704B (zh) 扇出型半導體封裝
TW201929160A (zh) 扇出型半導體封裝
TW201921619A (zh) 扇出型半導體封裝
TWI781334B (zh) 半導體封裝
TWI814873B (zh) 半導體封裝
TW202010025A (zh) 扇出型半導體封裝
TW202034460A (zh) 堆疊式封裝以及包含其的封裝連接系統
TWI689051B (zh) 扇出型半導體封裝