TW202025118A - 用於像素內嵌式記憶體顯示器之瑕疵記憶體的校正之方法、裝置、及電路 - Google Patents

用於像素內嵌式記憶體顯示器之瑕疵記憶體的校正之方法、裝置、及電路 Download PDF

Info

Publication number
TW202025118A
TW202025118A TW108131402A TW108131402A TW202025118A TW 202025118 A TW202025118 A TW 202025118A TW 108131402 A TW108131402 A TW 108131402A TW 108131402 A TW108131402 A TW 108131402A TW 202025118 A TW202025118 A TW 202025118A
Authority
TW
Taiwan
Prior art keywords
memory
bit
memory components
bits
mapping
Prior art date
Application number
TW108131402A
Other languages
English (en)
Other versions
TWI723523B (zh
Inventor
柏廷 汪
戴瑞克 凱西 雪弗
伊凡 尼斯
卡波勒歐 荷西 安東尼歐 都明古姿
天健 郭
Original Assignee
美商蘋果公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商蘋果公司 filed Critical 美商蘋果公司
Publication of TW202025118A publication Critical patent/TW202025118A/zh
Application granted granted Critical
Publication of TWI723523B publication Critical patent/TWI723523B/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/399Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/76Masking faults in memories by using spares or by reconfiguring using address translation or modifications
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/0646Modulation of illumination source brightness and image signal correlated to each other
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一種電子顯示器可包括一像素電路。該像素電路可包括記憶體儲存器以儲存表示待經由該像素電路描繪之影像資料的資料值。該記憶體儲存器亦可包括用於儲存該資料值之位元的記憶體組件。該像素電路亦可包括用於至少部分地基於該資料值發射光的一發光裝置及一控制器。該控制器可接收該資料值並基於該等位元與該等記憶體組件之間的一映射儲存該等位元。該映射可基於將與該等記憶體組件的一或多個瑕疵記憶體組件關聯之該等位元的一或多者路由至該等記憶體組件的一或多個其他記憶體組件而判定。該控制器亦可基於根據該映射而儲存的該等位元驅動該發光裝置以發射光。

Description

用於像素內嵌式記憶體顯示器之瑕疵記憶體的校正之方法、裝置、及電路
本文揭露之某些實施例的摘要闡述如下。應瞭解此等態樣的呈現僅用以向讀者提供此等某些實施例的簡短摘要,且此等態樣未意圖限制本揭露之範圍。實際上,本揭露可涵蓋可能不於下文闡述的各種態樣。
用於減少由像素內嵌式記憶體電子顯示器之瑕疵記憶體電路系統所導致的視覺假影的方法及系統可提供巨大價值。本文描述的技術可提供各種重路由方案以在用以驅動像素發射光之前調整如何將影像資料儲存在像素內嵌式記憶體電子顯示器的記憶體中。亦即,在用以驅動各別像素之前,影像資料最初可儲存為像素內嵌式記憶體中的資料值。有鑒於此,回應於像素內嵌式記憶體的記憶體組件係不可存取的(例如,有瑕疵),可使用其他記憶體電路系統以減少瑕疵記憶體組件的影響。例如,對應於瑕疵記憶體電路系統的記憶體組件可由另一記憶體組件所置換,諸如,像素內嵌式記憶體的備用記憶體組件,且影像資料可經由該置換記憶體組件重路由至各別像素。
在一些情形中,像素資料可儲存在記憶體組件中作為資料之各別位元。以此方式,每一記憶體組件可儲存一個位元。因為各記憶體組件儲存一個位元,當記憶體組件的任何者有瑕疵時,置換記憶體組件可作用為瑕疵記憶體組件的替代位元儲存器而無可觀察到的效能損失。例如,可將用於像素之最低有效位元的記憶體組件映射至瑕疵記憶體組件以置換瑕疵記憶體組件,且因此減少瑕疵記憶體組件的影響。在其他實施例中,可使用備用記憶體組件以置換瑕疵記憶體組件,藉此降低因為像素不能經由瑕疵記憶體組件顯示影像資料而出現的視覺假影。
因此,本揭露描述具有包括記憶體的一或多個像素的一種電子顯示器,或一種像素內嵌式記憶體電子顯示器,及基於該電子顯示器的瑕疵記憶體重路由該一或多個像素的影像資料的技術。包括該重路由可使像素內嵌式記憶體電子顯示器能夠使用,即使在瑕疵記憶體仍留在該像素內嵌式記憶體電子顯示器內時。以此方式,該重路由可減少或消除由像素內嵌式記憶體電子顯示器之瑕疵記憶體所導致的視覺假影。
相關申請案的交互參照
本申請案主張於2018年9月17日申請之美國臨時專利申請案第62/732,321號,名稱為「Correction Techniques for Defective Memory of a Memory-in-Pixel Display」之優先權,其全文針對所有目的以引用方式併入本文中。
下文將描述一或多個具體實施例。為提供此等實施例的簡潔描述,實際實施方案的特徵並未全部在本說明書中描述。應理解在任何此類實際實施方案的開發中,如在任何工程或設計專案中,作出許多實施方案特定決定以達成開發者的特定目的,諸如,符合可隨實施方案而變動的系統相關及商業相關的限制。此外,應理解此類開發努力可能係複雜且耗時的,但對受益於本揭露之所屬技術領域中具有通常知識者而言仍然係設計、生產、及製造的例行公事。
當介紹本揭露之各種實施例的元件時,冠辭「一(a/an)」及「該(the)」意圖表示元件有一或多個。用語「包含(comprising)」、「包括(including)」、及「具有(having)」意圖係包括性的,且意謂著可有所列元件以外的額外元件。此外,應瞭解未意圖將對本揭露之「一個實施例(one embodiment)」或「一實施例(an embodiment)」的參考解釋為將亦合併所述特徵之額外實施例的存在排除。
本揭露大致上關於用於在電子顯示器的像素中實作記憶體的技術,且更具體地關於用於瑕疵記憶體電路系統的校正技術。電子顯示器在從行動電話至電腦、電視、汽車儀表板、及還有許多的眾多電子裝置中發現。電子顯示器已藉由減少個別像素大小而達成越來越高的解析度,但此等增加的解析度可增加用以將影像資料從處理電路系統傳達至用於影像之呈現的像素陣列的頻寬,因為在較高的電子顯示器解析度的情況下,使用更多的影像資料來傳達相同影像。
為了校正此,可將記憶體包括在電子顯示器中,諸如,在電子顯示器的像素中,並可使電子顯示器能夠減少其對於儲存待經由像素描繪之影像資料之圖框緩衝器的依賴。在像素中具有記憶體可減少電子顯示器的設計複雜度,同樣地,因為同時傳輸至電子顯示器之像素陣列的影像資料愈少,電子顯示器可設計得愈簡單。然而,像素內嵌式記憶體的使用可因為某些像素的記憶體組件變成有瑕疵、損壞、或不可存取而增加可感知視覺假影的風險。因此,本揭露的實施例係關於用於將像素內嵌式記憶體電子顯示器之瑕疵記憶體電路系統的影響最小化的校正技術。
像素內嵌式記憶體電子顯示器可包括多個像素及在使用影像資料驅動像素之前暫時儲存影像資料的多個記憶體電路。將記憶體包括在像素中可減少影像資料至用於顯示之像素陣列的傳輸頻寬,因為像素可將影像資料儲存在各別記憶體中。以此方式,因為像素具有其自有的記憶體以在影像資料顯示之前儲存其自有的影像資料,減少對暫時將影像資料儲存在像素外部之圖框緩衝器的依賴。
記憶體可實作在包括發光二極體(light-emitting diode, LED)的像素電路系統中。有機發光二極體(organic light-emitting diode, OLED)代表可在像素中發現之一種類型的發光裝置,但其他類型的LED或其他發光或調變組件(諸如,支援液晶顯示器(liquid crystal display, LCD)、電漿顯示面板、點矩陣顯示器、或類似者的組件)可在像素電路系統中使用為發光裝置。
在本揭露中提供可包括像素內嵌式記憶體電子顯示器及對應電路系統之合適電子裝置的一般描述,該像素內嵌式記憶體電子顯示器使用重路由技術以解決任何瑕疵記憶體電路系統且通過從發光組件(諸如,LED(例如,OLED)顯示器)發射之光或通過從光調變組件(諸如,液晶覆矽(liquid-crystal on silicon, LCOS)裝置或數位微鏡(digital micro-mirror device, DMD)裝置)發射之光顯示影像。應瞭解各種電子裝置、電子顯示器、及電子顯示器技術可用以實作本文描述的技術。合適電子裝置的一個實例顯示於圖1中(例如,電子裝置10),並可包括,尤其是,(多個)處理器(諸如,處理核心複合體12)、(多個)儲存裝置14、(多個)通訊介面16、電子顯示器18、輸入結構20、及電源供應器22。圖1所示之方塊可各自代表硬體、軟體、或硬體與軟體二者之組合。電子裝置10可包括更多或更少的元件。應理解圖1僅提供電子裝置10之具體實施方案的一個實例。
電子裝置10的處理核心複合體12可與(多個)儲存裝置14組合執行各種資料處理操作,包括產生及處理用於在電子顯示器18上顯示的影像資料。例如,由處理核心複合體12執行的指令可儲存在(多個)儲存裝置14上。(多個)儲存裝置14可包括揮發性記憶體、非揮發性記憶體、或其組合。舉實例而言,(多個)儲存裝置14可包括隨機存取記憶體、唯讀記憶體、快閃記憶體、及硬碟等。
電子裝置10可使用(多個)通訊介面16以與各種其他電子裝置或元件通訊。(多個)通訊介面16可包括輸入/輸出(input/output, I/O)介面及/或網路介面。此類網路介面可包括用於個人區域網路(personal area network, PAN)(諸如,藍牙)、區域網路(local area network, LAN)或無線區域網路(wireless local area network, WLAN)(諸如,Wi-Fi)、及/或用於廣域網路(wide area network, WAN)(諸如,蜂巢式網路)者。
使用含有發光組件(例如,LED、OLED)的像素,電子顯示器18可顯示由處理核心複合體12產生的影像。電子顯示器18可包括供使用者與出現在電子顯示器18上之使用者介面互動的觸控螢幕功能。輸入結構20亦可使使用者能夠與電子裝置10互動。在一些實例中,輸入結構20可代表硬體按鈕,其可包括音量按鈕或硬體小鍵盤。電源供應器22可包括用於電子裝置10的任何合適電力來源。此可包括在電子裝置10內的電池及/或接受來自電源插座之交流(alternating current, AC)電力的電力轉換裝置。
如可理解的,電子裝置10可採取數種不同形式。如圖2所示,電子裝置10可採取錶30的形式。為了說明的目的,錶30可係可購自Apple Inc.之任何Apple Watch®型號。錶30可包括容納錶30之電子裝置10元件的外殼32。錶帶34可使錶30能夠穿戴在手臂或手腕上。電子顯示器18可顯示與錶30操作相關的資訊,諸如,時間。輸入結構20可使穿戴錶30的人能夠操縱電子顯示器18上的圖形使用者介面(graphical user interface, GUI)。
電子裝置10亦可採取平板裝置40的形式,如圖3所示。為了說明之目的,平板裝置40可係可購自Apple Inc.之任何iPad®型號。取決於平板裝置40的尺寸,平板裝置40可作為手持裝置,諸如,行動電話。平板裝置40包括輸入結構20可突出通過其的外殼42。在某些實例中,輸入結構20可包括硬體小鍵盤(未圖示)。外殼42亦固持電子顯示器18。輸入結構20可使使用者能夠與平板裝置40的GUI互動。例如,輸入結構20可使使用者能夠打簡訊服務(Short Message Service, SMS)文字訊息、進階通訊服務(Rich Communications Service, RCS)文字訊息、或打電話。揚聲器44可輸出所接收的音訊信號,且麥克風46可擷取使用者的語音。平板裝置40亦可包括通訊介面16,以使平板裝置40能夠經由有線連接連接至另一電子裝置。
電腦48代表電子裝置10可採取的另一形式。為了說明的目的,平板裝置40可係可購自Apple Inc.之任何MacBook®型號。應理解電子裝置10亦可採取任何其他電腦的形式,包括桌上型電腦。圖4所示之電腦48包括電子顯示器18及包括鍵盤及軌跡板的輸入結構20。電腦48的通訊介面16可包括,例如,通用服務匯流排(universal service bus, USB)連接。
在任何情形中,如上文所描述的,藉由將影像顯示在電子裝置10的電子顯示器18上來操作其傳達資訊通常消耗電力。此外,如上文所述,電子裝置10經常儲存有限量的電能。因此,為促進電力消耗效率的改善,在一些實施例中,電子裝置10可包括實作像素內嵌式記憶體作為減少或消除外部圖框緩衝器在顯示影像時的使用的方式的電子顯示器18,且因此減少由圖框緩衝器在顯示影像時的使用所消耗的電力及/或減少接收至電子顯示器18中之影像資料的頻寬。在一些情形中,可使用內部圖框緩衝器(例如,位於電子顯示器18中,諸如在電子顯示器18的顯示器驅動器積體電路中)替代像素內嵌式記憶體技術,或除了像素內嵌式記憶體技術外,可使用內部圖框緩衝器。藉由實作像素內嵌式記憶體或相關技術,電子顯示器18可以較小的影像資料頻寬程式化,使電力消耗能夠進一步節省。此外,使用像素中或機載圖框緩衝器中的記憶體的電子顯示器18可具有比不具有像素中記憶體或不具有機載圖框緩衝器的電子顯示器18較不複雜的設計。此等優點可因為像素保留傳輸至其記憶體的資料直到新的影像資料寫入至該記憶體而實現。
類似地,影像資料之部分可程式化與電子顯示器18關聯之像素的子集。一般將待顯示影像轉換為數值資料或影像資料,使得影像可由電子顯示器18的組件解譯。以此方式,影像資料本身可分成小「像素」部分,其各者可對應於電子顯示器18的像素部分或對應於電子顯示器18之顯示器面板的像素部分。在一些實施例中,影像資料係通過紅-綠-藍光的組合表示,使得顯現為具有單一顏色的一個像素其實係分別發射一比例之紅光、綠光、及藍光以產生該單一顏色的三個子像素。以此方式,量化紅-綠-藍光之組合的數值或影像資料可對應於將影像資料之顏色的輝度強度(例如,亮度)與彼等特定子像素相關聯的數位輝度位準或灰階。
如所將理解的,影像中的灰階的數目通常取決於用以表示特定電子顯示器18中之灰階的位元的數目,可將其表達為2N 個灰階,其中N對應於用以表示灰階之位元的數目。舉實例而言,在電子顯示器18使用8個位元表示灰階的實施例中,灰階的範圍從用於黑色或無光的0至用於最大光及/或全光的255之總共256個潛在灰階。類似地,使用6個位元的電子顯示器18可使用64個灰階以表示各子像素的輝度強度。
在電子顯示器18的像素中具有記憶體使影像資料能夠傳輸至與一個顏色關聯的子像素而無須將影像資料同時傳輸至與第二顏色關聯的額外子像素。針對本揭露之目的,子像素係就紅-綠-藍色通道方面討論,其中顏色通道係包括用於單一顏色的灰階之影像資料的層,其中當與額外顏色通道組合時產生真實或所欲之顏色的影像,且其中用於顏色通道的影像資料對應於傳輸至用於該顏色通道之子像素的影像資料。然而,應瞭解可使用顏色通道及/或子像素的任何組合,諸如,藍色-綠色-紅色、青色-紫紅-黃色、及/或青色-紫紅色-黃色-黑色。
圖5係與未實作像素內嵌式記憶體之電子顯示器18關聯之顯示器系統50及與的確實作像素內嵌式記憶體之電子顯示器18關聯之顯示器系統52的方塊圖,該等顯示器系統各自可各別實作在電子裝置10中。顯示器系統50包括時序控制器54以接收影像資料56、圖框緩衝器58、列驅動器60、及行驅動器62,其等通過通訊鏈路64通訊地耦接至時序控制器54、及像素陣列66,其接收來自行驅動器62及列驅動器60的控制信號以在電子顯示器18上產生影像。此外,顯示器系統52包括時序控制器54以接收影像資料56、列驅動器60及行驅動器62,其等通過通訊鏈路68通訊地耦接至時序控制器54、及像素陣列69,其實作接收來自行驅動器62及列驅動器60的控制信號以在電子顯示器18上產生影像的像素內嵌式記憶體技術。
在準備顯示影像時,顯示器系統50可在時序控制器54處接收影像資料56。時序控制器54可接收及使用影像資料56以判定時脈信號及控制信號以控制影像資料56通過行驅動器62及列驅動器60至像素陣列66的提供。額外或替代地,在一些實施例中,影像資料56係由圖框緩衝器58接收。
在任一情形中,在輸出至行驅動器62及/或列驅動器60之前,圖框緩衝器58可用作時序控制器54的外部儲存器以儲存影像資料56。時序控制器54可將影像資料56從圖框緩衝器58通過通訊鏈路64傳輸至行驅動器62及/或列驅動器60。
在一些實施例中,通訊鏈路64大至足以(例如,通過影像資料的傳輸頻寬判定)同時地傳輸與所有通道關聯的影像資料56至列驅動器60及/或行驅動器62,例如,與紅色通道、綠色通道、及藍色通道關聯的影像資料56。以此方式,通訊鏈路64針對紅色通道、綠色通道、及藍色通道傳達與像素陣列66的各別像素關聯的影像資料56。行驅動器62及列驅動器60可基於影像資料56傳輸控制信號至像素陣列66。回應於控制信號,像素陣列66以(如通過灰階(例如,0至255)所指示的)不同的輝度或亮度位準發射光以傳達影像。
顯示器系統52在時序控制器54處接收影像資料56。時序控制器54可使用影像資料56判定用以將影像資料56提供至像素內嵌式記憶體像素陣列69的時脈信號。時序控制器54傳輸影像資料56至列驅動器60及/或行驅動器62,而以與影像資料56關聯的數位資料信號程式化像素陣列69的記憶體,其中數位資料信號指示用於像素陣列69之像素的發射亮度/灰階。
藉由實作像素內嵌式記憶體系統及方法,電子裝置10的電力消耗可因為像素內嵌式記憶體技術可使資料在圖框緩衝器58中的儲存及擷取能夠略過而減少。在一些實施例中,電力消耗可因為像素內嵌式記憶體電路系統可保留不會在經呈現影像之間改變的資料,因此減少像素資料載入循環的總體數目而進一步減少。圖6係子像素72之實例的方塊圖,該子像素包括記憶體78、驅動器80、電流源102、LED 103、開關104(例如,切換電路系統)、及比較器132(例如,比較電路系統)及計數器130(例如,計數電路系統)。驅動器80可包括電流源102及開關104。子像素72接收包括來自子像素72外部之電路系統的影像資料98、灰階時脈134、共同電壓110、第一參考電壓112、第二參考電壓114、及資料時脈116的各種信號。應理解所描繪的子像素72僅意圖係說明性而非限制性的。例如,在本文中將記憶體78描述為8位元暫存器,但應瞭解任何合適的記憶體電路均可用以儲存任何合適數目的位元。亦應瞭解組件(諸如,開關104、計數器130、及/或比較器132)可採取提供本文描述之類似或相同功能的各種合適的形式。在一些實施例中,執行本文描述之方法的時序控制器54或其他合適的控制器電路系統可係子像素72的一部分。
所描繪的子像素72可根據脈衝寬度發射方案發射。影像資料98從,例如,行驅動器62傳輸至記憶體78以用於儲存。額外或替代地,可將影像資料98、影像資料56、或任何合適的影像資料傳輸至記憶體78以用於儲存。在一些實施例中,影像資料98可藉由資料時脈116(例如,在資料時脈116的上昇邊緣上)時控至記憶體78中。傳達至子像素72的影像資料98可對應於各別子像素72以其發光的所欲灰階。
使用儲存在記憶體78中的影像資料98,比較器132判定由計數器130所產生之位元序列表示的目前數目是否小於或等於記憶體78中的影像資料98。換言之,計數器130向上計數至由影像資料98所指示的數目(例如,數值灰階),且回應於由計數器130所代表之數目滿足條件(例如,小於或等於由影像資料98所指示的數目),比較器132輸出控制信號(MTCH)以閉合開關104。當條件未滿足時,比較器132不輸出控制信號並斷開開關104。額外或替代地,比較器132可啟用停用控制信號以導致開關104斷開。例如,若記憶體78儲存對應於數目181的二進制序列10110101,比較器132可檢查計數器130是否已計數至數目181,且當計數器130超過數目181時,比較器132傳輸控制信號(MTCH)以斷開開關104,因此防止LED 103發光。
當開關104閉合時,電連接建立在共同電壓110與第一參考電壓112之間。此導致來自電流源102的電流傳輸通過LED 103,導致光從子像素72發射。因此,子像素72的發射週期可通過改變由影像資料98指示的數目而改變以控制自子像素72發射的感知光。額外或替代地,在一些實施例中,包括第二參考電壓114以改變用以控制從LED 103發射之光的總體電流值。例如,第二參考電壓114可增加LED 103對電流變化的靈敏度,使得可使用較低的電流值以導致光從LED 103發射。
計數器130從最小值計數至最大值,並通過基於灰階時脈134的範圍增量。因此,灰階時脈134的週期可導致在灰階的增量之間的時間差。子像素72可遵循脈衝寬度發射方案。遵循脈衝寬度發射方案從子像素72發射之光的表示顯示在標繪圖136中。標繪圖136包括實際發射週期138及總發射週期140,其中實際發射週期138的持續時間可基於來自計數器130之影像資料98的值。總發射週期140對應於發射的總長度,且因此對應於可從子像素72發射之光的最大亮度。比較器132允許光發射達實際發射週期138的持續時間,且依此方式,子像素72可發射不同感知亮度的光。
如圖6所描述的,使用像素內嵌式記憶體技術及比較器可使列驅動器能夠產生脈衝寬度發射方案。圖7係包括比較器170、記憶體電路系統172、及記憶體電路系統174之子像素72之部分168實施例的方塊圖。應理解子像素72意圖係說明性而非限制性的。例如,雖然將記憶體電路系統174顯示成耦接至LED驅動器電路系統並耦接至子像素72的發光電路系統,記憶體電路系統174可耦接至任何合適的發光電路系統及/或驅動電路系統。
在所描繪的子像素72中,遵循如稍早描述的類似程序,將大小N位元的影像資料(data)(例如,影像資料98)接收至記憶體電路系統172中。亦即,列驅動器60操作以使各別控制信號(write_en)能夠啟動各別電晶體176以將影像資料傳輸至位元儲存器178中。如所描繪的,位元儲存器178係使用在記憶體單元(例如,靜態隨機存取記憶體(static random access memory, SRAM)單元)中的反相器對,以用於鎖存指示位元值(其中此等位元的群組表示灰階)的傳輸電壓值直到傳輸用於鎖存(例如,儲存)的次一電壓值。然而,應瞭解可使用各種組件儲存指示位元的電壓。
在一些實施例中,列驅動器60與行驅動器62同時進行操作,以藉由同時啟動電晶體176的一或多者而導致與影像資料關聯的所有位元並列傳輸至位元儲存器178中。額外或替代地,列驅動器60可透過選擇性地啟動各電晶體176而導致影像資料的逐位元傳輸,例如,藉由選擇性地啟動電晶體176A將位元載入至位元儲存器178A中,以導致影像資料的最低有效位元的傳輸。
在將對應於影像資料之灰階的位元儲存在位元儲存器178中之後,比較器170比較所儲存的位元與傳輸自計數器130的位元。在此提醒,在脈衝寬度發射方案中,計數器130向上遞增(諸如,在灰階時脈134的上昇邊緣)至最大灰階,且光發射從子像素72發生直到計數器130向上計數至等於及/或超過由影像資料之儲存位元所表示的數目(例如,由從計數器130輸出之位元所表示)之數目。因此,比較器170可執行所有已接收位元至單一位元的壓縮,該單一位元指示所儲存的灰階是否等於從計數器130傳輸的計數。以此方式,比較器170執行至單一位元的逐位元XNOR壓縮,其中除非每個位元均匹配,來自比較器170的輸出係邏輯低(例如,「0」)值。若每個位元均匹配,比較器170輸出邏輯高值。將來自比較器170的輸出儲存在記憶體電路系統174中,其中該值保持在位元儲存器180中直到列驅動器60導致比較器170的輸出傳輸至驅動器及發光電路系統(例如,LED、OLED)以驅動光發射,如先前描述的。列驅動器60可以控制信號(emit_en及emit_enb)啟動二個電晶體以傳輸儲存在位元儲存器180中的輸出。應注意CNT_b[X]可對應於CNT[X]的反相,且emit_enb對應於emit_en的反相。
應理解,在一些實施例中,計數器130可減量、比較器170可在若每個位元均匹配時輸出邏輯低值、或其任何組合。換言之,各種有效實施例可施用所描述的像素內嵌式記憶體技術。此外,可將可選的電晶體182包括在子像素72的部分168中,以從對比較器170的共同輸出(例如,MTCH)節點預充電提供省電利益。亦應注意,在一些實施例中,計數電路系統130可位於列驅動器60,或任何合適的組件中,使得將來自計數器130的輸出傳輸至子像素72。
如上文所描述的,子像素72的記憶體電路系統操作以提供脈衝寬度發射方案,並根據由儲存在位元儲存器178中之位元所表示的灰階允許光發射。在位元儲存器178在製造後係有瑕疵的事件中,可能沒有輕易或便利的方式修復個別位元儲存器178(例如,直接置換位元儲存器178),是故為何重路由技術係如此所欲的。
為幫助說明此等重路由技術,圖8A至圖8C、圖10A至圖10C、及圖12A至圖12C各自描繪具有八個位元儲存器178之實例8位元記憶體的圖示表示。圖8A至圖8C描繪傳輸至瑕疵位元儲存器178的資料可如何重路由至備用位元儲存器178。圖10A至圖10C描繪傳輸至瑕疵位元儲存器178的資料可如何重路由至對應於最低有效位元(例如,位元0)的位元儲存器178。此外,圖12A至圖12C描繪傳輸至瑕疵位元儲存器瑕疵位元儲存器178之資料的二個位元可如何重路由至備用位元儲存器178及重路由至對應於最低有效位元的位元儲存器178。圖式的此等各種序列顯示將重路由技術施加至子像素72的靈活性。
如上文所述,圖8A係包括備用位元儲存器178S及用於儲存傳輸至子像素72之影像資料的八個位元的額外位元儲存器178A至178H之記憶體電路系統172之第一實施例(記憶體電路系統172A)的圖示表示。位元儲存器178A對應於經傳輸影像資料的最低有效位元(least significant bit, LSB),而位元儲存器178H對應於經傳輸影像資料的最高有效位元(most significant bit, MSB)。備用位元儲存器178S可包括在記憶體電路系統172中,作為待在發現位元儲存器178A至178H係有瑕疵的而在記憶體電路系統172A之記憶體組件之各者操作時不使用的事件中使用的專用備用位元儲存器。因此,備用位元儲存器178S與對應於記憶體電路系統172A中之其他記憶體組件的位元位置關聯性無關,因為可將用於任何位元儲存器的任何資料替代地路由至備用位元儲存器178S。
圖8B係具有瑕疵位元儲存器178H之記憶體電路系統172A的圖示表示。在發現位元儲存器178H係有瑕疵的事件中,可使用映射以將待傳輸至瑕疵位元儲存器178H的位元從瑕疵位元儲存器178H重路由至備用位元儲存器178S。
為說明重路由的效果,圖8C係實作重路由技術以將資料從瑕疵位元儲存器178H重路由至備用位元儲存器178S之記憶體電路系統172A的圖示表示。在一些實施例中,將待傳輸至瑕疵位元儲存器178H的最高有效位元經重路由以儲存在備用位元儲存器178S中。此重路由可在維持其他位元至原始位元儲存器之路由時發生,使得位元儲存器178A繼續接收最低有效位元(例如,位元0)、位元儲存器178B接收第二最低有效位元(例如,位元1)、及類似者。在將位元重路由至備用位元儲存器178S後,瑕疵位元儲存器178H變為不使用的,且不將與影像資料關聯的位元路由至其。應瞭解雖然將記憶體電路系統172A描繪成包括八個位元儲存器178及一個未指派的備用位元儲存器178S,可將任何合適數目的位元儲存器及任何合適數目的備用位元儲存器包括在記憶體電路系統172中以提供本揭露之利益。
為幫助說明本文描述的重路由操作,圖9係實作包括位元儲存器178A至178H及備用位元儲存器178S的記憶體電路系統172A之像素內嵌式記憶體顯示器系統52的方塊圖。如所描繪的,位元儲存器178G係有瑕疵的。回應於判定位元儲存器178G係有瑕疵的,時序控制器54可操作以藉由將用於瑕疵位元儲存器178B的計數器130輸出設定至零(例如,CNT[X]=0及CNT_b[X]=0),有效地禁用瑕疵位元儲存器178G而以備用位元儲存器178S置換瑕疵位元儲存器178G。除了對應於瑕疵位元儲存器178G的資料線外,將用於瑕疵位元儲存器178G的計數器130輸出禁用。此禁用亦可幫助減少顯示器系統52的電力消耗,因為未使用的位元儲存器178G不再消耗電力或消耗可忽略的電力量。冗餘控制電路系統200可包括記憶體及邏輯組件以使用對影像資料路由之操作邏輯的管理促進列驅動器60及行驅動器62。以此方式,時序控制器54可經由多工器202S仲裁影像資料自瑕疵位元儲存器178G至備用位元儲存器178S的路由或重路由。時序控制器亦可操作列驅動器60以經由多工器204S將計數器130輸出(CNT[X])從位元儲存器178G重路由至備用位元儲存器178S。冗餘控制電路系統200可選擇性地控制多工器202及多工器204。列驅動器60及行驅動器62可基於來自時序控制器54的控制信號操作及/或重路由位元。通過與冗餘控制電路系統200、列驅動器60、及行驅動器62的通訊,時序控制器54可基於顯示器系統52之瑕疵位元儲存器178的映射重路由瑕疵位元儲存器178G與備用位元儲存器178S。在一些實施例中,時序控制器54可操作以用額外包括的備用位元儲存器178置換額外的瑕疵位元儲存器178。時序控制器54可至少部分導致輸出影像資料從位元儲存器178至驅動器80,該驅動器使用與子像素72關聯的內部數位邏輯及類比驅動電路系統以從LED 103發射光以促進呈現影像。
圖10A係包括用以儲存傳輸至子像素72之影像資料的八個位元的位元儲存器178A至178H之記憶體電路系統172之第二實施例(記憶體電路系統172B)的圖示表示。位元儲存器178A對應於經傳輸影像資料的最低有效位元(LSB),而位元儲存器178H對應於經傳輸影像資料的最高有效位元(MSB)。記憶體電路系統172B不包括備用位元儲存器178S,且以此方式,在發現位元儲存器178A至178H係有瑕疵的事件中,將用於瑕疵位元儲存器178的位元重路由至對應於最低有效位元的位元儲存器178,在此實例中係位元儲存器178A。此特定重路由係有用的,因為不會將額外的電路系統引入記憶體電路系統172中,並可以與備用位元儲存器178S重路由技術類似的方式校正瑕疵位元儲存器178。為闡述本概念,最低有效位元可對從子像素72發射的總體光提供較小的貢獻,且因此可由對所發射的總體光導致較大貢獻的更有效位元所置換。例如,第一八位元二進位數「10011111」對應於159的灰階,而二進位數「10011110」對應於158的灰階(藉由改變最低有效位元之狀態而產生)且二進位數「00011111」對應於31的灰階(藉由改變最高有效位元之狀態而產生)顯示使用對應於最低有效位元的位元儲存器178A置換對應於最高有效位元的瑕疵位元儲存器178H比允許最高有效位元不在用於光發射的最終灰階中使用對總體灰階具有更小的影響。
為幫助說明,圖10B係包括瑕疵位元儲存器178H之記憶體電路系統172B的圖示表示。在發現位元儲存器178H係有瑕疵的事件中(例如,在製造後但在出貨給消費者之前發現),可使用映射以將待傳輸至瑕疵位元儲存器178H的位元從瑕疵位元儲存器178H重路由至對應於經傳輸影像資料之最低有效位元的位元儲存器178A。
圖10C係實作重路由技術以將資料從瑕疵位元儲存器178H重路由至用於最低有效位元(例如,位元0)的位元儲存器178A之記憶體電路系統172B的圖示表示。如所說明的,將待傳輸至瑕疵位元儲存器178H的最高有效位元(例如,位元7)重路由以儲存在位元儲存器178A中。此重路由可在保持其他位元路由(例如,映射)至原始位元儲存器時發生,使得位元儲存器178B繼續接收第二最低有效位元、位元儲存器178C繼續接收第三位元、及類似者。在將位元重路由至位元儲存器178A之後,瑕疵位元儲存器178H重路由最低有效位元(例如,位元0)以替代最高有效位元(例如,位元7)。應瞭解雖然將記憶體電路系統172B描繪成包括八個位元儲存器,在記憶體電路系統172中可包括任何數目的位元儲存器且可使用任何數目的重路由以提供本揭露之利益。
為進一步說明,圖11係實作包括位元儲存器178A至178H的記憶體電路系統172B之像素內嵌式記憶體顯示器系統52的方塊圖。如所描繪的,位元儲存器178C係有瑕疵的。回應於判定位元儲存器178F係有瑕疵的,時序控制器54可經由多工器202A仲裁影像資料自瑕疵位元儲存器178F至最低有效位元儲存器178A的路由或重路由。如上文所描述的,冗餘控制電路系統200可包括記憶體及邏輯組件以使用對影像資料路由之操作邏輯的管理促進列驅動器60及行驅動器62,例如藉由操作多工器202及/或多工器204的一或多者。以此方式,允許初始對應於瑕疵位元儲存器178F的位元影響光發射,而不允許初始對應於位元儲存器178A的最低有效位元資料影響光發射(例如,通過重路由至瑕疵位元儲存器178F)。
為執行此LSB重路由,冗餘控制電路系統200可選擇性地控制多工器202及多工器204。列驅動器60及行驅動器62可基於從自時序控制器54接收的控制信號重路由信號。通過與冗餘控制電路系統200、列驅動器60、及行驅動器62的通訊,時序控制器54可至少部分地基於與顯示器系統52關聯之瑕疵位元儲存器178的映射將用於瑕疵位元儲存器178F的資料重路由至位元儲存器178A。在一些實施例中,時序控制器54可操作以將對應於額外瑕疵位元儲存器178的位元重路由至尚未用於重路由的其他位元儲存器178。因此,時序控制器54可基於特定顯示器系統52實施例將重路由執行二次、三次、四次、或更多次。時序控制器54可操作子像素72以傳輸儲存在位元儲存器178中的位元至驅動器80,以導致對應於待顯示之影像的光從LED 103發射。
在一些實施例中,可組合備用位元儲存器178及LSB重路由技術。為幫助說明,圖12A係使用備用位元儲存器178S及LSB重路由技術二者以校正瑕疵位元儲存器178的記憶體電路系統172之第三實施例(記憶體電路系統172C)的圖示表示。記憶體電路系統172C包括用以儲存傳輸至子像素72之影像資料的八個位元的位元儲存器178A至178H及備用位元儲存器178S。位元儲存器178A對應於經傳輸影像資料的最低有效位元(LSB),而位元儲存器178H對應於經傳輸影像資料的最高有效位元(MSB)。在此實施例中,在灰階上最有影響力的瑕疵位元儲存器178H(例如,最高有效位元位置)係由備用位元儲存器178S所置換,並將對應於第二最有影響力的瑕疵位元儲存器178C的位元重路由至對應於最低有效位元(或較低的有效位元)的位元儲存器178A。若存在額外的瑕疵位元儲存器178,可重複LSB重路由以將各有影響力的位元重路由至有作用的無瑕疵位元儲存器178中。通過遵循此組合技術,將由二或更多個瑕疵位元儲存器所導致的在經顯示影像品質上的可感知影響最小化及/或消除。
圖12B係具有第一瑕疵位元儲存器178H及第二瑕疵位元儲存器178C之記憶體電路系統174C的圖示。在多個位元儲存器178有瑕疵(例如,在製造後但在出貨給消費者之前發現)的事件中,可使用映射以將待傳輸至瑕疵位元儲存器178的位元從瑕疵位元儲存器178重路由至對應於經傳輸影像資料之最低有效位元的位元儲存器178A及/或至備用位元儲存器178S。在此實施例中,包括一個備用位元儲存器178S,然而,在一些實施例中,可包括多個備用位元儲存器178S。此外,在此實施例中,執行一個LSB重路由,然而,如上文所述,可執行多個LSB重路由-亦即,第一及第二最低有效位元可用以校正瑕疵位元儲存器178C及178H。
圖12C係實作重路由技術以將第一瑕疵位元儲存器178H的資料重路由至備用位元儲存器178S及將第二瑕疵位元儲存器178C的資料重路由至對應於最低有效位元之位元儲存器178A的記憶體電路系統172C的圖示。此重路由可在保持其他位元路由至原始位元儲存器178時發生,使得位元儲存器178B繼續接收第二最低有效位元、位元儲存器178D繼續接收第四位元、及類似者。在將第一位元重路由至備用位元儲存器178S及將第二位元重路由至位元儲存器178A之後,瑕疵位元儲存器178H變為不使用且未路由用於顯示的影像資料,而將瑕疵位元儲存器178C以初始路由至位元儲存器178A的影像資料路由。應瞭解雖然將記憶體電路系統172B描繪成包括八個位元儲存器178A至178H以儲存影像資料及備用位元儲存器178S,可包括任何數目的位元儲存器178以提供本揭露之利益。
有鑒於前述,圖13係用於為像素內嵌式記憶體電子顯示器產生瑕疵位元儲存器178之映射之方法220的流程圖。雖然將方法220的以下描述描述為由時序控制器54執行,應瞭解任何合適的處理類型裝置可執行方法220。同樣地,應瞭解方法220可不限於根據圖13所描繪的順序執行;而替代地以任何合適順序執行。
現在參照圖13,在方塊222處,時序控制器54可接收測試資料。測試資料可用以促進有瑕疵之記憶體組件(例如,位元儲存器178)的識別。以此方式,測試資料可作用為比較子像素72的經測量效能(例如,判定之間的差)的對照組,以判定特定子像素72的各別位元儲存器178是否正確地操作。
在接收測試資料後,在方塊224處,時序控制器54可將測試資料載入記憶體電路系統172。為做到此,時序控制器54可操作行驅動器62以將對應於測試資料之灰階的位元個別地儲存至各位元儲存器178中,使得由位元儲存器178表示的對應數位數目等於測試資料的灰階。行驅動器62可操作各位元儲存器178以通過對應電晶體176的選擇性啟動接收測試資料位元。
若由子像素72發射的光偏離所預期的感知灰階(例如,作為測試資料傳輸的已知灰階),時序控制器54可將偏差關聯至一或多個瑕疵位元儲存器178。因此,在方塊228處,時序控制器54可通過在回應於測試資料而產生的輸出上執行電或光測試而判定顯示器系統52之記憶體的何處係有瑕疵的。時序控制器54可以各種方式判定瑕疵位元儲存器178,該等方式包括但不限於,接收來自使用者輸入之定義何位元儲存器178係有瑕疵的指示、在顯示測試資料的同時從測量由顯示器系統52發射之光的品質或亮度及判定經測量值偏離與測試資料關聯的預期值(諸如,通過涉及一或多個光學測量,或基於光學之測量的光學測試)、執行電測試以判定何位元儲存器178係有瑕疵的、或類似者。
在方塊230處,時序控制器54可基於瑕疵位元儲存器178產生指示瑕疵位元儲存器178及後續重路由的映射,以減少或消除瑕疵位元儲存器178的影響。在一些實施例中,時序控制器54可與額外的處理電路系統(諸如,處理核心複合體12)一起運作以產生映射。此映射可由列驅動器60、時序控制器54、冗餘控制電路系統200、及/或行驅動器62解譯以促進瑕疵位元儲存器178的重路由及校正。
為幫助描述如何在顯示影像資料時使用映射,圖14係用於經由根據映射之像素內嵌式記憶體電子顯示器系統52顯示影像之方法250的流程圖。雖然將方法250的以下描述描述為由時序控制器54執行,應瞭解任何合適的處理類型裝置可執行方法250。同樣地,應瞭解方法250可不限於根據圖14所描繪的順序執行;而替代地以任何合適順序執行。
現在參照圖14,在方塊252處,時序控制器54可接收映射。如上文所述,映射可由處理核心複合體12外部地產生,或以其他方式傳輸至時序控制器54。此外,時序控制器54可從記憶體位置(諸如,儲存裝置14)存取映射。
在接收映射之後,在方塊254處,時序控制器54可接收影像資料。時序控制器54可接收來自各種來源的影像資料,包括專用於擷取、準備、及傳輸影像資料的個別圖框的處理電路系統,以用於顯示。此外,時序控制器54本身可操作以從合適的記憶體位置(諸如,儲存裝置14)擷取影像資料。
在時序控制器54接收影像資料之後,在方塊256處,時序控制器54可根據映射將影像資料載入記憶體電路系統172。亦即,時序控制器54可讀取映射以接收將發生以校正瑕疵位元儲存器178的重路由。基於讀取該映射,時序控制器54根據將瑕疵位元儲存器重路由至經映射位元儲存器的映射將正確的影像資料載入位元儲存器178。依此方式,瑕疵位元儲存器178未使用(例外係當將最低有效位元故意重路由至瑕疵位元儲存器178中時),並利用備用位元儲存器178以減少一或多個瑕疵位元儲存器178在感知影像品質及感知灰階上所具有的影響。
在方塊258處,在根據映射載入各種位元儲存器178之後,時序控制器54可操作以根據經載入記憶體電路系統172呈現影像資料。如上文所述,時序控制器54操作以通過操作子像素72將光發射達對應於戴入至該子像素72之位元儲存器178中的影像資料的特定持續時間而呈現影像。因此,通過根據指示瑕疵位元儲存器178及重路由資料以減少瑕疵位元儲存器178之影響的映射載入記憶體電路系統172,時序控制器54能夠繼續操作顯示器系統52,即使顯示器系統52在一或多個子像素72中具有瑕疵記憶體。
在一些實施例中,此等技術施加在像素群組上,諸如,一或多列像素上。例如,取代各子像素具有專用備用位元儲存器178S,四列像素可共用位元儲存器178的一或多者。在此等實施例中,顯示器系統52可支援不同的資料處理方案,其中載入影像資料以用於在不同時間發射,允許位元儲存器178的共享。
此外,在一些實施例中,在映射產生時,時序控制器54或其他合適的處理電路系統可將次要因素列入考量,以判定哪個瑕疵位元儲存器178以備位元儲存器178置換。例如,時序控制器54可判定像素在螢幕上的位置或哪個子像素為特定瑕疵位元儲存器178所影響以排定修復的優先次序。依此方式,影響在螢幕中間之像素的瑕疵位元儲存器178可具有優先於影響在螢幕側邊上之像素的瑕疵位元儲存器178的置換。作為另一實例,子像素72的某些通道可有優先權,諸如,對受影響的紅色子像素72的修復可優先於藍色子像素72。
因此,本揭露的技術效應包括對電子顯示器之控制器的改善,以補償由像素內嵌式記憶體顯示器系統的瑕疵記憶體導致的不均勻像素性質,例如,通過產生對應於瑕疵記憶體的映射,該映射顯示從瑕疵記憶體至不同記憶體的重路由以補償瑕疵記憶體。此等技術描述基於瑕疵位元儲存器所關聯之位元有多重要而將資料從瑕疵位元儲存器重路由至有作用的非瑕疵位元儲存器。此等技術描述偵測及校正瑕疵位元儲存器,使像素內嵌式記憶體顯示器系統能夠繼續使用的改善方式,即使係在記憶體電路系統中包括瑕疵位元儲存器時。此外,像素內嵌式記憶體電子顯示器可實作使用標準冗餘方案可能係不可行或不可能之橫跨電子顯示器的像素分布的記憶體單元。
上述具體實施例已藉由實例顯示,且應瞭解此等實施例可容許各種修改及替代形式。應進一步瞭解,申請專利範圍未意圖侷限於所揭示的具體形式,而係涵蓋落入本揭露之精神及範圍內的所有修改、等效例、及替代例。
將本文所呈現及請求的技術參照並施用於實用性質的實體物體及具體實例,該等技術可論證地改善本技術領域且,因此,非係抽象、無形、或純理論的。另外,若隨附於本說明書之結尾的任何申請專利範圍含有一或多個指定為「用於[執行]…之[功能]的構件」或「用於[執行]…之[功能]的步驟」的元件,其意圖使此類元件在35 U.S.C. 112(f)下解釋。然而,對於含有以任何其他方式指定之元件的任何申請專利範圍,其意圖使此類元件不在35 U.S.C. 112(f)下解釋。
10:電子裝置 12:處理核心複合體 14:儲存裝置 16:通訊介面 18:電子顯示器 20:輸入結構 22:電源供應器 30:錶 32:外殼 34:錶帶 40:平板裝置 42:外殼 44:揚聲器 46:麥克風 48:電腦 50:顯示器系統 52:顯示器系統 54:時序控制器 56:影像資料 58:圖框緩衝器 60:列驅動器 62:行驅動器 64:通訊鏈路 66:像素陣列 68:通訊鏈路 69:像素陣列 72:子像素 78:記憶體 80:驅動器 98:影像資料 102:電流源 103:LED 104:開關 110:共同電壓 112:第一參考電壓 114:第二參考電壓 116:資料時脈 130:計數器/計數電路系統 132:比較器 134:灰階時脈 136:標繪圖 138:實際發射週期 140:總發射週期 168:部分 170:比較器 172:記憶體電路系統 172A:記憶體電路系統 172B:記憶體電路系統 172C:記憶體電路系統 174:記憶體電路系統 174C:記憶體電路系統 176:電晶體 176A:電晶體 178:位元儲存器 178A:額外位元儲存器/位元儲存器 178B:額外位元儲存器/位元儲存器 178C:額外位元儲存器/位元儲存器 178D:額外位元儲存器/位元儲存器 178E:額外位元儲存器/位元儲存器 178F:額外位元儲存器/位元儲存器 178G:額外位元儲存器/位元儲存器 178H:額外位元儲存器/位元儲存器 178S:備用位元儲存器 180:位元儲存器 182:電晶體 200:冗餘控制電路系統 202:多工器 202A:多工器 202S:多工器 204:多工器 204S:多工器 220:方法 222:方塊 224:方塊 228:方塊 230:方塊 250:方法 252:方塊 254:方塊 256:方塊 258:方塊 data:影像資料 emit_en:控制信號 emit_enb:控制信號 MTCH:控制信號 write_en:控制信號
本揭露的各種態樣可在閱讀以下實施方式及參照圖式後更佳地瞭解,在圖式中: 圖1係根據一實施例之電子裝置的示意方塊圖; 圖2係根據一實施例之表示圖1之電子裝置的實施例之健身帶的透視圖; 圖3係根據一實施例之表示圖1之電子裝置的實施例之平板的前視圖; 圖4係根據一實施例之表示圖1之電子裝置的實施例之筆記型電腦的前視圖; 圖5係根據一實施例之圖1之電子裝置的顯示器系統的方塊圖; 圖6係根據一實施例之根據脈衝寬度發射方案發射光之顯示器系統圖5之像素之實施例的方塊圖; 圖7係根據一實施例之圖6的實例記憶體電路系統的電路圖; 圖8A係根據一實施例之包括備用位元儲存器之圖6的記憶體電路系統的圖示表示; 圖8B係根據一實施例之具有瑕疵位元儲存器之圖6的記憶體電路系統的圖示表示; 圖8C係根據一實施例之實作重路由技術以將資料從瑕疵位元儲存器重路由至備用位元儲存器之圖6的記憶體電路系統的圖示表示; 圖9係根據一實施例之與圖6的記憶體電路系統的第一實施例關聯之圖8C之圖示表示的方塊圖; 圖10A係根據一實施例之圖6的記憶體電路系統的另一圖示表示; 圖10B係根據一實施例之具有瑕疵位元儲存器之圖6的記憶體電路系統的圖示表示; 圖10C係根據一實施例之實作重路由技術以將資料從瑕疵位元儲存器重路由至既存的最低有效位元之圖6的記憶體電路系統的圖示表示; 圖11係根據一實施例之與圖6的記憶體電路系統關聯之圖10C之圖示表示的方塊圖; 圖12A係根據一實施例之包括備用位元儲存器之圖6的記憶體電路系統的第三圖示表示; 圖12B係根據一實施例之具有第一瑕疵位元儲存器及第二瑕疵位元儲存器之圖6的記憶體電路系統的圖示表示; 圖12C係根據一實施例之實作重路由技術以將第一瑕疵位元儲存器的資料重路由至備用位元儲存器及將第二瑕疵位元儲存器的資料重路由至對應於最低有效位元的位元儲存器之圖6的記憶體電路系統的圖示表示; 圖13係根據一實施例之用於產生像素內嵌式記憶體電子顯示器之瑕疵位元儲存器之映射之方法的流程圖;及 圖14係根據一實施例之根據瑕疵位元儲存器的映射經由像素內嵌式記憶體電子顯示器顯示影像之方法的流程圖。
72:子像素
78:記憶體
80:驅動器
98:影像資料
102:電流源
103:LED
104:開關
110:共同電壓
112:第一參考電壓
114:第二參考電壓
116:資料時脈
130:計數器/計數電路系統
132:比較器
134:灰階時脈
136:標繪圖
138:實際發射週期
140:總發射週期

Claims (20)

  1. 一種電子顯示器,其包含: 一記憶體儲存器,其經組態以儲存表示待經由一像素電路描繪之影像資料的一資料值,其中該記憶體儲存器包含複數個記憶體組件,該複數個記憶體組件經組態以儲存該資料值的複數個位元; 一發光裝置,其經組態以至少部分地基於該資料值發射光;及 一控制器,其經組態以: 接收該資料值; 至少部分地基於該複數個位元與該複數個記憶體組件之間的一映射將該複數個位元儲存在該複數個記憶體組件中,其中該映射係基於將與該複數個記憶體組件的一或多個瑕疵記憶體組件關聯之該複數個位元的一或多者路由至該複數個記憶體組件的一或多個其他記憶體組件而判定;及 至少部分地基於根據該映射儲存在該複數個記憶體組件中的該複數個位元驅動該發光裝置以發射光。
  2. 如請求項1之電子顯示器,其中該一或多個其他記憶體組件與比該複數個位元的該一或多者低的一有效位元關聯。
  3. 如請求項1之電子顯示器,其中該一或多個其他記憶體組件對應於備用記憶體組件。
  4. 如請求項1之電子顯示器,其中該像素電路包含一比較器,該比較器經組態以比較該資料值與由一計數器產生的一位元序列,且其中該控制器經組態以回應於該比較器判定該資料值匹配於該位元序列而傳輸來自該比較器的一輸出以促進光發射。
  5. 如請求項1之電子顯示器,其中該控制器經組態以至少部分藉由下列驅動該發光裝置: 根據該映射從該複數個記憶體組件擷取該複數個位元;及 發射該光達一時間週期,該時間週期對應於由根據該映射的該複數個位元表示的該資料值。
  6. 如請求項1之電子顯示器,其包含一額外像素電路,其中該控制器經組態以經由一或多個多工器將該資料值傳輸至該像素電路及該額外像素電路。
  7. 如請求項1之電子顯示器,其中該複數個記憶體組件的各記憶體組件經組態以儲存資料的一個位元。
  8. 如請求項1至7中之任一項之電子顯示器,其中該映射係基於由該控制器接收的測試資料值及回應於該測試資料值而進行的一電量測或光學測量而判定。
  9. 如請求項1至7中之任一項之電子顯示器,其中該映射經組態以將與該一或多個瑕疵記憶體組件的一第一者關聯的一第一位元路由至對應於該資料值的一最低有效位元之該一或多個其他記憶體組件的一者。
  10. 如請求項1至7中之任一項之電子顯示器,其中該映射經組態以將與該一或多個瑕疵記憶體組件的一第一者關聯的一第一位元路由至對應於該複數個記憶體組件的一備用記憶體組件之該一或多個其他記憶體組件的一者,其中當該複數個記憶體組件之各者在操作中時,該備用記憶體組件係不使用的。
  11. 一種方法,其包含: 經由一像素電路接收一資料值; 至少部分地基於複數個位元與複數個記憶體組件之間的一映射經由該像素電路將該複數個位元儲存在與該像素電路關聯的該複數個記憶體組件中,其中該映射係基於將與該複數個記憶體組件的一或多個瑕疵記憶體組件關聯之該複數個位元的一或多者路由至該複數個記憶體組件的一或多個其他記憶體組件而判定;及 至少部分地基於根據該映射儲存在該複數個記憶體組件中的該複數個位元經由該像素電路驅動一發光裝置以發射光。
  12. 如請求項11之方法,其包含將與該一或多個瑕疵記憶體組件的一第一者關聯的一第一位元路由至對應於該資料值的一最低有效位元之該一或多個其他記憶體組件的一者。
  13. 如請求項11之方法,其包含將與該一或多個瑕疵記憶體組件的一第一者關聯的一第一位元路由至對應於該複數個記憶體組件的一備用記憶體組件之該一或多個其他記憶體組件的一者,其中當該複數個記憶體組件之各者在操作中時,該備用記憶體組件係不使用的。
  14. 如請求項11之方法,其包含: 根據該映射從該複數個記憶體組件擷取該複數個位元;及 發射該光達一時間週期,該時間週期對應於由根據該映射的該複數個位元表示的該資料值。
  15. 如請求項11至14中之任一項之方法,其中該映射至少部分地基於回應於測試資料值而由一電子顯示器描繪的一影像與回應於該等測試資料值而由該電子顯示器描繪的一預期影像之間的一差異。
  16. 一種像素電路,其包含: 一記憶體儲存器,其經組態以儲存表示待用以導致光發射之影像資料的一資料值,其中該記憶體儲存器包含複數個記憶體組件,該複數個記憶體組件經組態以儲存該資料值的複數個位元;及 一發光裝置,其經組態以至少部分地基於該資料值而發射光,其中該發光裝置經組態以至少部分地基於根據一映射的該複數個位元發射光,該映射包含與該複數個記憶體組件的一或多個瑕疵記憶體組件關聯之該複數個位元的一或多者與該複數個記憶體組件的一或多個其他記憶體組件的一或多個關聯。
  17. 如請求項16之像素電路,其中該複數個記憶體組件的該一或多個其他記憶體組件的一者對應於該資料值的至少一最低有效位元。
  18. 如請求項16之像素電路,其中該一或多個其他記憶體組件對應於一或多個備用記憶體組件。
  19. 如請求項16至18中之任一項之像素電路,其中該映射將對應於該一或多個瑕疵記憶體組件的一第一者的一第一位元與對應於該資料值的一最低有效位元之該一或多個其他記憶體組件的一者關聯。
  20. 如請求項16至18中之任一項之像素電路,其中該映射將對應於該一或多個瑕疵記憶體組件的一第一者的一第一位元與對應於該複數個記憶體組件的一備用記憶體組件之該一或多個其他記憶體組件的一者關聯,其中該備用記憶體組件與對應於操作中的該複數個記憶體組件的位元位置關聯無關。
TW108131402A 2018-09-17 2019-08-30 用於像素內嵌式記憶體顯示器之瑕疵記憶體的校正之方法、裝置、及電路 TWI723523B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862732321P 2018-09-17 2018-09-17
US62/732,321 2018-09-17
US16/502,848 2019-07-03
US16/502,848 US10978028B2 (en) 2018-09-17 2019-07-03 Correction for defective memory of a memory-in-pixel display

Publications (2)

Publication Number Publication Date
TW202025118A true TW202025118A (zh) 2020-07-01
TWI723523B TWI723523B (zh) 2021-04-01

Family

ID=69774253

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108131402A TWI723523B (zh) 2018-09-17 2019-08-30 用於像素內嵌式記憶體顯示器之瑕疵記憶體的校正之方法、裝置、及電路

Country Status (7)

Country Link
US (3) US10978028B2 (zh)
EP (1) EP3853842A1 (zh)
JP (1) JP2022500694A (zh)
KR (1) KR102329589B1 (zh)
CN (1) CN110910807B (zh)
TW (1) TWI723523B (zh)
WO (1) WO2020060738A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102616361B1 (ko) * 2018-12-11 2023-12-26 엘지디스플레이 주식회사 마이크로 디스플레이 장치 및 구동 방법
US11257407B2 (en) 2020-04-23 2022-02-22 Facebook Technologies, Llc Display diagnostic system
WO2023007819A1 (ja) * 2021-07-27 2023-02-02 ソニーセミコンダクタソリューションズ株式会社 表示装置

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5504504A (en) * 1994-07-13 1996-04-02 Texas Instruments Incorporated Method of reducing the visual impact of defects present in a spatial light modulator display
JP3399853B2 (ja) 1998-09-30 2003-04-21 三菱電機株式会社 表示パネルの表示制御回路
TW556144B (en) * 2000-03-30 2003-10-01 Seiko Epson Corp Display device
JP3705086B2 (ja) * 2000-07-03 2005-10-12 株式会社日立製作所 液晶表示装置
US7230600B1 (en) * 2000-09-28 2007-06-12 Intel Corporation Repairable memory in display devices
JP3949444B2 (ja) * 2000-12-26 2007-07-25 株式会社半導体エネルギー研究所 発光装置、該発光装置の駆動方法
US7956857B2 (en) * 2002-02-27 2011-06-07 Intel Corporation Light modulator having pixel memory decoupled from pixel display
KR20050020837A (ko) * 2002-06-12 2005-03-04 코닌클리즈케 필립스 일렉트로닉스 엔.브이. 픽셀 및 인-픽셀 메모리와 디스플레이 디바이스
GB0213420D0 (en) 2002-06-12 2002-07-24 Koninkl Philips Electronics Nv In-Pixel memory for display devices
US6831868B2 (en) * 2002-12-05 2004-12-14 Intel Corporation Byte aligned redundancy for memory array
JP4245018B2 (ja) * 2006-08-30 2009-03-25 セイコーエプソン株式会社 集積回路装置及び電子機器
US7590015B2 (en) * 2006-08-30 2009-09-15 Seiko Epson Corporation Integrated circuit device and electronic instrument
JP2008111921A (ja) 2006-10-30 2008-05-15 Renesas Technology Corp 表示制御用半導体集積回路
EP2109859A4 (en) * 2007-01-04 2010-03-31 Displaytech Inc DIGITAL DISPLAY
US7949913B2 (en) 2007-08-14 2011-05-24 Dell Products L.P. Method for creating a memory defect map and optimizing performance using the memory defect map
JP2009092965A (ja) * 2007-10-10 2009-04-30 Eastman Kodak Co 表示パネルの不良検出方法および表示パネル
KR101274707B1 (ko) * 2008-06-05 2013-06-12 엘지디스플레이 주식회사 표시 결함을 보상하기 위한 영상 표시 장치의 보상 회로 및방법
WO2010035548A1 (ja) * 2008-09-24 2010-04-01 シャープ株式会社 液晶表示装置、アクティブマトリクス基板、電子機器
US8412987B2 (en) * 2009-06-30 2013-04-02 Micron Technology, Inc. Non-volatile memory to store memory remap information
US8493482B2 (en) * 2010-08-18 2013-07-23 Apple Inc. Dual image sensor image processing system and method
DE102012016675B4 (de) 2012-08-23 2015-02-05 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zur Farbkalibrierung eines Farbmonitors mit LED-Hintergrundbeleuchtung
KR20170055222A (ko) * 2015-11-11 2017-05-19 삼성전자주식회사 리페어 단위 변경 기능을 가지는 메모리 장치 및 메모리 시스템

Also Published As

Publication number Publication date
CN110910807B (zh) 2023-05-12
US20210225334A1 (en) 2021-07-22
KR102329589B1 (ko) 2021-11-22
US11790873B2 (en) 2023-10-17
TWI723523B (zh) 2021-04-01
US10978028B2 (en) 2021-04-13
JP2022500694A (ja) 2022-01-04
CN110910807A (zh) 2020-03-24
WO2020060738A1 (en) 2020-03-26
US11417298B2 (en) 2022-08-16
EP3853842A1 (en) 2021-07-28
US20230029501A1 (en) 2023-02-02
US20200090630A1 (en) 2020-03-19
KR20210034674A (ko) 2021-03-30

Similar Documents

Publication Publication Date Title
US11790873B2 (en) Correction for defective memory of a memory-in-pixel display
JP6683838B2 (ja) 冗長発光デバイスを備えるディスプレイ
JP4536582B2 (ja) 表示制御装置及びルックアップテーブルの生成方法
TWI517129B (zh) 顯示裝置
US10867548B2 (en) Systems and methods for memory circuitry in an electronic display
CN110111731B (zh) 显示装置及其驱动方法
CN110459174B (zh) 像素中存储器显示器
KR20160041103A (ko) 디스플레이 장치를 구비한 모바일 기기 및 그것의 동작 방법
US10891882B1 (en) Techniques for testing electrically configurable digital displays, and associated display architecture
KR100798309B1 (ko) 액티브 매트릭스 유기 엘이디 구동회로
US10930201B1 (en) Micro light emitting diode testing
US11049448B2 (en) Memory-in-pixel architecture
KR20110075158A (ko) 기준전압 생성회로
US8378948B2 (en) Driving circuit and organic light emitting diode display device including the same
JP5456298B2 (ja) Oled表示装置
US20190279552A1 (en) Adaptive emission clocking control for display devices
KR100588755B1 (ko) 능동 매트릭스 유기 발광 다이오드 패널을 시분할 제어방식으로 구동하기 위한 데이터 처리 회로 및 방법
US11527209B2 (en) Dual-memory driving of an electronic display
KR20110071274A (ko) 액정표시장치 및 그 구동방법