TW201732886A - 絕緣層上覆矽基板及其製造方法 - Google Patents

絕緣層上覆矽基板及其製造方法 Download PDF

Info

Publication number
TW201732886A
TW201732886A TW105118826A TW105118826A TW201732886A TW 201732886 A TW201732886 A TW 201732886A TW 105118826 A TW105118826 A TW 105118826A TW 105118826 A TW105118826 A TW 105118826A TW 201732886 A TW201732886 A TW 201732886A
Authority
TW
Taiwan
Prior art keywords
semiconductor substrate
substrate
insulating layer
semiconductor
germanium
Prior art date
Application number
TW105118826A
Other languages
English (en)
Other versions
TWI611462B (zh
Inventor
肖德元
汝京 張
Original Assignee
上海新昇半導體科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 上海新昇半導體科技有限公司 filed Critical 上海新昇半導體科技有限公司
Publication of TW201732886A publication Critical patent/TW201732886A/zh
Application granted granted Critical
Publication of TWI611462B publication Critical patent/TWI611462B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76202Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO
    • H01L21/76213Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO introducing electrical inactive or active impurities in the local oxidation region, e.g. to alter LOCOS oxide growth characteristics or for additional isolation purpose
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02032Preparing bulk and homogeneous wafers by reclaiming or re-processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/30Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
    • H01L29/34Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being on the surface

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Recrystallisation Techniques (AREA)
  • Thin Film Transistor (AREA)

Abstract

一種絕緣層上覆矽基板之製造方法,包括:提供一第一半導體基底;於該第一半導體基底之頂面形成一第一絕緣層,以便製成一第一半導體基板;對該第一半導體基板照射氫離子束,以便在距離該第一絕緣層之頂面的預定深度之處形成一氫摻雜層;提供一第二半導體基底;於該第二半導體基底之頂面形成一第二絕緣層,以便製成一第二半導體基板;將該第一半導體基板面對面地接合於該第二導體體基板;於一重氫氣壓環境下,對該第一半導體基板以及該第二半導體基板進行退火;以及將部分的第一半導體基板分離於該第二半導體基板,以便形成一摻雜有重氫的半導體層於該第二半導體基板之上。

Description

絕緣層上覆矽基板及其製造方法
本發明有關於一種絕緣層上覆矽基板及其製造方法。
近年來,已經有業界利用絕緣材料表面形成單晶半導體層的絕緣層上覆矽(SOI)基板來代替使用大塊狀矽晶圓於半導體積體電路的製造之中。因為使用SOI基板的優點在於可以減少電晶體的汲極與基板之間的寄生電容,藉此提高半導體積體電路的效能。
關於半導體元件的製造方法,例如美國公告專利第5374564號係藉由離子植入法對矽晶圓進行氫離子植入,並在預定深度之處形成離子植入層。接下來,將植入有氫離子的矽晶圓與另一片矽晶圓接合,且於兩片矽晶圓之間插置有氧化矽膜。之後,經過熱處理,以離子植入層作為分裂面,且在植入有氫離子的矽晶圓以薄膜狀分離。藉此可在接合的矽晶圓之上形成單晶矽層。例如美國公告專利第5872387號係藉由在重氫環境下對於已經生長好閘極氧化物的基板進行退火,以便消除閘極氧化物與基板之間的懸浮鍵(dangling bond)。然而此方法必須在很高的重氫環境氣壓進行,因而導致製造成本的提高。
有鑑於此,目前有需要一種改良的絕緣層上覆矽基板的製造方法,至少可改善上述的缺失。
本發明提供一種絕緣層上覆矽基板及其製造方法,可以減少電晶體的汲極與基板之間的寄生電容,以及降低製造成本。
依據本發明一實施例,提供一種絕緣層上覆矽基板之製造方法,包括:提供一第一半導體基底;於該第一半導體基底之頂面形成一第一絕緣層,以便製成一第一半導體基板;對該第一半導體基板照射離子束, 以便在距離該第一絕緣層之頂面的預定深度之處形成一摻雜層;提供一第二半導體基底;於該第二半導體基底之頂面形成一第二絕緣層,以便製成一第二半導體基板;將該第一半導體基板面對面地接合於該第二導體體基板;於一重氫氣壓環境下,對該第一半導體基板以及該第二半導體基板進行退火;以及將部分的第一半導體基板分離於該第二半導體基板,以便形成一摻雜有重氫的半導體層於該第二半導體基板之上。
所述的絕緣層上覆矽基板之製造方法,其中該第一半導體基底包含IV族元素、SiGe、III-V族化合物、III族-氮化合物或II-VI族化合物。
所述的絕緣層上覆矽基板之製造方法,其中該預定深度介於0.01um至5um。
所述的絕緣層上覆矽基板之製造方法,其中該離子束為氫離子束,該氫離子束的加速電壓介於1keV至200keV,而該氫離子束之摻雜劑量介於1016(氫離子個數/cm2)至2x1017(氫離子個數/cm2)。
所述的絕緣層上覆矽基板之製造方法,其中該第二半導體基底包含IV族元素、SiGe、III-V族化合物、III族-氮化合物或II-VI族化合物。
所述的絕緣層上覆矽基板之製造方法,其中該第一半導體基板以及該第二半導體於介於攝氏200度~400度進行接合。
所述的絕緣層上覆矽基板之製造方法,其中該第一半導體基板以及該第二半導體基板進行接合之步驟更包括:潤濕該第一絕緣層以及該第二絕緣層;將潤濕後的該第一絕緣層與該第二絕緣層相互接觸;以及施壓於相互接觸的該第一絕緣層以及該第二絕緣層,使得該第一絕緣層接合於該第二絕緣層之上。
所述的絕緣層上覆矽基板之製造方法,其中該重氫環境氣壓介於10托爾~1000托爾。
所述的絕緣層上覆矽基板之製造方法,其中該半導體層所摻雜的重氫濃度介於1010(重氫原子個數/cm3)~8x1018(重氫原子個數/cm3)。
所述的絕緣層上覆矽基板之製造方法,其中該退火步驟更包括:先加熱該第一半導體基板以及該第二半導體基板至攝氏600度~1200度;接著冷卻該第一半導體基板以及該第二半導體基板至攝氏400度~600度。
所述的絕緣層上覆矽基板之製造方法,其中加熱該第一半導體基板以及該第二半導體基板的時間介於0.5小時~8小時。
所述的絕緣層上覆矽基板之製造方法,其中冷卻該第一半導體基板以及該第二半導體基板的時間介於30分鐘~120分鐘。
所述的絕緣層上覆矽基板之製造方法,其中該摻雜有重氫的半導體層的厚度介於50埃~50000埃。
所述的絕緣層上覆矽基板之製造方法,更包括該第一半導體基板分離於該第二半導體基板之後,再度加熱該第二半導體基板至攝氏600度~1200度。
所述的絕緣層上覆矽基板之製造方法,其中加熱該第二半導體基板之時間介於30分鐘~8小時。
依據本發明一實施例,提供一種絕緣層上覆矽基板,包括:一半導體基底;一絕緣層,該絕緣層接合於該半導體基板之頂面;以及一摻雜有重氫的半導體層,該摻雜有重氫的半導體層接合於該絕緣層之頂面。
所述的絕緣層上覆矽基板,其中該半導體基底包含有IV族元素、SiGe、III-V族化合物、III族-氮化合物或II-VI族化合物。
所述的絕緣層上覆矽基板,其中該摻雜有重氫的半導體層的厚度介於50埃~50000埃。
100‧‧‧第一半導體基底
102‧‧‧頂面
104‧‧‧第一絕緣層
106‧‧‧第一半導體基板
108‧‧‧氫離子束
110‧‧‧頂面
112‧‧‧氫摻雜層
200‧‧‧第二半導體基底
202‧‧‧頂面
204‧‧‧第二絕緣層
206‧‧‧第二半導體基板
300‧‧‧重氫摻雜氣泡區塊
400‧‧‧半導體層
第1圖為繪示本發明提供的絕緣層上覆矽基板的製造方法的流程圖。
第2A-2H為繪示製造絕緣層上覆矽基板的剖視圖。
下面結合說明書附圖和優選實施例對本發明作進一步的描述,但本發明的實施方式不限於此。
參閱第1圖,為提供一實施例的絕緣層上覆矽基板的製造方法,包括下列步驟:
S101:提供一第一半導體基底
S102:形成一第一絕緣層於第一半導體基底之頂面,以便製成一第一半導體基板;
S103:以氫氣為來源氣體,對第一半導體基板照射氫離子束,以便在距離第一絕緣層之頂面的預定深度之處形成一氫摻雜層;
S104:提供一第二半導體基底;
S105:形成一第二絕緣層於第二半導體基底之頂面,以便製成一第二半導體基板;
S106:將第一半導體基板面對面地接合於該第二半導體基板;
S107:在一重氫氣壓環境(deuterium atmosphere)下,對相互接合的第一半導體基板與第二半導體基板進行退火;
S108:將部分的第一半導體基板分離於第二半導體基板;以及
S109:形成一摻雜有重氫的半導體層於第二半導體基板之上。
S110:回收利用分離後的第一半導體基板。
為了更具體地闡述第1圖的絕緣層上覆矽基板的製造方法,請參照第2A-2G圖,為提供本發明一實施例所提供的製造絕緣層上覆矽基板的剖視圖。
首先,參照第2A圖,製備一第一半導體基底100,其中第一半導體基底100的材料可包含IV族元素、SiGe、III-V族元素、III族-氮化合物或II-VI族化合物。在本實施例中,第一半導體基底100使用單晶矽。在其他實施例中,當第一半導體基底100的材料為SiGe時,Ge的重量百分比介於5%~90%。
接下來,參照第2B圖,於該第一半導體基底100之頂面102形成一第一絕緣層104,以便製成一第一半導體基板106,其中第一絕緣層104的材料可包含SiO2、SiN或AlN。在本實施例中,第一絕緣層104使用SiO2,且其厚度大約介於0.1nm~500nm。
接著,參照第2C圖,可以重氫或氫氣作為來源氣體,透過 電場作用而產生來源氣體的電漿,並從電漿中取出包含在電漿中的離子來予以生成來源氣體的離子束。在本實施例中,採用氫氣作為來源氣體,對第一半導體基板106照射氫離子束108,以便於距離第一絕緣層104之頂面110的預定深度H之處形成一氫摻雜層112,該預定深度H可藉由氫離子束108的加速能量以及入射角來控制,至於加速能量可藉由加速電壓以及摻雜劑量來控制。在本實施例中,預定深度H介於0.01um~5um,加速電壓介於1keV~200keV,而氫離子束的摻雜劑量介於1016(氫離子個數/cm2)~2x1017(氫離子個數/cm2)。
下面,參照第2D圖,製備一第二半導體基底200,其中第二半導體基底200的材料可包含IV族元素、SiGe、III-V族化合物、III族-氮化合物或II-VI族化合物。在本實施例中,第二半導體基底200的材料為單晶矽。
接下來,參照第2E圖,於該第二半導體基底200之頂面202形成一第二絕緣層204,以便製成一第二半導體基板206,其中該第二絕緣層204可包含SiO2、SiN或AlN。在本實施例中,第二絕緣層204使用SiO2,且其厚度大約介於0.05nm至10nm。
接著,參照第2F圖,將第一半導體基板106面對面地接合(bonding)於第二半導體基板206。在本實施例中,採用親水性接合(hydrophilic bonding)之方式,接合時的溫度介於攝氏200度~400度,其中接合的詳細步驟更包括:首先濕潤第一絕緣層104與第二絕緣層204;接著將濕潤後的第一絕緣層104與第二絕緣層204相互接觸;以及最後施壓於第一絕緣層104與第二絕緣層204,使得第一絕緣層104與第二絕緣層204緊密地相互接合。
下面,參照第2G圖,在一重氫氣壓環境(deuterium atmosphere)下,對相互接合的第一半導體基板106以及該第二半導體基板206進行退火(annealing)。在本實施例中,重氫氣壓環境介於10托爾~1000托爾,而退火的詳細步驟包括:首先加熱該第一半導體基板106與第二半導體基板206至攝氏600度~1200度,而加熱時間大約介於0.5小時~8小時;接著,冷卻第一半導體基板106與第二半導體基板206至攝氏400度~600度,而冷卻時間大約30分鐘~120分鐘。經過退火後,原本相連的氫摻雜層112會分裂 為複數個相互間隔的重氫摻雜氣泡區塊300(Bubble formation)。
接著,參照第2H圖,將部分的第一半導體基板106分離於該第二半導體基板206,以便形成一包含有該些重氫摻雜氣泡區塊300的半導體層400於相互接合的第一絕緣層104與第二絕緣層204之上,而該半導體層所摻雜的重氫濃度介於1010(重氫原子個數/cm3)~8x1018(重氫原子個數/cm3)。
值得一提的,分離後的第一半導體基板106,更可進一步進行化學機械研磨(CMP)與清洗(clean),使得分離後的第一半導體基板106得以回收利用,達到節省成本之效果。至於接合有半導體層400的第二半導體基板206可進行再度加熱至攝氏600度~1200度,而再度加熱時間介於30分鐘~8小時。
由於懸浮鍵(dangling bond)含有極高的活性,容易形成陷阱中心(trap center),造成電子電洞對的再度結合,因而降低半導體元件對於熱載子效應載子的恢復力。藉由本發明所提供的絕緣層上覆矽基板來製造半導體元件,除了可以減少電晶體的汲極與基板之間的寄生電容之外。將來於絕緣層上覆矽基板生長閘極氧化物時,摻雜於基板內的重氫原子(或重氫離子)會向外擴散至閘極氧化物與該基板之間的介面與半導體原子共價鍵結(covalently bound),以便消除懸浮鍵而有效率地提升半導體元件對於熱載子效應(hot carrier effect)載子的恢復力(resilience)。再者,由於不需要很高的重氫氣壓,製造成本大大降低。
以上所揭露的僅為本發明的優選實施例而已,當然不能以此來限定本發明之權利範圍,因此依本發明申請專利範圍所作的等同變化,仍屬本發明所涵蓋的範圍。
流程圖無符號標示

Claims (18)

  1. 一種絕緣層上覆矽基板之製造方法,包括:提供一第一半導體基底;於該第一半導體基底之頂面形成一第一絕緣層,以便製成一第一半導體基板;對該第一半導體基板照射離子束,以便在距離該第一絕緣層之頂面的預定深度之處形成一摻雜層;提供一第二半導體基底;於該第二半導體基底之頂面形成一第二絕緣層,以便製成一第二半導體基板;將該第一半導體基板面對面地接合於該第二導體體基板;在一重氫氣壓環境下,對該第一半導體基板以及該第二半導體基板進行退火;以及將部分的第一半導體基板與該第二半導體基板分離,以便形成一摻雜有重氫的半導體層於該第二半導體基板之上。
  2. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該第一半導體基底包含IV族元素、SiGe、III-V族化合物、III族-氮化合物或II-VI族化合物。
  3. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該預定深度介於0.01um至5um。
  4. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該離子束為氫離子束,該氫離子束的加速電壓介於1keV至200keV,而該氫離子束之摻雜劑量介於1016(氫離子個數/cm2)至2x1017(氫離子個數/cm2)。
  5. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該第二半導體基底包含IV族元素、SiGe、III-V族化合物、III族-氮化合物或II-VI族化合物。
  6. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該第一半導體基板以及該第二半導體基板在介於攝氏200度~400度面對面地進行接合。
  7. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該第一半導體基板以及該第二半導體基板面對面地接合之步驟更包括:潤濕該第一絕緣層以及該第二絕緣層;將潤濕後的該第一絕緣層與該第二絕緣層相互接觸;以及施壓於相互接觸的該第一絕緣層以及該第二絕緣層,使得該第一絕緣層接合於該第二絕緣層之上。
  8. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該重氫氣壓環境介於10托爾~1000托爾。
  9. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該半導體層所摻雜的重氫濃度介於1010(重氫原子個數/cm3)~8x1018(重氫原子個數/cm3)。
  10. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該退火步驟更包括:先加熱該第一半導體基板以及該第二半導體基板至攝氏600度~1200度;接著冷卻該第一半導體基板以及該第二半導體基板至攝氏400度~600度。
  11. 如請求項10所述的絕緣層上覆矽基板之製造方法,其中加熱該第一半導體基板以及該第二半導體基板的時間介於0.5小時~8小時。
  12. 如請求項10所述的絕緣層上覆矽基板之製造方法,其中冷卻該第一半導體基板以及該第二半導體基板的時間介於30分鐘~120分鐘。
  13. 如請求項1所述的絕緣層上覆矽基板之製造方法,其中該摻雜有重氫的半導體層的厚度介於50埃~50000埃。
  14. 如請求項1所述的絕緣層上覆矽基板之製造方法,更包括該第一半導體 基板分離於該第二半導體基板之後,再度加熱該第二半導體基板至攝氏600度~1200度。
  15. 如請求項14所述的絕緣層上覆矽基板之製造方法,其中再度加熱該第二半導體基板之時間介於30分鐘~8小時。
  16. 一種絕緣層上覆矽基板,包括:一半導體基底;一絕緣層,該絕緣層接合於該半導體基板之頂面;以及一摻雜有重氫的半導體層,該摻雜有重氫的半導體層接合於該絕緣層之頂面。
  17. 如請求項16所述的絕緣層上覆矽基板,其中該半導體基底包含有IV族元素、SiGe、III-V族化合物、III族-氮化合物或II-VI族化合物。
  18. 如請求項16所述的絕緣層上覆矽基板,其中該摻雜有重氫的半導體層的厚度介於50埃~50000埃。
TW105118826A 2016-03-03 2016-06-15 絕緣層上覆矽基板及其製造方法 TWI611462B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
??201610120843.4 2016-03-03
CN201610120843.4A CN107154379B (zh) 2016-03-03 2016-03-03 绝缘层上顶层硅衬底及其制造方法

Publications (2)

Publication Number Publication Date
TW201732886A true TW201732886A (zh) 2017-09-16
TWI611462B TWI611462B (zh) 2018-01-11

Family

ID=59650631

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105118826A TWI611462B (zh) 2016-03-03 2016-06-15 絕緣層上覆矽基板及其製造方法

Country Status (6)

Country Link
US (1) US10170356B2 (zh)
JP (1) JP6273322B2 (zh)
KR (1) KR101869641B1 (zh)
CN (1) CN107154379B (zh)
DE (1) DE102016119644B4 (zh)
TW (1) TWI611462B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107154379B (zh) 2016-03-03 2020-01-24 上海新昇半导体科技有限公司 绝缘层上顶层硅衬底及其制造方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2681472B1 (fr) * 1991-09-18 1993-10-29 Commissariat Energie Atomique Procede de fabrication de films minces de materiau semiconducteur.
US5872387A (en) 1996-01-16 1999-02-16 The Board Of Trustees Of The University Of Illinois Deuterium-treated semiconductor devices
US6548382B1 (en) * 1997-07-18 2003-04-15 Silicon Genesis Corporation Gettering technique for wafers made using a controlled cleaving process
JPH11330438A (ja) 1998-05-08 1999-11-30 Shin Etsu Handotai Co Ltd Soiウエーハの製造方法ならびにこの方法で製造されるsoiウエーハ
US6995075B1 (en) * 2002-07-12 2006-02-07 Silicon Wafer Technologies Process for forming a fragile layer inside of a single crystalline substrate
US6992025B2 (en) * 2004-01-12 2006-01-31 Sharp Laboratories Of America, Inc. Strained silicon on insulator from film transfer and relaxation by hydrogen implantation
US20060094259A1 (en) * 2004-11-03 2006-05-04 Freescale Semiconductor, Inc. Forming gas anneal process for high dielectric constant gate dielectrics in a semiconductor fabrication process
US7148124B1 (en) * 2004-11-18 2006-12-12 Alexander Yuri Usenko Method for forming a fragile layer inside of a single crystalline substrate preferably for making silicon-on-insulator wafers
DE102004060363B4 (de) * 2004-12-15 2010-12-16 Austriamicrosystems Ag Halbleitersubstrat mit pn-Übergang und Verfahren zur Herstellung
US20060270192A1 (en) * 2005-05-24 2006-11-30 International Business Machines Corporation Semiconductor substrate and device with deuterated buried layer
JP2007141946A (ja) * 2005-11-15 2007-06-07 Sumco Corp Soi基板の製造方法及びこの方法により製造されたsoi基板
US7378335B2 (en) * 2005-11-29 2008-05-27 Varian Semiconductor Equipment Associates, Inc. Plasma implantation of deuterium for passivation of semiconductor-device interfaces
US7608521B2 (en) * 2006-05-31 2009-10-27 Corning Incorporated Producing SOI structure using high-purity ion shower
EP1993128A3 (en) * 2007-05-17 2010-03-24 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing soi substrate
EP1993127B1 (en) * 2007-05-18 2013-04-24 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of SOI substrate
US7781306B2 (en) * 2007-06-20 2010-08-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor substrate and method for manufacturing the same
EP2045844A1 (en) * 2007-10-03 2009-04-08 ABB Technology AG Semiconductor Module
US7989305B2 (en) * 2007-10-10 2011-08-02 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing SOI substrate using cluster ion
JP6056516B2 (ja) * 2013-02-01 2017-01-11 信越半導体株式会社 Soiウェーハの製造方法及びsoiウェーハ
CN107154379B (zh) 2016-03-03 2020-01-24 上海新昇半导体科技有限公司 绝缘层上顶层硅衬底及其制造方法

Also Published As

Publication number Publication date
JP6273322B2 (ja) 2018-01-31
TWI611462B (zh) 2018-01-11
DE102016119644A1 (de) 2017-09-07
KR101869641B1 (ko) 2018-06-20
CN107154379B (zh) 2020-01-24
JP2017157811A (ja) 2017-09-07
KR20170103648A (ko) 2017-09-13
US20170256438A1 (en) 2017-09-07
DE102016119644B4 (de) 2023-02-02
US10170356B2 (en) 2019-01-01
CN107154379A (zh) 2017-09-12

Similar Documents

Publication Publication Date Title
US7067386B2 (en) Creation of high mobility channels in thin-body SOI devices
US6707106B1 (en) Semiconductor device with tensile strain silicon introduced by compressive material in a buried oxide layer
TW200303073A (en) Method for porducing CMOS device
JPH05251292A (ja) 半導体装置の製造方法
US10312378B2 (en) Lateral gallium nitride JFET with controlled doping profile
TW201916251A (zh) 形成絕緣體上矽基底的方法
TWI587446B (zh) Soi基底及其製備方法
TWI592987B (zh) 絕緣層上覆矽基板及其製造方法
US8466500B2 (en) Semiconductor device and method for manufacturing the same
TWI628712B (zh) 絕緣層上覆矽基板及其製造方法
TWI611462B (zh) 絕緣層上覆矽基板及其製造方法
RU2497231C1 (ru) Способ изготовления структуры кремний-на-изоляторе
JPH0472631A (ja) 半導体基板およびその製造方法
JPH1167683A (ja) 半導体装置の製造方法