TW201729545A - 用於對低密度奇偶校驗資料進行解碼以對碼字進行解碼的方法以及解碼器 - Google Patents

用於對低密度奇偶校驗資料進行解碼以對碼字進行解碼的方法以及解碼器 Download PDF

Info

Publication number
TW201729545A
TW201729545A TW105109998A TW105109998A TW201729545A TW 201729545 A TW201729545 A TW 201729545A TW 105109998 A TW105109998 A TW 105109998A TW 105109998 A TW105109998 A TW 105109998A TW 201729545 A TW201729545 A TW 201729545A
Authority
TW
Taiwan
Prior art keywords
initial estimates
density parity
check
low density
external information
Prior art date
Application number
TW105109998A
Other languages
English (en)
Other versions
TWI641233B (zh
Inventor
翁晟祐
Original Assignee
慧榮科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 慧榮科技股份有限公司 filed Critical 慧榮科技股份有限公司
Publication of TW201729545A publication Critical patent/TW201729545A/zh
Application granted granted Critical
Publication of TWI641233B publication Critical patent/TWI641233B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1111Soft-decision decoding, e.g. by means of message passing or belief propagation algorithms
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/1157Low-density generator matrices [LDGM]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1128Judging correct decoding and iterative stopping criteria other than syndrome check and upper limit for decoding iterations

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Error Detection And Correction (AREA)
  • Computational Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Algebra (AREA)
  • Computing Systems (AREA)

Abstract

一種用於對低密度奇偶校驗資料進行解碼以解碼一碼字的方法,該方法包含以下步驟:接收多個初始估計,該些初始估計代表來自多個變數節點的碼字;發送該些初始估計至對應的多個校驗節點;使用該些初始估計中所有的初始估計來計算多個後驗機率值以及一外部資訊,並且將該些後驗機率值以及該外部資訊發送至該些變數節點;監測接收於該些校驗節點的該外部資訊;當該外部資訊開始收斂時,針對該些初始估計啟用一症狀校驗;以及當該症狀校驗等於零時,提前終止解碼程序。

Description

用於對低密度奇偶校驗資料進行解碼以對碼字進行解碼的方法以及解碼器
本發明涉及低密度奇偶校驗(low-density parity check,LDPC)解碼,尤其涉及一種用於節省電力的低密度奇偶校驗解碼器和相關的解碼方法。
低密度奇偶校驗解碼器係使用具有奇偶位元(parity bit)的線性錯誤校正碼來進行解碼,其中奇偶位元會提供用以驗證接收到的碼字(codeword)的奇偶方程式給解碼器。舉例來說,低密度奇偶校驗可為一具有固定長度的二進位碼,其中所有的符元(symbol)相加會等於零。
在編碼過程中,所有的資料位元會被重複執行並且被傳送至對應的編碼器,其中每個編碼器會產生一奇偶符元(parity symbol)。碼字係由k個訊息位元(information digit)以及r個校驗位元(check digit)所組成。如果碼字總共有n位元,則k = n-r。上述碼字可用一奇偶校驗矩陣來表示,其中該奇偶校驗矩陣具有r列(表示方程式的數量)以及n行(表示位元數),如第1圖所示。這些碼之所以被稱為「低密度」是因為相較於奇偶校驗矩陣中位元0的數量而言,位元1的數量相對的少。在解碼過程中,每次的奇偶校驗皆可視為一奇偶校驗碼,並隨後與其他奇偶校驗碼一起進行交互校驗(cross-check),其中解碼會在校驗節點(check node)進行,而交互校驗會在變數節點(variable node)進行。
LDPC解碼器支持三種模式:硬判定硬解碼(hard decision hard decoding)、軟判定硬解碼(soft decision hard decoding),以及軟判定軟解碼(soft decision hard decoding)。第1圖係為奇偶校驗矩陣H(第1圖的上半部份)以及Tanner Graph(第1圖的下半部份)的示意圖,其中Tanner Graph係為另一種表示碼字的方式,並且可用於解釋當使用一位元翻轉(bit flipping)演算法時,LDPC解碼器的一些關於硬判定軟解碼的操作。
在Tunner Graph中,方形(C1~C4)所表示的校驗節點(check node)代表奇偶位元(parity bit)的數量,且圓形(V1 ~V7 )所表示的變數節點(variable node)係為一碼字中位元的數量。如果一特定方程式與碼符元(code symbol)有關,則對應的校驗節點與變數節點之間會以連線來表示。被估測的消息會沿著這些連線來傳遞,並且於節點上以不同的方式組合。一開始時,變數節點將發送一估測至所有連線上的校驗節點,其中這些連線包含被認為是正確的位元。接著,每個校驗節點會依據對所有其他的連接的估測(connected estimate)來針對每一變數節點進行新的估測,並且將新的估測傳回至變數節點。新的估測係基於:奇偶校驗方程式迫使所有的變數節點連接至一特定校驗節點,以使總和為零。
這些變數節點會接收新的資訊以及使用一多數規則(majority rule)(亦即硬判定),來判斷所傳送的原始位元之值是否正確,若不正確,該原始位元會被翻轉(flipped)。該位元接著會被傳回至該些校驗節點,且上述步驟會被迭代地執行一預定次數,直到符合這些校驗節點的奇偶校驗方程式。若有符合這些奇偶校驗方程式 (亦即校驗節點所計算之值符合接收自變數節點之值),則可啟用提前終止(early termination),這會使得系統在最大迭代次數達到之前就結束解碼程序。
該些奇偶校驗限制係由進行一症狀校驗(syndrome check)來實施。一個有效的碼字將會符合方程式: H.CT = S = 0,其中H 係為奇偶矩陣、C 係為硬判定碼字,且S係為症狀。當S等於零時,表示解碼程序已完成,且不需要更進一步的資訊。一般來說,硬判定以及症狀校驗會在迭代期間執行,其中一非零(non-zero)症狀表示有奇性(odd parity)存在,並且需要再執行新的解碼迭代。
如上所述,通常會對每一次迭代進行症狀校驗以進行提前終止(Early Termination)。由於在一開始的迭代中,一碼字不太可能會通過奇偶校驗,因此若對於每一次迭代皆進行症狀校驗會浪費電源。反之,若能降低症狀校驗的頻率,則能夠達到省電的效果。
本發明的一目的在於提供一種用於估測進行症狀校驗的最佳時間點的系統以及方法,並且利用所述系統以及方法來在一低密度奇偶校驗(low-density parity check,LDPC)解碼器中降低進行症狀校驗的頻率。
本發明的一實施例提供了一種用於對低密度奇偶校驗資料進行解碼以解碼一碼字(codeword)的方法,該方法包含以下步驟:接收多個初始估計(initial estimate),該些初始估計代表來自多個變數節點(variable node)的碼字;發送該些初始估計至對應的多個校驗節點;使用該些初始估計中所有的初始估計來計算多個後驗機率(a posteriori probability,APP)值以及一外部資訊(extrinsic information),並且將該些後驗機率值以及該外部資訊發送至該些變數節點;監測接收於該些校驗節點的該外部資訊;當該外部資訊開始收斂到同一正負號(sign)時,針對該些初始估計啟用一症狀校驗(syndrome check);以及當該症狀校驗等於零時,提前終止(early termination)解碼程序。
本發明的一實施例提供了一種用於解碼一碼字的低密度奇偶校驗解碼器,包含一通道記憶體、一減法器、一處理器、一加法器、低密度奇偶偵測電路、一提前終止電路以及一置換器。該通道記憶體係用於儲存多個初始估測;該減法器係耦接於該通道記憶體,並且用以產生一結果值以更新該些初始估測;該處理器係耦接於該減法器,並且用以產生多個後驗機率(a posteriori probability,APP)值以及一外部資訊(extrinsic information);該一加法器係耦接於該處理器以及該通道記憶體,並且用以對該些後驗機率值以及該些初始估測進行累加,以產生多個更新後初始估測;該低密度奇偶偵測電路係耦接於該加法器,並且用以偵測該些更新後初始估測;該提前終止電路係耦接於該低密度奇偶偵測電路,並且用以對該些該些更新後初始估測進行症狀校驗(syndrome check),以及於該些更新後初始估測通過症狀校驗時結束解碼程序;該置換器係耦接於該低密度偵測電路以及該提前終止電路之間,其中當該低密度偵測電路判斷該外部資訊收斂至同一正負號時,該置換器發送該些更新後初始估測至該提前終止電路。
本發明的目的在於決定進行症狀校驗的最佳時間以節省電源,且目標是只有在結果(亦即上述之症狀)可能等於零的時候才進行症狀校驗,而非如同先前技術在每一次迭代都進行症狀校驗。
以下列舉兩個方程式來說明本發明的方法,如以上關於先前技術的段落中所述,當症狀(syndrome)等於零時,表示符合奇偶校驗且解碼程序可被終止。上述症狀係藉由將所述變數節點(variable node)值乘上奇偶校驗矩陣而產生,如出方程式 1所示:   H.CT = S                                 (1)
當 S等於零時,這表示可終止解碼程序以及硬判定;否則,繼續執行下一次的迭代。
此外,本發明使用和-積(sum-product)解碼演算法來判斷何時可啟用症狀校驗,而不使用位元翻轉(bit flipping)演算法。在本發明所採用的和-積演算法中,每一用以表示判定的訊號係為機率值。在位元翻轉演算法中,雖然進行了硬判定,然而實際上接收到的是真實值(real value),其中位元0 、 1分別表示正判定(positive decision)、負判定(negative decision),且數值的大小表示判定的可信度(level of confidence),此即為所謂的「軟資訊」(soft information)。和-積演算法可藉由針對每一位元計算一後驗機率(a posteriori probability,APP)值APPj 來使用此軟資訊。後驗機率值係為在所有的奇偶校驗都符合的情況下時,某一位元會等於1的機率,而該後驗機率值APPj 的近似值(approximation)將會基於一系列的迭代來運算。
上述迭代會遵循位元翻轉演算法,除了每次所計算的是:在該位元係為一特定值的情況下,一奇偶校驗方程式會被符合的機率。在該校驗節點每一次回傳一機率值時,同時也會針對接著要被該些變數節點使用的位元來回傳獨立於該機率值的外部資訊(extrinsic information),以作為下一次迭代的先驗資訊(a priori information)。
變數節點值、校驗節點值以及用於和-積解碼的後驗機率值之間的關係如方程式 2所示: APPj – Rij = Qij (2)
其中APPj 係為校驗節點所傳送的後驗機率值,Qij 係為來自變數節點的響應值,以及 Rij 係為來自該校驗節點的外部資訊。下標j表示某一奇偶校驗方程式,以及下標i表示該程式碼的某一位元。
在上述和-積演算法中,當一碼字被建立時,APPj 會逐漸地收斂。從方程式 (2)可看出當APPj 逐漸地在一碼字中收斂,Rij 也會收斂但會小於APPj 。此外,當Qij 收斂的時候,Qij 的正負會大致相同(approximately equal)於APPj 的正負。因此,LDPC系統可藉由使用一偵測電路來於多個校驗節點值收斂到同一正負號(sign)的時候進行判斷,以得知症狀校驗應該何時被啟用。
接著,當症狀校驗被啟用時,Qij 值會代入方程式 (1),以判斷該些奇偶校驗條件是否符合。一旦該碼字符合該奇偶校驗,可啟用提前終止(early termination)來直接結束解碼程序,而不需要等到迭代的最大數量已達到時才結束解碼程序。
本發明實施例藉由關閉症狀校驗,直到判斷出來自校驗節點的外部資訊(或稱軟資訊(soft information))有收斂至同一正負號才執行症狀校驗,可避免對每次迭代都進行症狀校驗而衍生的耗電。亦即,當判斷出一碼字不會符合奇偶條件時,可避免多餘地執行症狀校驗。此外,本發明在實作上使用一簡單的偵測電路即可偵測到外部資訊的正負,而不需要在LDPC解碼器中額外套用複雜的電路架構。
參見第2圖,第2圖係為根據本發明一實施例的低密度奇偶校驗解碼器200的示意圖。如第2圖所示,排序記憶體(order memory)230會接收到對應於所接收的符元(symbol)的多個對數可能性比(log likelihood ratio,LLR),並且將其以向量的形式儲存,而成為多個通道值。該些通道值以及對應的矩陣會被傳遞至一減法器(subtractor)(如第2圖中處理區塊290 內“-”所示),且結果值D會被傳送至比較電路210以更新該些通道值,以及傳送至更新記憶體250。之後,更新記憶體250再傳送一結果至處理區塊290,其中輸出處理區塊290會輸出多個調整後的矩陣(modified metrics)。經過調整後的通道值以及矩陣會於加法器(如第2圖中處理區塊290 內“+”所示)累加,以產生一新的APP值。在先前技術中,此新的APP值會直接被傳送至置換器(permutator)(例如第2圖所示的置換器270),而置換器270就會藉由提前終止校驗電路280來啟動一症狀校驗操作。然而在本發明中,新的APP值會先被傳送至一低密度奇偶(low parity)偵測模組260,而不會直接傳送至置換器270。低密度奇偶偵測模組260係用以偵測接收來自加法器的Rij值,以判斷這些Rij值何時會收斂至同一正負號,並據以判斷Qij值是否穩定。若符合上述條件(亦即Rij值已收斂至同一正負號且Qij值已經穩定),置換器270會傳送資料至提前終止校驗電路280。若不符合上述條件(亦即Rij值尚未收斂至同一正負號及/或Qij值尚未穩定),置換器270會直接進行新的迭代,而不啟用症狀校驗。比較電路210以及區塊220、240(分別以W seq、R seq示意)的操作為本領域通常知識者可輕易瞭解,為簡潔之故,其細節不再贅述。
綜上所述,本發明利用和-積演算法來對低密度奇偶校驗碼進行硬判定軟解碼(hard decision soft decoding),因而達到省電的效果。   以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
200‧‧‧低密度奇偶校驗解碼器
210‧‧‧比較電路
220、240‧‧‧區塊
230‧‧‧排序記憶體
250‧‧‧更新記憶體
260‧‧‧低密度奇偶偵測模組
270‧‧‧置換器
280‧‧‧提前終止校驗電路
290‧‧‧處理區塊
第1圖係為根據先前技術的用於進行低密度奇偶校驗解碼的一奇偶校驗矩陣以及Tanner Graph的示意圖。 第2圖係為根據本發明一實施例的低密度奇偶校驗解碼器的示意圖。
200‧‧‧低密度奇偶校驗解碼器
210‧‧‧比較電路
220、240‧‧‧區塊
230‧‧‧排序記憶體
250‧‧‧更新記憶體
260‧‧‧低密度奇偶偵測模組
270‧‧‧置換器
280‧‧‧提前終止校驗電路
290‧‧‧處理區塊

Claims (8)

  1. 一種用於對低密度奇偶校驗(low-density parity check,LDPC)資料進行解碼以對碼字(codeword)進行解碼的方法,該方法包含以下步驟: 接收多個初始估計(initial estimate),該些初始估計代表來自多個變數節點(variable node)的碼字; 發送該些初始估計至對應的多個校驗節點(check node); 使用該些初始估計中所有的初始估計來計算多個第一後驗機率(a posteriori probability,APP)值以及一第一外部資訊(extrinsic information),並且將該些第一後驗機率值以及該第一外部資訊發送至該些變數節點; 監測該些校驗節點所接收的該第一外部資訊; 當該第一外部資訊開始收斂到同一正負號(sign)時,針對該些初始估計啟用一症狀校驗(syndrome check);以及 當該症狀校驗等於零時,提前終止(early termination)解碼程序。
  2. 如請求項1所述之方法,其中當該第一外部資訊並未開始收斂時,該方法另包含以下步驟: 使用所接收到的該些第一後驗機率值以及該第一外部資訊來更新該些初始估測,以產生多個更新後初始估測; 發送該些更新後初始估測至對應的該些校驗節點;以及 使用該些更新後初始估測來計算多個第二後驗機率值以及一第二外部資訊,並且將該些第二後驗機率值以及該第二外部資訊發送至該些變數節點。
  3. 如請求項2所述之方法,其中該方法之該些步驟係迭代地執行一預定次數。
  4. 如請求項1所述之方法,其中該解碼程序採用和-積(sum-product)演算法。
  5. 一種用於解碼一碼字(codeword)的低密度奇偶校驗(low-density parity check,LDPC)解碼器,包含: 一通道記憶體,用於儲存多個初始估測; 一減法器(subtractor),耦接於該通道記憶體,該減法器用以產生一結果值以更新該些初始估測; 一處理器,耦接於該減法器,該處理器用以產生多個後驗機率(a posteriori probability,APP)值以及一外部資訊(extrinsic information); 一加法器,耦接於該處理器以及該通道記憶體,該加法器用以對該些後驗機率值以及該些初始估測進行累加,以產生多個更新後初始估測; 一低密度奇偶偵測電路,耦接於該加法器,該低密度奇偶偵測電路用以偵測該些更新後初始估測; 一提前終止(early termination)電路,耦接於該低密度奇偶偵測電路,該提前終止電路用以對該些該些更新後初始估測進行症狀校驗(syndrome check),以及於該些更新後初始估測通過症狀校驗時結束解碼程序;以及 一置換器(permutator),耦接於該低密度偵測電路以及該提前終止電路之間,其中當該低密度偵測電路判斷該外部資訊收斂至同一正負號(sign)時,該置換器發送該些更新後初始估測至該提前終止電路。
  6. 如請求項5所述之低密度奇偶校驗解碼器,其中當該低密度奇偶偵測電路判斷該外部資訊未收斂至同一正負號時,該置換器進行該低密度奇偶校驗解碼器的下一次迭代,而不發送該些更新後初始估測至該提前終止電路。
  7. 如請求項6所述之低密度奇偶校驗解碼器,其中該低密度奇偶校驗解碼器所執行的該些步驟係迭代地執行一預定次數。
  8. 如請求項5所述之低密度奇偶校驗解碼器,其中該解碼程序採用和-積(sum-product)演算法。
TW105109998A 2016-02-02 2016-03-30 用於對低密度奇偶校驗資料進行解碼以對碼字進行解碼的方法以及解碼器 TWI641233B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/012,872 2016-02-02
US15/012,872 US20170222659A1 (en) 2016-02-02 2016-02-02 Power improvement for ldpc

Publications (2)

Publication Number Publication Date
TW201729545A true TW201729545A (zh) 2017-08-16
TWI641233B TWI641233B (zh) 2018-11-11

Family

ID=59387377

Family Applications (2)

Application Number Title Priority Date Filing Date
TW107133845A TWI685211B (zh) 2016-02-02 2016-03-30 用於對低密度奇偶校驗資料進行解碼以對碼字進行解碼的方法以及解碼器
TW105109998A TWI641233B (zh) 2016-02-02 2016-03-30 用於對低密度奇偶校驗資料進行解碼以對碼字進行解碼的方法以及解碼器

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW107133845A TWI685211B (zh) 2016-02-02 2016-03-30 用於對低密度奇偶校驗資料進行解碼以對碼字進行解碼的方法以及解碼器

Country Status (3)

Country Link
US (1) US20170222659A1 (zh)
CN (2) CN107026655B (zh)
TW (2) TWI685211B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11374592B2 (en) 2020-03-02 2022-06-28 Micron Technology, Inc. Iterative error correction with adjustable parameters after a threshold number of iterations
US11146291B2 (en) * 2020-03-02 2021-10-12 Micron Technology, Inc. Configuring iterative error correction parameters using criteria from previous iterations
CN114785353A (zh) * 2022-03-24 2022-07-22 山东岱微电子有限公司 低密度奇偶校验码译码方法、系统、设备、装置及介质

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100639914B1 (ko) * 2003-12-26 2006-11-01 한국전자통신연구원 병렬연접 ldpc 부호의 패러티 검사 행렬 형성 방법.
US7395495B2 (en) * 2004-01-12 2008-07-01 Intel Corporation Method and apparatus for decoding forward error correction codes
US7281192B2 (en) * 2004-04-05 2007-10-09 Broadcom Corporation LDPC (Low Density Parity Check) coded signal decoding using parallel and simultaneous bit node and check node processing
JP2008526164A (ja) * 2004-12-29 2008-07-17 インテル・コーポレーション 3ストライプ・ギルバート低密度パリティ検査符号
CN101465652A (zh) * 2007-12-20 2009-06-24 中兴通讯股份有限公司 一种低密度奇偶校验的译码方法
TWI387211B (zh) * 2008-10-30 2013-02-21 Core Wireless Licensing Sarl 使用區塊結構化同位核對矩陣以提供半平行低密度同位核對解碼之方法、設備、電腦程式產品及裝置
US8438461B2 (en) * 2009-10-12 2013-05-07 Marvell World Trade Ltd. Power consumption in LDPC decoder for low-power applications
TWI419481B (zh) * 2009-12-31 2013-12-11 Nat Univ Tsing Hua 低密度奇偶檢查碼編解碼器及其方法
US8549387B2 (en) * 2010-11-04 2013-10-01 Himax Media Solutions, Inc. System and method of decoding LDPC code blocks
KR101854954B1 (ko) * 2011-07-29 2018-05-04 샌디스크 테크놀로지스 엘엘씨 치환 소행렬의 합을 사용하는 체크섬
US8645810B2 (en) * 2011-07-31 2014-02-04 Sandisk Technologies Inc. Fast detection of convergence or divergence in iterative decoding
US9356649B2 (en) * 2012-12-14 2016-05-31 Huawei Technologies Co., Ltd. System and method for low density spreading modulation detection
TWI533620B (zh) * 2013-03-15 2016-05-11 國立清華大學 減少硬體緩衝器之低密度奇偶檢查碼階層式解碼架構
CN103208995B (zh) * 2013-03-27 2016-02-24 东南大学 一种低密度奇偶校验码译码的提前终止方法
US9467171B1 (en) * 2013-04-08 2016-10-11 Marvell International Ltd. Systems and methods for on-demand exchange of extrinsic information in iterative decoders
US9337868B2 (en) * 2013-07-22 2016-05-10 Nec Corporation Iterative decoding for cascaded LDPC and TCM coding
TWI504162B (zh) * 2013-12-17 2015-10-11 Univ Yuan Ze A layer operation stop method for low density parity check decoding
US9692450B2 (en) * 2015-05-11 2017-06-27 Maxio Technology (Hangzhou) Ltd. Systems and methods for early exit of layered LDPC decoder

Also Published As

Publication number Publication date
CN112468158A (zh) 2021-03-09
US20170222659A1 (en) 2017-08-03
TW201902139A (zh) 2019-01-01
TWI641233B (zh) 2018-11-11
TWI685211B (zh) 2020-02-11
CN107026655A (zh) 2017-08-08
CN107026655B (zh) 2020-12-08
CN112468158B (zh) 2024-07-26

Similar Documents

Publication Publication Date Title
TWI663839B (zh) 使用硬選取硬解碼模式下的解碼器產生軟資訊的方法
CN112087236B (zh) 低密度奇偶校验译码器以及对其进行省电的方法
JP6451955B2 (ja) 多段ソフト入力デコードのためのシステムおよび方法
JP6446730B2 (ja) データをデコードするための方法およびデコーダ
CN109586731B (zh) 用于解码纠错码的系统和方法
TWI624153B (zh) 在硬決策軟解碼期間決定何時結束位元翻轉演算法的方法
WO2007075098A1 (en) Generalized multi-threshold decoder for low-density parity check codes
JPWO2007007801A1 (ja) 通信装置および復号方法
WO2018179246A1 (en) Check bit concatenated polar codes
WO2020108586A1 (zh) 一种极化码译码方法及装置、多级译码器、存储介质
CN112953554B (zh) 一种基于分层置信度传播的ldpc译码方法、系统和介质
US10848182B2 (en) Iterative decoding with early termination criterion that permits errors in redundancy part
JP4208017B2 (ja) 復号方法および復号装置
US9793924B1 (en) Method and system for estimating an expectation of forward error correction decoder convergence
TWI685211B (zh) 用於對低密度奇偶校驗資料進行解碼以對碼字進行解碼的方法以及解碼器
CN112953553A (zh) 一种gnss系统中改进的多进制ldpc译码方法、装置和介质
US20150372695A1 (en) Method and apparatus of ldpc decoder with lower error floor
CN106656209B (zh) 一种采用迭代译码的纠正同步错误的级联码方法
KR20130012550A (ko) Ldpc 부호화 및 복호화 방법 및 그 방법을 사용하는 장치
US20160049962A1 (en) Method and apparatus of ldpc encoder in 10gbase-t system
US9231620B2 (en) Iterative decoding device and related decoding method for irregular low-density parity-check code capable of improving error correction performance
JP2008118327A (ja) ビタビ復号方法
Heloir et al. Stochastic chase decoder for reed-solomon codes
Scholl et al. Advanced hardware architecture for soft decoding Reed-Solomon codes
CN115580308A (zh) 基于权重调整算法参数的解码方法与解码系统