TW201626391A - 印刷電路板中之電阻式隨機存取記憶體 - Google Patents

印刷電路板中之電阻式隨機存取記憶體 Download PDF

Info

Publication number
TW201626391A
TW201626391A TW104136492A TW104136492A TW201626391A TW 201626391 A TW201626391 A TW 201626391A TW 104136492 A TW104136492 A TW 104136492A TW 104136492 A TW104136492 A TW 104136492A TW 201626391 A TW201626391 A TW 201626391A
Authority
TW
Taiwan
Prior art keywords
electrode
oxide
layer
switching layer
printed circuit
Prior art date
Application number
TW104136492A
Other languages
English (en)
Other versions
TWI611403B (zh
Inventor
寧 葛
文森 阮
楊錦華
券 華
莉迪亞 華納
大衛B 福吉
Original Assignee
惠普發展公司有限責任合夥企業
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 惠普發展公司有限責任合夥企業 filed Critical 惠普發展公司有限責任合夥企業
Publication of TW201626391A publication Critical patent/TW201626391A/zh
Application granted granted Critical
Publication of TWI611403B publication Critical patent/TWI611403B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/167Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed resistors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process
    • H05K3/061Etching masks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of switching materials, e.g. deposition of layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/841Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8836Complex metal oxides, e.g. perovskites, spinels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/77Array wherein the memory element being directly connected to the bit lines and word lines without any access device being used
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10159Memory
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4685Manufacturing of cross-over conductors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Semiconductor Memories (AREA)

Abstract

於一範例中所提供的係為一物件。此物件包括:一第一電極;置設在該第一電極之至少一部分上方的一切換層,該切換層包括一金屬氧化物;以及置設在該切換層之至少一部分上方的一第二電極。此第一電極、切換層、第二電極係為一電阻式隨機存取記憶體之部分,且該第一電極與該第二電極中之一者或二者係為一印刷電路板之一層的一部分。

Description

印刷電路板中之電阻式隨機存取記憶體
本發明大體而言係有關於印刷電路板中之電阻式隨機存取記憶體。
電阻式隨機存取記憶體係為可藉施加一規劃能量,例如電壓或電流脈衝,而被規劃成不同電阻狀態的一裝置。此能量產生電場及熱效應的組合,其可調變一憶阻元件中之非依電性開關及非線性選擇功能二者的傳導性。在經規劃後,電阻式隨機存取記憶體之狀態可為讀取,且維持穩定持續一特定時間期間。
依據本發明之一可行實施例,係特地提出一種物件,其包括:一第一電極;一切換層,其置設在該第一電極之至少一部分上方,該切換層包括一金屬氧化物;以及一第二電極,其置設在該切換層之至少一部分上方;其中該第一電極、該切換層、及該第二電極係為一電阻式隨機存取記憶體的部分;及該第一電極與該第二電極中之一者或二者係為一印刷電路板之一層的一部分。
10、21、60‧‧‧憶阻器
11‧‧‧第一(底)電極/底電極
12‧‧‧切換層
13‧‧‧第二(頂)電極/頂電極
14、51‧‧‧基體
16‧‧‧縱橫制陣列/縱橫制結構
17、18‧‧‧傳導層
20‧‧‧PCB
22‧‧‧銅箔
23‧‧‧內部層
24‧‧‧疊層
52‧‧‧披覆層
53‧‧‧阻劑
54‧‧‧氧化層
55‧‧‧含金屬材料/第二(傳導)含金屬材料
56‧‧‧(第二)遮罩
301~303、401~405‧‧‧步驟
圖式係提供來說明本文中所述關於電阻式隨機存取記憶體之主體內容的多個範例,且並不欲限制該主體內容之範疇。此等圖式並不一定有按尺寸比例繪示。
圖1A~1C係為顯示一憶阻器、縱橫制設計之一憶阻器、及一縱橫制憶阻器陣列之一範例的示意圖。
圖2顯示了繪示包括本文所述之一憶阻器的一印刷電路板(PCB)之示意圖。
圖3顯示了繪示製作本文所述之一憶阻器之程序的一範例之流程圖。
圖4顯示了繪示製作本文所述之一憶阻器之程序的另一範例之流程圖。
圖5A~5H顯示了繪示一範例中涉及製作本文所述之一憶阻器的方法之階段/程序的示意圖。
圖6A~6B顯示了採俯視圖及剖面圖繪示本文所述之一憶阻器之範例的示意圖。
下文係為有關電阻式隨機存取記憶體之多個範例的更詳細敘述,特別是嵌入於一印刷電路板(PCB)之一電阻式隨機存取記憶體。於本案揭露內容(下文中簡短以「本文」表示,除非有以其他方式明確表述)中,”PCB”一詞亦可涵蓋一印刷電路總成(PCA)。本文所述的多個範例可採數種方式中的任一者來實現。
於此等多個範例之一態樣中提供一種物件,其包括:一第一電極;一切換層,其置設在該第一電極之至少 一部分上方,該切換層包括一金屬氧化物;及一第二電極,其置設在該切換層之至少一部分上方;其中該第一電極、該切換層、及該第二電極係為一電阻式隨機存取記憶體之部分,且該第一電極與該第二電極中之一者或兩者係為一印刷電路板之一層之部分。
於此等多個範例之另一態樣中提供一種製造方法,其包括:從一印刷電路板之一第一層的一部分形成一第一電極;於該第一電極之一部分上方形成一切換層,該切換層包括一金屬氧化物;以及於該切換層之一部分上方形成一第二電極,其中該第二電極係為該印刷電路板之一第二層之一部分;其中該第一電極、該切換層、該第二電極係為嵌入該印刷電路板中之一電阻式隨機存取記憶體之部分。
於此等多個範例之另一態樣中提供一種製造方法,其包括:於包括一第一含金屬材料之一披覆層上方置設一阻劑,該披覆層置設於為一印刷電路板之一層的一基體上方;使用一第一遮罩蝕刻該阻劑之至少一部分及該披覆層之至少一部分,以形成置設於該基體上方的一第一電極;置設包括一金屬氧化物之一氧化層於至少該第一電極之一部分及該基體之一部分上方;置設一第二含金屬材料於該氧化層上方;以及使用一第二遮罩蝕刻至少該第二含金屬材料之一部分及該氧化層之一部分,以分別形成一第二電極及一切換層,該第二電極置設於包括該金屬氧化物之該切換層上方,該切換層置設於該第一電極上方,藉此, 包括該第一電極、該切換層、與該第二電極之一電阻式隨機存取記憶體係形成嵌入於該印刷電路板中。
電阻式隨機存取記憶體
本文中「電阻式記憶體元件」一語可表示可規劃非依電性記憶體,其中切換機制涉及離子運動,包括價態變換記憶體、電化學金屬化記憶體、及其他。電阻式記憶體元件可用於多種應用中,包括非依電性固態記憶體、可規劃邏輯、信號處理技術、控制系統、樣式辨認技術、及其他應用。電阻式記憶體元件之一範例為電阻式隨機存取記憶體(ReRAM)。ReRAM係藉由改變可包括一憶阻器之一介電固態材料兩端的電阻而作用。ReRAM之範例包括一憶阻器、一相變記憶體、一導電橋式RAM、及一自旋轉移力矩RAM。純為利於解釋及方便緣故,本文中係以一憶阻器用來敘述一ReRAM。然而,應了解的是,此等說明中仍可適用於其他類型的ReRAM。
憶阻器或諸如ReRAM之憶阻裝置係為可於一寬廣範圍之電子電路中用作為諸如記憶體、開關、及邏輯電路與系統之一組件的裝置。在一記憶體結構中,(憶阻器之)一憶阻式縱橫制陣列(MCA)可被採用。例如,在針對記憶體運用作為基礎時,一憶阻器可被用來以1或0的形式,對應於該憶阻器在其高或低電阻狀態(或反之亦然),來儲存資訊位元。當作為一邏輯電路時,一憶阻器可運用為類似於一可現場規劃閘陣列之一邏輯電路中的組態位元及開關,或可作為用於一佈線邏輯可規劃邏輯陣列之基礎。於這些 及其他應用中亦有可能採用能有多重狀態或類比表現之憶阻器。
當作為一開關時,憶阻器可在一交叉點記憶體中為一低電阻(閉合)狀態或高電阻(開斷)狀態。憶阻器之電阻可藉由施加諸如一電壓或一電流之一電氣刺激通過該憶阻器而改變。一般而言,至少一通道可被形成,而此通道能於兩個狀態間切換,一種狀態是該通道形成一電氣傳導路徑(ON),而另一種狀態是該通道者形成一傳導性較低路徑(OFF)。於一些其他情況中,傳導路徑表示OFF,而傳導性較低路徑表示ON。
諸如一憶阻器之ReRAM可包括任何適合數目的組件。此憶阻器可包括夾設於兩個電極間的一切換層。此切換層可水平夾設於一(水平)層中之二電極間,或該切換層可垂直夾設於多個(水平)層中之二電極間。該切換層可為一氧化物。於一範例中,該切換層係為一連續氧化物薄膜。該憶阻器,包括底電極、切換層、及頂電極之任一者或所有者,可為微米尺寸。此憶阻器(包括其之組件的任一者或所有者)可具有最大維度,其大於或等於約1μm且少於1mm,例如介於約0.5μm及約500μm間、介於約1μm及約100μm間等。其他維度值亦為可能。視情境而定,本狀況中的維度可表示一寬度或一長度。
圖1A係為顯示一憶阻器10及其之一些組件的一範例之示意圖,而圖1B則為顯示採一縱橫制設計(例如以一MCA形式)之一憶阻器10的一範例之示意圖。在如圖1A及 1B所示之範例中,憶阻器10包括一第一(底)電極11;一切換層12,其置設在該第一電極11之至少一部分上方;及一第二(頂)電極13,其置設在該切換層12之至少一部分上方。本文之「第一」、「第二」等用語僅用來表示它們分別描述之物件為個別實體,且並不表示隱含任何次序順序,除非有另外明確指述。如圖1A及1B所示,第一電極層係置設在一基體14上方。切換層12可置設在底電極11的一整個表面(或多個表面)上方,或該切換層12可置設在一(或多個)表面之一部分上方(如圖1B所示)。類似地,頂電極13可置設在切換層12之一部分上方,或在切換層12之(多個表面之)一整個表面上方(如圖1B所示)。可注意到的是於圖1A及1B中,憶阻器10係顯示成具有垂直堆疊一起的多個水平層,一第二電極13垂直置設在一切換層12上方,此切換層12係垂直置設在一第一電極11上方。然而,如上所述,一憶阻器不一定具有一垂直多層組態,而可有具有一第二電極13、切換層12、及第一電極水平並排疊放(圖中未示出)之一(水平)層。
底電極11及頂電極13各可含有一電氣傳導材料。此傳導材料可為一含金屬材料。例如,該傳導材料可為一純金屬、一金屬合金、含一金屬元素之一化合物、及其組合中的一者。本文之「元素」一詞可表示可於週期表找得到的化學符號。此化合物可為例如一氧化物、一氮化物等。底電極及頂電極之材料可為相同或彼此不為相同。底電極及頂電極中之一者或二者可從由以下成份所組成之 群組裡選擇:鉑、銅、鋁、鈦、鉭、鈷、鎳、鉬、鎢、鉻、鈮、鉿、鋯、釕、銦、錫、銥、及其組合、或前述成份任一者之合金或氮化物或氧化物。於一範例中,底電極及/或頂電極係為TiN、TaN、NbN、HfN、ZrN、ITO、RuO2、IrO2、Al、Ta、Ti、Cu、Co、Ni、Nb、Mo、W、Hf、Zr及Cr中之至少一種。
本文所述之底電極11及頂電極13可具有任何適合的幾何形體,包括尺寸。依據情境及幾何形體,「尺寸」一詞可表示長度、寬度、厚度、直徑等。底電極與頂電極可具有相同幾何形體(包括尺寸)或不同幾何形體(包括尺寸)。頂電極與底電極中之一者或二者可具有厚度小於或等於約1μm,例如小於或等於約800nm、約600nm、約400nm、約200nm、約100nm、或更小。其他厚度值亦為可能的。於一範例中,底電極與頂電極中之一者或二者具有厚度介於約400nm與約500nm間。於另一範例中,底電極與頂電極中之一者或二者具有厚度介於約100nm與約300nm間。
夾置於底電極11與頂電極13間之切換層12可為一金屬氧化物、一金屬氮化物、或二者。於一範例中,切換層12可為一金屬氧化物。氧化物及氮化物之金屬元素可為一過渡金屬元素或一非過渡金屬元素。在一範例中,切換層12係為從由下列項目所組成之群組選擇的一金屬氧化物:鉭氧化物、鋅氧化物、鋯氧化物、鎵氧化物、鉿氧化物、鈦氧化物、鎢氧化物、銅氧化物、釩氧化物、鐵氧化 物、鈦酸鍶、鈮酸鋰、鈮氧化物、鋁銅矽金屬氧化物、及其組合。於一範例中,切換層12包括一過渡金屬氧化物,諸如鉭氧化物、鈦氧化物、釔氧化物、鉿氧化物、鈮氧化物、鋯氧化物、及類似者。在另一範例中,切換層12包括一非過渡金屬氧化物,諸如鋁氧化物、鈣氧化物、鎂氧化物、鏑氧化物、鑭氧化物、二氧化矽、及類似者。於另一範例中,切換層12包括一過渡金屬氮化物,諸如鋁氮化物、鎵氮化物、鉭氮化物、矽氮化物、及類似者。前述氧化物及氮化物可為完全(化學計量)氧化物或缺陷氧化物。於缺陷氧化物之一範例中,氧(或氮)中的缺陷產生氧(或氮)空缺,其便可於電場施加下遷移。金屬氧化物可為下列項目中之至少一者:ZrO2、Gd2O3、HfOx(1<x2)、TiOx(1<x2)、SiO2、WOx(0<x3)、CuOy(0<y1)、TaOz(0<z2.5)、VOx(1<x2)、MFe2O4(M可為Mn、Fe、Co、及Ni中之任一者)、SrTiO3-cNd(0c<3、d=2c/3)、LiNbO2及Nb2O5
切換層12可額外為一導電材料,諸如金屬、金屬合金、及其類似者。於一範例中,導電材料係在包括前述用於切換層之氧化物/氮化物材料的一基質內分散。於另一範例中,導電材料係為基質,而氧化物/氮化物材料則在基質內分散。
由於底電極11及頂電極13可為含金屬材料,則於一範例中,這些電極中之一者或二者具有置設在電極表面上方的一電極介面層(圖中未示出),針對底電極而言在底電極表面與切換層之間,而對頂電極而言在頂電極表面與切 換層之間。此介面層可為電極之含金屬材料的氧化物及/或氮化物。底電極介面層與頂電極介面層之一者或二者可為銅、鋁、鈦、鉭、鈷、鋅、鎳、鐵、釔、矽、鎵、鉬、鎢、鉻、鈮、鉿、鋯、釕、鉑、及銥中之一者的氮化物、氧化物或二者,及其組合。
底電極介面層及頂電極介面層可置設在個別底電極及頂電極之至少一表面的一部分上方或在其等之整個表面上方。此底電極介面層及頂電極介面層可具有任何適合的厚度值。底電極介面層可具有與頂電極介面層相同或不同的厚度。例如,底電極介面層與頂電極介面層中之任一者或二者可具有一厚度小於或等於約100nm,例如小於或等於約80nm、約60nm、約40nm、約20nm、約10nm、或更小。其他厚度值亦為可能的。
底電極11可置設在一基體14上方,如圖1A及1B中所示。此基體14可為玻璃強化環氧樹脂疊層及陶瓷中之至少一者。此玻璃強化環氧樹脂疊層可包括諸如氧化矽之任何適合類型的玻璃、編織玻璃纖維及環氧樹脂。此疊層可為一熱固性疊層或一熱塑性疊層、或二者。在一範例中,此疊層係為得自美國加州之雅龍(Arlon)有限公司之25N/25FR®。於一範例中,該疊層係為皆得自日本旭化成化學有限公司之NelcoTM N6000、Isola Gigaver® 210及Polyclad PCL-LD-621中的至少一者。於另一範例中,該疊層係為來自美國日立化學有限公司的MCL-LX-67。在另一範例中,此疊層為來自美國羅傑斯(Rogers)有限公司之RO4000®系 列疊層,諸如4350B-4403。於另一範例中,此疊層為來自美國泰康利(Taconic)公司的35RF/TP-35。在一範例中,該疊層為FR-4。此FR-4可為一低消耗及無鹵素材料,諸如NPG-150N(來自台灣南亞塑膠股份有限公司)、EM285 RTF(來自台灣台光電子材料股份有限公司)、及TU747 RFT(來自台灣台燿科技股份有限公司)。陶瓷可為氧化物、氮化物、氮氧化合物等。於一範例中,基體不是諸如一含矽晶圓的一晶圓。在一範例中,基體係為至少實質上沒有元素矽,諸如完全沒有元素矽。
圖1C提供了憶阻器10之一縱橫制陣列(MCA)16的一示意圖。如同此圖中所示,各憶阻器10係夾置於二傳導層17及18之間,該等傳導層係為可為包括純金屬、金屬合金、金屬化合物及類似者之含金屬材料的傳導互連體。此憶阻器10可為本文所述之憶阻器中的任一者。於一範例中,縱橫制結構16係嵌入於一PCB中。
本文所述之以憶阻器為例之ReRAM可嵌入於一印刷電路板中。圖2係為繪示此一範例的示意圖。在該圖式中,一憶阻器21係嵌入於一PCB 20中,而憶阻器21之多個組件中的至少一者為PCB 20之一部分。可注意到的是,在一些情況下,本文所述的多個憶阻器可嵌入在PCB上。此PCB 20含有不同層體,包括頂部的一銅箔22層及多個內部層23。至少一內部層23可為本文所述之一憶阻器21(或任何類型的ReRAM)。作為內部層23之一部分,一PCB中存在有共同運用的一疊層24(例如FR-4)。
製作方法
本文所述之以憶阻器為例之ReRAM可藉由包括任何適合程序之一方法所製成。圖3係為顯示涉及此方法之一範例的多個程序之一流程圖。如圖3中所示,本文所述之一憶阻器首先藉由從一印刷電路板之一第一層的一部分形成一第一電極而製得(步驟301)。此形成步驟可涉及微影術。在此實例中,切換層係為一金屬氧化物。接著,一切換層係於該第一電極之至少一部分上方形成(步驟302)。切換層的形成可涉及化學氣相沉積、物理氣相沉積、氧化及溶膠凝膠程序中之任一者。而後,此方法可包括在該切換層之至少一部分上方形成一第二電極之程序(步驟303)。此形成步驟可涉及微影術。此第二電極可為印刷電路板之一第二層的一部分。所得之憶阻器可嵌入於PCB中。可注意到的是,第一電極、切換層、及第二電極可為本文所述者中的任一者。亦可注意到的是,本文所述之方法中之程序的任一者可被重複用以製造PCB中的多個憶阻器。先前所提之微影術可涉及任何適合的微影技術,包括例如光微影術。
圖4係為顯示涉及製造本文所述之憶阻器的方法之另一範例之程序的流程圖,而圖5則進一步以示意圖繪示諸如圖4中所顯示者的不同階段/程序。如圖4中所示,此方法可包括在具有一第一含金屬材料之一披覆層上方置設一阻劑,該披覆層置設在為印刷電路板的一層體之一基體上方(步驟401)。阻劑可為一光阻。如圖5A中進一步所示,披 覆層52可置設在一基體51上方,其中披覆層52可為諸如本文所述之適合用於電極之任何材料的一傳導材料,而基體51可為本文所述之基體的任一者。可注意到的是,披覆層亦可為PCB之一層。同樣地,(本文所述之適合介面層材料之任一者)一介面層可形成在披覆層52上方,雖然介面層沒有顯示在圖式中,但介面層的形成將會於下文中做進一步敘述。
圖4中所示之方法接著可包括利用一第一遮罩蝕刻至少阻劑的一部分及披覆層的一部分,以形成置設於基體上方的第一電極(步驟402)。如圖5B~5C中進一步所示,一阻劑53係置設在披覆層上方(圖5B);而後,阻劑53之一部分及披覆層52之一部分(還有如果存在之介面層的一部分)係透過微影術(例如光微影術)被蝕刻掉,微影術可含一遮罩(例如原圖遮罩)(圖5C)。如圖5D中進一步所示,剩餘的阻劑被移除以暴露從經蝕刻披覆層形成的一部分,這個部分接著變成第一電極11。前述阻劑可包括任何適合材料,且可為例如一光阻。
此方法如圖4中所述,接著可包含置設包括一金屬氧化物之一氧化層於至少第一電極之一部分及基體之一部分上方(步驟403)。如圖5E中進一步所示,氧化層54可置設在第一電極之一表面及基體上方。如上所述,氧化層的置設及形成可涉及化學氣相沉積、物理氣相沉積、氧化、及溶膠凝膠程序中之任一者。該方法如圖4中所示,接著可包括置設一第二含金屬材料在氧化層上方(步驟404)。如圖 5F中進一步所示,一傳導的含金屬材料55可置設在氧化層54上方,其中此含金屬材料55可為本文所述適合用於電極之材料中的任一者。雖然圖式中未示出,惟(本文所述之適合介面層材料之任一者的)一頂電極介面層可從含金屬材料55形成,且位在含金屬材料55與氧化層54之間。
圖4中所示之方法接著可包括利用一第二遮罩蝕刻至少第二含金屬材料之一部分及氧化層之一部分,以分別形成一(頂)第二電極及一切換層,該第二電極置設在包括金屬氧化物之切換層上方,而該切換層則置設在第一電極上方(步驟405)。可注意到的是,一頂電極介面層若有存在,該介面層亦可被蝕刻。如圖5G中進一步所示,一第二遮罩56(例如原圖遮罩)係置設在第二傳導含金屬材料55上方。雖然圖式中未示出,但可注意到的是於圖5G中所示之程序期間,可採用額外的阻劑。如圖5H中進一步所示,配合圖5G中所使用的遮罩56,第二含金屬材料55之一部分及氧化層54之一部分可被蝕刻掉,以分別形成一第二電極13及一切換層12。第一電極11、切換層12、及頂電極13而後成為嵌入PCB之憶阻器10的部分。前述阻劑可包括任何適合材料,且可為例如一光阻。
圖6A繪示了使用圖5A~5H中所述之方法所製造的一憶阻器60及其組件,而圖6B繪示此憶阻器的橫截面圖。可注意到的是,本文所述之方法中的程序之任一者可被重複以製成PCB中的多個憶阻器。同樣地,本文所述之製造方法更可包括用以製造PCB之其他組件之程序以便來 完整製造出PCB。
於一範例中,形成切換層之步驟可額外包含於切換材料中在二電極之間形成至少一傳導通道。因此,此形成步驟可涉及電鍍,其包括橫跨電極施加一足夠高的(臨界)電壓持續一足夠長的時間,以造成切換材料中之一局部傳導通道(或作用區域)的有核化及形成。形成程序所需之臨界電壓及時間長度可依據用於切換材料、第一電極與第二電極的材料類型,以及裝置幾何形體而定。
另外,所述之(頂電極/或底電極的)電極介面層可透過任何適合技術來形成。此等介面層可藉由一積設程序或藉由化學式修整電極表面來形成。於一範例中,此種形成步驟涉及使電極中之金屬氧化,以產生一表面氧化層。於另一範例中,此種形成步驟涉及在電極表面上方積設及/或濺鍍一氧化層或氮化層。該介面層可包括本文所述之材料中的任一者。於一範例中,該介面層可為下列項目中之至少一者:HfOx(0<x<2.5)、TaOx(0<x<2.5)、ZrOx(0<x<2)、ZnOx(0<x<2)、NiOx(0<x<1.5)、FeOx(0<x<1.5)、CoOx(0<x<1.5)、YOx(0<x<1.5)、SiOx(0<x<2)、WOx(0<x<3)、NbOx(0<x<2.5)、TiOx(0<x<2)、AlOx(0<x<1.5)、MoOx(0<x<3)、GaOx(0<x<1.5)、AlNx(0<x<1.5)、GaNx(0<x<1.5)、及AlGaNx(0<x<1.5)。
應用
本文所述之以憶阻器為例的ReRAM可具有多種有利的特性,藉此可將ReRAM運用在多種應用中。例如, ReRAM係嵌入在PCB中,而非安裝在PCB之一表面上。在PCB的實例中,在板上安裝分立的組件可能耗費成本,而本文的ReRAM設計可以避免上述課題,且能使PCB在表面上有額外空間以具有額外的功能性。此外,本文所述之ReRAM可將特定數量的非依電性記憶體引入一PCB中。因此,本文所述之ReRAM可運用作為用於PCB識別(ID)資訊、數位簽章、保護真正PCB之安全性等的一記憶體或作為此種記憶體的一部分。於一範例中,本文所述之ReRAM組態可允許引入用於一PCB的非寫入追蹤ID。
本文所述之配合憶阻器作為一範例的ReRAM可使用任何適合技術來存取。例如,第一及第二電極中之一者或二者可電氣連接至存取此憶阻器之另一裝置、或此裝置中部分由此憶阻器所構成的另一組件。此種連接可例如為充填有一傳導材料的一通孔。此種連接亦可例如為一金屬線路。
本文所述之配合憶阻器作為一範例的ReRAM可具有一關閉對開啟(Off-to-On)規劃比值,此比值可為至少約2,例如至少約5、10、20、40、60、80、100、150、200、500、1000、1500、或更高。其他數值亦為可能。於一範例中,本文所述之憶阻器具有一關閉對開啟規劃比值,該比值介於約2與約150之間,例如介於約5與約100之間等。在一範例中,此關閉對開啟規劃比值係介於約2與約10之間,例如介於約3與約9之間、介於約4與約8之間、介於約5與約7之間等。於一範例中,該關閉對開啟規劃比值係為10。
於一範例中,本文所述(作為ReRAM之一範例)的憶阻器並非一奈米尺寸的憶阻器(該尺寸係相對於其最大維度)。例如,如本文中所述者,本文所述的憶阻器可具有在微米範圍的一最大維度。例如,本文所述之憶阻器可具有的記憶體狀態,就電阻差值而言為「1」及「0」數位狀態,而非就類比值性能而言需要準確控制的類比運算所需。在一範例中,本文所述之微米尺寸的憶阻器就切換速度、電流、功率及電壓而言相較於奈米尺寸的憶阻器僅需較不嚴格的電氣需求。於一範例中,電氣需求用於切換速度係大於約1nm,電流大於約1μA,功率大於約1μJ,而電壓則大於約3V。此外,在一範例中,本文所述之微米尺寸的憶阻器就材料成本及製作成本而言較奈米尺寸對應物更為低廉。
額外註記
應了解到的是,前述概念(若此等概念非互相不一致)的所有組合係亦為本文所述之創新主體內容的一部分。特別是,於本案揭露內容之末尾的請求主體內容的所有組合係亦為本文所述之創新主體內容的一部分。應了解的是,本文中明確採用的術語,亦可能出現在藉參考方式併入之任何文獻中,應賦予與本文所述之特定概念最一致的意義。
如同本文中所界定及使用的所有定義應理解為凌駕字典定義、以參考方式併入之文件中的定義、及/或所界定用語的一般意義。
在本文所述之包括申請專利範圍之揭露內容中所用的不定冠詞「一(a及an)」和定冠詞「該(the)」,除非有清楚相反指明,不然應了解為包含單數及複數二者。本文中所載之任何範圍亦為含括式。
全部包括申請專利範圍之揭露內容中所使用的「實質上」及「大約」用語係用來敘述且說明小的變動,諸如導因於處理程序中的變化者。例如,它們可表示小於或等於±5%,諸如小於或等於±2%,諸如小於或等於±1%,諸如小於或等於±0.5%,諸如小於或等於±0.2%,諸如小於或等於±0.1%,諸如小於或等於±0.05%。
濃度、數量及其他數值資料在本文中可以一範圍形式呈現或表示。此種範圍形式僅為方便及簡潔而使用,且因此應被彈性解釋成不只包括明確記載為範圍極限的數值,還包括含括在那個範圍內的所有個別數值或子範圍,恰似各數值及子範圍均有明確記載一樣。作為一例示,1個重量百分比(wt%)至5wt%的一數值範圍應解釋成不只包括明確記載的值1wt%至5wt%,還包括指出範圍內的個別值及子範圍。因此,包括在這個數值範圍者為諸如2、3.5及4的個別值,及諸如從1~3、從2~4、及從3~5等的子範圍。相同準則適用於僅記載有一數值的範圍。此外,此一解釋應在不論範圍寬度或所述特性下均適用。
於本文包括申請專利範圍之揭露內容中所使用之「及/或」一語應被了解為表示所連述元件中之「一者或二者」,亦即多個元件在一些狀況中為集合存在,而在其他 狀況中為分離存在。以「及/或」列述的多重元件應以相同模式解釋,亦即連述元件中之「一者或二者」。亦可選擇性地存在有其他元件,即在「及/或」子句中所特定指出者以外的其他元件,不論與那些特定指出元件有關或無關。因此,作為一非限制性範例,當配合諸如「包含」或「包括」之開放式語法使用時,提及「A及/或B」可於一範例中表示僅有A(選擇性地包括除B以外的元件);於另一範例中表示僅有B(選擇性地包括除A以外的元件);於又一範例中表示A及B二者(選擇性地包括其他元件)等。
如同於包括申請專利範圍的揭露內容中所使用,「或」應被了解成具有同以上所界定「及/或」相同的意義。例如,當在一列表中將多個項目分開列示時,「或」或「及/或」應被解讀為含括式,亦即包括數個或所列元件中之至少一者,但亦包括一個以上,及選擇性地包括額外未列出項目。僅有清楚相反指明的用語,諸如「…中的僅一個」或「…中的剛好一個」,或用於申請專利範圍時的「由…組成」,將表示包括數個或列表元件中的剛好一元件。一般而言,本文所述之「或」一語在前有諸如「任一者(either)」、「單一者(one of)」、「僅有一者」或「剛好一者」之排他式用語時,應僅解釋為表示排他性品項(亦即一者或另一者,但非兩者)。「本質上由…組成」之語法在用於申請專利範圍時,應同在專利法領域中所使用具有其原有意義。
在此包括申請專利範圍的揭露內容中,所有諸如 「包含」、「包括」、「帶有」、「具有」、「含括」、「內含」、「保有」、「組成有」及類似者之所有接續詞係要理解為開放式,亦即表示包括但不限於。僅有「由…組成」及「本質上由…組成」之轉折詞分別為封閉式或半封閉式轉折詞,如美國專利局專利審查基準手冊§2111.03中所示。
申請專利範圍不應解讀成限於所敘述順序或元件,除非有那樣的敘述。應了解的是,形式及細節上的多種改變可由熟於此技者在不脫離後附申請專利範圍之精神與範疇的狀況下做成。落入後附申請專利範圍之精神與範疇內的所有範例及其等效物均被請求。
20‧‧‧PCB
21‧‧‧憶阻器
22‧‧‧銅箔
23‧‧‧內部層
24‧‧‧疊層

Claims (15)

  1. 一種物件,其包括:一第一電極;一切換層,其置設在該第一電極之至少一部分上方,該切換層包括一金屬氧化物;以及一第二電極,其置設在該切換層之至少一部分上方;其中該第一電極、該切換層、及該第二電極係為一電阻式隨機存取記憶體的部分;及該第一電極與該第二電極中之一者或二者係為一印刷電路板之一層的一部分。
  2. 如請求項1之物件,其中該第一電極與該第二電極中之一者或二者係從由下列成分組成之群組中選出:鉑、銅、鋁、鈦、鉭、鈷、鎳、鉬、鎢、鉻、鈮、鉿、鋯、釕、及銥、或其合金或氮化物或氧化物。
  3. 如請求項1之物件,其更包括下列項目中之任一者:一第一電極介面層,其包括從由以下成分所組成之群組中選出之一金屬的氮化物及氧化物中之一者或二者:銅、鋁、鈦、鉭、鈷、鋅、鎳、鐵、釔、矽、鎵、鉬、鎢、鉻、鈮、鉿、鋯、釕、鉑、銥、及其組合;以及一第二電極介面層,其包括從由以下成分所組成之群組中選出之一金屬的氮化物及氧化物中之一者或二 者:銅、鋁、鈦、鉭、鈷、鋅、鎳、鐵、釔、矽、鎵、鉬、鎢、鉻、鈮、鉿、鋯、釕、鉑、銦、錫、銥、及其組合。
  4. 如請求項1之物件,其中該金屬氧化物係從由下列項目組成之群組中選出:鉭氧化物、鋅氧化物、鋯氧化物、鎵氧化物、鉿氧化物、鈦氧化物、鎢氧化物、銅氧化物、釩氧化物、鐵氧化物、鍶氧化物、鋰氧化物、鈮氧化物、鋁銅矽金屬氧化物、及其組合。
  5. 如請求項1之物件,其中該電阻式隨機存取記憶體具有介於約1μm與約100μm之間的一最大維度。
  6. 如請求項1之物件,其中該電阻式隨機存取記憶體為一憶阻器。
  7. 一種印刷電路板,其包括含有如請求項1之物件的多個電阻式隨機存取記憶體。
  8. 一種製造方法,其包括:從一印刷電路板之一第一層的一部分形成一第一電極;在該第一電極之一部分上方形成一切換層,該切換層包括一金屬氧化物;以及在該切換層之一部分上方形成一第二電極,其中該第二電極係為該印刷電路板之一第二層的一部分;其中該第一電極、該切換層、該第二電極係為嵌入該印刷電路板中之一電阻式隨機存取記憶體之部分。
  9. 如請求項8之方法,其中形成該切換層之步驟包括化學 氣相沉積、物理氣相沉積、氧化、及溶膠凝膠程序中之任一者。
  10. 如請求項8之方法,其更包括下列步驟之任一者:在該第一電極上方形成一第一電極介面層,該第一電極介面層包括從由以下項目所組成之群組中選出之一金屬的氮化物及氧化物中之一者或二者:銅、鋁、鈦、鉭、鈷、鋅、鎳、鐵、釔、矽、鎵、鉬、鎢、鉻、鈮、鉿、鋯、釕、鉑、銥、及其組合;以及在該第二電極上方形成一第二電極介面層,該第二電極介面層包括從由以下項目所組成之群組中選出之一金屬的氮化物及氧化物中之一者或二者:銅、鋁、鈦、鉭、鈷、鋅、鎳、鐵、釔、矽、鎵、鉬、鎢、鉻、鈮、鉿、鋯、釕、鉑、銦、錫、銥、及其組合。
  11. 如請求項8之方法,其更包括重覆該等步驟一或多次及形成該印刷電路板之剩餘部分,使得形成的印刷電路板包括多個該電阻式隨機存取記憶體。
  12. 如請求項8之方法,其中該第一電極係形成在實質上不含元素矽的一基體上。
  13. 一種製造方法,其包括:在包括一第一含金屬材料之一披覆層上方置設一阻劑,該披覆層置設在為一印刷電路板之一層的一基體上方;使用一第一遮罩蝕刻至少該阻劑之一部分及該披覆層之一部分以形成置設在該基體上方之一第一電極; 置設包括一金屬氧化物之一氧化層在至少該第一電極之一部分及該基體之一部分上方;置設一第二含金屬材料在該氧化層上方;以及使用一第二遮罩蝕刻至少該第二含金屬材料之一部分及該氧化層之一部分以分別形成一第二電極及一切換層,該第二電極係置設在包括該金屬氧化物之該切換層上方,該切換層係置設在該第一電極上方,藉此,包括該第一電極、該切換層、及該第二電極之一電阻式隨機存取記憶體係形成嵌入於該印刷電路板中。
  14. 如請求項13之方法,其中置設氧化物之步驟包括化學氣相沉積、物理氣相沉積、氧化、及溶膠凝膠程序中之任一者。
  15. 如請求項13之方法,其中該電阻式隨機存取記憶體為一憶阻器。
TW104136492A 2014-11-19 2015-11-05 印刷電路板中之電阻式隨機存取記憶體 TWI611403B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/US2014/066292 WO2016080973A1 (en) 2014-11-19 2014-11-19 A resistive random-access memory in printed circuit board
??PCT/US14/66292 2014-11-19

Publications (2)

Publication Number Publication Date
TW201626391A true TW201626391A (zh) 2016-07-16
TWI611403B TWI611403B (zh) 2018-01-11

Family

ID=56014329

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104136492A TWI611403B (zh) 2014-11-19 2015-11-05 印刷電路板中之電阻式隨機存取記憶體

Country Status (3)

Country Link
US (1) US20170250223A1 (zh)
TW (1) TWI611403B (zh)
WO (1) WO2016080973A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11105937B2 (en) * 2015-12-31 2021-08-31 Khalifa University of Science and Technology Memristor based sensor for radiation detection
US11489118B2 (en) 2019-03-04 2022-11-01 International Business Machines Corporation Reliable resistive random access memory
CN111785830A (zh) * 2019-04-04 2020-10-16 天津理工大学 基于氧化镓薄膜的阻变存储器及其制备方法
CN112289931A (zh) * 2020-10-30 2021-01-29 深圳先进技术研究院 一种忆阻器的制备方法、忆阻器及存储器件

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6646912B2 (en) * 2001-06-05 2003-11-11 Hewlett-Packard Development Company, Lp. Non-volatile memory
WO2005096380A1 (en) * 2004-04-02 2005-10-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method of the same
KR100874926B1 (ko) * 2007-06-07 2008-12-19 삼성전자주식회사 스택 모듈, 이를 포함하는 카드 및 이를 포함하는 시스템
KR101108709B1 (ko) * 2007-07-12 2012-01-30 삼성전자주식회사 반도체 장치 및 반도체 장치의 제조 방법
KR101637481B1 (ko) * 2009-04-10 2016-07-07 삼성전자주식회사 솔리드 스테이트 드라이브, 솔리드 스테이트 드라이브 장착 장치 및 컴퓨팅 시스템
KR20100114421A (ko) * 2009-04-15 2010-10-25 삼성전자주식회사 적층 패키지
US20140001429A1 (en) * 2012-07-02 2014-01-02 4-Ds Pty, Ltd Heterojunction oxide memory device with barrier layer
KR101043328B1 (ko) * 2010-03-05 2011-06-22 삼성전기주식회사 전자소자 내장형 인쇄회로기판 및 그 제조방법
US8804398B2 (en) * 2010-08-20 2014-08-12 Shine C. Chung Reversible resistive memory using diodes formed in CMOS processes as program selectors
KR101320875B1 (ko) * 2012-01-05 2013-10-23 인텔렉추얼디스커버리 주식회사 저항 변화 메모리 소자 및 그 제조 방법
CN104704565B (zh) * 2012-10-09 2017-04-19 沙特基础工业公司 由单一聚合物材料制成的电阻式存储装置

Also Published As

Publication number Publication date
TWI611403B (zh) 2018-01-11
US20170250223A1 (en) 2017-08-31
WO2016080973A1 (en) 2016-05-26

Similar Documents

Publication Publication Date Title
CN105990519B (zh) 非挥发性阻变存储器件及其制备方法
TWI611403B (zh) 印刷電路板中之電阻式隨機存取記憶體
US10153431B2 (en) Resistive memory having confined filament formation
US9252189B2 (en) Nonvolatile semiconductor memory element, nonvolatile semiconductor memory device, and method for manufacturing nonvolatile semiconductor memory device
JP2008300841A (ja) 抵抗性メモリ素子
KR20090009564A (ko) 전이금속 산화막을 갖는 반도체소자의 제조방법 및 관련된소자
JP2017055082A (ja) 不揮発性記憶装置の製造方法
KR101009334B1 (ko) 저항성 메모리 소자 및 그 제조 방법
KR101809361B1 (ko) 신경 소자 응용을 위한 플렉서블 멤리스터 및 이의 제조방법
CN111584711B (zh) 一种rram器件及形成rram器件的方法
US20120002461A1 (en) Non-volatile memory with ovonic threshold switch and resistive memory element
US20190081237A1 (en) Self-gating resistive storage device and method for fabrication thereof
US8999808B2 (en) Nonvolatile memory element and method for manufacturing the same
US10804465B2 (en) Resistive random access memory and manufacturing method thereof
US9118005B2 (en) Manufacturing method of a memory device with a reversible variable-resistance memory layer between electrodes extending along intersecting directions
JP5266632B2 (ja) Mim素子および電子装置、電子装置の製造方法
KR100974069B1 (ko) 저항변화메모리 및 제조방법
US9276205B2 (en) Storage device
JP2009141275A (ja) 抵抗変化素子、これを用いた記憶装置、及びそれらの作製方法
TW200820257A (en) Bistable resistance random access memory structures with multiple memory layers and multilevel memory states
US20130105758A1 (en) Memory cell of resistive random access memory and manufacturing method thereof
JP5338236B2 (ja) 不揮発性記憶素子およびその製造方法、並びにその不揮発性記憶素子を用いた不揮発性記憶装置およびその製造方法
TW201904020A (zh) 記憶體裝置及記憶體裝置之製造方法
JP2009043850A (ja) 可変抵抗素子及びその製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees