TW201530825A - 使不同形狀或不同尺寸發光二極體晶粒設置於次基座中之方法 - Google Patents

使不同形狀或不同尺寸發光二極體晶粒設置於次基座中之方法 Download PDF

Info

Publication number
TW201530825A
TW201530825A TW103140734A TW103140734A TW201530825A TW 201530825 A TW201530825 A TW 201530825A TW 103140734 A TW103140734 A TW 103140734A TW 103140734 A TW103140734 A TW 103140734A TW 201530825 A TW201530825 A TW 201530825A
Authority
TW
Taiwan
Prior art keywords
led dies
shape
led
slots
submount
Prior art date
Application number
TW103140734A
Other languages
English (en)
Inventor
Scott Brad Herner
Linda Romano
Daniel Bryce Thompson
Martin Schubert
Ronald Kaneshiro
Original Assignee
Glo Ab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Glo Ab filed Critical Glo Ab
Publication of TW201530825A publication Critical patent/TW201530825A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0095Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B19/00Condensers, e.g. light collectors or similar non-imaging optics
    • G02B19/0033Condensers, e.g. light collectors or similar non-imaging optics characterised by the use
    • G02B19/0047Condensers, e.g. light collectors or similar non-imaging optics characterised by the use for use with a light source
    • G02B19/0061Condensers, e.g. light collectors or similar non-imaging optics characterised by the use for use with a light source the light source comprising a LED
    • G02B19/0066Condensers, e.g. light collectors or similar non-imaging optics characterised by the use for use with a light source the light source comprising a LED in the form of an LED array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Devices (AREA)
  • Led Device Packages (AREA)

Abstract

將複數個發光二極體(LED)晶粒設置於次基座中之方法包括跨越該次基座之表面提供該複數個LED晶粒,該次基座包括在形狀及/或尺寸上與該等LED晶粒之形狀及/或尺寸對應的複數個槽以藉由相應形狀及/或尺寸之LED晶粒填充每一槽。

Description

使不同形狀或不同尺寸發光二極體晶粒設置於次基座中之方法
本發明之實施例大體針對發光二極體(LED),且特定言之係針對將不同形狀或不同尺寸之LED晶粒設置於次基座中。
LED係在電子顯示器中使用,諸如膝上型電腦或LED電視中之液晶顯示器。習知LED單元係藉由將LED安裝至基板、囊封所安裝之LED且接著將經囊封之LED光學耦合至光波導來製造。
通常,眾多LED同時製造於單一晶圓上,且接著該晶圓經切割以形成個別LED。當自藍寶石基板切割個別LED時,將藍寶石基板薄化為約100μm且接著經蝕刻或機械刮擦以產生用於使用鐵砧之後續斷裂步驟的劃線標記。或者,劃線標記可藉由雷射形成。
使用習知切割方法製造個別LED可導致對晶圓及LED之損傷。舉例而言,藍寶石基板上之連續GaN層將壓縮應力賦予於下伏藍寶石基板上,此可影響基板之曲率且可導致基板之非所要斷裂及基板上之LED的毀壞。
一實施例提供一種將複數個發光二極體(LED)晶粒設置於次基座中之方法,其包括:提供具有第一槽及第二槽之次基座,該等第一槽具有第一槽形狀或第一槽尺寸中之至少一者,該等第二槽具有不同於 該各別第一槽形狀或第一槽尺寸之第二槽形狀或第二槽尺寸中的至少一者;提供具有第一晶粒形狀或第一晶粒尺寸中之至少一者的第一複數個LED晶粒,以跨越該次基座將該第一複數個LED晶粒設置於該等第一槽中但並不設置於該等第二槽中;及提供具有第二晶粒形狀或第二晶粒尺寸中之至少一者的第二複數個LED晶粒,以跨越該次基座將該第二複數個LED晶粒設置於該等第二槽中但並不設置於該等第一槽中。
另一實施例提供一種將複數個不對稱形狀之發光二極體(LED)晶粒設置於次基座中之方法,其包括:在該次基座之表面上沈積該複數個LED晶粒,該次基座包含在形狀上與該等不對稱形狀之LED晶粒對應的複數個不對稱槽;及振動該次基座以將該複數個LED晶粒設置於各別不對稱槽中。
另一實施例提供一種發光二極體裝置,其包含在次基座中設置於複數個不對稱槽中的複數個不對稱形狀之發光二極體(LED)晶粒,該複數個不對稱槽在形狀上與該等不對稱形狀之LED晶粒對應。
另一實施例提供一種將複數個不同形狀或不同尺寸之發光二極體(LED)晶粒設置於次基座中的方法,其包括:提供懸浮於流動跨越該次基座的流體中之具第一尺寸或形狀的第一複數個LED晶粒以將具該第一尺寸或形狀之該第一複數個LED晶粒設置於該次基座之表面中的各別第一槽中,該等第一槽具有第一尺寸或形狀;及在提供該第一複數個LED晶粒之該步驟之後,提供懸浮於流動跨越該次基座的流體中之具第二尺寸或形狀的第二複數個LED晶粒以將具該第二尺寸或形狀之該第二複數個LED晶粒設置於該次基座之該表面中的各別第二槽中,該等第二槽具有第二尺寸或形狀。
另一實施例針對一種將複數個不對稱形狀之發光二極體(LED)晶粒設置於次基座中之方法,其包括:提供懸浮於流動跨越該次基座的 流體中的該複數個不對稱形狀之LED晶粒以將該複數個不對稱形狀之LED晶粒設置於在形狀上與該複數個不對稱形狀之LED晶粒對應的複數個不對稱槽中。
另一實施例針對一種將複數個不同形狀或不同尺寸之發光二極體(LED)晶粒順次地設置於次基座中的方法,其包括:在該次基座之表面上沈積第一複數個不同形狀或不同尺寸之LED晶粒,該次基座包含在形狀上與該第一複數個不同形狀或不同尺寸之LED晶粒對應的複數個第一形狀或不同尺寸之槽;振動該次基座以將該第一複數個不同形狀或不同尺寸之LED晶粒設置於該等第一不同形狀或不同尺寸之槽中;在振動該次基座以將該第一複數個不同形狀或不同尺寸之LED晶粒設置於該等第一不同形狀或不同尺寸之槽中的該步驟之後,在該次基座之表面上沈積第二複數個不同形狀或不同尺寸之LED晶粒,該次基座包含在形狀上與該第二複數個不同形狀或不同尺寸之LED晶粒對應的複數個第二形狀或不同尺寸之槽;及振動該次基座以將該第二複數個不同形狀或不同尺寸之LED晶粒設置於該等第二不同形狀或不同尺寸之槽中。
100‧‧‧封裝(裝置)
100S‧‧‧LED裝置
100H‧‧‧LED裝置
101‧‧‧基板
102‧‧‧晶粒
102A‧‧‧不對稱LED晶粒
102S‧‧‧LED晶粒
102H‧‧‧LED晶粒
102R‧‧‧紅色LED晶粒
102G‧‧‧綠色LED晶粒
102B‧‧‧藍色LED晶粒
103‧‧‧半導體裝置層/發光二極體/LED層
104‧‧‧半球透鏡/半球形透鏡
105‧‧‧連續第一層/GaN緩衝層
109‧‧‧凹槽/阡陌
110‧‧‧晶圓
110B‧‧‧後側
110F‧‧‧前側
112‧‧‧帶
114G‧‧‧導引雷射
114S‧‧‧劃線雷射
116‧‧‧光
118‧‧‧一致平面
120‧‧‧圖案疵點/雷射損傷區域
122‧‧‧圖案
123‧‧‧鐵砧
124‧‧‧次基座/矽次基座
125‧‧‧輥
126‧‧‧對稱槽
126A‧‧‧不對稱槽
126R‧‧‧對稱槽
126B‧‧‧對稱槽
126G‧‧‧對稱槽
127‧‧‧台
128‧‧‧金屬襯墊
129‧‧‧間隙
130‧‧‧結合襯墊
134‧‧‧金屬著陸襯墊
136‧‧‧線結合
138‧‧‧金屬薄膜
150‧‧‧流體
152‧‧‧楔形平台
154‧‧‧高末端
156‧‧‧低末端
M1‧‧‧金屬線/電極線
M2‧‧‧金屬線/電極線
M3‧‧‧金屬線/電極線
M4‧‧‧金屬線
圖1A及圖1B分別為具有正方形平面橫截面之LED裝置之平面圖及側視橫截面圖的示意性說明。
圖1C及圖1D分別為具有六邊形平面橫截面之LED裝置之平面圖及側視橫截面圖的示意性說明。
圖2為圖1A至圖1D之LED的隨入射角而變的反射係數之曲線圖。
圖3A為具有關於x及y軸線之對稱性的矩形形狀之LED晶粒之俯視圖的示意性說明;圖3B為根據實施例的不對稱晶粒之俯視圖的示意性說明。
圖4A至圖4D為單粒化LED晶粒之方法中的步驟之平面圖的示意 性說明。
圖5A至圖5E為展示根據本發明之實施例的單粒化LED晶粒之方法中之步驟的示意性說明。
圖6為單粒化之LED晶粒的相片。
圖7為根據實施例的次基座之透視圖說明。
圖8為根據另一實施例的次基座之平面圖。
圖9為通過線AA的圖8之次基座之橫截面圖的示意性說明。
圖10為通過線BB的圖9之次基座之橫截面圖的示意性說明。
圖11為說明圖8之次基座之一部分的三維剖視圖。
圖12A至圖12D為說明根據實施例的將LED晶粒設置於次基座中之方法的透視圖。
圖13為說明圖12A至圖12D之方法中之步驟的側視橫截面圖。
本發明者認識到,自基板(諸如,晶圓)單粒化或切割半導體裝置(諸如,LED晶粒)之先前技術方法可導致對晶圓及單粒化之LED的損傷。本發明者亦已認識到,LED裝置可有利地藉由半導體次基座之使用來製造,該半導體次基座諸如在次基座中具有積體互連的矽次基座。本發明者已進一步認識到,具有大量LED(諸如數千個、諸如數萬個、諸如數十萬個、諸如數百萬個、諸如數千萬個)之LED裝置的製造可藉由不同形狀或不同尺寸之LED晶粒(包括不對稱形狀之晶粒)的使用有效地及低成本地製造。在實施例中,第一色彩(例如,紅色)LED晶粒具有第一不對稱形狀,第二色彩(例如,綠色)LED晶粒具有第二不對稱形狀且第三色彩(例如,藍色)LED晶粒具有第三不對稱形狀,其中第一形狀、第二形狀及第三形狀彼此不同。在實施例中,次基座包含對應於不對稱LED晶粒之不對稱槽。在另一實施例中,可振動次基座以輔助將不對稱LED晶粒設置至次基座中之不對稱槽中。
取決於生長於藍寶石基板上之平面GaN薄膜的厚度、GaN薄膜之生長溫度及位錯密度,可在GaN薄膜中產生多達1GPa之壓縮應力。歸因於在藍寶石基板與奈米線LED裝置中所使用之LED奈米線材料的III族至V族及/或II族至VI族化合物半導體材料之間的晶格失配,奈米線LED通常並未直接生長於藍寶石基板上。實情為,LED奈米線係生長於沈積於藍寶石基板上之連續GaN薄膜上。因此,平面LED裝置及奈米線LED裝置兩者可製造於藍寶石基板上。
然而,如上文所論述,下伏GaN薄膜中之應力的量可影響晶圓之曲率且在一些狀況下導致晶圓斷裂。因此,在通常用以產生GaN LED裝置之習知劃線/斷裂方法中,應小心地管理晶圓斷裂。通常,將藍寶石基板薄化至約100μm且經機械刮擦或蝕刻以產生用於使用鐵砧之後續斷裂步驟的劃線標記。
在一些狀況下,機械切割方法已由雷射替換。雷射劃線減少斷裂且允許較窄的切割阡陌(street)。此最終增加晶粒良率及晶粒/晶圓之數目。
雷射之另一優點在於功率及焦點可受控制以管理劃線之深度。發明者已認識到,雷射之性質可與藍寶石奈米線上之GaN薄膜中的壓縮應力組合,以產生將難以藉由習知雷射劃線/斷裂方法達成的替代性裝置幾何結構。在另一實施例中,鐵砧斷裂步驟可藉由輥碎機處理程序替換。
在實施例中,阡陌係經由晶粒之完成晶圓上的LED裝置層圖案化且自晶圓之頂側蝕刻至藍寶石基板。裝置幾何結構可包括習知形狀,諸如正方形或低縱橫比矩形,以及高縱橫比幾何結構、非矩形形狀,或周邊點之凸殼大於總形狀區域的形狀。高縱橫比幾何結構適於極緊密之封裝且(例如)針對背光應用係合乎需要的。
在實施例中,非矩形形狀包括與矩形在特性上相比更圓之形狀 (例如,六邊形),其在具有半球透鏡104之封裝(裝置)100中與如圖1A至圖1D及圖2中所說明之具有等效區域的正方形晶粒相比產生改良的封裝層級提取效率。圖1A及圖1B分別為包括具有正方形平面橫截面之LED晶粒102S的LED裝置100S之平面圖及側視橫截面圖的示意性說明。圖1C及圖1D分別為包括具有六邊形平面橫截面之LED晶粒102H的LED裝置100H之平面圖及側視橫截面圖的示意性說明。在兩種狀況下,LED晶粒102S、102H設置於基板101上且由透明的半球形透鏡104覆蓋。
在圖1A至圖1D中所說明之實施例中,LED晶粒102S、102H之頂部表面的表面積係相同的。如圖1A至圖1D中所說明,當LED晶粒102S、102H之表面積相同時,自六邊形LED晶粒102H至透鏡104之邊緣的最小距離dmin小於自正方形LED晶粒102S至透鏡104之邊緣的最小距離dmin。由於最小距離dmin之差,自六邊形LED晶粒102H之邊緣所發射之光的入射角θ2傾向於小於自正方形LED晶粒102S之邊緣所發射之光的入射角θ1。此產生較小的反射係數。因此,相較於具有發光表面積相同之正方形LED晶粒102S的LED裝置100S,具有六邊形LED之LED裝置100H的光提取效率將較大。
圖2比較隨圖1A至圖1D中所說明之LED裝置100S、100H的入射角而變之反射係數。如圖2中所說明,針對在10°與90°之間的所有角,具有六邊形LED晶粒102H之LED裝置100H的反射係數Rp低於具有正方形LED晶粒102S之LED裝置100S的反射係數RS
改良之封裝層級提取效率係歸因於接近耳語廊(whispering gallery)模式之低提取模式的發射(例如,自正方形晶粒之轉角所發射的光)減少。另外,來自此晶粒之所投影光束具有更圓形特性,此有益於照明應用。類似地,替代性幾何結構(例如,三角形)歸因於耳語廊模式之減少而改良晶粒層級提取效率。其他複雜之形狀亦可有益於 形成併有不同晶粒類型的緊密封裝之LED陣列。
在實施例中,脈衝雷射方法用以在晶圓之底側下形成疵點圖案,該圖案模擬頂部表面阡陌圖案。雷射聚焦至晶圓基板內部之點,遠離LED裝置。在實施例中,接著使用輥以分離經損傷之晶圓。
圖3A說明具有關於x及y軸線之對稱性的矩形形狀之晶粒的俯視圖。標準單粒化技術涉及薄化且接著機械鋸割晶圓,從而產生如圖3A中所示之關於x及y軸線對稱的晶粒102。物件之對稱性係定義為物件具有跨越軸線之線的鏡像。
圖3B說明可根據下文所述之方法製造的不對稱形狀之晶粒。如下文更詳細地描述,不對稱形狀之晶粒可設置於次基座上之相應的不同不對稱形狀之槽中。以此方式,發射在預先選擇之波長/色彩下之光的LED可按預先選擇圖案獨特地設置或配置於次基座中。或者,晶粒可具有不同但對稱之形狀(例如,圓形、正方形、矩形、六邊形等)。或者,不同晶粒可具有相同形狀(對稱或不對稱)但具有不同尺寸(例如,紅光發射晶粒具有最小尺寸、綠色發射晶粒具有中間尺寸且藍色發射晶粒具有最大尺寸)。
被稱為Stealth ScribingTM之雷射疵點產生及切割技術允許實現單粒化如圖3B中所說明的無對稱性之晶粒形狀。Stealth ScribingTM處理程序說明於圖4A至圖4D中。諸如LED層之半導體裝置層103形成於晶圓110之前側110F上,如圖4A中所示。如圖4A及圖4B中所說明,將晶圓薄化且接著安裝於帶112上,前側(裝置側)110F向下。晶圓110之平滑的後側110B得以暴露。
Stealth ScribingTM涉及將雷射聚焦至晶圓110中之內部點,從而在雷射之焦點處產生圖案疵點120,如圖4A中所示。如圖4A中所說明,通常使用兩個雷射,導引雷射114G及劃線雷射114S。導引雷射114G藉由將光116反射離開晶圓110之平滑的背面110B而用偵測器相 對於所反射雷射光量測晶圓110的垂直高度。將此量測回饋至劃線雷射114S,劃線雷射114S跟隨導引雷射114G且將其能量聚焦於晶圓110內部之一致平面118處。較佳地,基板對於劃線雷射114G係透明的。在實施例中,基板係藍寶石且劃線雷射114S在約532nm之波長下操作。
劃線雷射114S在x-y位置圍繞晶圓110光柵化,從而藉由沿著圖4C中所示之LED晶粒102將斷裂之線置放疵點120(圖4A中所說明)而寫入晶粒102的形狀。在雷射「劃線」(亦即,寫入)疵點120之圖案至晶圓110中之後,在晶圓110內存在疵點120之圖案122,但晶圓110仍係完整的。疵點120在晶圓110上對於裸眼通常並非可見的。
如圖4D中所說明,LED晶粒102係藉由用鐵砧123按壓於晶圓110之背面上而單粒化。較佳地,晶圓設置於台127或具有與鐵砧123相對之間隙129的其他合適的表面上。
圖6為根據以上方法所製成之單粒化晶粒的相片。疵點120之平面118在相片中清楚地可見。
因此,如上文所述,Stealth ScribingTM涉及藉由雷射聚焦對晶圓施加內部疵點,且接著沿著疵點之線鐵砧斷裂晶圓。Stealth ScribingTM使用供裁切之較佳之結晶定向,此係由於鐵砧斷裂仍需要最小力來斷裂晶圓。「較佳之結晶定向」意謂存在與其他非較佳定向相比將優先裁切之某些定向。
在本發明之一實施例方法中,本發明者認識到蝕刻對基板均勻地加壓縮應力之連續壓縮應力層可升高在經蝕刻凹槽處之局部應力,此在使用雷射在基板中產生疵點圖案之後輔助切割處理程序。舉例而言,藍寶石基板上之III族氮化物緩衝層(諸如,GaN緩衝層)可經選擇性地蝕刻以形成暴露基板之阡陌凹槽,從而產生應力增大的局部區域。增大局部應力可減小斷裂基板所需之力。接著使用雷射來施加內 部疵點,如上文所述。由於增大之局部應力,基板可藉由較小力斷裂,且可在理論上以與藍寶石晶體較佳裁切定向不一致的圖案斷裂。
在一實施例中,圖5A至圖5E中所示的切割基板之方法包括在諸如藍寶石晶圓之基板110之上沈積諸如GaN緩衝層的連續第一層105。第一層105將壓縮應力賦予給基板。
該方法亦包括在第一層105中蝕刻凹槽109以與在設置於基板之上的第一層之剩餘部分處的應力相比增大在凹槽處之局部應力,如圖5B中所示。蝕刻凹槽109之步驟包含蝕刻在非作用區域中之通過LED(亦即,LED層)103且通過第一層105之阡陌凹槽,以暴露基板且在基板之第一側上界定個別LED晶粒的圖案。
該方法亦包括藉由雷射束在基板中產生疵點120之圖案122,如圖5C及圖5D中所示。疵點之圖案122中的疵點120之位置實質上對應於第一層105中的凹槽109中之至少一些及較佳所有凹槽的位置。阡陌凹槽109及疵點120之圖案122模擬個別LED晶粒102之圖案。
最終,該方法包括將壓力施加至基板以沿著凹槽切割基板,如圖5E中所示。可藉由使用在基板110上輥壓之(多個)輥125的輥碎而施加壓力,以形成LED晶粒102。
特定言之,如圖5A中所說明,在於基板(例如,藍寶石晶圓)110之前側110F上製造GaN緩衝層105及LED層103(平面抑或奈米線)之後,阡陌凹槽109係向下蝕刻通過LED層103及緩衝層105至晶圓110之表面109(晶圓110之前側110F或裝置側)。
如圖5B中所說明,歸因於基板上之連續層(例如,藍寶石上之GaN)的壓縮應力導致集中於GaN緩衝層105中之阡陌109中的峰值應力。阡陌109中之此集中應力輔助以受控方式單粒化LED晶粒102且減小由裂紋引起的損失,該等裂紋曲折遠離阡陌109且損傷鄰近晶粒102。
接著將晶圓110薄化且藉由後側110B安裝至帶112或另一支撐物上,如圖5C中所示,此在一旦晶粒102經單粒化時防止單粒化之晶粒102散開。雷射損傷區域(亦即,疵點)120可如上文所述藉由雷射引入至晶圓110中。損傷區域120可經由晶圓110之頂(裝置)側110F抑或底(後)側110B藉由雷射引入。疵點120之圖案122較佳包含設置於基板110之表面下方小於10微米處的疵點之區域。
圖5D中所示之疵點的圖案122係僅出於說明目的。可按需要產生其他圖案。圖5D中所說明之圖案122產生不對稱及/或不同形狀及/或不同尺寸之LED晶粒102,而圖4C中所說明的圖案122產生對稱形狀之LED晶粒102。晶圓110在界定LED晶粒102之形狀的位置弱化。
晶圓110接著經受藉由輥125的輥碎,如圖5E中所示。在實施例中,將兩個逆向旋轉之輥用以單粒化LED晶粒102。可在將壓力施加至基板以沿著凹槽109切割基板之步驟期間沿著非較佳結晶裁切定向來裁切基板110。藉由此方法,具有對稱及不對稱晶粒形狀之LED晶粒102可如圖4D及圖5E中所示而製成。
圖7至圖11說明根據其他實施例之次基座124。在實施例中,在附接晶粒102之前,次基座124係製造成有下文更詳細地描述之標準金屬互連。在下文更詳細地描述之實施例中,次基座124包括設置有LED晶粒102之對稱槽126。在圖7中所說明之實施例中,次基座124包括具有與不對稱LED晶粒102A(上文所論述)相同之不對稱形狀的不對稱槽126A。若干不同的不對稱槽126A形狀可蝕刻至次基座124中,此允許若干不同的LED晶粒102A整合至次基座124中,如圖8中所說明。在實施例中,次基座124係由矽製成。
另一實施例針對將上文所論述之不對稱LED晶粒102A整合至具有如圖7中所說明之不對稱槽126A的次基座124中之方法。將LED晶粒102設置於次基座124之槽126中的習知「拾取及置放」方法要求人抑 或機器人個別地將LED置放至槽126中。以下實施例描述在不使用人或機器人個別地拾取及置放LED晶粒至次基座124之槽126中的情況下將LED晶粒設置至次基座之槽中的方法。在實施例中,將個別不對稱LED晶粒102A在振動次基座之同時施配至次基座124上。此攪動輔助可配合至相應的不對稱槽126A中之正確的不對稱LED晶粒102A之置放。較佳地,晶粒與槽之僅一組合係可能的。又,x-y不對稱性確保不對稱LED晶粒126A之正確側係「面向上的」(否則,不對稱LED晶粒126A不會落在不對稱槽126A中)。在實施例中,當所有不對稱LED晶粒126A置放於正確的不對稱槽126A中時,將熱量施加至次基座124以用於共熔結合。共熔結合係兩種不同的金屬之間藉由加熱之冶金反應,其中金屬在低於金屬中之任一者之熔融溫度的溫度下形成合金。在實施例中,將一種金屬之薄膜沈積於不對稱LED晶粒126A的底部,且將另一金屬之薄膜沈積於不對稱槽126A中。用於晶粒附接之合適的共熔反應的實例係Au-Sn。金及錫在加熱至約280℃時形成合金。
另一實施例針對將複數個不同形狀及/或不同尺寸之發光二極體(LED)晶粒102順序地設置於次基座124中的方法。該方法包括在次基座124之表面上沈積第一形狀及/或尺寸之LED晶粒102。次基座包括在形狀及/或尺寸上與該複數個不同形狀及/或尺寸之LED晶粒102中的第一形狀及/或尺寸之LED晶粒102對應的複數個第一形狀及/或尺寸之槽126。該方法進一步包括振動次基座124以將第一形狀及/或尺寸之LED晶粒102設置於第一形狀及/或尺寸之槽126中。在振動次基座124以將第一形狀及/或尺寸之LED晶粒102設置於第一形狀及/或尺寸之槽126中的步驟之後,將該複數個不同形狀及/或尺寸之LED晶粒102中的具有不同於第一形狀及/或尺寸之LED晶粒102之形狀或尺寸的第二形狀及/或尺寸之LED晶粒102沈積於次基座124的表面上。次基座124包括在形狀及/或尺寸上與該複數個不同形狀及/或尺寸之LED晶粒102 中的第二形狀及/或尺寸之LED晶粒102對應的複數個第二形狀及/或尺寸之槽126。接著,再次振動次基座124以將第二形狀及/或尺寸之LED晶粒102設置於第二形狀及/或尺寸之槽126中。
在實施例中,該方法進一步包括在振動次基座124以將第二形狀及/或尺寸之LED晶粒102設置於第二形狀及/或尺寸之槽126中的步驟之後,在次基座124之表面上沈積具有不同於第一及/或第二形狀及/或尺寸之LED晶粒102之形狀及/或尺寸的第三形狀及/或尺寸之LED晶粒102。次基座124包括在形狀及/或尺寸上與第三形狀及/或尺寸之LED晶粒102對應的複數個第三形狀及/或尺寸之槽126。再次振動次基座124以將第三形狀及/或尺寸之LED晶粒102設置至第三形狀及/或尺寸之槽126中。
第一、第二及第三形狀及/或尺寸之LED晶粒102的振動可針對對稱或不對稱形狀之LED晶粒102順序地執行。在LED晶粒102及槽126係不對稱形狀,使得第一不對稱形狀之LED晶粒102僅適配於相應第一形狀槽126中,第二不對稱形狀之LED晶粒102僅適配於相應第二形狀槽126且第三不對稱形狀之LED晶粒102僅適配於相應第三形狀槽126之情況下,第一、第二及第三形狀及/或尺寸之LED晶粒102的振動可同時執行。
在實施例中,第一形狀及/或尺寸之LED晶粒102包括第一色彩發射LED晶粒102,第二形狀及/或尺寸之LED晶粒102包括不同於第一色彩之第二色彩發射LED晶粒102,且第三形狀及/或尺寸之LED晶粒102包括不同於第一色彩及第二色彩的第三色彩發射LED晶粒102。該方法可進一步包括將第一、第二及第三形狀及/或尺寸之LED晶粒102線結合至次基座124。該方法亦可進一步包括囊封LED晶粒102。
在實施例中,LED晶粒102至槽126中之設置可藉由施加磁性或電磁力來輔助。舉例而言,可將磁性材料沈積於LED晶粒102之底部表 面上,且選擇性地在待填充LED晶粒102之槽126下施加磁場。若所有不同形狀/尺寸之LED晶粒102將同時(亦即,同時地)設置於槽126中,則可在次基座124中的所有槽126下施加磁場。若LED晶粒102將按照形狀及/或尺寸順序地設置於槽126中,則可選擇性地僅在對應於當前設置之LED晶粒102的彼等槽126下施加磁場(例如,首先藉由磁性輔助設置較大尺寸晶粒,接著藉由磁性輔助設置中間尺寸晶粒,且接著藉由磁性輔助設置較小尺寸晶粒)。
圖12A至圖12D為說明根據實施例的將LED晶粒102設置於次基座中之方法的透視圖。在此實施例中,次基座124包括具有不同尺寸及/或形狀之槽126。圖12A至圖12D說明包括三個不同尺寸之對稱槽126R、126B及126G以適配具不同尺寸但形狀相同的各別紅色LED晶粒102R、藍色LED晶粒102B及綠色LED晶粒102G的次基座124。然而,可包括任何數目個不同槽尺寸及/或形狀,諸如2至10個(例如4至8個)以適配2至10個(諸如4至8個)不同LED晶粒尺寸及/或形狀。如本文所使用,不同尺寸包括不同寬度、不同長度及/或不同面積。
較佳地,次基座124以一角度傾斜,使得次基座124非水平地配置有高末端及低末端。此可(例如)藉由將次基座124置放於具有高末端154及低末端156之楔形平台152上而實現,如圖13中所說明。傾斜之角度θ可在10度與35度之間,諸如15至25度。
在圖12B中所說明之步驟中,將懸浮於流體(例如,液體)150中的具第一尺寸之LED晶粒102提供至次基座124。因為次基座係傾斜的,所以液體150自次基座之高末端154開始流至相反的低末端156。若在次基座中存在三個槽尺寸,則首先將僅適配於最大尺寸槽之最大LED晶粒引入至該流中。舉例而言,首先將具有最大尺寸之紅色發射LED晶粒102R懸浮於流體150中。晶粒102R保持懸浮於在次基座之上流動之流體中,直至每一各別晶粒102R落下至最大尺寸槽126R中的一者 中為止。晶粒102R過大而不適配於較小尺寸槽126B或126G。換言之,隨著晶粒102R沿著次基座之長度行進,每一紅色發射LED晶粒102R將置放至適配其之槽126R中。較大晶粒102R將「越過」對於晶粒102R而言過小之槽126B及126G。此處理程序將具最大尺寸之LED晶粒102R設置於相應的槽126R中以填充所有可用槽126R。
如圖12C中所說明,在將具第一尺寸之LED晶粒102(諸如,紅色發射LED晶粒102R)設置於相應的槽126R中之後,將具第二較小尺寸之LED晶粒102(諸如,藍色發射LED晶粒102B)懸浮於自次基座124之高末端154流至低末端156的流體150中,以輔助將第二中等尺寸之LED晶粒102B設置至相應的中等尺寸槽126B中。此步驟持續,直至所有中等尺寸槽126B皆填充有中等尺寸晶粒102B為止。
在具第二尺寸之LED晶粒102B設置於其相應的槽126B中之後,將具第三尺寸之LED晶粒102(諸如,最小尺寸綠色發射LED晶粒102G)懸浮於自次基座124之高末端154流至低末端156的流體150中。此輔助將最小尺寸LED晶粒102G設置至相應的最小尺寸槽126G中,如圖12D中所示。
將具不同尺寸之LED晶粒102順序地提供至次基座124之高末端的處理程序持續,直至所有LED晶粒102設置於其在次基座124中之相應的槽126中為止,如圖12D中所說明。在實施例中,首先提供具有最大尺寸之LED晶粒102,繼之以提供逐次變小的LED晶粒102。以此方式,較小LED晶粒102將不會無意中設置於針對較大LED晶粒102定尺寸的槽126中。儘管具不同尺寸之晶粒及槽係說明於圖12B至圖12D中,但可使用具不同形狀或具不同形狀及尺寸的晶粒及槽。此外,儘管紅色發射LED晶粒102R在上文描述為具有最大尺寸,但不同色彩(例如,綠色或藍色)LED晶粒可替代地具有最大尺寸。同樣,任何色彩發射LED晶粒可具有中等或最小尺寸。
一旦所有槽126填充有LED晶粒102,則次基座124可經乾燥。在乾燥之後,LED晶粒102可藉由共熔結合接合至次基座124,如上文所述。在將LED晶粒電連接至如先前實施例中所述之接點及引線之後,含有該複數個LED晶粒之整個次基座124塗佈(例如,網版印刷,等)有透明的鈍化層(諸如,聚矽氧層)以鈍化晶粒且增強裝置之光輸出。
另一實施例針對將複數個不同不對稱形狀之發光二極體(LED)晶粒102A順序地或同時設置於次基座124中的方法。該方法包括提供懸浮於流動跨越次基座124的流體中的複數個不同不對稱形狀之LED晶粒102A,以將該複數個不同不對稱形狀之LED晶粒102A設置於在形狀上與該複數個不同不對稱形狀之LED晶粒102A之每一集合之每一形狀對應的複數個不同不對稱形狀之槽126A中。在實施例中,該複數個不同不對稱形狀之LED晶粒102A包含第一複數個不同不對稱形狀之LED晶粒102A及具有不同於第一複數個不同不對稱形狀之LED晶粒102A的不對稱形狀的第二複數個不同不對稱形狀之LED晶粒102A。次基座124包含在次基座124之表面中的具有在形狀上與第一複數個不對稱形狀之LED晶粒102A對應之第一不對稱形狀的第一槽126A,及在次基座124之表面中的具有在形狀上與第二複數個不對稱形狀之LED晶粒102A對應之第二不對稱形狀的第二槽126A。
在實施例中,該複數個不對稱形狀之LED晶粒102A包含具有不同於第一或第二複數個不對稱形狀之LED晶粒102之形狀的第三複數個不對稱形狀之LED晶粒102A,且次基座124包含在次基座124之表面中的具有在形狀上與第三複數個不對稱形狀之LED晶粒102A對應之第三不對稱形狀的第三槽126A。在實施例中,第一複數個不對稱形狀之LED晶粒102A包含第一色彩發射LED晶粒,第二複數個不對稱形狀之LED晶粒102A包含不同於第一色彩的第二色彩發射LED晶粒,且第三複數個不對稱形狀之LED晶粒102A包含不同於第一色彩及第二色彩 的第三色彩發射LED晶粒。
在實施例中,第一複數個LED晶粒102A並不適配於第二槽或第三槽126A且在懸浮於流體中的同時越過第二槽及第三槽126A。第二複數個LED晶粒102A並不適配於第一槽或第三槽126A且在懸浮於流體中的同時越過第一槽及第三槽126A。第三複數個LED晶粒102A並不適配於第一槽或第二槽126A且在懸浮於流體中的同時越過第一槽及第二槽126A。
LED晶粒可為任何尺寸或形狀,但將大體為薄板之變化,其中板之厚度遠小於長度及寬度。將LED晶粒102引入至流體150流,其中晶粒之最薄尺度正交於含有槽126的次基座124之平面。流體150輔助使LED晶粒102沿次基座124向下移動,從而隨著LED晶粒102沿次基座124向下移動而輔助將LED晶粒102設置於次基座124中的槽126中。因此,當LED晶粒在流體流中行進時,將流體(例如,水)150流動位準保持為最小,諸如保持至輔助晶粒之重力輔助下降所需的最小量。流體流亦將維持次基座、流體及LED晶粒之間的接觸,因此LED晶粒將不會經由毛細作用離開製造程序。
在實施例中,流體之高度h小於該複數個LED晶粒102的厚度。較佳地,流體150以層流方式而流動跨越次基座124。以此方式,LED晶粒102較不可能倒置或翻轉,接著沿次基座124向下滑動。在實施例中,流體為水。然而,可使用任何流體,諸如甲醇、乙醇或其具有或不具有水之組合。
一實施例提供將複數個發光二極體(LED)晶粒102設置於次基座124中之方法。該方法包括提供次基座124,次基座124具有具第一槽形狀或第一槽尺寸中之至少一者的複數個第一槽126,及具有不同於各別第一槽形狀或第一槽尺寸之第二槽形狀或第二槽尺寸中之至少一者的複數個第二槽126。該方法亦包括提供具有第一晶粒形狀或第一 晶粒尺寸中之至少一者的第一複數個LED晶粒102以跨越次基座124將第一複數個LED晶粒102設置於第一複數個槽126中但並不設置於第二複數個槽126中,及提供具有第二晶粒形狀或第二晶粒尺寸中之至少一者的第二複數個LED晶粒102以跨越次基座124將第二複數個LED晶粒102設置於第二複數個槽126中但並不設置於第一複數個槽126中。亦即,LED晶粒102及相應槽126之尺寸及/或形狀可經選擇,使得僅LED晶粒設置於具有各別相應尺寸及/或形狀的槽中。將LED晶粒102設置至適當的槽126中之不同實施例概述於下文之表I中:
在實施例中,金屬互連係在積體不對稱LED晶粒102A之前製造 於次基座124中。在此實施例中,不對稱LED晶粒102A可線結合至金屬互連上之襯墊,如下文更詳細地描述。次基座124上之導線互連可在LED裝置100之組裝之前藉由標準矽處理技術製造。在不對稱LED晶粒102A黏附至次基座124之後,晶粒124之前側可藉由直寫處理程序(諸如,金屬互連之噴墨沈積)電連接至次基座124中的金屬互連。在自LED晶粒102A至次基座之金屬連接之後,可將囊封劑沈積於LED晶粒102A之上。
或者,若在次基座124上不存在互連,則可分別藉由經由金屬之噴墨印刷的直寫及光活性聚醯亞胺材料之沈積及圖案化而沈積互連及絕緣層以將不對稱LED 102A連接至次基座124。亦即,在此實施例中,所有金屬互連係在LED晶粒102A組裝至次基座124中之後製造。金屬互連之多個層可藉由使用金屬連接之噴墨沈積或金屬在溶劑中的微施配的直寫處理程序及在金屬互連之層之間充當絕緣體的光活性聚醯亞胺之沈積及圖案化來製成。
如在前述實施例中,在不對稱LED晶粒102A連接至次基座124之後,可藉由標準囊封劑技術將囊封劑沈積於不對稱LED晶粒102A之上。
上文所述之製造程序與現有方法相比對於組裝具有大量LED晶粒102A之裝置係更具成本效益的,該等現有方法涉及要求LED晶粒102之個別置放及附接的印刷電路板及個別LED晶粒102至印刷電路板上之金屬互連的個別線結合。
圖8至圖11說明根據另一實施例的適於供積體背光單元使用之矽次基座124。次基座124之特徵包括藉由次基座之積體多層級互連製造、在高摻雜Si上槽之選擇性Ni/Ag電鍍,及現有多層級互連堆疊之上的槽之深Si蝕刻。圖8為次基座124之平面圖,而圖9及圖10分別為通過線AA及BB之次基座124的橫截面圖。圖9中所說明之橫截面通過 在LED晶粒102之附接之前的槽126中的一者。圖10中所說明之橫截面通過槽102之間的襯墊區域。圖11為說明圖8之次基座之一部分的三維剖視圖。
每一對稱槽126經配置以固持LED晶粒102。如圖9中所說明,槽126較佳為楔形的。亦即,每一LED晶粒102所位於之槽126的底部具有等於或略大於LED晶粒102之寬度的寬度wb,而槽126之頂部具有大於wb的寬度wt。頂部寬度wt大於wb以輔助將LED晶粒102設置至槽126中。
在圖8中所說明之實施例中,次基座124包括三個對稱槽126。在實施例中,第一槽126包括紅色LED晶粒102R,第二槽126包括綠色LED晶粒102G,且第三槽包括藍色LED晶粒102B。然而,所有槽126可包括發射相同色彩之光的LED晶粒。此外,次基座124不限於三個槽126。次基座124可具有任何數目個槽126,諸如2至72個槽,諸如3至60個槽,諸如6至48個槽。在實施例中,區段係定義為三個槽126,通常包括一紅色LED晶粒102R、一綠色LED晶粒102G及一藍色LED晶粒102B。次基座可包括1至24個區段,諸如2至20個區段,諸如3至16個區段。
如圖8中所說明,次基座124包括在槽126之間的金屬襯墊128以用於線結合。藉由將金屬襯墊128置放於槽126之間而非如習知次基座中沿著側面置放金屬襯墊128,次基座之寬度可減小。每一LED晶粒102包括相應之結合襯墊130。線結合136將次基座124上之金屬襯墊128連接至LED晶粒102上的相應結合襯墊130。
亦包括於次基座124中的是用以將電流供應至LED晶粒102之金屬線M1至M4。儘管展示四根線,但可使用其他數目根線。如圖10及圖11中所說明,金屬線M可設置於次基座124內之不同層級中,使得存在四個層級M1、M2、M3、M4。次基座124亦包括頂部具有介層孔之 金屬著陸襯墊134,以將電力送至金屬線M1、M2、M3、M4。舉例而言,線M4可為將電流提供至連接至LED晶粒之電極線M1、M2、M3的匯流排線。如所說明,金屬著陸襯墊134為正方形的。然而,金屬著陸襯墊134可為圓形、矩形、六邊形或任何其他合適的形狀。圖9中亦說明的是作為槽126之襯裡的金屬薄膜138。金屬薄膜138材料(例如,Au-Sn或Ni-Al)經選擇以與LED晶粒102之底部的第二金屬薄膜(未圖示)反應,以形成如上文所論述之共熔結合。
在實施例中,次基座係由矽製成且包括用於積體背光單元之積體互連。在實施例中:1.紅色LED晶粒102R、綠色LED晶粒102G及藍色LED晶粒102B為6至12密耳,諸如8至10密耳的正方形,例如,最大值210μm正方形。然而,在替代性實施例中,可使用其他尺寸之LED晶粒102;2. 365nm接觸微影步進器可用以產生5μm/5μm之互連線/間隔;3.槽126可為200至400μm深,諸如300μm深且具有65至85度傾斜側壁,諸如80度側壁;4.槽126在底部及側壁上較佳具有反射體(亦即,薄膜138);5.阡陌寬度在習知地劃線之情況下小於150μm(諸如,100μm)且在隱形劃線之情況可為更小的;6.當深蝕刻Si次基座時,Al可用作硬式遮罩。在替代性實施例中,與Si相比更耐火之金屬(諸如,Cr、Ti、TiN、TiW或W)可在Al之頂部用以抵抗Si蝕刻。
在實施例中,次基座124可為530μm寬及33120μm長,不包括用以接觸外部以獲得電力的襯墊。長度增加300μm以用於將附接至外部世界之6個襯墊且次基座124長度為33420μm。在200mm Si晶圓上(3mm邊緣除外),此實現每晶圓1355個次基座124。
實施例針對製成以上次基座124之方法。該方法之實施例的一態 樣包括以下製程流程:
1.起始材料:機械級別之高摻雜200mm Si晶圓;
2.在Si晶圓上沈積或生長1000Å SiO2薄膜;厚度可為200Å至10μm間的任何厚度。或者,可使用光活性聚醯亞胺取代SiO2或其他介電質(諸如,低k SiCOH、SiN、Al2O3等介電質)。
3.藉由剝離技術或遮罩及蝕刻(金屬1,或M1)在SiO2上圖案化300Å Ti/1μm Al(用於黏著之薄Ti)線;厚度可為50Å至1μm之Ti及2000Å至3μm之Al。或者,在Al之頂部可存在抗反射塗層,通常為Ti、TiN、WN或Cr;
4.在M1之頂部沈積1微米厚的第二SiO2薄膜;厚度可為200Å至10μm間的任何厚度,但一般而言,其應隨著金屬之厚度而按比例縮放;
5.在第二SiO2薄膜之頂部沈積第二Ti/Al線或M2;
6.在M2之頂部沈積第三SiO2薄膜;
7.在第三SiO2薄膜之頂部沈積第三Ti/Al薄膜M3;
8.在M3之頂部沈積第四SiO2薄膜;
9.圖案化第四氧化物薄膜且乾式蝕刻SiO2以打開至M1、M2及M3的介層孔及襯墊;
10.在第四SiO2薄膜之頂部沈積、圖案化及蝕刻Ti/Al薄膜M4;其中至M1、M2及M3之襯墊敞開,M4現將連接至下部金屬層。M4係稱作匯流排線。在實施例中,在M4中存在6個離散互連,從而允許分別至紅色、綠色及藍色LED的n及p個連接。LED可依據設計者之判斷串聯或並聯連接。若介層孔將每一晶粒連接至匯流排線,則所有LED係並聯連接的。若僅在第一及最後(例如,第72個)LED處存在介層孔,則LED係串聯連接的。任何其他組合亦為可能的(例如,連接每第3個紅色LED,使得存在串聯之3個LED,且3個之群組與8個其他3 個一組的群組並聯連接);
11.在M4之頂部沈積第五SiO2薄膜;此最終SiO2薄膜形成鈍化;
12.圖案化該等槽,且繼續乾式蝕刻SiO2
13.在Si晶圓中乾式蝕刻300μm深的槽。可跳過槽(0μm深,或可為100至500μm間的任何深度);
14.在Si蝕刻之後,將Ni/Ag電鍍至暴露的導電Si中。典型的Ni/Ag厚度為300Å Ni/2000Å Ag。鎳厚度可在50Å至5000Å的範圍中,且銀厚度可在500Å至5μm的範圍中;
15.使用鋸割或本文所述之其他單粒化方法中的任一者來單粒化LED晶粒;
16.藉由共熔結合或藉由環氧樹脂或聚矽氧黏著劑進行晶粒附接,繼之以其固化;
17.(例如)藉由Au線結合進行線結合;
18.(例如)使用可替代地嵌入有磷光體粉末之聚矽氧進行囊封,從而將LED之光自一波長轉換為另一波長。
Al及SiO2兩者在矽蝕刻期間具有極佳的耐蝕性。當此等材料與厚光阻及時間多工深矽蝕刻技術組合時,存在足夠之餘裕來蝕刻300μm之矽而不會大量侵蝕受到遮蔽以防蝕刻之特徵。矽之無電極鎳電鍍係金屬化矽的既定技術。後續銀電鍍鎳亦為既定技術,且允許在不電鍍覆有SiO2之區域之同時選擇性電鍍槽。矽次基座具有在晶圓層級封裝(高生產率製造)上的優點、與更標準的複合物封裝相比具有優良的矽散熱能力,且與藍寶石及複合物封裝相比具有較好的在矽與藍寶石之間的熱膨脹匹配。
儘管前述內容涉及特定較佳實施例,但應理解,本發明並非如此受限。一般熟習此項技術者將想到可對所揭示之實施例進行各種修 改且此等修改意欲在本發明之範疇內。本文所引用之所有公開案、專利申請案及專利的全部內容以引用的方式併入本文中。
102‧‧‧晶粒
124‧‧‧次基座/矽次基座
126‧‧‧對稱槽
150‧‧‧流體
152‧‧‧楔形平台
154‧‧‧高末端
156‧‧‧低末端

Claims (73)

  1. 一種將複數個發光二極體(LED)晶粒設置於次基座中之方法,其包含:提供具有第一槽及第二槽之次基座,該等第一槽具有第一槽形狀或第一槽尺寸中之至少一者,該等第二槽具有不同於該各別第一槽形狀或第一槽尺寸之第二槽形狀或第二槽尺寸中的至少一者;提供具有第一晶粒形狀或第一晶粒尺寸中之至少一者的第一複數個LED晶粒,以跨越該次基座將該第一複數個LED晶粒設置於該等第一槽中但並不設置於該等第二槽中;及提供具有第二晶粒形狀或第二晶粒尺寸中之至少一者的第二複數個LED晶粒,以跨越該次基座將該第二複數個LED晶粒設置於該等第二槽中但並不設置於該等第一槽中。
  2. 如請求項1之方法,其中該第一LED晶粒形狀或尺寸對應於該第一槽形狀或尺寸,且該第二LED晶粒形狀或尺寸對應於該第二槽形狀或尺寸。
  3. 如請求項1之方法,其中該複數個第一LED晶粒中之每一者設置於該等第一槽中的一各別槽中,且該等第二LED晶粒中之每一者設置於該等第二槽中的一各別槽中。
  4. 如請求項1之方法,其中該第一複數個LED晶粒歸因於該第一晶粒形狀或尺寸並不適配於該等第二槽而適配於各別第一槽但並不適配於該等第二槽。
  5. 如請求項4之方法,其中該第二複數個LED晶粒歸因於該第二晶粒形狀或尺寸並不適配於該等第一槽而適配於各別第二槽但並不適配於該等第一槽。
  6. 如請求項4之方法,其中該第二複數個LED晶粒適配於第二槽及第一槽但並不設置於該等第一槽中,此係因為所有該等第一槽填充有該第一複數個LED晶粒。
  7. 如請求項1之方法,其進一步包含振動該次基座以將該第一複數個LED晶粒設置於該等第一槽中且將該第二複數個LED晶粒設置於該等第二槽中。
  8. 如請求項7之方法,其中振動該次基座包含:振動該次基座以將該第一複數個LED晶粒設置於該等第一槽中之第一步驟,其中該第一振動步驟係在提供該第一複數個LED晶粒之後但在提供該等第二LED晶粒之前執行;及振動該次基座以將該第二複數個LED晶粒設置於該等第二槽中之第二步驟,其中該第二振動步驟係在將該第一複數個LED晶粒設置於該等第一槽中之後且在提供該等第二LED晶粒之後執行。
  9. 如請求項7之方法,其中振動該次基座係在提供該第一複數個LED晶粒及該第二複數個LED晶粒兩者之後執行,且該第一複數個LED晶粒及該第二複數個LED晶粒同時設置於各別的該等第一槽及該等第二槽中。
  10. 如請求項9之方法,其中該第一複數個LED晶粒具有第一不對稱形狀,該第二複數個LED晶粒具有第二不對稱形狀,其中該第一不對稱形狀不同於該第二不對稱形狀,該第一槽形狀在形狀上與該第一不對稱形狀對應,該第二槽形狀在形狀上與該第二不對稱形狀對應,僅該第一複數個LED晶粒適配於該等第一槽,且僅該第二複數個LED晶粒適配於該等第二槽。
  11. 如請求項1之方法,其進一步包含使該第一複數個LED晶粒及該第二複數個LED晶粒在流體中跨越該次基座流動,以將該第一複數個LED晶粒設置於該等第一槽中且將該第二複數個LED晶粒設 置於該等第二槽中。
  12. 如請求項11之方法,其中使該第一複數個LED晶粒及該第二複數個LED晶粒跨越該次基座流動包含:用以將該第一複數個LED晶粒設置於該等第一槽中之第一流動步驟,其中該第一流動步驟係在提供該第一複數個LED晶粒之後但在提供該等第二LED晶粒之前執行;及用以將該第二複數個LED晶粒設置於該等第二槽中之第二流動步驟,其中該第二流動步驟係在將該第一複數個LED晶粒設置於該等第一槽中之後且在提供該等第二LED晶粒之後執行。
  13. 如請求項11之方法,其中使該第一複數個LED晶粒及該第二複數個LED晶粒跨越該次基座流動係在提供該第一複數個LED晶粒及該第二複數個LED晶粒兩者之後執行,且該第一複數個LED晶粒及該第二複數個LED晶粒同時設置於各別的該等第一槽及該等第二槽中。
  14. 如請求項13之方法,其中該第一複數個LED晶粒具有第一不對稱形狀,該第二複數個LED晶粒具有第二不對稱形狀,其中該第一不對稱形狀不同於該第二不對稱形狀,該第一槽形狀在形狀上與該第一不對稱形狀對應,該第二槽形狀在形狀上與該第二不對稱形狀對應,且其中僅該第一複數個LED晶粒適配於該複數個第一槽且僅該第二複數個LED晶粒適配於該複數個第二槽。
  15. 如請求項1之方法,其進一步包含藉由磁性或電磁輔助而設置該第一複數個LED晶粒及該第二複數個LED晶粒。
  16. 如請求項1之方法,其中該第一晶粒形狀不同於該第二晶粒形狀。
  17. 如請求項1之方法,其中該第一晶粒尺寸不同於該第二晶粒尺寸。
  18. 如請求項1之方法,其中該第一晶粒形狀及該第一晶粒尺寸不同於該第二晶粒形狀及該第二晶粒尺寸。
  19. 如請求項1之方法,其中該次基座包含在提供該第一複數個LED晶粒及該第二複數個LED晶粒之前製造於該次基座中的積體互連。
  20. 如請求項1之方法,其進一步包含在提供該第二複數個LED晶粒之該步驟之後,提供具有第三晶粒形狀或第三晶粒尺寸中之至少一者的第三複數個LED晶粒以跨越該次基座設置於第三槽中。
  21. 如請求項20之方法,其中該等第三槽具有第三槽形狀或第三槽尺寸中之至少一者,且其中該第三複數個LED晶粒並不設置於該等第一槽或該等第二槽中。
  22. 如請求項21之方法,其中:該第一複數個LED晶粒具有大於該第二複數個LED晶粒之尺寸;該第二複數個LED晶粒具有大於該第三複數個LED晶粒之尺寸;該等第一槽具有大於該等第二槽之尺寸;且該等第二槽具有大於該等第三槽之尺寸。
  23. 如請求項21之方法,其中:該第一複數個LED晶粒具有不同於該第二複數個LED晶粒之形狀;該第二複數個LED晶粒具有不同於該第三複數個LED晶粒之形狀;該等第一槽具有不同於該等第二槽之形狀;且該等第二槽具有不同於該等第三槽之形狀。
  24. 如請求項21之方法,其中: 該第一複數個LED晶粒包含第一色彩發射LED晶粒;該第二複數個LED晶粒包含不同於該第一色彩之第二色彩發射LED晶粒;且該第三複數個LED晶粒包含不同於該第一色彩及該第二色彩之第三色彩發射LED晶粒。
  25. 如請求項1之方法,其中該第一複數個LED晶粒及該第二複數個LED晶粒係在不挑選及置放個別LED晶粒至該等第一槽及該等第二槽中之情況下提供。
  26. 一種將複數個不對稱形狀之發光二極體(LED)晶粒設置於次基座中之方法,其包含:在該次基座之表面上沈積該複數個LED晶粒,該次基座包含在形狀上與該等不對稱形狀之LED晶粒對應的複數個不對稱槽;及振動該次基座以將該複數個LED晶粒設置於各別不對稱槽中。
  27. 如請求項26之方法,其中該次基座包含在於該次基座之該表面上沈積該複數個LED晶粒之前製造於該次基座中的積體互連。
  28. 如請求項27之方法,其進一步包含在振動該次基座之後在該次基座中之該等積體互連與該等不對稱LED晶粒之間形成電連接。
  29. 如請求項26之方法,其中該等不對稱槽之暴露表面包含第一金屬之層,該等不對稱晶粒包含第二金屬之層,且該第一金屬層及該第二金屬層在加熱時形成共熔結合。
  30. 如請求項26之方法,其中該次基座包含複數個不同形狀之不對稱槽。
  31. 如請求項30之方法,其中該次基座包含複數個第一形狀槽、具有不同於該等第一形狀槽之形狀的複數個第二形狀槽,及具有不同於該等第一形狀槽及該等第二形狀槽之形狀的複數個第三形狀槽。
  32. 如請求項31之方法,其中:該複數個不對稱形狀之LED晶粒包含:複數個第一不對稱形狀之LED晶粒,其具有第一不對稱形狀;複數個第二不對稱形狀之LED晶粒,其具有第二不對稱形狀,其中該第二不對稱形狀不同於該第一不對稱形狀;複數個第三不對稱形狀之LED晶粒,其具有第三不對稱形狀,其中該第三不對稱形狀不同於該第一不對稱形狀及該第二不對稱形狀;該複數個不對稱槽包含:複數個第一不對稱槽,其在形狀上與該第一不對稱形狀對應;複數個第二不對稱槽,其在形狀上與該第二不對稱形狀對應;複數個第三不對稱槽,其在形狀上與該第三不對稱形狀對應;且其中僅該複數個第一不對稱形狀之LED晶粒適配於該複數個第一不對稱槽,僅該複數個第二不對稱形狀之LED晶粒適配於該複數個第二不對稱槽,且僅該複數個第三不對稱形狀之LED晶粒適配於該複數個第三不對稱槽。
  33. 如請求項32之方法,其中振動該次基座包含:振動該次基座以將該複數個第一不對稱形狀之LED晶粒設置於該複數個第一不對稱槽中的第一步驟,其中該第一振動步驟係在提供該等第一不對稱形狀之LED晶粒之後但在提供該等第二不對稱形狀之LED晶粒及該等第三不對稱形狀之LED晶粒之前執行; 振動該次基座以將該複數個第二不對稱形狀之LED晶粒設置於該複數個第二不對稱槽中的第二步驟,其中該第二振動步驟係在將該複數個第一不對稱LED晶粒設置於該複數個第一槽中之後但在提供該等第三不對稱形狀之LED晶粒之前執行;及振動該次基座以將該複數個第三不對稱形狀之LED晶粒設置於該複數個第三不對稱槽中的第三步驟,其中該第三振動步驟係在將該複數個第一不對稱LED晶粒及該複數個第二不對稱LED晶粒設置於該複數個第一不對稱槽及該複數個第二不對稱槽中之後執行。
  34. 如請求項32之方法,其中振動該次基座係在將該等第一不對稱形狀之LED晶粒、該等第二不對稱形狀之LED晶粒及該等第三不對稱形狀之LED晶粒提供至該次基座及將該等第一不對稱形狀之LED晶粒、該等第二不對稱形狀之LED晶粒及該等第三不對稱形狀之LED晶粒同時設置於各別的該等第一不對稱槽、該等第二不對稱槽及該等第三不對稱槽中之後執行。
  35. 如請求項26之方法,其中該次基座包含設置於該等槽之間的結合襯墊。
  36. 如請求項26之方法,其進一步包含將該等LED晶粒線結合至該次基座。
  37. 如請求項36之方法,其進一步包含囊封該等LED晶粒。
  38. 如請求項27之方法,其進一步包含藉由直寫處理程序將該等LED電連接至該等積體互連。
  39. 如請求項38之方法,其進一步包含藉由交替地直寫該等互連及在互連之層之上沈積光活性聚醯亞胺層而將該等LED電連接至該等積體互連。
  40. 一種發光二極體裝置,其包含在次基座中設置於複數個不對稱 槽中的複數個不對稱形狀之發光二極體(LED)晶粒,該複數個不對稱槽在形狀上與該等不對稱形狀之LED晶粒對應。
  41. 如請求項40之裝置,其中紅色發射LED晶粒具有第一形狀且設置於第一形狀槽中,綠色發射LED晶粒具有第二形狀且設置於第二形狀槽中,且藍色發射LED晶粒具有第三形狀且設置於第三形狀槽中,且其中該第一形狀、該第二形狀及該第三形狀彼此不同。
  42. 一種將複數個不同形狀或不同尺寸之發光二極體(LED)晶粒設置於次基座中的方法,其包含:提供懸浮於流動跨越該次基座的流體中之具第一尺寸或形狀的第一複數個LED晶粒以將具該第一尺寸或形狀之該第一複數個LED晶粒設置於該次基座之表面中的各別第一槽中,該等第一槽具有第一尺寸或形狀;及在提供該第一複數個LED晶粒之該步驟之後,提供懸浮於流動跨越該次基座的流體中之具第二尺寸或形狀的第二複數個LED晶粒以將具該第二尺寸或形狀之該第二複數個LED晶粒設置於該次基座之該表面中的各別第二槽中,該等第二槽具有第二尺寸或形狀。
  43. 如請求項42之方法,其進一步包含在提供該第二複數個LED晶粒之該步驟之後,提供懸浮於流動跨越該次基座的流體中之具第三尺寸或形狀的第三複數個LED晶粒以將具該第三尺寸或形狀之該第三複數個LED晶粒設置於該次基座之該表面中的各別第三槽中,該等第三槽具有第三尺寸或形狀。
  44. 如請求項43之方法,其中:該第一複數個LED晶粒具有大於該第二複數個LED晶粒之尺寸; 該第二複數個LED晶粒具有大於該第三複數個LED晶粒之尺寸;該等第一槽具有大於該等第二槽之尺寸;且該等第二槽具有大於該等第三槽之尺寸。
  45. 如請求項44之方法,其中:該第一複數個LED晶粒具有大於該第二複數個LED晶粒之寬度、長度或面積;該第二複數個LED晶粒具有大於該第三複數個LED晶粒之寬度、長度或面積;該等第一槽具有大於該等第二槽之寬度、長度或面積;且該等第二槽具有大於該等第三槽之寬度、長度或面積。
  46. 如請求項43之方法,其中:該第一複數個LED晶粒具有不同於該第二複數個LED晶粒之形狀;該第二複數個LED晶粒具有不同於該第三複數個LED晶粒之形狀;該等第一槽具有不同於該等第二槽之形狀;且該等第二槽具有不同於該等第三槽之形狀。
  47. 如請求項43之方法,其中:該第一複數個LED晶粒包含第一色彩發射LED晶粒;該第二複數個LED晶粒包含不同於該第一色彩之第二色彩發射LED晶粒;該第三複數個LED晶粒包含不同於該第一色彩及該第二色彩之第三色彩發射LED晶粒。
  48. 如請求項43之方法,其中該次基座係傾斜的以使得該次基座非水平地配置有高末端及低末端,且其中該流體跨越該次基座自 該高末端流至該低末端。
  49. 如請求項48之方法,其中該次基座係以在10度與35度之間的角θ傾斜。
  50. 如請求項42之方法,其中該流體以層流方式沿該次基座向下流動。
  51. 如請求項42之方法,其中該流體之高度小於該第一複數個LED晶粒及該第二複數個LED晶粒之厚度。
  52. 如請求項42之方法,其進一步包含使該次基座乾燥。
  53. 如請求項42之方法,其進一步包含在該次基座及該第一複數個LED晶粒、該第二複數個LED晶粒及該第三複數個LED晶粒之上形成鈍化層。
  54. 如請求項42之方法,其中該流體包含液體。
  55. 如請求項54之方法,其中該液體包含水。
  56. 如請求項43之方法,其中該第一複數個LED晶粒、該第二複數個LED晶粒及該第三複數個LED晶粒具有板形狀,且以晶粒之最薄尺度正交於該流體流動跨越之該次基座之平面的方式懸浮於該流體中。
  57. 如請求項43之方法,其中在流動跨越該次基座之該流體中提供該第一複數個LED晶粒,直至該第一複數個LED晶粒填充該次基座中的所有可用之第一槽為止。
  58. 如請求項57之方法,其中該第一複數個LED晶粒並不適配於該等第二槽或該等第三槽,且在懸浮於該流體中時越過該等第二槽及該等第三槽。
  59. 如請求項58之方法,其中在流動跨越該次基座之該流體中提供該第二複數個LED晶粒,直至該第二複數個LED晶粒填充該次基座中的所有可用之第二槽為止。
  60. 如請求項59之方法,其中該第二複數個LED晶粒並不適配於該等第三槽,且在懸浮於該流體中時越過該等第三槽。
  61. 如請求項60之方法,其中:該第一複數個LED晶粒包含紅色發射LED晶粒;該第二複數個LED晶粒包含藍色發射LED晶粒;且該第三複數個LED晶粒包含綠色發射LED晶粒。
  62. 一種將複數個不同形狀或不同尺寸之發光二極體(LED)晶粒順次地設置於次基座中的方法,其包含:在該次基座之表面上沈積第一複數個不同形狀或不同尺寸之LED晶粒,該次基座包含在形狀上與該第一複數個不同形狀或不同尺寸之LED晶粒對應的複數個第一不同形狀或不同尺寸之槽;振動該次基座以將該第一複數個不同形狀或不同尺寸之LED晶粒設置於該等第一不同形狀或不同尺寸之槽中;在振動該次基座以將該第一複數個不同形狀或不同尺寸之LED晶粒設置於該等第一不同形狀或不同尺寸之槽中的該步驟之後,在該次基座之該表面上沈積第二複數個不同形狀或不同尺寸之LED晶粒,該次基座包含在形狀上與該第二複數個不同形狀或不同尺寸之LED晶粒對應的複數個第二不同形狀或不同尺寸之槽;及振動該次基座以將該第二複數個不同形狀或不同尺寸之LED晶粒設置於該等第二不同形狀或不同尺寸之槽中。
  63. 如請求項62之方法,其進一步包含在振動該次基座以將該第二複數個不同形狀或不同尺寸之LED晶粒設置於該等第二不同形狀或不同尺寸之槽中的該步驟之後,在該次基座之表面上沈積第三複數個不同形狀或不同尺寸之LED晶粒,該次基座包含在形狀上與該第三複數個不同形狀或不同尺寸之LED晶粒對應的複數個 第三不同形狀或不同尺寸之槽。
  64. 如請求項63之方法,其中:該第一複數個不同形狀或不同尺寸之LED晶粒包含第一色彩發射LED晶粒;該第二複數個不同形狀或不同尺寸之LED晶粒包含不同於該第一色彩之第二色彩發射LED晶粒;且該第三複數個不同形狀或不同尺寸之LED晶粒包含不同於該第一色彩及該第二色彩之第三色彩發射LED晶粒。
  65. 如請求項62之方法,其進一步包含將該第一複數個不同形狀或不同尺寸之LED晶粒及該第二複數個不同形狀或不同尺寸之LED晶粒線結合至該次基座。
  66. 如請求項65之方法,其進一步包含囊封該等LED晶粒。
  67. 一種將複數個不對稱形狀之發光二極體(LED)晶粒設置於次基座中之方法,其包含:提供懸浮於流動跨越該次基座的流體中的該複數個不對稱形狀之LED晶粒,以將該複數個不對稱形狀之LED晶粒設置於在形狀上與該複數個不對稱形狀之LED晶粒對應的複數個不對稱槽中。
  68. 如請求項67之方法,其中該複數個不對稱形狀之LED晶粒包含第一複數個不對稱形狀之LED晶粒及第二複數個不對稱形狀之LED晶粒,且該次基座包含在該次基座之表面中的具有在形狀上與該第一複數個不對稱形狀之LED晶粒對應之第一不對稱形狀的第一槽及在該次基座之表面中的具有在形狀上與該第二複數個不對稱形狀之LED晶粒對應之第二不對稱形狀的第二槽。
  69. 如請求項68之方法,其中該複數個不對稱形狀之LED晶粒包含第三複數個不對稱形狀之LED晶粒,且該次基座包含在該次基座之 該表面中的具有在形狀上與該第三複數個不對稱形狀之LED晶粒對應之第三不對稱形狀的第三槽。
  70. 如請求項69之方法,其中:該第一複數個不對稱形狀之LED晶粒包含第一色彩發射LED晶粒;該第二複數個不對稱形狀之LED晶粒包含不同於該第一色彩之第二色彩發射LED晶粒;且該第三複數個不對稱形狀之LED晶粒包含不同於該第一色彩及該第二色彩之第三色彩發射LED晶粒。
  71. 如請求項69之方法,其中該第一複數個LED晶粒並不適配於該等第二槽或該等第三槽,且在懸浮於該流體中時越過該等第二槽及該等第三槽。
  72. 如請求項71之方法,其中該第二複數個LED晶粒並不適配於該等第一槽或該等第三槽,且在懸浮於該流體中時越過該等第一槽及該等第三槽。
  73. 如請求項72之方法,其中該第三複數個LED晶粒並不適配於該等第一槽或該等第二槽,且在懸浮於該流體中時越過該等第一槽及該等第二槽。
TW103140734A 2013-11-22 2014-11-24 使不同形狀或不同尺寸發光二極體晶粒設置於次基座中之方法 TW201530825A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201361907528P 2013-11-22 2013-11-22
US201461930070P 2014-01-22 2014-01-22
US201461971586P 2014-03-28 2014-03-28

Publications (1)

Publication Number Publication Date
TW201530825A true TW201530825A (zh) 2015-08-01

Family

ID=53180205

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103140734A TW201530825A (zh) 2013-11-22 2014-11-24 使不同形狀或不同尺寸發光二極體晶粒設置於次基座中之方法

Country Status (3)

Country Link
US (1) US20150179894A1 (zh)
TW (1) TW201530825A (zh)
WO (1) WO2015077609A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI688320B (zh) * 2018-10-26 2020-03-11 友達光電股份有限公司 轉置方法及轉置裝置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9722145B2 (en) 2015-06-24 2017-08-01 Sharp Laboratories Of America, Inc. Light emitting device and fluidic manufacture thereof
JP6866664B2 (ja) * 2017-02-06 2021-04-28 日亜化学工業株式会社 発光装置の製造方法
US11637219B2 (en) 2019-04-12 2023-04-25 Google Llc Monolithic integration of different light emitting structures on a same substrate
US11646384B2 (en) * 2021-02-11 2023-05-09 Apple Inc. Optoelectronic devices with non-rectangular die shapes

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5904545A (en) * 1993-12-17 1999-05-18 The Regents Of The University Of California Apparatus for fabricating self-assembling microstructures
US6794221B2 (en) * 2000-11-29 2004-09-21 Hrl Laboratories, Llc Method of placing elements into receptors in a substrate
US7018575B2 (en) * 2001-09-28 2006-03-28 Hrl Laboratories, Llc Method for assembly of complementary-shaped receptacle site and device microstructures
US6720664B1 (en) * 2003-04-22 2004-04-13 Tyntek Corporation Submount-holder for flip chip package
US7977130B2 (en) * 2006-08-03 2011-07-12 The Invention Science Fund I, Llc Method of assembling displays on substrates
US7365371B2 (en) * 2005-08-04 2008-04-29 Cree, Inc. Packages for semiconductor light emitting devices utilizing dispensed encapsulants
US7847302B2 (en) * 2005-08-26 2010-12-07 Koninklijke Philips Electronics, N.V. Blue LED with phosphor layer for producing white light and different phosphor in outer lens for reducing color temperature
US20100207140A1 (en) * 2009-02-19 2010-08-19 Koninklijke Philips Electronics N.V. Compact molded led module
US10134961B2 (en) * 2012-03-30 2018-11-20 Cree, Inc. Submount based surface mount device (SMD) light emitter components and methods

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI688320B (zh) * 2018-10-26 2020-03-11 友達光電股份有限公司 轉置方法及轉置裝置

Also Published As

Publication number Publication date
WO2015077609A1 (en) 2015-05-28
US20150179894A1 (en) 2015-06-25

Similar Documents

Publication Publication Date Title
US20210135067A1 (en) Etched trenches in bond materials for die singulation, and associated systems and methods
US9287468B2 (en) LED submount with integrated interconnects
JP6074005B2 (ja) 窓層及び光指向構造を含む半導体発光装置の製造方法
TWI755825B (zh) 發光裝置
JP3904585B2 (ja) 半導体素子の製造方法
TWI502773B (zh) 半導體發光裝置及其製造方法
US8847267B2 (en) Light emitting diode with metal piles and multi-passivation layers and its manufacturing method
US8324083B2 (en) Method for producing group III nitride compound semiconductor element
US20060214173A1 (en) Light emitting diodes and methods of fabrication
TWI525862B (zh) 元件模組
TW201530825A (zh) 使不同形狀或不同尺寸發光二極體晶粒設置於次基座中之方法
JP2006128710A (ja) パッケージ統合された薄膜led
JP2005322847A (ja) 半導体発光装置とその製造方法
US9412899B2 (en) Method of stress induced cleaving of semiconductor devices
JP2006245380A (ja) 半導体発光素子及び半導体発光素子の製造方法
CN104953006A (zh) 半导体发光装置
JP2006203251A (ja) 半導体素子の製造方法
JP2000049415A (ja) 窒化物半導体レーザ素子
WO2007046656A1 (en) Method of producing light emitting diode having vertical structure
JP2002231877A (ja) 素子配列型装置、素子配列型装置の製造方法、及び画像表示装置
JP2003168825A (ja) 表示装置及び表示装置の製造方法
JP2005159035A (ja) 発光ダイオード及び発光装置
CN113451147A (zh) 集成半导体装置的制备方法和集成半导体装置