TW201407693A - 安裝方法 - Google Patents

安裝方法 Download PDF

Info

Publication number
TW201407693A
TW201407693A TW102110512A TW102110512A TW201407693A TW 201407693 A TW201407693 A TW 201407693A TW 102110512 A TW102110512 A TW 102110512A TW 102110512 A TW102110512 A TW 102110512A TW 201407693 A TW201407693 A TW 201407693A
Authority
TW
Taiwan
Prior art keywords
substrate
bonding
wafer
metal layer
wafers
Prior art date
Application number
TW102110512A
Other languages
English (en)
Inventor
Takanori Aketa
Yoshiharu Sanagawa
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp filed Critical Panasonic Corp
Publication of TW201407693A publication Critical patent/TW201407693A/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K20/00Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating
    • B23K20/02Non-electric welding by applying impact or other pressure, with or without the application of heat, e.g. cladding or plating by means of a press ; Diffusion bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K2101/00Articles made by soldering, welding or cutting
    • B23K2101/36Electric or electronic devices
    • B23K2101/40Semiconductor devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83009Pre-treatment of the layer connector or the bonding area
    • H01L2224/8301Cleaning the layer connector, e.g. oxide removal step, desmearing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83193Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed on both the semiconductor or solid-state body and another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/832Applying energy for connecting
    • H01L2224/83201Compression bonding
    • H01L2224/83205Ultrasonic bonding
    • H01L2224/83207Thermosonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • H01L2224/8382Diffusion bonding
    • H01L2224/8383Solid-solid interdiffusion
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83905Combinations of bonding methods provided for in at least two different groups from H01L2224/838 - H01L2224/83904
    • H01L2224/83907Intermediate bonding, i.e. intermediate bonding step for temporarily bonding the semiconductor or solid-state body, followed by at least a further bonding step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83986Specific sequence of steps, e.g. repetition of manufacturing steps, time sequence
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92247Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13064High Electron Mobility Transistor [HEMT, HFET [heterostructure FET], MODFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/146Mixed devices
    • H01L2924/1461MEMS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0066Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body

Abstract

本發明係一種在基板上安裝複數個晶片的安裝方法,包含:暫時接合步驟,其將複數個晶片暫時接合於基板上;以及正式接合步驟,其將暫時接合於基板上的複數個晶片正式接合於基板上。暫時接合步驟,其依照欲安裝於基板上之複數個晶片的數目,重複進行由第1階段與第2階段所構成的第1基本步驟。第1階段,將基板的第1金屬層與晶片的第2金屬層二者的位置對準。第2階段,使第2金屬層與第1金屬層藉由固相擴散接合而暫時接合。正式接合步驟,使暫時接合於基板上的複數個晶片的各第2金屬層與基板的第1金屬層液相擴散接合,藉此將複數個晶片一併正式接合於基板上。

Description

安裝方法
本發明係關於一種在基板上安裝複數個晶片的安裝方法。
自以往,在基板上安裝複數個晶片的安裝方法已為人所習知(例如,日本專利公開2009-130293號公報)。該文獻所記載的安裝方法包含:基板載置步驟,其在晶片結合裝置的平台的表面側載置基板;以及接合步驟,其使晶片與平台的表面側所載置的基板彼此的接合面接觸,並從晶片側加熱,將晶片與基板彼此的接合面加熱,使兩者接合。
在基板載置步驟中,以在基板中的晶片的接合預定區域與平台之間隔設隔熱層的形式將基板載置於平台的表面側。關於晶片,例如係在厚度方向的兩面上形成電極(圖中未顯示)的LED晶片。該LED晶片,由背面側(接近基板側)的電極所構成的晶片側接合用電極係由AuSn所形成。另外,關於基板,例如用矽晶圓所形成者。該基板,在各晶片的接合預定區域(搭載位置),形成晶片襯墊部作為基板側接合用電極。晶片襯墊部,具有Ti膜以及在該Ti膜上所形成的Au膜的堆疊構造,表面側的部位由Au形成。
接合步驟,係將既定的過程,因應安裝於晶圓的LED晶片的個數,反覆進行。在既定的過程中,利用在晶片結合裝置的頭部所設置的吸附夾頭吸附保持LED晶片,並利用頭部的加熱器隔著吸附夾頭將LED晶片加熱到既定的接合溫度,在此狀態下,使晶片側接合用電極與基板側接合用電極二 者的接合面之間互相接觸,從頭部側對LED晶片施加既定時間的適當壓力,使晶片側接合用電極與基板側接合用電極共晶接合。既定的接合溫度例如為比晶片側接合用電極的材料(亦即AuSn)的熔融溫度更高的溫度。另外,適當的壓力例如為2kg/cm2~50kg/cm2。另外,既定時間例如為10秒左右。
另外,吾人推測,上述文獻所記載的安裝方法,在利用吸附夾頭吸附晶片之前,必須利用晶片結合裝置的識別裝置以高精度識別晶片。再者,吾人推測,上述文獻所記載的安裝方法,在使晶片側接合用電極與基板側接合用電極二者的接觸面互相接觸之前,必須利用識別裝置以高精度識別在平台的表面側的基板上的接合預定區域,以將晶片與基板的位置對準。另外,上述文獻所記載的安裝方法的接合步驟,必須將上述的既定過程,因應安裝於晶圓的LED晶片的個數,反覆進行。因此,上述的安裝方法,難以使生產線的安裝步驟的作業時間縮短,且難以提高安裝步驟的處理量。另外,識別裝置,一般係由相機、影像處理部以及監視器所構成。
於是,本發明之目的在於提供一種可使作業時間縮短的安裝方法。
本發明的安裝方法,係一種在基板上安裝複數個晶片的安裝方法,其特徵為包含:暫時接合步驟,其將該複數個晶片暫時接合於該基板上;以及正式接合步驟,其將暫時接合於該基板上的該複數個晶片正式接合於該基板上;該暫時接合步驟,依照欲安裝於該基板上之該複數個晶片的數目,重複進行由第1階段與第2階段所構成的第1基本步驟;該第1階段,將該基板的第1金屬層與該晶片的第2金屬層二者的位置對準;該第2階段,在該第1階段之後從該晶片側加壓,使該晶片的該第2金屬層與該基板的該第1金屬層固相擴散接合,藉此將該晶片暫時接合於該基板上;該正式接合步驟,使暫時接合於該基板上的該複數個晶片的各該第2金屬層與該基板的該第1金屬層液相擴散接合,藉此將該複數個晶片一併正式接合於該基板上。
在該安裝方法中,該固相擴散接合宜在第1既定溫度下進行,該液相擴散接合,宜藉由從該晶片側以及該基板側的至少其中一側的加熱,而在比該第1既定溫度更高的第2既定溫度下進行。
在該安裝方法中,該第1既定溫度宜為該第1金屬層以及該第2金屬層不會熔融的溫度,該第2既定溫度宜為該第1金屬層以及該第2金屬層會熔融的溫度。
在該安裝方法中,該正式接合步驟,宜使用形成可接觸該複數個晶片全部表面之大小的板狀安裝工具對該複數個晶片全體一齊加壓,將該複數個晶片一併正式接合於該基板上。
在該安裝方法中,該正式接合步驟,宜不利用加壓,而僅利用加熱將該複數個晶片一併正式接合於該基板上。
在該安裝方法中,該固相擴散接合宜為超音波接合或是表面活性化接合。
本發明的安裝方法,具有可縮短作業時間的功效。
1‧‧‧基板
2‧‧‧晶片
2a‧‧‧第1電極
2b‧‧‧第2電極2b
3a‧‧‧平台
3b‧‧‧平台
4a‧‧‧結合頭
5a‧‧‧夾頭
6‧‧‧安裝工具
11‧‧‧第1金屬層
11a‧‧‧第1層
11b‧‧‧第2層
11c‧‧‧Sn層
11d‧‧‧Au層
11e‧‧‧AuSn層
21‧‧‧第2金屬層
21a‧‧‧Au層
31‧‧‧接合層
以下更進一步詳細記述本發明的較佳實施態樣。本發明的其他特徴以及優點,可根據以下的詳細記述以及所附圖式更進一步清楚理解。
圖1A係說明實施態樣的安裝方法的概略立體圖。
圖1B係說明實施態樣的安裝方法的概略剖面圖。
圖1C係說明實施態樣的安裝方法的概略立體圖。
圖1D係說明實施態樣的安裝方法的概略剖面圖。
圖1E係說明實施態樣的安裝方法的概略立體圖。
圖1F係說明實施態樣的安裝方法的概略剖面圖。
圖2A係在實施態樣的安裝方法中的第1階段的說明圖。
圖2B係在實施態樣的安裝方法中的正式接合步驟的說明圖。
圖3A係在實施態樣的安裝方法中的基板上的晶片的安裝態樣的說明圖。
圖3B係在實施態樣的安裝方法中的基板上的晶片的安裝態樣的說明圖。
圖4係在實施態樣的安裝方法中的另一第1基本步驟的說明圖。
圖5係在實施態樣的安裝方法中的另一第1基本步驟的說明圖。
圖6A係在實施態樣的安裝方法中的另一第1基本步驟的說明圖。
圖6B係在實施態樣的安裝方法中的另一第1基本步驟的說明圖。
以下,根據圖1A~圖6B說明本實施態樣的安裝方法。本實施態樣的安裝方法,如圖1E以及1F所示的,係在基板1上安裝複數個晶片2的安裝方法。該安裝方法包含:在基板1上將複數個晶片2分別暫時接合的暫時接合步驟(參照圖1A以及1B);以及將暫時接合於基板1上的複數個晶片2正式接合於基板1上的正式接合步驟(參照圖1C以及1D)。在該安裝方法中,比起暫時接合之後而言,在正式接合之後,基板1與複數個晶片2的接合強度較高。
暫時接合步驟,依照欲安裝於基板1上之複數個晶片2的數目,重複進行第1基本步驟。亦即,第1基本步驟,對基板1上的複數個晶片2個別進行。第1基本步驟係由第1階段以及第2階段所構成。
第1階段,如圖2A所示的,將基板1的第1金屬層11與晶片2的第2金屬層21二者的位置對準。
第2階段,如圖1B所示的,在第1階段之後從晶片2側加壓,使晶片2的第2金屬層21與基板1的第1金屬層11在第1既定溫度下固相擴散接合,藉此將晶片2暫時接合於基板1上。固相擴散接合,係使晶片2的第2金屬層21與 基板1的第1金屬層11二者的接合面之間以固相狀態接合的方法。第1既定溫度,設定成第2金屬層21以及第1金屬層11不會熔融的溫度。暫時接合,係指在正式接合之前,於基板1的既定位置上,用以將晶片2保持在就定位之狀態的接合。
正式接合步驟,如圖1D以及圖2B所示的,使暫時接合於基板1上的複數個晶片2的各第2金屬層21與基板1的各第1金屬層11液相擴散接合,藉此將複數個晶片2正式接合於基板1上。然而,正式接合步驟,並非對基板1上的複數個晶片2個別進行,而是對基板1上的複數個晶片2一齊進行。藉此,複數個晶片2各自透過由第2金屬層21與第1金屬層11的合金層所構成的接合層31接合於基板1上。正式接合,係指使複數個晶片2各自與基板1之接合狀態成為接合強度較高且穩定之接合狀態的最終接合。正式接合步驟,使複數個晶片2的各第2金屬層21與基板1的各第1金屬層11在第2既定溫度下液相擴散接合。第2既定溫度設定成第2金屬層21以及第1金屬層11會熔融的溫度。因此,第2既定溫度係設定成比第1既定溫度相對更高的溫度。
暫時接合步驟與正式接合步驟,可分別用不同的設備進行。另外,在生產線中,在基板1上安裝複數個晶片2的安裝步驟中,複數片基板1會處於在製中之狀態。相對於此,本實施態樣的安裝方法,由於暫時接合步驟與正式接合步驟可分別用不同的設備進行,故可對彼此相異的2片基板1平行進行暫時接合步驟與正式接合步驟。在此,暫時接合步驟,由於在第2階段中係藉由將第2金屬層21與第1金屬層11固相擴散接合而暫時接合,故比起在第1階段之後接著進行液相擴散接合的情況而言,可縮短所需要的時間(作業時間)。另外,正式接合步驟,由於係在複數個晶片2暫時接合於基板1上的狀態下使複數個晶片2的各第2金屬層21與基板1的各第1金屬層11液相擴散接合,藉此將複數個晶片2正式接合於基板1上,故無須像第1階段那樣必須以高精度識別並拾取晶片2。藉此,正式接合步驟,比起在第1階段之後接著進行液相擴散接合的情況而言,可縮短所需要的時間。因此,本實施態樣的安裝方法,藉由使暫時接合步驟與正式接合步驟平行進行,可縮短安裝步驟的作業時間,進而能夠提高安裝步驟的處理量。另外,吾 人更認為,上述的日本專利公開2009-130293號公報所記載的安裝方法,由於係利用頭部的加熱器隔著吸附夾頭將LED晶片加熱到既定的接合溫度,並在此狀態下,使晶片側接合用電極與基板側接合用電極二者的接合面之間互相接觸,故有時會因為熱波動或熱膨脹等因素使晶片側接合用電極與基板側接合用電極難以以高精度對準位置。相對於此,本實施態樣的安裝方法,由於係在比進行正式接合的第2既定溫度相對更低的第1既定溫度下進行暫時接合,故高精度的位置對準變得比較容易。
暫時接合步驟與正式接合步驟,例如,可使用2個晶片結合裝置,作為各自的設備。各晶片結合裝置具備:結合頭、平台、識別裝置、控制裝置等。結合頭、平台以及識別裝置被控制裝置所控制。控制裝置包含:藉由在微電腦中安裝適當程式所構成的主控制部;以及根據主控制部的指示分別控制結合頭、平台以及識別裝置的個別控制部。識別裝置係由相機、影像處理部以及監視器所構成。另外,晶片結合裝置的構造,並無特別限定。另外,分別進行暫時接合步驟以及正式接合步驟的各設備,並不限於晶片結合裝置。
以下為了方便說明,將進行暫時接合步驟的晶片結合裝置稱為第1晶片結合裝置,將進行正式接合步驟的晶片結合裝置稱為第2晶片結合裝置。
關於基板1,例如,可採用由矽晶圓所形成且在複數個晶片2的搭載預定區域分別設置第1金屬層11的晶圓。基板1,當為由矽晶圓所形成的晶圓時,宜在矽晶圓的表面上形成由矽氧化膜等所構成的絶緣膜。第1金屬層11,例如,可由Au膜所構成。亦可在第1金屬層11與絶緣膜之間,隔設例如Ti膜等的基底層。當第1金屬層11為Au膜,絶緣膜為矽氧化膜時,Ti膜便可發揮阻障層的功能。在第1金屬層11與絶緣膜之間所隔設的基底層的材料,不限於Ti,例如,亦可為Cr、Nb、Zr、TiN、TaN等。
關於矽晶圓,例如,可使用直徑為50mm~300mm,厚度為200μm~1000μm左右者。
基板1的材料,不限於矽,例如,亦可為氮化鋁或氧化鋁等。當基板1的材料採用矽時,基板1宜具備上述的絶緣膜,惟當基板1的材料採用氮化鋁或氧化鋁等的絶緣材料時,亦可不在基板1上設置絶緣膜。
關於晶片2,例如,可採用LED晶片。關於LED晶片,例如,可使用晶片尺寸為0.3mm正方(0.3mm×0.3mm)、0.45mm正方或1mm正方等尺寸者。另外,LED晶片的平面形狀,不限於正方形,例如,亦可為長方形等形狀。當LED晶片的平面形狀為長方形時,LED晶片的晶片尺寸可用例如0.5mm×0.24mm等尺寸者。
當晶片2為LED晶片時,LED晶片的發光波長,並無特別限定。因此,LED晶片可採用例如紫外LED晶片、紫色LED晶片、藍色LED晶片、綠色LED晶片、黄色LED晶片、橙色LED晶片、紅色LED晶片等。另外,LED晶片亦可採用白色LED晶片。
關於晶片2,如圖3A所示的,可採用在主表面側形成第1電極2a,在背面側形成第2電極2b的LED晶片。該晶片2,可為在第2電極2b上堆疊第2金屬層21(在圖3A中未顯示)者,可為第2電極2b的最表面側構成第2金屬層21(在圖3A中未顯示)者,亦可為第2電極2b構成第2金屬層21(在圖3A中未顯示)者。另外,在圖3A的安裝態樣中,第1電極2a與第2電極2b,一方為陽極電極,另一方為陰極電極。
另外,關於晶片2,如圖3B所示的,可採用在厚度方向的一面側形成第1電極2a以及第2電極2b的LED晶片。亦即,在圖3B的晶片2的底面,第1電極2a以及第2電極2b雙方互相隔著既定的間隔形成。該晶片2,可為在第1電極2a以及第2電極2b分別堆疊第2金屬層21(圖3B中未顯示)者,可為第1電極2a以及第2電極2b各自的最表面側構成第2金屬層21(圖3B中未顯示)者,亦可為第1電極2a以及第2電極2b各自構成第2金屬層21(圖3B中未顯示)者。另外,在圖3B的安裝態樣中,第1電極2a與第2電極2b,一方為陽極電 極,另一方為陰極電極。
關於第2金屬層21以及第1金屬層11各自的材料,係採用無助焊劑的材料。
在晶片2中,關於第2金屬層21的材料,例如,可採用無助焊劑的AuSn。無助焊劑的AuSn層,例如,可利用電鍍法或濺鍍法等方法形成。
晶片2的第2金屬層21與基板1的第1金屬層11的材料組合,不限於AuSn-Au,例如,亦可為Au-AuSn。當晶片2的第2金屬層21與基板1的第1金屬層11的材料組合為AuSn-Au或Au-AuSn時,例如,在將安裝了複數個晶片2的基板1,或從安裝了複數個晶片2的基板1分割出來的模組,使用SuAgCu二次安裝於母板等構件時,可防止接合層31再次熔融。
另外,晶片2的第2金屬層21與基板1的第1金屬層11的材料組合,亦可為AuGe-Au、Au-AuGe、SnBi-Sn、Sn-SnBi、SnCu-Cu、Cu-SnCu等。
當晶片2採用LED晶片,且第2金屬層21與第1金屬層11液相擴散接合所形成的接合層31為AuSn層時,不限於上述的例子,例如,亦可考慮形成圖4~圖6B其中任一種的構造例。在圖4所示的構造例中,晶片2的第2金屬層21為Au層21a,基板1的第1金屬層11係由第1層11a以及第2層11b所構成,第1層11a係由Sn層或AuSn層所構成,第2層11b係由在該第1層11a上的Au層所構成。藉此,基板1便可抑制在第1金屬層11中的Sn層氧化。
在圖5所示的構造例中,晶片2的第2金屬層21為Au層21a,基板1的第1金屬層11為Sn層11c與Au層11d交互堆疊且最表層為Au層11d的多層構造。藉此,基板1便可抑制在第1金屬層11中的Sn層11c氧化。另外,正式接合步驟,在使Sn熔融之際的AuSn的形成變得更容易。
在圖6A以及圖6B所示的構造例中,晶片2的第2金屬層21為Au層21a,基板1的第1金屬層11為平面形狀形成了格子狀狹縫的AuSn層11e。藉此,正式接合步驟,在使AuSn層11e熔融之際,可抑制接合的起點(合金化的起點)參差不齊,並減少接合強度的差異、接合面積的差異、未接合區域等問題。
晶片2,不限於LED晶片。晶片2,例如,亦可為雷射二極體晶片、光二極體晶片、GaN系HEMT(high electron mobility transistor,高速電子遷移電晶體)晶片、MEMS(micro electro mechanical systems,微機電系統)晶片、紅外線感測晶片、IC晶片等。關於MEMS晶片,例如,可採用加速度感測晶片、壓力感測晶片等。
晶片2,就晶片尺寸而言並無特別限定,例如可使用0.2mm正方~5mm正方左右者。另外,晶片2在俯視下的外周圍形狀,不限於正方形,例如,亦可為長方形。
晶片2,就厚度而言並無特別限定,例如可使用0.1mm~1mm左右者。
暫時接合步驟,係在將基板1載置於第1晶片結合裝置的平台3a(參照圖1A以及1B)的表面側的第1基板載置步驟之後進行。平台3a在周圍部位形成吸附上述表面側所載置之基板1用的複數個吸氣孔(圖中未顯示)。藉此,第1晶片結合裝置便可在吸附平台3a的上述表面側所載置之基板1的狀態下保持基板1。
暫時接合步驟的第1階段,係相對於基板1將晶片2的位置對準。更具體說明之,第1階段,例如,係在將晶圓膠帶(粘著性樹脂膠帶)或晶片托盤等構件所保持的晶片2利用第1晶片結合裝置的夾頭5a真空吸附並拾取之前,利用第1晶片結合裝置的識別裝置(圖中未顯示)以高精度識別作為拾取對象的晶片2。之後,利用識別裝置以高精度識別在第1晶片結合裝置的平台3a的表面側的基板1上的接合預定區域,並將夾頭5a所真空吸附之晶片2 與基板1的位置對準(例如,進行修正晶片2的態勢的晶片對準)。關於粘著性樹脂膠帶,例如,可使用紫外線硬化型的切割膠帶或熱硬化型的切割膠帶等。另外,粘著性樹脂膠帶,係在切割時以強粘著力保持晶片2,惟若在切割後利用紫外線照射或紅外線照射使粘著性降低,便可提高拾取性。
暫時接合步驟的第2階段,係使晶片2與基板1二者的接合面之間互相接觸,從晶片2側加壓,使晶片2的第2金屬層21與基板1的第1金屬層11在第1既定溫度下固相擴散接合。本實施態樣的安裝方法,係利用該固相擴散接合,將晶片2與基板1暫時接合。在第2階段中,係利用結合頭4a的加熱器(圖中未顯示)隔著夾頭5a將晶片2加熱到第1既定溫度。在第2階段中,係將晶片2加熱到比第1既定溫度更高一點的溫度,之後藉由使晶片2與基板1二者的接合面之間互相接觸而變成第1既定溫度,惟亦可在使晶片2與基板1二者的接合面之間互相接觸之後再加熱到第1既定溫度。
固相擴散接合,例如,宜為超音波接合或是表面活性化接合。藉此,在第2階段中,由於即使晶片2或基板1的加熱溫度比較低也能夠暫時接合,故即使在暫時接合前將晶片2與基板1的至少其中一方加熱的狀態下,也能夠以高精度對準位置。
超音波接合,係利用超音波振動所進行的固相擴散接合。關於超音波接合,宜為根據既定的加熱狀態利用壓力與超音波振動接合的超音波併用熱壓合。超音波併用熱壓合,比起利用壓力與超音波振動而在常溫下接合的情況而言,可使接合強度提高。另外,超音波併用熱壓合,比起熱壓合而言,可在更低溫接合。
表面活性化接合,係在接合前對彼此的接合表面以氬氣的電漿、離子束或是原子束在真空中照射,使各接合表面清淨化、活性化,之後使接合表面之間互相接觸,在第1既定溫度下施加適當的負荷而直接接合。第1既定溫度,例如,可設定在常溫~100℃左右的範圍內。在此,表面活性化接合,例如,若將第1既定溫度設定在例如80℃~100℃的範圍內,比起常溫 的情況而言,更可使接合強度提高。另外,表面活性化接合,不限於氬氣的電漿、離子束或是原子束,例如,亦可利用氦氣或氖氣等的電漿、離子束或是原子束。
進行固相擴散接合時的接合條件,宜設定成接合界面的空隙率(未接合率)在例如30%以下。空隙率,例如,可規定為:在所期望的接合區域的面積(例如晶片2的第2金屬層21的面積)中所占的未接合區域的面積的比例。所期望的接合區域的面積以及未接合區域的面積,例如,可在進行過固相擴散接合之後,從利用超音波顯微鏡觀察所得到的超音波顯微鏡像圖推測之。
另外,進行固相擴散接合的第2階段,在接合時將晶片2與基板1的至少其中一方加熱,可使接合強度提高。
第2階段,宜不在空氣環境中進行,而是在經過控制的氣體環境中進行。關於經過控制的氣體環境,例如,惰性氣體環境、真空環境、還原性氣體環境等。關於惰性氣體環境,可舉例如N2氣體環境、氬氣氣體環境等。關於還原性氣體環境,可舉例如H2氣體環境。第2階段,藉由使氣體環境為惰性氣體環境或是真空環境,便可抑制氧化。另外,第2階段,藉由使氣體環境為還原性氣體環境,便可將不需要的氧化物除去。
正式接合步驟,係在將基板1載置於第2晶片結合裝置的平台3b(參照圖1C以及1D)的表面側的第2基板載置步驟之後進行。平台3b在周圍部位形成了吸附上述表面側所載置之基板1用的複數個吸氣孔(圖中未顯示)。藉此,第2晶片結合裝置便可在吸附平台3b的上述表面側所載置之基板1的狀態下保持基板1。
在正式接合步驟中,首先,識別出在基板1上暫時接合的複數個晶片2之中的特定的晶片2或是平台3b上的基板1的對準標誌。更具體說明之,在正式接合步驟中,首先,利用第2晶片結合裝置的識別裝置(圖中未顯示) 簡單地識別出第2晶片結合裝置的平台3b所吸附的基板1上的特定的晶片2或是基板1的對準標誌,將設置於結合頭(圖中未顯示)的安裝工具6與基板1的位置對準。另外,第2晶片結合裝置可簡單地識別出特定的晶片2或是基板1即可,故比起以高精度識別晶片2的情況而言,可使影像處理部的影像處理更簡略化,進而能夠縮短識別所需要的時間。
在正式接合步驟中,之後,在使第2金屬層21以及第1金屬層11熔融的第2既定溫度下將複數個晶片2正式接合於基板1上。更具體說明之,正式接合步驟,利用安裝工具6從各晶片2側加熱,使各晶片2與基板1液相擴散接合。液相擴散接合,係在使各晶片2的第2金屬層21與基板1的第1金屬層11暫時熔融、液化之後,利用擴散使其等溫固化的方法。在此,係使晶片2的第2金屬層21與基板1的第1金屬層11共晶接合。共晶接合,係在液相擴散接合之中對於液化利用共晶反應的接合方法。
正式接合步驟,如圖1D所示的,使用形成可接觸複數個晶片2全部表面之大小的板狀安裝工具6對複數個晶片2全體一齊加壓,將複數個晶片2一併正式接合於基板1上。具體而言,使安裝工具6與基板1上的全部晶片2接觸,利用安裝工具6的加熱器(圖中未顯示)將各晶片2加熱到第2既定溫度,在此狀態下,從安裝工具6側對晶片2以既定時間施加適當的既定壓力。藉此,在正式接合步驟中,使各晶片2的第2金屬層21與基板1的第1金屬層11共晶接合。第2既定溫度,例如,當第2金屬層21的材料為AuSn,第1金屬層11的材料為Au時,只要設定成比AuSn的熔融溫度更高的溫度即可。既定壓力,例如,適當設定成每1個晶片的負荷在22kg/cm2~50kg/cm2左右的範圍內即可。另外,既定時間,例如,在0.5秒~10秒左右的範圍內適當設定即可。另外,關於安裝工具6,例如,可利用矽晶圓或金屬板等。
正式接合步驟,宜不在空氣環境中進行,而是在經過控制的氣體環境中進行。關於經過控制的氣體環境,例如,惰性氣體環境、真空環境、還原性氣體環境等。關於惰性氣體環境,可舉例如N2氣體環境、氬氣氣體環境等。關於還原性氣體環境,可舉例如H2氣體環境。在正式接合步驟中, 藉由使氣體環境為惰性氣體環境或是真空環境,便可抑制氧化。另外,在正式接合步驟中,藉由使氣體環境為還原性氣體環境,便可將不需要的氧化物除去。
在正式接合步驟中,雖然不從基板1側進行加熱,然而亦可除了從各晶片2側加熱之外,更利用平台3b的加熱器(圖中未顯示)透過平台3b從基板1側進行加熱。在此,當第2金屬層21的材料為AuSn,而第1金屬層11的材料為Au時,宜以各晶片2側的溫度比基板1更高的方式,分別設定結合頭的加熱器以及平台3b的加熱器各自的溫度。另外,平台3b的加熱器的溫度宜設定在AuSn的熔點以下。
進行液相擴散接合時的接合條件,宜設定成接合界面的空隙率(未接合率)在例如20%以下。空隙率,例如,可規定為:在所期望的接合區域的面積(例如所期望的接合層31的面積)中所占的未接合區域的面積的比例。所期望的接合區域的面積以及未接合區域的面積,例如,可在進行過液相擴散接合之後,例如,從利用超音波顯微鏡進行觀察所得到的超音波顯微鏡像圖推測之。
在正式接合步驟使用的設備,不限於上述的第2晶片結合裝置。另外,使用上述的第2晶片結合裝置的正式接合步驟,係利用安裝工具6對基板1上的複數個晶片2進行加壓,惟只要複數個晶片2的加壓適當進行即可,亦可不進行複數個晶片2的加壓。亦即,上述係使用安裝工具6利用加壓以及加熱將複數個晶片2一併正式接合於基板1上,惟亦可不加壓(不使用安裝工具6),僅利用加熱將複數個晶片2一併正式接合於基板1上。在此情況下,關於正式接合步驟所使用的設備,亦可採用各種退火裝置或熱板等(平台加熱),亦可捨棄利用影像識別方式對準位置。在正式接合步驟所使用的設備,不限於將基板1或各晶片2直接加熱者,亦可為將基板1以及各晶片2的周圍氣體環境加熱者(氣體環境加熱)。另外,上述係使用安裝工具6以1次處理進行加壓與加熱而將全部的晶片2正式接合於基板1上,惟亦可分複數次(例如2~3次)進行處理。
本實施態樣的安裝方法,藉由在暫時接合之後進行正式接合,可使接合強度提高,同時可減少空隙。藉此,本實施態樣的安裝方法,可降低各晶片2與基板1之間的熱阻,同時降低熱阻的差異。
以上說明的本實施態樣的安裝方法包含:暫時接合步驟,其將複數個晶片2暫時接合於基板1上;以及正式接合步驟,其將暫時接合於基板1上的複數個晶片2正式接合於基板1上。在此,暫時接合步驟,依照欲安裝於基板1上之複數個晶片2的數目,重複進行由第1階段以及第2階段所構成的第1基本步驟。第1階段,將基板1的第1金屬層11與晶片2的第2金屬層21二者的位置對準。第2階段,將第2金屬層21與第1金屬層11藉由固相擴散接合的方式暫時接合。另外,正式接合步驟,使暫時接合於基板1上的複數個晶片2的各第2金屬層21與基板1的各第1金屬層11液相擴散接合,藉此將複數個晶片2一併正式接合於基板1上。因此,本實施態樣的安裝方法,由於暫時接合步驟與正式接合步驟使用不同的設備進行,故可對彼此相異的2片基板1平行進行暫時接合步驟與正式接合步驟。因此,本實施態樣的安裝方法,可縮短安裝步驟的作業時間。另外,當在對基板1加熱的狀態下將晶片2逐一地液相擴散接合時,最初液相擴散接合的晶片2與最後液相擴散接合的晶片2的熱履歷差會很大。相對於此,本實施態樣的安裝方法,由於在暫時接合步驟進行暫時接合時係常溫或是僅從晶片2側進行加熱,且在正式接合步驟將複數個晶片2一併正式接合於基板1上,故可抑制基板1上的複數個晶片2產生熱履歷差。藉此,本實施態樣的安裝方法,可減少因為安裝步驟所導致的晶片2之間的特性差異,並可防止在初期正式接合於基板1上的晶片2的壽命比其他的晶片2更短。
在該安裝方法中,宜使固相擴散接合在第1既定溫度下進行,並使液相擴散接合藉由從晶片2側以及基板1側的至少其中一側的加熱而在比第1既定溫度更高的第2既定溫度下進行。藉此,該安裝方法,在晶片2與基板1正式接合的前後,可防止晶片2的位置產生偏差,另外,亦可使基板1上的複數個晶片2的熱履歷一致。
另外,在安裝方法中,藉由採用從矽晶圓所形成的晶圓作為基板1,可縮小第1金屬層11的基底的表面粗糙度,並可縮小第1金屬層11的表面粗糙度。因此,該安裝方法,可抑制因為第1金屬層11的表面粗糙度而導致在暫時接合或正式接合時產生空隙,進而使接合強度提高。關於第1金屬層11的表面粗糙度,例如,日本工業規格JIS B 0601-2001(國際標準化機構ISO 4287-1997)所規定的算術平均粗糙度Ra宜在10nm以下,更宜在數nm以下。
茲根據若干較佳實施態樣記述本發明,惟在不超出本發明的原本的精神以及範圍(亦即請求範圍)的情況下,本領域從業人員可思及各種修正以及變化。
1‧‧‧基板
2‧‧‧晶片
11‧‧‧第1金屬層

Claims (8)

  1. 一種安裝方法,用以在基板上安裝複數個晶片,其特徵為包含:暫時接合步驟,將該複數個晶片暫時接合於該基板上;以及正式接合步驟,將暫時接合於該基板上的該複數個晶片正式接合於該基板上;該暫時接合步驟,係依照欲安裝於該基板上的該複數個晶片的數目,重複進行由第1階段與第2階段所構成的第1基本步驟;該第1階段,將該基板的第1金屬層與該晶片的第2金屬層二者的位置對齊;該第2階段,在該第1階段之後從該晶片側加壓,使該晶片的該第2金屬層與該基板的該第1金屬層固相擴散接合,藉此將該晶片暫時接合於該基板上;該正式接合步驟,係使暫時接合於該基板上的該複數個晶片的各該第2金屬層與該基板的該第1金屬層液相擴散接合,藉此將該複數個晶片一併正式接合於該基板上。
  2. 如申請專利範圍第1項之安裝方法,其中,該固相擴散接合在第1既定溫度下進行;該液相擴散接合,藉由從該晶片側與該基板側的至少其中一側的加熱,而在比該第1既定溫度更高的第2既定溫度下進行。
  3. 如申請專利範圍第2項之安裝方法,其中,該第1既定溫度為該第1金屬層以及該第2金屬層不會熔融的溫度,該第2既定溫度為該第1金屬層以及該第2金屬層會熔融的溫度。
  4. 如申請專利範圍第1至3項中任一項之安裝方法,其中,該正式接合步驟,使用形成可接觸該複數個晶片全部表面之大小的板狀安裝工具對該複數個晶片全體一齊加壓,將該複數個晶片一併正式接合於該基板上。
  5. 如申請專利範圍第1至3項中任一項之安裝方法,其中,該正式接合步驟,不進行加壓,而僅藉由加熱將該複數個晶片一併正式接合於該基板上。
  6. 如申請專利範圍第1至3項中任一項之安裝方法,其中,該固相擴散接合為超音波接合或是表面活性化接合。
  7. 如申請專利範圍第4項之安裝方法,其中, 該固相擴散接合為超音波接合或是表面活性化接合。
  8. 如申請專利範圍第5項之安裝方法,其中,該固相擴散接合為超音波接合或是表面活性化接合。
TW102110512A 2012-08-03 2013-03-25 安裝方法 TW201407693A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012173094A JP2014033100A (ja) 2012-08-03 2012-08-03 実装方法

Publications (1)

Publication Number Publication Date
TW201407693A true TW201407693A (zh) 2014-02-16

Family

ID=50027508

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102110512A TW201407693A (zh) 2012-08-03 2013-03-25 安裝方法

Country Status (3)

Country Link
JP (1) JP2014033100A (zh)
TW (1) TW201407693A (zh)
WO (1) WO2014020790A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6367084B2 (ja) 2014-10-30 2018-08-01 株式会社東芝 半導体チップの接合方法及び半導体チップの接合装置
KR101633872B1 (ko) * 2014-11-27 2016-06-28 한국광기술원 형광체 시트를 이용한 발광다이오드 소자 제조방법
JP6443426B2 (ja) 2016-11-08 2018-12-26 日亜化学工業株式会社 半導体装置の製造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002111191A (ja) * 2000-10-04 2002-04-12 Hitachi Ltd はんだ接合方法およびこれを用いた電子回路装置
JP2005254244A (ja) * 2004-03-09 2005-09-22 High Energy Accelerator Research Organization 電子・陽電子コライダーの加速管の製造方法
JP4750492B2 (ja) * 2005-07-20 2011-08-17 富士通株式会社 Icチップ実装方法
JP5571988B2 (ja) * 2010-03-26 2014-08-13 パナソニック株式会社 接合方法
JP5656144B2 (ja) * 2010-03-26 2015-01-21 国立大学法人群馬大学 金属部材の接合方法

Also Published As

Publication number Publication date
JP2014033100A (ja) 2014-02-20
WO2014020790A1 (ja) 2014-02-06

Similar Documents

Publication Publication Date Title
TW201407696A (zh) 安裝方法
US10607915B2 (en) Joined body manufacturing method, multilayer joined body manufacturing method, power-module substrate manufacturing method, heat sink equipped power-module substrate manufacturing method, and laminated body manufacturing device
JP6149277B2 (ja) 電子部品実装方法、電子部品実装システムおよび基板
US11587860B2 (en) Method of forming thin die stack assemblies
CN102194667A (zh) 使用热机械作用通过修整制造多层结构的过程
TWI629754B (zh) Manufacturing apparatus and manufacturing method of metal-ceramic plate laminate, manufacturing apparatus of substrate for power module, and manufacturing method
JP6375818B2 (ja) 放熱板付パワーモジュール用基板の製造装置及び製造方法
WO2020196225A1 (ja) チップ転写板ならびに半導体チップ積層方法および半導体装置の製造方法
KR20160108196A (ko) 반도체 장치의 제조 방법
TW201407693A (zh) 安裝方法
WO2016158935A1 (ja) 半導体装置の製造方法、半導体実装装置および半導体装置の製造方法で製造されたメモリデバイス
JP4765889B2 (ja) パワーモジュール用基板の製造方法およびパワーモジュール用基板の製造装置
JP6926018B2 (ja) 転写基板ならびにこれを用いた実装方法および画像表示装置の製造方法
JP2009252897A (ja) 接合体の製造方法及び接合体の製造装置
WO2021084902A1 (ja) チップ付き基板の製造方法、及び基板処理装置
JP2020145243A (ja) チップ転写板ならびにチップ転写方法、画像表示装置の製造方法および半導体装置の製造方法
JP2014511560A (ja) プレカットされウェハに塗布されるダイシングテープ上のアンダーフィル膜
WO2017029082A1 (en) Method for manufacturing a semiconductor device and the corresponding device
JP5022093B2 (ja) 実装方法
WO2016002804A1 (ja) 接合体の製造方法、多層接合体の製造方法、パワーモジュール用基板の製造方法、ヒートシンク付パワーモジュール用基板の製造方法及び積層体の製造装置
TW201332047A (zh) 晶片三維構裝方法
WO2015105149A1 (ja) 半導体装置の実装方法および実装装置