TW201034066A - Method for manufacturing reclaim semiconductor wafer - Google Patents

Method for manufacturing reclaim semiconductor wafer Download PDF

Info

Publication number
TW201034066A
TW201034066A TW098117880A TW98117880A TW201034066A TW 201034066 A TW201034066 A TW 201034066A TW 098117880 A TW098117880 A TW 098117880A TW 98117880 A TW98117880 A TW 98117880A TW 201034066 A TW201034066 A TW 201034066A
Authority
TW
Taiwan
Prior art keywords
semiconductor wafer
polishing
substrate
wafer
regenerated
Prior art date
Application number
TW098117880A
Other languages
English (en)
Inventor
Takashi Yunogami
Original Assignee
Takashi Yunogami
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Takashi Yunogami filed Critical Takashi Yunogami
Publication of TW201034066A publication Critical patent/TW201034066A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02032Preparing bulk and homogeneous wafers by reclaiming or re-processing
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/04Lapping machines or devices; Accessories designed for working plane surfaces
    • B24B37/042Lapping machines or devices; Accessories designed for working plane surfaces operating processes therefor
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/11Lapping tools
    • B24B37/20Lapping pads for working plane surfaces
    • B24B37/24Lapping pads for working plane surfaces characterised by the composition or properties of the pad materials
    • B24B37/245Pads with fixed abrasives
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02079Cleaning for reclaiming

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)

Description

201034066 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種由形成有包含電晶體及佈線等之電 路、圖案等層(功能層)之使用完畢半導體晶圓等,製造適 . 用於半導體積體電路裝置等之製造或製造步驟中之測試之 再生半導體晶圓等的方法。 【先前技術】 ^ 於曰本特開2001_3581〇7號公報(專利文獻1)或其對應之 美國專利公開2001-0039101號公報(專利文獻2)中,作為將 使用完畢之半導體晶圓再生為適用於半導體積體電路製造 之半導體晶圓之方法,揭示有利用濕式蝕刻除去半導體晶 圓上之異性物質,然後實施研磨之技術。 於曰本特開2004-260137號公報(專利文獻3)或其對應之 美國專利第7022586號公報(專利文獻4)中,作為將使用完 畢之半導體晶圓再生為適用於半導體積體電路製造之半導 φ 體晶圓之方法,亦揭示有同樣之技術。 於曰本特開2002-057129號公報(專利文獻5)或其對應之 美國專利第6406923號公報(專利文獻6)中,作為將使用完 畢之半導體晶圓再生為適用於半導體積體電路製造之半導 體晶圓之方法,揭示有為降低金屬污染而使用噴砂加工或 硬質粒子麼接法來替代機械研磨之技術。 於曰本特開2007-243 159號公報(專利文獻7)中,揭示有 下述方法,即:將形成有金屬膜等被膜之半導體晶圓、即 所謂虛設晶圓藉由乾式蝕刻再生,以便可以再次使用。 140351.doc 201034066 於曰本特開2004-356231號公報(專利文獻8)或其對應之 美國專利公開2007-0023395號公報(專利文獻9)中,揭示有 下述方法,即:藉由使用含有懸浮研磨粒之漿料及多孔質 聚胺基曱酸酯研磨墊之研磨,製造作為原材料之半導體晶 圓。 於曰本特開2004-337992號公報(專利文獻10)中,揭示有 下述方法,即:使用固定研磨粒研磨墊進行半導體製造步 驟之 CMP(Chemical Mechanical Polishing)處理。 於Electronic Journal 2007年10月號、47頁(非專利文獻1) 中,作為將使用完畢之半導體晶圓再生為適用於半導體積 體電路製造之半導體晶圓的方法,揭示有下述技術,即: 藉由不使用研磨而並用濕式蝕刻及乾式蝕刻,可將半導體 晶圓之損失量抑制於9微米而進行半導體晶圓之再生。 [專利文獻1]日本特開2001-358107號公報 [專利文獻2]美國專利公開2〇01-0039101號公報 [專利文獻3]日本特開20〇4_26〇137號公報 [專利文獻4]美國專利第7022586號公報 [專利文獻5]日本特開2002-0571 29號公報 [專利文獻6]美國專利第6406923號公報 [專利文獻7]日本特開2007-243159號公報 [專利文獻8]日本特開2004-3 56231號公報 [專利文獻9]美國專利公開2007-0023395號公報 [專利文獻10]日本特開20〇4-337992號公報 [非專利文獻 l]Electronic Journal 2007年 10月號、47頁 140351.doc 201034066 【發明内容】 [發明所欲解決之問題] 在半導體裝置或半導體積體電路裝置之製造(晶圓步驟) 中’主要係在單晶石夕晶圓之裝置面上形成元件,並在其上 視需要堆積佈線層,藉此完成晶圓上之多數之單位晶片區 域。然後’通常係在對晶圓實施背面研磨至特定厚度後, 分割為單位晶片區域(將背面研磨及分割等步驟統稱為 「晶圓晶片化步驟」)。然而,由於自投入作為原材料之 晶圓至晶圓晶片化步驟前之階段,自生產線排出到外部之 晶圓、亦即「中途排出晶圓(使用完畢之晶圓)」在全部投 入晶圓中所佔比率非常高,故使用完畢晶圓之再生受到重 視。 一般而言,晶圓之厚度係8〇〇微米左右由與半導體製 知·裝置間之關係判斷厚度減少可以允許至微米左右。 ' 在迄今為止之主要晶圓再生技術中,由於多使用機 ,研磨’故在1次再生中不可避免地損耗數十微米左右之 厚度又’雖然亦開發有並用濕式蝕刻及乾式蝕刻之方 ^ 此厚度減少亦勉強抑制到9微米左右。在伴 大的厚度減少之晶圓再生技術中,不能確保足夠 之:i次數,不能謀求擴大晶圓之再生利用。 '說月本發明者們對晶圓再生利用進行研究之内 雜αττ、 、導體晶圓形成積趙電路時’藉由淺溝槽隔 離(STI)法等彤忐 / 兀件分離之氧化膜層。其深度通常係 0·2〜0.4微米左 /、 ’但根據裝置種類的不同,亦有成為 140351.doc 201034066 0.5〜1.0微米之情形。再者’為製造使用η及p兩通道之 CMOS(Complementary Metal Oxide Semiconductor)或 CMIS(Complementary Metal Insulator Semiconductor)構成 之裝置,需要形成n型及p型之深井區域。作為井構造,有 在低雜質濃度之石夕晶圓(主要係p型,一部分係η型)形成p及 η之兩種井之二重井,及使用高能量離子佈植在矽基板深 部再形成另一井之三重井等。已知後者雖然係更深地佈植 入離子’但其深度亦為2〜3微米左右。 因此,作為如此之半導體積體電路之製造用而再生之情 形,理論上最佳損失量係3微米左右,即使採用較大之安 全範圍亦為3〜4微米左右,作為步驟中之測試晶圓而再生 之It形以更小之損失量便應足夠。但是,在一般的晶圓 再生方法中,係遠遠超過此等理論值。 因此,期待有將使用完畢之半導體晶圓以更少之損失量 再生為半導體積體電路裝置(或半導體裝置)之製造用晶 圓,或者在相同步驟使用之測試晶圓之技術。 本發明係為解決此等問題而完成者。 本發明之目的在於提供-種適合半導體裝置或半導體積 體電路裝置之製造製程之半導體晶圓之再生技術。 本發明之别述及其他目的、新顆'特徵由本說明書之記述 及附圖當可明白。 [解決問題之技術手段] 若簡單地說明本申請牵Φ相^ _ 月茶中揭不之發明中代表性者,則如 140351.doc 201034066 亦即,本發明係一種使用完畢晶圓之再生方法,其係在 藉由濕式蝕刻除去裝置面(表側主面)上之基板上構造層 後,使用固定研磨粒研磨墊而實行濕式化學機械研磨,藉 此達成裝置面之平坦化。 [發明之效果] 若簡單地說明藉由在本申請案中所揭示之發明中代表性 者所得到之效果,則如下所述。 亦即,使用完畢晶圓之再生方法,因為係在藉由濕式蝕 刻除去裝置面(表側主面)上之金屬佈線及絕緣膜後,使用 固定研磨粒研磨墊實行濕式化學機械研磨,故可以替代高 價之漿料而使用廉價之鹼性藥液。 【實施方式】 [實施形態之概要] 首先,說明本申請案中揭示之發明之代表性實施形態之 概要。 1. 種再生半導體晶圓或基板之製造方法,其包含以下 步驟: (a) 對使用完畢之半導體晶圓或基板之第1主面,即應作為 别述再生半導體晶圓或基板之裝置面之主面實行濕式蝕 刻’藉此實質性除去基板上構造層之步驟;及 (b) 在前述步驟(a)之後,對前述半導體晶圓或基板之前述 第1主面’藉由使用含有固定研磨粒之研磨墊之濕式化學 機械研磨實行第1研磨處理之步驟。 2. 如請求項1之再生半導體晶圓或基板之製造方法,其 14〇35l.d, 201034066 中在前述步驟(b)中係使用實質上未含有懸浮研磨粒之鹼性 研磨液。 3. 如請求項2之再生半導體晶圓或基板之製造方法其 中前述驗性研磨液之pH值係1 〇至12。 4. 如請求項⑴中任一項之再生半導體晶圓或基板之製 造方法,丨中前述研磨塾係以聚胺基甲_類樹脂構件作 為主要構成要素。 5·如請求項4之再生半導體晶圓或基板之製造方法其 中在前述聚胺基^㈣騎脂構件巾分㈣持有研磨粒。、 6.如請求項5之再生半導體晶圓或基板之製造方法其 中前述研磨粒係氧化矽類或氧化鋁類研磨粒。 如請求項⑴中任一項之再生半導體晶圓或基板之製 逅方法,其係進一步包含以下步驟: (〇在前述步驟⑻之後,對前述半導體晶圓或基板之前述 面實行第2研磨處理,藉此除去在進行前述步驟⑻時 生成之變質層之步驟。 止明求項1至7中任一項之再生半導體晶圓或基板之製 =方法其中藉由前述第!研磨處理之研磨量係〇 4至5微 如凊求項7或8之再生半導體晶圓或基板之製造方法, 藉由前述第2研磨處理之研磨量係H)至200奈米。 1 〇 ·如請求項7至9 Φ杯 τΒ 製造方也項之再生半導體晶圓或基板之 用镟乜…其中前述第2研磨處理係藉由乾式拋光、不使 用漿料而實行。 个仗 140351.doc 201034066 11. 如請求項1至10中任一項之再生半導體晶圓或基板之 製造方法,其中前述使用完畢之半導體晶圓係單晶矽類晶 圓。 12. 如凊求項1至u中任一項之再生半導體晶圓或基板之 製造方法,其中前述使用完畢之基板係顯示裝置用玻璃基 板。 13. 如4求項丨至丨丨中任一項之再生半導體晶圓或基板之 製造方法,其中前述再生半導體晶圓係測試晶圓。 ,14·如凊求項丨至u中任一項之再生半導體晶圓或基板之 製造方法,其中前述再生半導體晶圓係製品用晶圓。 15·如凊求項1至丨丨中任一項之再生半導體晶圓或基板之 製造方法,其中前述再生半導體晶圓係虛設晶圓。 ”月求項7之再生半導體晶圓或基板之製造方法,其 中月)述第2研磨處理係藉由使用未含有固定研磨粒之研磨 墊之濕式化學機械研磨,使用漿料而實行。 ,乂7.如請求項1至16中任—項之再生半導體晶圓或基板之 製造方法,其中前述第丨研磨處理係實質上不使用漿料而 實行。 二·如請求項1至17中任—項之再生半導體晶圓或基板之 氣以方法’其係至少在前述步驟⑷及⑻之間無研磨步 驟。 19.-種再生半導體晶圓或基板之製造方法,係包含以 下步驟: (a)對使用①畢之半導體晶圓或基板之第丄主面,即應作為 14〇351.d〇, 201034066 前迹再生半導體晶圓或基板之裝置面之主面實行濕式蝕 刻,藉此實質性除去基板上構造層之步驟;及 ⑻在前述步驟⑷之後,對前料導體晶_基板之前述 第1主面’藉由使用研磨墊之濕式化學機械研磨實行第… 磨處理之步驟。 20.如請求項19之再生半導體晶圓或基板之製造方法, 其中至少在前述步驟(a)及(b)之間無研磨步驟。 [本申請案中之記載形式、基本用語、用法之說明] 1. 本申請案中,耗實施形態之記載視需要亦有為方便 起見而分為複數個部分來記載之情形,但該等並非係相互 獨立區別,而係單一例之各部分,一者係另—者之局部詳 細或係局部或全部之變形例等,特別明示並非如此之情形 除外。又,作為原則,同樣之部分係省略重複。又實施 形態中之各構成要素係並非必須,但特別明示i非如此之 情形、理論上限;t於此數之情形及自文脈中明確並非如此 之情形除外。 2. 同樣地在實施形態等之記載中,對於材料、組成等, 即使係㈣「由A形成之X」#,亦不排除將切外之要素 作為主要構成要素之-’但特別明示並非如此之情形及自 文脈中明確並非如此之情形除外。例如,若#Μ係「作 為主要成分包含Α之X」等之意思。例如,即使稱作「石夕 構件」等,亦不限定於純粹之矽,當然係亦包含81(^合金 或其他以矽為主要成分之多元合金、及其他添加物等之構 件。同樣地即使稱作「氧切膜」,㈣僅係比較純粹之 140351.doc -10- 201034066 非摻雜氧化石夕(Undoped Silicon Dioxide),當然包含 FSG(Fluorosilicate Glass)、TEOS基質氧化石夕(TEOS-based silicon oxide)、SiOC(Silicon Oxicarbide)或碳掺雜氧化石夕 (Carbon-doped Silicon oxide)或 OSG(Organosilicate glass) 、 PSG(Phosphorus Silicate Glass) 、 BPSG (Borophosphosilicate Glass)等之熱氧化膜,CVD 氧化膜、 SOG(Spin ON Glass)、奈米聚類矽(Nano-Clustering
Sihca:NSC)等塗佈類氧化矽,在與該等相同之構件導入空 孔之氧化矽類Low-k絕緣膜(多孔類絕緣膜),及以該等作 為主要構成要素之與其他矽類絕緣膜之複合膜等。 3.同樣地,雖然對圖形、位置、屬性等進行了適當之例 不,但當然並不嚴格限定於此,特別明示並非如此之情形 及自文脈中明確並非如此之情形除外。 4·再者,言及特定之數值、數量時,亦既可係超過此特 定數值之數值,亦可係未滿此特定數值之數值,但特別明 示並非如此之情形、理論上限定於此數之情形及自文脈中 明確並非如此之情形除外。 /日曰日圓」時’雖然通常係指將半導體積體電路裝置 (半V體裝置、電子裝置亦係同樣)形成於其上之單晶石夕晶 圓(石夕類)’但當然亦包含磊晶晶圓、SOI基板、LCD玻璃基 板等之絕緣基板與半導體層等之複合晶圓等。並且,當ί 亦可係GaAs類等之㈣以外之晶圓。 虽…、 二·::圓」,為將製品形成於其上之製品晶圓或製 S曰為-視或測試步驟而與製品晶圓同時或先後進 140351.doc 201034066 打處理之監視晶圓等之測試晶圓,及使用於裝置之維護、 測試、試運轉等之虛設晶圓等。將測試晶圓及虛設晶圓統 稱為「非製品晶圓」。作為再生對象者係製品晶圓内未到 達晶圓步驟之最終步驟之晶圓(例如研磨前),即所謂「使 用完畢之製品晶圓」(劣質晶圓)。其他作為再生對象者係 「使用完畢之非製品晶圓」。將該等統稱為「使用完畢之 晶圓」。 此處,所謂晶圓之再生主要係將使用完畢之晶圓可以作 為非製品晶圓而再利用。但是,亦有可將使用完畢之製品 晶圓(或使用完畢之非製品晶圓)作為製品晶圓再生之情 形。 7·本申清案中提到「CMp(Chemieal Mechanical Polishing)或化學機械研磨」時,除特別明示之情形外, 係不僅包含使用懸游研磨粒者,亦包含使用固定研磨粒者 或所謂乾式拋光等者。 再者,乾式拋光之特徵在於:其係以背面研磨(通常係 使用將金剛石研磨粒等優質研磨粒用陶瓷黏結劑等固定為 研磨石狀之研磨輪的切削處理)後之應力消除等為目的而 開發者,且可以在不使用研磨液之乾式狀態下進行鏡面研 磨。在分類上,因為使用研磨輪,故屬於固定研磨粒研 磨。 、 又,稱作「濕式化學機械研磨」時,除特別明示之情形 外,係指使用研磨液之「化學機械研磨」。濕式化學機械 研磨有藉由懸净研磨粒之化學機械研磨(狹義之化學機械 14035l.doc 12 201034066 研磨)及藉由固定研磨粒之化學機械研磨。本申請案中主 要係說明藉由固定研磨粒之濕式化學機械研磨。 又,稱作「含有固定研磨粒之研磨墊」時,係指研磨墊 中或表面(或此兩者)分散保持有研磨粒。即使作為研磨動 . 作之結果,研磨粒脫落而成為懸浮研磨粒,仍係「藉由固 • 疋研磨粒之化學機械研磨」。而且,即使係稱作「藉由固 疋研磨粒之化學機械研磨」,亦不排除為提高研磨速度等 φ 而將含有研磨粒之漿料作為研磨液使用之情形。惟,該情 形有使漿料之成本增加之缺點。 本申請案中,稱作「漿料」時’係指在向研磨墊上供給 月ίι之研磨液中實質上含有研磨粒之研磨液。另一方面,稱 作未含有研磨粒之研磨液」時,係意味在向研磨墊上供 給前之研磨液中實質上未含有研磨粒。所以,即使固定研 磨粒自保持固定研磨粒之研磨墊脫落,此研磨仍係使用 「未含有研磨粒之研磨液」者。 • 8·所謂「基板損失量」係表示自晶圓之半導體基板區域 Is(圖3及圖4)之上端面至研磨等之後之晶圓裝置面13的厚 度(切削量或研磨量)。 ,[詳細實施形態] 更詳細地說明實施形態。而且’在用於說明用於實施發 明之形態的所有圖中,對具有相同功能之要素賦予相同符 號’省略其重複說明。 對於使用完畢之半導體晶圓之再生方法,有由本申請案 發明者們提出之以下先行申請案。亦即,日本專利申請案 140351.doc 201034066 第2007-322809號(申請日·%日)、及此後提出申 請之日本專利申請案第2008·218723號(申請日2〇〇8年7月Η 曰)° 1.說明本發明之實施形態之再生半導體晶圓之製造方法 中的自接受使用完畢晶圓至進行濕式蝕刻(主要係圖1、及 圖2至圖7)。 首先,如圖1所示,宜在接受使用完畢之晶圓1〇1時實施 簡單之檢查,判斷能否再生(惟,並非必須)。此係因為有 損傷或破裂之使用完畢晶圓不僅再生處理本身為浪費,而 _ 且成為污染或塵埃等之根源。又,宜在進行以下處理前實 施與段落3同樣或更簡單之洗淨處理(惟,並非必須)。將此 等係稱為「再生準備處理」。 如圖2及圖3所示,在接受時之晶圓丨之表側面la(裝置面 或第1主面、亦即背面丨15之相反面)侧,設置有半導體基板 内構造層2(主要係製品晶圓及測試晶圓),及半導體基板上 構造層3(主要係製品晶圓、測試晶圓、及虛設晶圓)。半導瘳 體基板内構造層2之例係晶圓之井區域lw、STI絕緣膜(元 件分離區域)4、及其他雜質摻雜區域等。亦即,晶圓1之 半導體基板區域1S中非加工區域ln以外之部分。 1» 另一方面,半導體基板上構造層3之例,係閘極絕緣 膜、閘極電極、側壁等之閘極構造5,構成多層佈線層等 之金屬佈線7,層間絕緣膜6,銲墊8,及最終鈍化膜9等。 如圖1所示,對此完成再生準備處理之使用完畢晶圓1實 行濕式餘刻處理丨02。此濕式蝕刻處理1〇2通常係以批次處 140351.doc -14· 201034066 理進行。例如,將晶圓25片左右(此處雖然係以單晶矽之 3〇〇φΒ曰圓為例進行說明,但亦可係200φ或450φ)收納於鐵 氟龍(注冊商標)製之洗淨夾具,浸潰於蝕刻液(藥液)。作 為蝕刻液,可以例示例如〇3重量%左右(作為較佳濃度範 圍係0.2至〇_5重量%左右’並不排除此外之濃度範圍且 允許適當之添加物)之氫氟酸(HF)等。藥液溫度係常溫, 亦即攝氏25度左右(在量產上可將攝氏15至3〇度作為較佳 範圍而例不)。蝕刻時間(處理時間)例如係15分左右。可以 將1刀至3 0刀作為較佳範圍而例示。並且,需要之姓刻時 間,,、要將被處理晶圓中最大之半導體基板上構造層3之 厚度除以氧化矽膜之蝕刻速率(0.6微米/分左右)而算出需 要之蝕刻時間,並在此時間上加上過度蝕刻時間(例如需 要之蚀刻時間之20%左右)即可。 並且,通常即使存在氮化矽膜等在氧化矽蝕刻液中難溶 性之膜,亦可藉由濕式蝕刻之等方性而除去。但是,在困 難時,/、要在中途插入熱磷酸處理(氮化矽膜之情形)等即 可。並且,在難溶性膜係有機物時,只要插入此有機物之 溶劑即可;難溶性膜係金屬膜時,只要插人藉由溶解該膜 之酸等之處理即可。並且’如此在進行2種以上藥液處理 時’與段>落3同樣宜在中間導人純水清洗處理(並#必須卜 在圖4中顯示完成濕式蝕刻處理102之晶圓1之剖面的樣 子。半導體基板上構造層3内,除閘極構造5以外幾乎全部 被除m ’亦可除去閘極構造5(通常若長時間浸潰則 可除去)。又,如STI絕緣膜4*LOCOS絕緣膜之場絕緣膜 140351.doc -15- 201034066 雖然係半導體基板内構造層2,但在通常之條件下被一起 除去’露出元件分離槽4卜並且’亦可選擇不除去場絕緣 膜(例如’縮短過度蝕刻時間)。 在圖5中顯示藉由非接觸表面測定器測定之圖4狀態之晶 圓表側面la的3維圖像。又,在圖6中係顯示其χ(橫)方向 之表面剖面。由此等可知,本例中有298 nm左右之階差 (一般而言0.2至1微米左右)。 以下移到圖1之藉由固定研磨粒之研磨步驟ι〇3(段落 2)。 2.說明本發明之實施形態之再生半導體晶圓之製造方法 中之使用完畢晶圓的自主研磨至修整研磨(主要係圖i、圖 4、及圖7至圖12)。 如圖1所示,對完成濕式蝕刻處理1〇2之晶圓!之裝置面 la(應作為裝置面之面),藉由使用含有固定研磨粒之研磨 墊之濕式化學機械研磨實行第丨研磨處理。此研磨如圖4所 示係藉由研磨除去第丨研磨區域(主研磨區域)u者,在為製
品晶圓等情形時,下端12係到達略深於晶圓之井區域lwT 端之位置。在為無雜質摻雜區域及元件分離區域4之測試 晶圓、虛設晶圓等情形時,下端12係亦可到達略低於晶圓 之半導體基板區域Is上端。 以下,藉由圖7說明用於圖i所示之藉由固定研磨粒之研 磨步驟103的固定研磨粒CMP裝置5〇(藉由固定研磨粒之濕 式化學機械研磨裝置)。如圖7所示,在研磨裝置基體部51 上有研磨平台旋轉驅動部52 ’研磨平台53設置於其上並自 140351.doc -16- 201034066 轉。在此研磨平台53之上面貼有含有固定研磨粒之研磨墊 54。在此研磨墊54上有研磨液喷嘴55,自此處向研磨墊“ 上供給未含有研磨粒之研磨液56。在研磨墊54之上方有研 磨頭保持部58,利用其保持研磨頭旋轉驅動部59。在此研 . 磨頭旋轉驅動部59下端之研磨頭57之下面,被處理晶圓工 . 係使裝置面la朝下地保持並自轉。 並且,適用於此步驟之CMP裝置(修整研磨亦相同),只 φ 要係用於半導體積體電路裝置之製造製程中之平坦化者, 可為任一裝置(稱作「積體電路平坦化用CMp裝置」)。特 別係因為不似積體電路平坦化用CMp裝置般要求嚴格之精 度,故比較簡易之裝置亦可適用。例如,可例示有創技工 業(SpeedFam)公司之FAM50SPAW或邁艾特(MAT)公司之 ARW-681MSH等。並且,當然亦可使用通常多用作積體 電路平坦化用CMP裝置之應用材料(Applied Materials)公司 之Reflexion LK CMP等。 Φ 圖8係放大圖7之剖面者。如圖8所示,含有固定研磨粒 之研磨墊54包含:厚度為0.5至2毫米左右之研磨墊基體部 54b、及含有固定研磨粒之研磨墊主要部54a(例如聚胺基 • 甲酸酯類不織研磨布)等。在該研磨墊主要部5乜内分散固 定有非金剛石類研磨粒67(例如氧化矽類研磨粒、氧化鋁 類研磨粒等)。 在圖9中顯示對應於圖8之固定研磨粒研磨墊放大部 之放大剖面。如圖9所示,在研磨墊主要部54a内分散有多 數之微細氣泡68,在其内面固定有多數之非金剛石類研磨 140351.doc •17- 201034066 粒67(例如,平均粒徑4微米左右之矽酸膠研磨粒等)。 研磨條件之一例係如下所述。研磨壓力例如係20 kPa左 右,研磨頭57之旋轉速度例如係90 rpm左右。另一方面, 研磨台53之旋轉方向係與研磨頭57相反,其旋轉速度例如 係95 rpm左右。又,研磨液宜使用實質上未含有研磨粒之 鹼性研磨液56。作為鹼性研磨液56可以例示例如將KOH等 作為主要添加物之一包含,其pH例如係11.5左右(作為較 佳範圍係10至12左右)之水溶液。鹼性研磨液56之供給速 度例如係200 ml/分左右。研磨時間雖然係依研磨量決定, 但若研磨量為2微米左右(主要係使用完畢之非製品晶圓之 情形)時,係4分鐘左右,若研磨量為4微米左右(主要係使 用完畢之製品晶圓之情形)時,係8分鐘左右。由於修整研 磨之研磨量最多係50 nm左右,故此階段之研磨量幾乎決 定基板損失量。並且’作為第1研磨處理,雖然例示使用 含有固定研磨粒之研磨墊及濕式化學機械研磨裝置的化學 機械研磨處理,但即使係使用採用通常漿料(含有研磨粒) 之濕式化學機械研磨處理亦可實現平坦化。此情形,例如 只要向通常之胺基曱酸酯類研磨墊供給下述市售之漿料即 可’該市售漿料係以含有平均粒徑40 nm左右之矽酸膠研 磨粒等之與前述同樣之鹼性水溶液等構成。惟,此時運轉 成本會上昇所使用之漿料份。作為第丨研磨處理之較佳研 磨量之範圍,可以例示〇_4至5微米左右。 完成圖1之藉由固定研磨粒之研磨1〇3後,晶圓i係成為 如圖1〇所示之狀態。在圖丨丨中顯示藉由非接觸表面測定器 140351.doc •18· 201034066 測定之圖10狀態之晶圓表側面丨a的3維圖像。又,在圖! 2 中顯示其X(橫)方向之表面剖面。由此等可知,本例中係 形成10 nm以下程度之階差或凹凸(一般而言係〇 2至1微米 左右)。
如圖10所示,藉由固定研磨粒之研磨1〇3有在表面形成 變質層(損害層)之情形。惟,如前所述之軟固定研磨粒研 磨中,亦有此變質層非常薄或完全未形成之情形。所以, 通常係在藉由固定研磨粒之研磨1〇3之後實行圖修整研 磨104。惟,在晶圓特性上無問題之情形可省略修整研 磨。並且,實行修整研磨1〇4時,一般而言外觀變得均 勻,缺陷晶圓之外觀檢查等變得容易。 以下,說明一下修整研磨1〇4。首先,說明用於修整研 磨104之CMP裝置60(使用未含有固定研磨粒之研磨墊之濕 式化學機械研磨裝置)。如® 13所示,在研磨|置基體部 51上有研磨平台旋轉驅動部52,研磨平台53設置於其上並 自轉。在此研磨平台53之上面貼有未含有固定研磨粒之研 磨塾64纟此研磨墊64上有研磨液喷嘴55,自此處向研磨 墊64上供給含有研磨粒(例如氧切類、氧化㈣等非金 剛石類研磨粒)之研磨液66(漿料)。在研磨細之上方有研 ^頭保持相,利用其保持研磨頭旋轉驅動部W。在此研 =轉驅動部59下端之研磨頭57之下面,被處理晶圓丨 係使裝置面1 a朝下伴搞光白轴 且’修整研磨亦可替代 '使用純水之研磨,即所謂「水研磨」。 在實行圖1之修整研磨1〇4(第2研磨處理)後,晶圓表面 140351.doc -19- 201034066 之凹凸成為0.2 nm左右。此時之研磨量為5〇⑽左右。第2 研磨處理之較佳研磨量範圍為1〇至2〇〇11111左右。 完成圖1之修整研磨104之晶圓1移送到圖丨之洗淨步驟 105 〇 3.說明本發明之實施形態之再生半導體晶圓之製造方法 中之使用完畢晶圓的洗淨步驟(主要係圖丨及圖14) 對完成圖1之修整研磨1〇4之晶圓i實行圖丨之洗淨處理 ⑻。右技術性考慮接受側之洗淨,貝4此洗淨亦非必須, 但若實施則有防止在出廠或搬送時之缺陷或污染(特別係_ 藉由毁料等之污染)擴散之效果。又’通常現在之CMP裝 置多為乾式輸入乾式輸出形式。所以,利用裝置之 C Μ P後洗淨部實施用於除去漿料成分之晶圓兩面洗淨等 時,可以利用CMP後洗淨替代以下之洗淨。 通常’直到乾燥115為止之以下洗淨步驟係以批次處理 =行例如,將25片左右之晶圓收納於鐵氟龍(註冊商標) 一洗淨夾具後,浸潰於洗淨液(藥液)。首先,如圖丨4所 :’實行用於除去粒子或有機物之第丨藥液洗淨丨丨丨。作為 樂液係可以例示例如SCUStandard Clean 1)等。亦即,體 積,為氨:過氧化氫:水=1:1:5左右(原液濃度係氨挑、 、氧化氫30 /。卜液溫係攝氏7〇至8〇度左右,處理時間係例 如W分鐘左右。 ’、 - ^接者,如囷14所示,實行第1純水清洗112。水溫係常 即攝氏25度左右。量產上作為較佳範圍可以例示自攝 度至30度程度。時間例如係1 〇分鐘左右(與第1藥液洗 140351.d〇, -20· 201034066 淨111相同程度)’由於符合定時,故較佳。 其次,實行用於除去金屬污染之第2藥液洗淨113。作為 藥液可以例示例如SC2(Standard Clean 2)等。亦即,體積 比為鹽酸:過氧化氫:水=1:1:5左右(原液濃度係鹽酸36%、 過氧化氫3〇%)。液溫係攝氏70至8〇度左右,處理時間例如 係10分鐘左右(與第1藥液洗淨1丨丨相同程度)。 繼之,如圖14所示,實行第2純水清洗114。水溫係常 • 1,即攝氏25度左右。量產上作為較佳範圍係可以例示自 攝氏15度至30度程度。時間例如係1〇分鐘左右(與第1藥液 洗淨111相同程度),由於符合定時,故較佳 以下,如圖14所示,實行晶圓丨之乾燥處理115。 4.對本發明實施形態之再生半導體晶圓之製造方法中之 使用完畢晶圓之主研磨處理的研究 如段落2所述,作為使用完畢晶圓之主研磨處理,使用 具有固定研磨粒之研磨墊及未含有研磨粒之研磨液的濕式 •研磨有效,此係依據以下理由。 (1) 基本上係固定研磨粒研磨,平坦化快速。亦即基板損失 量小。 (2) 因為未使用研磨輪,故損害層非常薄或完全沒有。所 以’可以大幅度減小基板損失量。 又,因為未使用金剛石研磨粒,故亦不會形成研削痕 等。 (3) 因為可不使用含有研磨粒之漿料,故運轉成本非常低 廉。又’因為幾乎不含研磨粒之研磨液並非產業廢棄物, 140351.doc .21 · 201034066 故廢棄成本亦低。為提高研磨速度亦可並用含有研磨粒之 漿料’但此時運轉成本相應上昇,廢棄成本亦會上昇。 (4)因為研磨墊表面根據使用狀況而自動更新,故研磨墊壽 命非常長(可以推斷至少數千小時左右)。並且,亦可為整 理表面而實行修整,但因為係自動修整,故一般不需要修 整。不進行修整壽命更長。 但如前所述,若無視(1)至(4)之若干優點,則作為第1研 磨處理(1次研磨或初期研磨),當然不僅可以使用藉由固定 研磨粒之濕式化學機械研磨,亦可使用通常之藉由懸浮研 磨粒之濕式化學機械研磨(使用含有研磨粒之漿料之濕式 化學機械研磨)。此時,修整研磨通常可省略。 亦即,若如通常般進行,作為初期研磨係使用研磨等機 械性切削或研削,雖然可實現一定程度之平坦化,但殘留 相S厚之變質層或損害層。而且,為了除去此變質層需要 2次研磨,其結果研磨量、即基板損失量大幅增加。所 以,為減少基板損失i,如本案實施形態,^點係藉由完 全不使用研磨等機械性切削或研削,即使使用亦為最小限 度(亦即’實質上不使用研磨等機械性切削或研削處理), 而使之不產生變質層等或使變質層等之厚度非常薄。亦 即,較佳者係基本上至少在濕式㈣及第丨研磨處理之 間,不適用研磨處理等之伴隨有相當厚度之變質層的機械 力 更佳者係在再生晶圓製造步驟之整個期間,不適用 研磨處理等之伴隨有相當厚度之變質層的機械加工。 5·說明用於本發明之實施形態之再生半導體晶圓之製造 140351.doc 201034066 方法中之使用完畢晶圓之主研磨處理的研磨墊 進一步對用於圖1之藉由固定研磨粒之研磨1〇3(第1研磨 處理)之含有固定研磨粒的研磨墊主要部54a進行說明。在 構成上如圖9所述,係在聚胺基甲酸酯類不織研磨布 54a(聚胺基曱酸酯類之樹脂構件)之内部藉由發泡劑製作氣 泡68,並在其内表面或其附近分散固定有研磨粒67。不織 研磨布54a與研磨粒67之結合係藉由研磨粒67之氫基而完 成,由此觀點,氧化矽類研磨粒(例如矽酸膠、燻矽等), 氧化鋁類研磨粒特別適宜。 6. 對本發明之實施形態之再生半導體晶圓之製造方法中 之使用完畢晶圓的修整研磨處理之研究 圖1之修整研磨104(第2研磨處理),雖然藉由通常之使 用含有懸浮研磨粒之漿料(研磨液)66的CMP來實施較為簡 便,但可以藉由乾式拋光實施。因為乾式拋光不使用漿 料,故可以大幅度降低運轉成本。作為乾式拋光裝置可以 例示有迪思科(Disco)公司之DGP8760,作為乾式拋光輪 (非金剛石類輪)可以例示有同一公司之DP系列等。 7. 彙總 以上基於實施形態具體說明由本發明者完成之發明,但 本發明並不限定於此,在不脫離其宗旨之範圍内可進行各 種變更。 例如,本實施形態中,雖然係以具有矽基質之 CMOSFET(Complementary Metal oxide semiconductor Field Effect Transistor)或 CMISFET(Complementary Metal 140351.doc -23· 201034066
Insulator Semiconductor Field Effect Transistor)之半導體 裝置為例進行了具體之說明,但本發明並不限定於此,理 所當然地亦可適用於其他半導體積體電路裝置或單體裝置 等之製造、及用於此之再生晶圓之製造等。 [產業上之可利用性] 本發明係可以廣泛適用於例如包含蟲晶晶圓之石夕類半導 體晶圓、各種SOI晶圓及絕緣性晶圓等使用完畢晶圓之再 生,及使用其之半導體裝置、半導體積體電路裝置之製造 等。 【圖式簡單說明】 圖1係本發明之一實施形態之再生半導體或基板之製造 方法的主要步驟方塊流程圖。 圖2係本發明之一實施形態之再生半導體或基板之製造 方法的對象’即使用完畢晶圓的剖面圖。 圖3係對應於圖2之晶圓局部放大部分〇之晶圓的剖面放 大圖。 圖4係顯示對圖3之晶圓實行濕式钱刻後之典型剖面構造 之晶圓的剖面放大圖。 圖5係使用佳能公司之非接觸表面形狀測定器Zyg〇觀察 實行濕式蝕刻後之典型表面形狀的表面形狀鳥瞰圖。 圖6係顯不圖5之X方向(橫向)剖面的資料描繪圖。 圖7係使用於藉由固定研磨粒之研磨之CMP(chemical Mechanic^ P〇nshing)裝置的剖面模式圖。 圖8係用於說明藉由固定研磨粒之研磨狀況的研磨墊周 140351.doc -24· 201034066 邊放大剖面模式圖。 圖9係對應於圖8之固定研磨粒研磨塾放大部之研磨 墊放大剖面模式圖。 圖10係用於說明完成藉由固定研磨粒之研磨後之晶圓樣 子的剖面模式圖。 圖11係使用佳能公司之非接觸表面形狀測定器Zyg〇觀察 實行藉由固定研磨粒之研磨後之典型表面形狀的表面形狀
鳥圖。 圖12係顯示圖11之X方向(橫向)剖面的資料描繪圖。 圖13係使用於修整研磨之CMP裝置之剖面模式圖。 圖14係顯示圖1之洗淨步驟之詳細步驟之一例的步驟方 塊流程圖。 【主要元件符號說明】 1 晶圓 la 晶圓之表側面(裝置面或第1主面) lb 晶圓之背面
In 晶圓之非加工區域
Is 晶圓之.半導體基板區域 lw 晶圓之井區域 2 半導體基板内構造層 3 半導體基板上構造層 4 STI絕緣膜(元件分離區域) 4t 元件分離槽 5 閘極構造 140351.doc -25· 201034066 6 7 8 9 11 12 15 50 51 52 53 54 54a 54b 55 56 57 58 59 60 64 66 67 層間絕緣膜 金屬佈線 銲墊 最終鈍化膜 第1研磨區域(主研磨區域) 第1研磨區域之下端 變質層 藉由固定研磨粒之濕式化學機械研磨裝置 研磨裝置基體部 研磨平台旋轉驅動部 研磨平台 含有固定研磨粒之研磨墊 含有固定研磨粒之研磨墊主要部 含有固定研磨粒之研磨墊基體部 漿料供給噴嘴或研磨液噴嘴 未含有研磨粒之研磨液 研磨頭 研磨頭保持部 研磨頭旋轉驅動部 使用未含有固定研磨粒之研磨墊之濕式化學 機械研磨裝置 未含有固定研磨粒之研磨墊 漿料 固定研磨粒 140351.doc 201034066 68 氣泡 101 使用半導體晶圓準備 102 濕式蝕刻 103 藉由固定研磨粒之研磨(第1研磨處理) 104 修整研磨(第2研磨處理) 105 洗淨步驟 111 第1藥液洗淨
112 第1純水清洗 W 113 第2藥液洗淨 114 第2純水清洗 115 乾燥 G 晶圓局部放大部分 Η 固定研磨粒研磨墊放大部分 140351.doc -27-

Claims (1)

  1. 201034066 七、申請專利範圍: 1· 一種再生半導體晶圓或基板之製造方法,其包含以下步 驟: (a) 對使用完畢之半導體晶圓或基板之第1主面,即應 - 作為剛述再生半導體晶圓或基板之裝置面之主面實行濕 式蝕刻’藉此實質性除去基板上構造層之步驟;及 (b) 在前述步驟(a)之後,對前述半導體晶圓或基板之 籲 前述第1主面,藉由使用含有固定研磨粒之研磨墊之濕 式化學機械研磨實行第1研磨處理之步驟。 2. 如請求項1之再生半導體晶圓或基板之製造方法,其中 前述步驟(b)中係使用實質上未含有懸浮研磨粒之鹼性研 磨液。 3. 如請求項2之再生半導體晶圓或基板之製造方法,其中 前述驗性研磨液之pH值係1 〇至12。 4. 如請求項丨之再生半導體晶圓或基板之製造方法,其中 • 前述研磨墊係以聚胺基曱酸酯類樹脂構件作為主要構成 要素。 5. 如請求項4之再生半導體晶圓或基板之製造方法其中 .在刚述聚胺基甲酸酯類樹脂構件分散保持有研磨粒。 6. 如請求項5之再生半導體晶圓或基板之製造方法,其中 前述研磨粒係氧化矽類或氧化鋁類研磨粒。 7. 如请求項1之再生半導體晶圓或基板之製造方法,其中 進一步包含以下步驟: ⑷在前述步驟(b)之後,對前述半導體晶圓或基板之 140351.doc 201034066 前述第1主面實行第2研磨處理,藉此除去在進行前述少 驟(b)時生成之變質層之步驟。 8·如請求項7之再生半導體晶圓或基板之製造方法其中 籍由前述第1研磨處理之研磨量係〇·4至5微米。 9. 如請求項8之再生半導體晶圓或基板之製造方法其中 籍由前述第2研磨處理之研磨量係1〇至2〇〇奈米。 10. 如請求項7之再生半導體晶圓或基板之製造方法其中 前述第2研磨處理係藉由乾式拋光、不使用漿料=實 行。 11. 如請求項1之再生半導體晶圓或基板之製造方法其中 則述使用完畢之半導體晶圓係單晶矽類晶圓。 、 12. 如請求項丨之再生半導體晶圓或基板之製造方法,其中 刖述使用完畢之基板係顯示裝置用玻璃基板。 、 13. 如請求項!之再生半導體晶圓或基板之製造方法其中 前述再生半導體晶圓係測試晶圓。 14·如請求項丨之再生半導體晶圓或基板之製造方法其中 前述再生半導體晶圓係製品用晶圓。 15.如請求項丨之再生半導體晶圓或基板之製造方法其中 前述再生半導體晶圓係虛設晶圓。 16·如請求項7之再生半導體晶圓或基板之製造方法,其令 前述第2研磨處理係藉由使用未含有固定研磨粒之研磨 墊之濕式化學機械研磨,使用漿料而實行。 17·如請求項1之再生半導體晶圓或基板之製造方法,盆中 前述第1研磨處理係實質上不使用漿料而實行。'、 140351.doc 201034066 18·如請求机再生半導體晶圓或基板之製造方法,其中 至少在前述步驟(a)及(b)之間無研磨步驟。 19, -種再生半導體晶圓或基板之製造方法,其係包含以下 步驟: (a)對使用完畢之半導體晶圓或基板之第1主面,即應 作為前述再生半導體晶圓或基板之裝置面之主面實行濕 式蝕刻’藉此實質性除去基板上構造層之步驟;及 鲁 (b)在前述步驟(a)之後’對前述半導體晶圓或基板之 前述第1主面,藉由使用研磨墊之濕式化學機械研磨實 行第1研磨處理之步驟。 20·如請求項19之再生半導體晶圓或基板之製造方法,其中 至少在前述步驟(a)及(b)之間無研磨步驟。
    140351.doc
TW098117880A 2009-03-11 2009-05-27 Method for manufacturing reclaim semiconductor wafer TW201034066A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2009/001081 WO2010103568A1 (ja) 2009-03-11 2009-03-11 再生半導体ウエハの製造方法

Publications (1)

Publication Number Publication Date
TW201034066A true TW201034066A (en) 2010-09-16

Family

ID=42727879

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098117880A TW201034066A (en) 2009-03-11 2009-05-27 Method for manufacturing reclaim semiconductor wafer

Country Status (2)

Country Link
TW (1) TW201034066A (zh)
WO (1) WO2010103568A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103426982A (zh) * 2012-05-25 2013-12-04 三星电子株式会社 制造半导体发光装置的方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110303424A (zh) * 2018-03-20 2019-10-08 长鑫存储技术有限公司 改善上电极板在化学机械研磨工艺中刮伤的方法及设备
CN115999996A (zh) * 2022-12-14 2023-04-25 常州承芯半导体有限公司 晶圆回收方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11288858A (ja) * 1998-01-30 1999-10-19 Canon Inc Soi基板の再生方法及び再生基板
JP2003165042A (ja) * 2001-11-29 2003-06-10 Okamoto Machine Tool Works Ltd 基板用乾式研磨装置および基板の乾式研磨方法
JP4509488B2 (ja) * 2003-04-02 2010-07-21 株式会社Sumco 貼り合わせ基板の製造方法
US7452481B2 (en) * 2005-05-16 2008-11-18 Kabushiki Kaisha Kobe Seiko Sho Polishing slurry and method of reclaiming wafers

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103426982A (zh) * 2012-05-25 2013-12-04 三星电子株式会社 制造半导体发光装置的方法

Also Published As

Publication number Publication date
WO2010103568A1 (ja) 2010-09-16

Similar Documents

Publication Publication Date Title
KR100796249B1 (ko) 접합 웨이퍼의 제조방법
JP6312976B2 (ja) 半導体ウェーハの製造方法
JP6244962B2 (ja) 半導体ウェーハの製造方法
US7510974B2 (en) CMP process
JP2002222780A (ja) シリコンウェハの表面ポリッシング法
US8377825B2 (en) Semiconductor wafer re-use using chemical mechanical polishing
TWI506687B (zh) 半導體晶圓的製造方法和處理方法
JP4398934B2 (ja) Soiウエーハの製造方法
JP2007053178A (ja) シリコンウェーハの製造方法
JP4085356B2 (ja) 半導体ウェーハの洗浄乾燥方法
JP2010283184A (ja) 再生半導体ウエハの製造方法
TW201034066A (en) Method for manufacturing reclaim semiconductor wafer
JP3775176B2 (ja) 半導体ウェーハの製造方法及び製造装置
WO2012073317A1 (ja) 再生半導体ウエハの製造方法
JP2007160474A (ja) 研磨布およびその製造方法
JP2008021704A (ja) 半導体装置の製造方法
JP2002118083A (ja) 半導体集積回路装置の製造方法
JP3336191B2 (ja) 半導体ウェ−ハの製造方法
JP2005205543A (ja) ウエーハの研削方法及びウエーハ
JP2009117653A (ja) 半導体装置及びその製造方法
JP4232148B2 (ja) 貼り合わせ基板の製造方法
US6875087B2 (en) Method for chemical mechanical planarization (CMP) and chemical mechanical cleaning (CMC) of a work piece
JP2001319900A (ja) 半導体基板の研磨方法
JP4153810B2 (ja) Soiウェーハの製造方法
JP2002299290A (ja) 半導体ウェーハの製造方法