TW201025870A - Multiplying digital-to-analog converter - Google Patents

Multiplying digital-to-analog converter Download PDF

Info

Publication number
TW201025870A
TW201025870A TW098137908A TW98137908A TW201025870A TW 201025870 A TW201025870 A TW 201025870A TW 098137908 A TW098137908 A TW 098137908A TW 98137908 A TW98137908 A TW 98137908A TW 201025870 A TW201025870 A TW 201025870A
Authority
TW
Taiwan
Prior art keywords
switch
block
voltage
input
analog converter
Prior art date
Application number
TW098137908A
Other languages
English (en)
Inventor
Wei-Hsuan Tu
Tzung-Hung Kang
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Publication of TW201025870A publication Critical patent/TW201025870A/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Electronic Switches (AREA)

Description

201025870 六、發明說明: 【發明所屬之技術領域】 本發明係有關於一種乘法數位類比轉換器(multiplying digital-to-analog converter,以下簡稱為MDAC) ’且特別有關於一種高 速且低供電電壓之MDAC。 【先前技術】 於類比數位轉換器(analog-to-digital converter,以下簡稱為ADC) 之領域中’高速且高解析度之類比數位轉換運作通常使用管線 ADC(pipelineADC)。管線ADC中最重要的區塊之一係MDAC。傳統 地,管線ADC内有多個MDAC,且每一個MDAC負責產生用於下一 級MDAC之餘數(residue)。此外’MDAC —般由運算放大器(operational amplifier ’以下簡稱為〇P-amp),電容器區塊’以及開關區塊組成,其 中’電容器區塊用於抽樣(sample)輸入信號,以協助開關區塊,且 OP-amp將輸入信號與管線ADC之次ADC(SubADC)的輸出位元之間 的餘數輸出至下一個MDAC。 第1圖係根據先前技術之開關10之示意圖。根據先前技術, OP-amp之輸入信號與輸出信號的多個共模電壓(c〇mm〇n m〇de她喂) 係設為VDD/2,其中,VDD係OP-amp之供電電壓。另外,如第i圖 所示,開關區塊内之每一開關係由一 N型金氧半導體Metal 201025870
Oxide Semiconductor,以下簡稱為NMOS)電晶體MN與一 P型金氧半 ^ 導體(P〇sitive Metal Oxide Semiconductor,以下簡稱為 PM0S)電晶體 MP之組合而組成。當MDAC於低供電電壓(例如VDD=1.2V)下運作, 且開關10係處於接通模式時’開關1〇將形成死區(dead-zone)。 請參閱第2圖。第2圖係為於接通模式的開關10之nmos電晶 體MN與PMOS電晶體PN的輸入電壓VJN與跨導(transconductance) ❹之間的關係示意圖。於第2圖中,曲線11表示nmos電晶體_之 跨導,曲線12則表示PMOS電晶體PN之跨導,VDD=1_2V。從第2 圖中可以看出,當輸入電壓VIN介於電壓(VDD-VTN)與電壓|VTP|之 間時’出現死區,其中’ VTN係為NM〇s電晶體之閾值電壓,且|VTP| 係為PMOS電晶體之絕對閾值電壓(abs〇iute threshold voltage)。換言 之,若供電電壓VDD較低,開關1〇即存在死區。於此情形下,電容 器區塊可能無法正確抽樣輸入信號。 & 由於OP-amp之輸入信號的共模電壓係設為,因此,〇p_amp 之輸入級亦被偏壓為VDD/2。然而,當vdD係低供電電壓但是系統 仍需尚速運作時,設計一個偏壓為VDD/2之輸入級十分困難。因此, 設計一個運作於較低供電電壓卻具有較高運作速度之管線MC係為 ADC領域當前的挑戰。 【發明内容】 為解決以上技術問題,本發明提供了一種高速且只需低供電電麗 201025870 之 MDAC。 本發明之一實施例提供了一種MDAC,所述MDAC包含: OP-amp,ΟΡ-amp輸入開關區塊,電容器區塊,抽樣開關區塊,參考 電壓開關區塊,以及反饋開關區塊。所述〇p_amp係於第一供電電壓 以及第二供電電壓下運作,其中,第一供電電壓高於第二供電電壓; 所述OP-amp輸入開關區塊耦接於共模電壓,選擇性地將共模電壓輕 接至OP-amp之多個輸入節點,其中,包含於0P_amp輸入開關區塊 内之所有開關係僅利用PMOS電晶體實現,且第一供電電壓與共模電❹ 壓間之第一電壓差小於共模電壓與第二供電電壓間之第二電壓差;所 述電容器區塊耦接於OP-amp輸入開關區塊,抽樣與輸入信號相應之 電荷或抽樣與參考信號相應之電荷;所述抽樣開關區塊耦接於輸入信 號,選擇性地將輸入信號耦接至電容器區塊;所述參考電壓開關區塊 耦接於電容器區塊,選擇性地將參考信號耦接至電容器區塊;以及所 述反饋開關區塊柄接於電容器區塊與〇p_amp之輸出節點之間,用於 選擇性地將OP-amp之輸出節點耦接至電容器區塊。 〇 本發明提供之MDAC能夠於低供電電壓的情形下,進行高速運 作’進而避免了由於供電電壓低而導致的運作不正確,解決了以上所 述ADC領域中的技術問題。 【實施方式】 於說明書及後續的申請專利範圍當中使用了某些詞棄來指稱特定’ 6 201025870 的元組。所屬領域巾具有通常知識者應可理解,硬體製造商可能會用 ,不同的;Μ來稱刊樣的元組。本說明書及後_申請專利範圍並不 以名稱的差異來作為區分元組的方式,而是以元組在功能上的差異來 作為區分的準則。於通篇說明書及後續的請求項當中所提及的「包含」 係為一開放式的用語’故應解釋成「包含但不限定於」。另外,「耦接」 一詞在此純含任魅接關接的電氣連接手段 。因此,若文中描述 第-裝置麵接於-第二裝置,則代表該第一裝置可直接電氣連接於 ❹該第一裝置,或透過其他裝置或連接手段間接地電氣連接至該第二裝 置。 請參閱第3圖。第3圖係依本發明一實施例之^人^㈨的示意 圖。MDAC 300包含差分〇p_amp 3〇2,〇p_amp輸入開關區塊3〇4, 電容器區塊306,抽樣開關區塊3〇8,參考電壓開關區塊31〇 ,以及反 饋開關區塊312。差分〇p_amp 3〇2係於供電電壓Vdd以及接地電壓 (ground voltage)Vss下運作。需注意,為更清楚的描述本發明之精神, ©供電電壓Vdd係為低供電電壓,例如,丨.2V,且接地電壓Vss係為〇v。 OP-amp輸入開關區塊3〇4耦接於共模電壓Vcm,用於選擇性地 將共模電壓Vcm耦接至差分〇P-amp 302之輸入節點Nip及Nin,其 中,包含於OP-amp輸入開關區塊304内之所有開關係僅利用pM〇s 電晶體實現,以減少OP-amp輸入開關區塊304之阻抗及電容。電容 - 器區塊306耦接於〇P-amp輸入開關區塊304 ’用於抽樣相應於差分輸 着 入號之電何以及抽樣相應於差分參考信號之電荷。所述差分輸入信 201025870 號包含第一輸入信號Vinn以及第二輸入信號Vinp。抽樣開關區塊308 , 耦接於第一輸入信號Vinn以及第二輸入信號Vinp,用於選擇性地將 > 第一輸入信號Vinn以及第二輸入信號Vinp耦接至電容器區塊306。 所述差分參考信號包含第一參考電壓Vdacn以及第二參考電壓 Vdacp,其中,第一參考電壓vdacn可高於第二參考電壓Vdacp。參考 電壓開關區塊310耦接於電容器區塊306,用於根據次ADC(未繪示) 之輸出選擇性地將第一參考電壓Vdacn或第二參考電壓Vdacp耦接至 電容器區塊306。反饋開關區塊312耦接於電容器區塊306與差分 ' Ο 〇P-amp 302之輸出節點Nop及Non之間,用於選擇性地將差分〇p_amp w 302之輸出節點Nop及Non耦接至電容器區塊306。根據本發明之一 實施例’ MDAC 300係配置為ΟΡ-amp共用配置,因此mdac 300進 一步包含OP-amp共用開關區塊314,然而,這並不是本發明之限制。 OP-amp共用開關區塊314搞接於差分〇P-amp 302之輸入節點Nip及 Nin與OP-amp輸入開關區塊304之間,當MDAC 300進入保持階段 (hold phase)時,用於選擇性地將差分0P_amp 3〇2之輸入節點及 Nin連接至OP-amp輸入開關區塊304,或當MDAC 300進入抽樣階段〇 (sampling phase)時’用於將差分0P_amp 3〇2之輸入節點Nip及Νώ從 OP-amp輸入開關區塊304斷開,其中,包含於0P_amp共用開關區塊 314内之所有開關係僅利用PM〇s電晶體實現。 此外’共模電壓Vcm係設為實質上與供電電壓Vdd相等。同樣 地,這並不是本發明之限制。換言之,共模電壓Vcm之選取係為符人 一種條件,此條件係供電電壓Vdd與共模電壓Vcm之間的第—電^ * 201025870 差較共模電壓Vem與接地電壓%之_第二電壓差小。更具體地, *可以選取共模電壓Vem以符合—種條件,此條件係上述第—電壓差小 於供電電壓Vdd與接地電svss之間的電壓差的四分之一,且上述第 -電壓差不小於供電電壓Vdd與接地電壓Vss之間的電壓差的四分之 請再次參閱第3圖。如第3圖所示,〇p_amp輸入開關區塊3〇4 ❹包含PMOS開關SI ’ PMOS開關S2以及PMOS開關S3。PMOS開關 SI ’ PMOS開關S2以及PMOS開關S3係由時脈CK1控制,其中, PMOS開關S1耗接於節點N1與共模電壓ycm之間,pM〇s開關S2 耦接於節點N2與共模電壓Vcm之間,以及pM〇s開關幻減於節 點N1與節點N2之間。 電容器區塊306包含電容C1,電容C2,電容C3,電容C4,其 中,電谷Cl耦接於節點N3與節點N1之間,電容C2耦接於節點N4 ©與節點N1之間,電容C3耦接於節點N5與節點N2之間,以及電容 C4耦接於節點N6與節點N2之間。 抽樣開關區塊308係由時脈CKld控制,抽樣開關區塊308包含 本徵NMOS開關S4,本徵NMOS開關S5,本徵nmos開關S6,以 及本徵NMOS開關S7,其中,本徵NM〇s開關S4粞接於第一輸入 信號Vinn與節點N3之間,本徵_〇|§開關%耦接於第一輸入信號 I Vinn與節點N4之間,本徵NMOS開關S6耦接於第二輸入信號Vinp 與節點N5之間,以及本徵nmos開關S7耦接於第二輸入信號νώρ 201025870 與節點N6之間。一般地,本徵nmqs有一個約為〇 iv-0.2V之低閾 . 值電壓Vtn。 > 參考電壓開關區塊310係由時脈cK2d控制,參考電壓開關區塊 310包含NMOS開關S8 ’PMOS開關S9,NMOS開關S15,以及PMOS 開關S14,其中,NMOS開關S8耦接於第一參考電壓Vdacn與節點 N4之間,PMOS開關S9耦接於第二參考電壓vdacp與節點N5之間, NMOS開關S15耦接於第一參考電壓vdacn與節點N5之間,以及 PMOS開關S14耦接於第二參考電壓Vdacp與節點N4之間。 ❹ 反饋開關區塊312係由時脈CK2d控制,反綱關區塊312包含 本徵NMOS開關S10以及本徵nmos開關sn,其中,本徵雇以 開關S10耦接於輸出節點N〇p與節點N3之間,以及本徵開關 sii耦接於輸出節點Non與節點N6之間。 〇P-amP共用開關區塊3! 4係由時脈㈤控制,〇p_a哪共用開關◎ 區塊314包含PM0S _ S12以及pM〇s開關si3,其中,pM〇s開 關S12耦接於相N1與輸入節點跑之間,以及脱⑽開關SB耦 接於節點N2與輸入節點Nip之間。 第4圖係依本發明一實施例之第3圖所示之姻的時脈 干暗_ CK2,時脈CKld,以及時脈⑽之時序圖。如第4圖所 獅r 係時脈㈤之延遲時脈,時脈⑽係時脈阳之延 、氏。亦即,時脈CK1與時脈.CKld之上升邊緣對準,而時脈㈤d 10 201025870 之下降邊緣晚於時脈CK1之下降邊緣,時脈CK2與時脈之上 、升邊緣對準’而時脈CK2d之下降邊緣晚於時脈CK2之下降邊緣。此 時脈CK1與時脈CK2不父疊(non-overlapped),同時時脈cKld 與時脈CK2d不交疊。時脈CK1,時脈CK2,時脈CKld,以及時脈 CK2d之高電壓位準與供電電壓Vdd相等,亦即,1.2V,且時脈CK卜 時脈CK2,時脈CKld,以及時脈CK2d之低電壓位準與接地電屋vss 相等,亦即’ 0V。當時脈CK1/時脈CKld於高電壓位準時,膽^ 3〇〇 ❹則處於抽樣階段,且當時脈CK2/時脈CR2d於高電壓位準時,MDAC 300則處於保持階段。 當將共模電壓Vcm設為實質上與供電電壓Vdd相等時,差分 〇P-amp 302之輸入級亦應設計為偏壓於供電電壓Vdd。因此,當藉由 時脈CK1接通(turn on)PMOS開關S1,pM〇s開關幻,以及pM〇s 開關S3時’ PMOS開關SI,PMOS開關S2,以及PM〇s開關S3具 有良好的開關特性。類似地,當藉由時脈CK2接通pM〇s開關Sl2 ❿及PMOS開關S13時,PMOS開關S12及PMOS開關S13亦具有良好 的開關特性。 第5圖係為處於接通狀癌之本徵nmos開關、NMOS開關、以及 PMOS開關的輸入電壓與跨導之間的關係之示意圖。請參閱第5圖, 曲線502表示本徵NMOS開關之跨導,曲線504表示PMOS開關之跨 * 導,以及曲線506表示NM〇S開關之跨導。從第5圖可以看出,當共 』 模電壓Vcm實質上與供電電壓Vdd相等(亦即,ay)時,曲線5〇4表 11 201025870 示之跨導較為理想。另一方面,抽樣開關區塊308内之本徵_〇3開 _ 關S4 ’本徵NMOS開關S5,本徵NMOS開關S6 ’以及本徵NMOS 開關S7的跨導由第5圖之曲線502表示,因為閾值電壓V™較小,所 以上述跨導亦較為理想。然而,由於差分輸入信號係為變化信號,本 發明並不限於僅利用本徵NMOS電晶體來實現抽樣開關區塊308内之 開關。於本發明之另一實施例中,每一開關(包含抽樣開關區塊3〇8内 之開關)係利用一個本徵NMOS電晶體並聯一個pM〇s電晶體來實 現。因此’其跨導可視為曲線5〇2與曲線504之結合,則此跨導於0V 至供電電壓Vdd之範圍内不存在死區。 ® 當藉由時脈CK2d接通參考電壓開關區塊31〇時,將第一參考電 壓Vdacn耦接至節點N4之nmos開關兕之跨導可由曲線5〇6表示。 將第二參考電壓Vdacp耦接至節點N5之pM〇s開關沾之跨導可由曲 線504表示。需注意,這並不是本發明之限制。依本發明另一實施例, 參考電壓開關區塊310係利用NM0S電晶體將第一參考電壓施⑶ 耦接至節點N4,並利用本徵NMOS電晶體將第二參考電壓Vdac_❹ 接i節點N5 ’這樣可以減少ADC系統之布線以及控制邏輯數目,其 中,第一參考電壓Vdacn可高於第二參考電壓Vda(jp。 、 此外’當藉由時脈CK2d接通反饋開關區塊312時,本徵聰〇s 開關S10及本徵NM〇S開關S11之跨導亦可由第5圖所示之曲線5〇2 表示。然而’本發明並不限於侧用本徵職^電晶體魏反躺關 區塊3U内之開關。於本發明之另一實施例中,每一開關(包含反饋開、 12 201025870 ,區塊312内之開關)係利用—個本徵丽〇§電晶體與—個f 、,日日體之組合實現。因此,跨導可視為曲線5〇2與曲線5〇4之結合,則 此跨導於GV至供電電壓Vdd之範_不存在死區。 、'口 總體而言’本發明實施例提供之順^藉由設定實質上與供電電 壓相等之共模電壓Vein ’進而顯著地減輕了高速且低壓供電系統内差 分OP-amp之輸入級的設計難度。 ❹ 以上所述僅為本發明之較佳實施例,舉凡熟悉本案之人士援依本 發明之精神所做之紐變倾修飾,皆應涵胁細之申請專利範圍 内。 【圖式簡單說明】 第1圖係依先前技術之開關的示意圖。 ® 第2圖係依第1圖所示之於接通模式的開關的輸入電壓與跨導間 之關係的示意圖。 第3圖係依本發明一實施例之MDAC的示意圖。 第4圖係依本發明一實施例之第3圖所示之mdaC的時脈CK1, 時脈CK2,時脈CKld,以及時脈CK2d的時序圖。 第5圖係依本發明一實施例之處於接通狀態的本徵nmos開關、 .NMOS開關、以及PMOS開關的輸入電壓與跨導間之關係的示意圖。 【主要元件符號說明】 13 VIN :輸入電壓; MP = PMOS電晶體; |VTP| :絕對閾值電壓; 302 :差分 OP-amp ; 306 :電容器區塊; 310:參考電壓開關區塊; 314:OP-amp共用開關區塊; Vss :接地電壓; Vtn :閾值電壓; Vinp .第一輸入信號; Vdacp :第二參考電壓; Non’Nop:輪出節點; 時脈; 201025870 ίο:開關; VDD :供電電壓; MN : NMOS電晶體; 11,12 ’ 502〜506 :曲線; VTN :閾值電壓; 300 : MDAC ; 304 : OP-amp輸入開關區塊; 308 :抽樣開關區塊; 312 :反饋開關區塊;
Vdd :供電電壓;
Vcm :共模電壓;
Vinn :第一輸入信號;
Vdacn :第一參考電壓;
Nin,Nip :輸入節點; N1〜N6 :節點; CK1,CKld,CK2d,CK2 C1-C4 :電容; S1 〜S3,S9 ’ S12〜S14 : PMOS 開關。 S4〜S7,S10〜S11 :本徵NMOS開關; S8,S15 : NMOS 開關。

Claims (1)

  1. 201025870 七、申請專利範圍: { L 一種乘法數位類比轉換器,包含: 運算放大器於第一供電電壓以及一第二供電電壓下運作, 其中’所述第-供電電壓高於所述第二供電電壓; -運算放大ϋ輸人開随塊,輪於—共模電壓,選擇性地將所 述沿莫電壓耗接至所述運算放大器之多個輸入節點,其中,包含於所 述運算放大器輸塊内之所有_係僅_ ?型金氧半導體電 ©晶體實現,且所述第-供電電壓與所述共模電壓之間的一第一電壓差 小於所述共模電壓與所述第二供電電壓之間的-第二電壓差; -電容器區塊,減辑賴算放Α||輸人開關區塊,抽樣相應 於一輸入彳§號之電荷或抽樣相應於一參考信號之電荷; -抽樣開’塊’難於所述輸人信號,麵性地將所述輸入信 號耦接至所述電容器區塊; 一參考電壓開關區塊,耦接於所述電容器區塊,選擇性地將所述 參參考信號耦接至所述電容器區塊;以及 一反饋開關區塊,耦接於所述電容器區塊以及所述運算放大器之 多個輸出節點之間,選擇性地將所述運算放大器之所述輪出節點耦接 至所述電容器區塊。 2.如申請專利範圍第1項所述之乘法數位類比轉換器,其中,所 • 述第一電壓差小於所述第一供電電壓與所述第二供電電壓之間的一電 X 壓差的四分之一,以及所述第二電壓差不小於所述第一供電電壓與所 述第二供電電壓之間的所述電壓差的四分之三。 15 201025870 3·如申請專利範圍第〗項所述之乘法數位類比轉換器,其中,所 述共模電麼實質上與所述第一供電電磨相等。 4. 如申請專利範圍第1項所述之乘法數位類比轉換器,更包含: 一運算放大器共用開關區塊,耦接於所述運算放大器之所述輸入 節點與所述運算放大器輸入_區塊之間,當所述乘法數位類比轉換 器進入一保持階段時,選擇性地將所述運算放大器之所述輸入節點連 接至所述運算放大器輸人關區塊,或當所述絲數鋪比轉換器進❹ 入一抽樣階段時,將所述運算放大器之所述輸入節點從所述運算放大 器輸入開關區塊斷開,其中,包含於所述運算放大器共用開關區塊内 之所有開關係僅利用Ρ型金氧半導體電晶體實現。 5. 如申請專利範圍第丨項所述之乘法數位類比轉換器,其中,包 含於所述抽樣開關區塊内之所有開關係僅利用本徵N型金氧半導體 晶體實現。 〇 6·如申請專利範圍第1項所述之乘法數位類比轉換器,其中,包 3於所述抽樣開關區塊内之每一開關係利用至少一本徵N型金氧半導 體電晶體與至少一 P型金氧半導體電晶體之組合實現。 7·如申睛專利範圍第1項所述之乘法數位類比轉換器,其中,所 述參考電壓開關區塊包含: 、 - 第一開關,粞接於一第一參考電壓與所述電容器區塊之間,其 , 16 201025870 中’所述第一開關係利用至少-N型金氧半導體電晶體實現,且所 、第-開關不包含P型金氧半導體電晶體;以及 " -第二開關,祕於—第二參考電壓與所述電容器區塊之間 中:所述第-參考電壓不同於所述第二參考電壓,所述第二開關係利 用一 P型金氧半導體電晶體實現,曰Μ、+、绝—T A J 所述第一開關不包含N型金氧半 ❹ 8_如申請專利範圍第7項所述之乘法數位類比轉換器,盆中 述第一參考電壓高於所述第二參考電壓。 /、 9.如申δ月專利範圍第i項所述之乘法數位類比轉換器, 述參考電壓開關區塊包含… 、°八 ^ 、第-開關’輕接於一第一參考電壓與所述電容器區塊之間,其 ^斤述第-開關係利用至少—N型金氧半導體電晶體實現,且所迷 第一開關^包含?型金氧半導體電晶體;以及 中第了開關’輕接於一第二參考電壓與所述電容器區塊之間,其 用二斤述第-參考電财同於所述第三參考賴,所述第二開關係利 型金體錄半導體電晶體實現,且所述第二開關不包含P 、、0.如申印專利範圍第9項所述之乘法數位類比轉換器,其中, 所述第-參考電壓高於所述第二參考電壓。 申言月專利範圍第1項所述之乘法數位類比轉換器,其中, 17 201025870 包含於所述反饋開關區塊内之所有開關係僅利用本徵^^型金氧半導體 電晶體實現。 12.如申請專利範圍帛1項所述之乘法數位類比轉換器,其中, 包含於所述反饋開關區塊内之每-開關係利用至少—本徵_.车 導體電晶體與至少一 P型金氧半導體電晶體之組合實現。 孔牛 八、圓式:
    〇 18
TW098137908A 2008-12-19 2009-11-09 Multiplying digital-to-analog converter TW201025870A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/339,084 US7746260B1 (en) 2008-12-19 2008-12-19 Multiplying digital-to-analog converter for high speed and low supply voltage

Publications (1)

Publication Number Publication Date
TW201025870A true TW201025870A (en) 2010-07-01

Family

ID=42265206

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098137908A TW201025870A (en) 2008-12-19 2009-11-09 Multiplying digital-to-analog converter

Country Status (3)

Country Link
US (2) US7746260B1 (zh)
CN (1) CN101753145B (zh)
TW (1) TW201025870A (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4977102B2 (ja) * 2008-09-02 2012-07-18 株式会社東芝 差動増幅器
CN101771411B (zh) * 2008-12-31 2012-06-06 中芯国际集成电路制造(上海)有限公司 模数/数模转换器
US8198937B1 (en) * 2011-03-15 2012-06-12 Freescale Semiconductor, Inc. Switched-capacitor amplifier circuit
CN102916701B (zh) * 2011-08-05 2016-03-02 联发科技(新加坡)私人有限公司 乘法数模转换器以及流水线模数转换器
US8633740B2 (en) * 2011-09-08 2014-01-21 Intel Mobile Communications Triangular waveform generator having differential output synchronized with external clock signal
US9092044B2 (en) * 2011-11-01 2015-07-28 Silicon Storage Technology, Inc. Low voltage, low power bandgap circuit
US8487800B2 (en) * 2011-11-14 2013-07-16 Semtech Corporation Resistive digital-to-analog conversion
US8766669B1 (en) * 2012-09-10 2014-07-01 Google Inc. Sampling network
CN104242944B (zh) * 2013-06-21 2017-09-22 西安电子科技大学 一种带溢出位判断的2.5位乘法型数模转换器mdac结构
KR101476539B1 (ko) * 2013-07-03 2014-12-24 고려대학교 산학협력단 멀티플라잉 디지털 아날로그 컨버터 및 그 동작 방법
US20160301369A1 (en) * 2015-04-10 2016-10-13 Ferfics Limited Band optimised rf switch low noise amplifier
US11626886B2 (en) * 2021-07-21 2023-04-11 Micron Technology, Inc. Thermometer coding for driving non-binary signals

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4631522A (en) * 1985-04-12 1986-12-23 Audio Precision, Inc. Method and circuit for compensation of a multiplying digital-to-analog converter
GB9123560D0 (en) * 1991-11-06 1992-01-02 Philips Electronic Associated Multiplying digital-to-analogue converter
US5835039A (en) * 1996-06-13 1998-11-10 Vtc Inc. Self-biasing, low voltage, multiplying DAC
US6031480A (en) * 1997-11-04 2000-02-29 Texas Instruments Incorporated Method and apparatus for implementing a pipelined A/D converter with inter-stage amplifiers having no common mode feedback circuitry
CN1455515A (zh) * 2002-04-30 2003-11-12 旭宏通讯股份有限公司 数字模拟转换装置及方法
US6653961B1 (en) * 2002-05-08 2003-11-25 Analog Devices, Inc. Multiplying digital-to-analog converter structures that reduce signal distortion
JP4654998B2 (ja) * 2005-11-08 2011-03-23 株式会社デンソー サンプルホールド回路およびマルチプライングd/aコンバータ
JP4705858B2 (ja) * 2006-02-10 2011-06-22 Okiセミコンダクタ株式会社 アナログ・ディジタル変換回路
US7268720B1 (en) * 2006-06-30 2007-09-11 Analog Devices, Inc. Converter networks for generation of MDAC reference signals

Also Published As

Publication number Publication date
US20100156688A1 (en) 2010-06-24
US7746260B1 (en) 2010-06-29
CN101753145A (zh) 2010-06-23
CN101753145B (zh) 2012-09-26
US8031097B2 (en) 2011-10-04
US20100194614A1 (en) 2010-08-05

Similar Documents

Publication Publication Date Title
TW201025870A (en) Multiplying digital-to-analog converter
TWI543526B (zh) 用於放大輸入訊號的開關電容器放大器
TWI446139B (zh) 降低或消除參考偏壓之訊號相依調變之電路及方法
US7649486B2 (en) Flash A/D converter
US8089388B2 (en) Folding analog-to-digital converter
US20100164770A1 (en) Multi-stage comparator with offset canceling capacitor across secondary differential inputs for high-speed low-gain compare and high-gain auto-zeroing
TWI312239B (en) Analog-to-digital converting methods and devices and signal processing systems
US8907703B1 (en) Isolated high voltage sampling network
Lee et al. A 1.3 μW 0.6 V 8.7-ENOB successive approximation ADC in a 0.18 μm CMOS
Min et al. A 69 mW 10 b 80 MS/s pipelined CMOS ADC
TW201334423A (zh) 具電流不匹配校正功能之以零界交越偵測器為基礎的類比數位轉換器
US7015729B1 (en) Apparatus and method for sample-and-hold with boosted holding switch
JP4498398B2 (ja) 比較器及びこれを用いたアナログ−デジタル変換器
JP5321126B2 (ja) アナログスイッチ回路
US10476456B2 (en) Comparator having a high-speed amplifier and a low-noise amplifier
Cao et al. A 9-bit 50MS/s asynchronous SAR ADC in 28nm CMOS
US20200243152A1 (en) Circuit with capacitors and corresponding method
Bekal et al. An improved dynamic latch based comparator for 8-bit asynchronous SAR ADC
US8232904B2 (en) Folding analog-to-digital converter
Shubhanand et al. Design and simulation of a high speed CMOS comparator
US10038447B2 (en) Method of forming a semiconductor device and structure therefor
TWI335729B (zh)
TW201021432A (en) Comparator and pipelined ADC
Garrity et al. A single analog-to-digital converter that converts two separate channels (I and Q) in a broadband radio receiver
TWI713306B (zh) 用於比較器的電路和用於減少比較器中的反沖雜訊方法