TW200928011A - Manufacturing method of semiconductor integrated device - Google Patents

Manufacturing method of semiconductor integrated device Download PDF

Info

Publication number
TW200928011A
TW200928011A TW097140320A TW97140320A TW200928011A TW 200928011 A TW200928011 A TW 200928011A TW 097140320 A TW097140320 A TW 097140320A TW 97140320 A TW97140320 A TW 97140320A TW 200928011 A TW200928011 A TW 200928011A
Authority
TW
Taiwan
Prior art keywords
plating
manufacturing
cup
circuit device
semiconductor integrated
Prior art date
Application number
TW097140320A
Other languages
English (en)
Inventor
Tota Maitani
Taku Kanaoka
Original Assignee
Renesas Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Tech Corp filed Critical Renesas Tech Corp
Publication of TW200928011A publication Critical patent/TW200928011A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/039Methods of manufacturing bonding areas involving a specific sequence of method steps
    • H01L2224/03912Methods of manufacturing bonding areas involving a specific sequence of method steps the bump being used as a mask for patterning the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05553Shape in top view being rectangular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • H01L2224/05572Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/119Methods of manufacturing bump connectors involving a specific sequence of method steps
    • H01L2224/11912Methods of manufacturing bump connectors involving a specific sequence of method steps the bump being used as a mask for patterning other parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01007Nitrogen [N]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01011Sodium [Na]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01077Iridium [Ir]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/049Nitrides composed of metals from groups of the periodic table
    • H01L2924/050414th Group
    • H01L2924/05042Si3N4
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

200928011 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種半導體積體電路裝置(或半導體裝置) 之製造方法中之凸塊形成技術,尤其係關於在金凸塊形成 技術中應用而有效之技術。 '【先前技術】 .於曰本專利特開平8_311699號公報(專利文獻1}中揭示有 一技術:在對晶圓進行電鍍時,為消除電鍍臈之不均 © 對晶圓附 近之電鍍液加以攪拌。 於曰本專利特開2006-22379號公報(專利文獻2)中揭示有 一電鍍技術:在用以形成晶圓等之凸塊電極之金之電鍍 中’為提高電鍍膜厚之均勻性以及實現裝置之免維護化, 使用於鈦基材上鍍鉑有進一步塗佈有氧化銥之陽極電極。 於日本專利特開2004-197228號公報(專利文獻3)中揭示 有一下技術:在鑲嵌佈線中之銅之電鍍中,為形成無空隙 等之埋入式銅佈線,最初係以低電流進行電鍍,然後以高 ^ 電流進行電鑛。 [專利文獻1]曰本專利特開平8-311699號公報 - [專利文獻2]日本專利特開2006-22379號公報 . [專利文獻3]曰本專利特開2004-197228號公報 【發明内容】 [發明所欲解決之問題] 於LCD驅動器等之半導邀產品中’具有用以形成約 15〜20 μιη之金凸塊(Bump)電極之凸塊電鍍步驟。關於該凸 135123.doc -6 - ❹
200928011 塊電極,根據安裝上之理由,被要求高度之厚度均勻性。 因此,本發明者等比較研討各種形式之電鍍裝置的結果顯 不,於設置被處理晶圓之後,使電鍍杯反轉,在晶圓之元 件面朝上之狀態下進行電鍍之方法從氣泡及電鍍之均勻性 角度而言有利。 然而,本申凊案發明者等明確瞭解該凸塊電鍍步驟係使 用特定之電鍍液由電鍍所進行,但在量產步驟争會有以下 問題:在凸塊電極上間歇地產生突起。凸塊電極上之突起 在安裝上大障s。因此,研討其原因後明確瞭解如 下情況,即,若在處理批次期間或者晶圓處理期間,在電 鍍槽内右電鍍液乾燥’則析出物會附著於電鍍槽内。在開 始下-晶圓或批次之處理時,若在該析出物充分溶解於電 鑛液之前開始電鑛處理’則析出物會附著於晶圓上,其會 成為核’導致突起異常成長。又,明確瞭解此種析出物只 是延長電㈣所進狀通常之_,幾乎未得到改善。 本發明之目的在於提供一鍤 靠性尚的半導體積體電路 裝置之製造方法。 本發明之上述目的及其他目的與新穎的特徵藉由本說明 書之記述及附圖當可明確瞭解。 [解決問題之技術手段] 簡單說明本巾請㈣揭^之發明巾具絲性者之概要如
’本申請案發明係在金凸 藉此防止突起在金凸塊電 塊電鍍步驟開始前追加一步 極上異常成長,該步驟係針 135123.doc 200928011 對各個被處理晶圓,在讓電鎮杯正立之狀態下,—邊使電 鑛液循環,-邊授拌,從而使析出物有效地溶解、排出。 [發明之效果] 簡單說明本申請案所揭示之發0月中由具代表性者所獲得 之效果如下。 于 即,在金凸塊電鍍步驟之開始前追加一步驟,藉此防止 突起在金凸塊電極上異常成長,該步驟係針對各個被處理 晶圓,在讓電鍍杯正立之狀態下,一邊使電鍍液循環,一 邊授拌’從而使析出物有效地溶解、排出。 【實施方式】 [實施形態之概要] 首先’對本申請案所揭示之發明之代表性實施形態說明 概要。 】· 一種半導體積體電路裝置之製造方法,其包括以下步 驟· 》 (a)於晶圓之第1主面上,形成具有複數個開口部之抗蝕 劑膜; (b) 將具有上述抗蝕劑膜之上述晶圓導入具有電鍍杯之 單片式電鍍裝置内; (c) 於上述單片式電鍍裝置内,將具有上述抗蝕劑膜之上 述晶圓以上述第1主面與上述電鍍杯之電鍍槽對向之方式 裝载到上述電鍍杯中; (d) 於上述步驟之後,將電鍍液導入上述電鍍槽内; (e) 於上述步驟(d)之後,在上述電鑛槽内搜拌上述電鑛 135123.doc 200928011 液; (f) 於上述步驟(C)及(e)之後,於上述電鍍槽内在上述 第1主面之上述複數個開口部上藉由電鍍而形成金凸塊電 極; (g) 於上述步驟(f)之後,將上述晶圓從上述電鍍杯中卸 載; 此處,於上述步驟(e)與上述步驟(f)中,上述電鍍杯之 姿勢不同。 2. 於上述第〗項之半導體積體電路裝置之製造方法中, 上述步驟(d)係在上述步驟(c)之後進行。 3. 於上述第丨或2項之半導體積體電路裝置之製造方法 中,上述電鍍液為非氰系。 4. 於上述第丨至3項中任一項之半導體積體電路裝置之製 造方法中,上述步驟(e)之上述電鍍液之攪拌係在將上述晶 圓裝載到上述電鑛杯中之狀態下進行。 5·於上述第丨至4項中任一項之半導體積體電路裝置之製 造方法中’上述步驟(句及(e)係在上述晶圓之上述第1主面 朝下之狀態下進行。 6. 於上述第1至5項中任一項之半導體積體電路裝置之製 把方法中’上述步驟(e)係在上述電鍍液填滿上述電鍍槽至 接觸到上述晶圓之上述第1主面之程度之狀態下進行。 7. 於上述第丨至6項中任一項之半導體積體電路裝置之製 造方法,其中進一步包括以下步驟: (h)於上述步驟(c).及(e)之後且上述步驟(f)之前,在上述 135123.doc 200928011 電鍍杯採取與上述步驟⑺實質上相同之姿勢之狀態下,在 上述電鍍槽内攪拌上述電鍍液。 8. 於上述第7項之半導體積體電路裝置之製造方法中, 於上述步驟⑻之後,不排出上述電賴排出,而進行上 步驟(f)。 α 9. 於上述第丨至8項中任一項之半導體積體電路裝置之製 造方法中,上述步驟(f)係在上述晶圓之上述第1主面朝上 之狀態下進行。 10. 於上述第1至9項中任一項之半導體積體電路裝置之 製造方法中,上述步驟(f)係在上述電鍍液填滿上述電鍍槽 之狀態下進行。 11·在上述第1至10項中任一項之半導體積體電路裝置之 製造方法中,上述步驟(f)之電鍍係使用以氧化銥為主要成 分之陽極電極而進行。 12. 於上述第丨至丨丨項中任一項之半導體積體電路裝置之 製造方法中,上述步驟(f)包括以下子步驟: (f 1 )向上述電鍍槽供給第1電流以執行電鍍; (f2)於上述子步驟(fl)之後’供給大於上述第1電流之第2 電流以執行電鍍。 13. 於上述第丨至12項中任一項之半導體積體電路裝置之 製造方法中’上述步驟(a)之上述抗蝕劑膜之形成係藉由塗 佈而進行。 14. 於上述第丨至13項中任一項之半導體積體電路裝置之 製造方法中,上述步驟係從上述電鍍槽之上述晶 135123.doc -10- 200928011 圓附近導人上述電鑛液,同時從上述電鑛槽之底部排出, 藉此一邊使電鍍液循環一邊進行。 15. —種半導體積體電路裝置之製造方法,其包括以下 步驟: (a) 於晶圓之第1主面上,形成具有複數個開口部之抗蝕 劑膜; (b) 將具有上述抗蝕劑膜之上述晶圓導入到具有電鍍杯 之單片式電鍍裝置内; (c) 於上述單片式電鍍裝置内,將具有上述抗蝕劑膜之上 述晶圓以上述第1主面與上述電鍍杯之電鍍槽對向且朝下 之方式裝載到上述電鑛杯中; (d) 於上述步驟(c)之後,將電鍍液導入上述電鍍槽内; (e) 於上述步驟(d)之後,在上述電鍍槽内攪拌上述電鍍 液; (f) 於上述步驟(e)之後,在將上述電鍍杯反轉之狀態 下,於上述電鍍槽内,在上述第丨主面之上述複數個開口 部上藉由電鍍而形成金凸塊電極; (g) 於上述步驟(f)之後,在將上述電鍍杯再反轉而還原 之狀態下,從上述電鍍槽中排出上述電鍍液; (h) 於上述步驟(g)之後,將上述晶圓從上述電鍍杯中却 載。 16. 於上述第15項之半導體積體電路裝置之製造方法 中,上述電鍍液之導入係從上述電鍍杯之上述晶圓附近進 行’上述電鍍液之排出係從上述電鍍杯之底部進行。 135123.doc 200928011 17.於上述第15或16項之半導體積體電路裝置之製造方 法中’上述步驟(e)及(f)係從上述電鍍杯之上述晶圓附近 導入上述電鍍液,同時從上述電鍍杯之底部排出,藉此一 邊使電錢液循環一邊進行。 18·於上述第15至17項中任一項之半導體積體電路裝置 之製造方法中’進一步包括以下步驟: (i)於上述步驟(e)之後且上述步驟(f)之前,在將上述電 鍍杯反轉之狀態下,在上述電鍍槽内攪拌上述電鍍液。 19. 於上述第15至18項中任一項之半導體積體電路裝置 之製造方法中’上述步驟⑴之電鍍係使用以氧化銥為主要 成分之極電極而進行。 20. 於上述第15至19項中任一項之半導體積體電路裝置 之製造方法中’上述步驟(f)包括以下子步驟: (f 1)向上述電錢槽供給第1電流以執行電錢; (f2)於上述子步驟(f”之後,供給較上述第丨電流更大之 第2電流以執行電鍍。 21. 於上述第15至20項中任一項之半導體積體電路裝置 之製造方法申’上述電鍍液為非氰系。 22. 於上述第15至21項中任一項之半導體積體電路裝置 之製造方法中,上述步驟之上述抗蝕劑膜之形成係藉由 塗佈而進行。 23. 於上述第18至22項中任一項之半導體積體電路裝置 之製造方法中,於上述步驟⑴之後,不排出上述電鍍液, 而進行上述步驟(f)。 135123.doc 12 200928011 [本申吻案中之記栽形式、基本之用語、用法之說明] 方=中,根據需要,實施態樣之記載有時亦為 ,刀二複數個部分進行記載,但除特別明示並非 如此之清形以外,所述各部分並非相互獨立的個別部分, =疋單t例之各部分、其中一者為另一者之一部分詳細 情況或者一部分或全Αβ夕嫩# y丨 刀飞王邛之變形例。又,原則上,省略相同 部分之重複說明。另外,對於實施態樣中之各結構要素,
除特別明示並非如此之情形、理論上限定於此數目之情形 以及根據上下文而明確瞭解並非如此之情形以外,未必為 所需。 2.同樣地,於實施態樣等之記載中,關於材料、組成 等’即使1¾「由A構成之X」等,除特別明示並非如此之 情形以及根據上下文明確瞭解並非如&之情形以外,並不 排除由A以外之要素為主要構成要素之一的情形。例如, 關於成分,係指「包含以A作為主要成分之χ」等之意 思。例如,即使說「金凸塊電極」等,亦並非指純粹之 金,還包含以金為主要成分之金合金等。同樣地即使說 「矽部件」等,亦並非限定為純粹之矽,當然還包含siQe 合金或其他以石夕為主要成分之多元合金、含有其他添加物 等之部件。同樣地,即使說「氧化矽膜」,亦並非指較純 粹之非摻雜氧化石夕(Undoped Silicon Dioxide),當然還包含 FSG(Fluorosilicate Glass,氟矽酸鹽玻璃)、以 TE〇s (tetraethoxysilane,四乙氧基曱矽烷)為基質之氧化石夕 (TEOS-based silicon oxide)、SiOC(Silicon 〇xicarbide,氧 135123.doc •13- 200928011 碳化碎)或碳推雜氧化石夕(Carbon-doped Silicon oxide)或 OSG(Organosilicate glass,有機矽玻璃)、PSG(Phosphorus Silicate Glass ’ 矽酸磷玻璃)、BPSG(Borophosphosilicate Glass,摻雜硼磷的矽玻璃)等之熱氧化膜、cVD(Chemical Vapor Deposition’ 化學氣相沈積)氧化膜、SO<3(Spiri on Glass ’旋塗玻璃)、奈米二氧化矽(Nan〇_clustering Silica : NSC)等之塗佈系氧化矽、在與該等相同之部件上 導入有空孔之矽系Low-k(低介電常數)絕緣膜(多孔系絕緣 膜)、以及與以該等為主要構成要素之其他矽系絕緣膜之 複合膜等。 另外,當提及石夕氮化膜(silicon nitride)、氮化石夕膜等 時’不僅係指化學計量之物質’還包括含有若干氫或氧等 之附加成分之物質。 3·同樣地,關於圖形、位置、屬性等進行較佳之例示, 但除特別明示並非如此之情形以及根據上下文而明確瞭解 並非如此之情形以外,當然並不嚴格地限定於此。 4. 進而,當提及特定之數值、數量時,除特別明示並非 如此之情形、理論上限定於此數目之情形以及根據上下文 而明確瞭解並非如此之情形以外,亦可為超過該特定數值 之數值’還可為不滿該特定數值之數值。 5. 當提及「晶圓」時,通常係指形成於半導體積體電路 裝置(半導體裝置、電子裝置亦相同)上之單晶矽晶圓,當 然還包括外延晶圓、絕緣基板與半導體層等之複合晶圓 等。 135123.doc 14 200928011 6. 關於晶圓處理裝置,當提及裝置之「内部」時,於本 申請案中,置於晶圓端口上之晶圓盒等之晶圓搬送容器或 者連結於晶圓端口之晶圓搬運盒(foup,Front 〇pening Unified Pod ’前開式晶圓盒)等之晶圓搬送容器之内部為 該裝置之内部。另一方面’在向晶圓端口外移動或者解除 連結時,該晶圓搬送容器之内部為該裝置之「外部」。 Ο Ο 7. 關於電鍍槽之電鍍液或化學藥品(電鍍液等)之「排 出」,除根據上下文而明確瞭解並非如此之情形以外(提及 循環等時等情形)’係指使電鍵液等之液面全部或部分(主 要為大部分)下降。其原因在於’ 一般於電鍍槽中在電 鍍時等情況下是使電鍍液等循環(連續性的排出與導入), 故必須與此加以區別。又,通常與「排出」交替地進行氣 體淨化。其原因在於,要將電鍍槽内之壓力保持固定。另 一方面,除根據上下文而明確瞭解並非如此之情形以外, 「導入」係指使電鍍液等之液面全部或部分上升。再者, 具體而言,在循環狀態中,較多情況是對導入量與排出量 進行調整(包括使哪-者為零),以控制「排出」與 :」。另外,「化學藥品」不僅為水溶液等’有時亦會為純 厂 心關於諸杯之電鍍财之導人口或排出口, :鑛槽之下方」係指與裝載到電鑛杯之晶圓:向: =面或底面附近之側面。同樣當提及「電㈣之 時,係指裝載到電鍍杯之晶圓 万」 之表面)或其附近之侧面。 于向 即由於杯反轉,所以限定該 135123.doc -15· 200928011 點與有無反轉無關,以杯正立時為基準對上下進行定義。 9. 關於電鍍液等,當提及「同一組成」時,如同於各種 步驟中共用循環系統内之電鍍液等之情形般,當然包括於 該各種步驟中共用同一物質之情形。 10. 關於電鍍裝置,所謂「單片式」,係指與具備幾個電 鑛杯無關,對於單一之杯,係指一次處理1片晶圓。 [實施形態之詳細情形]
對本申請案發明之實施形態作進—步詳細敍述。於各圖 中同或者同樣之部分係以同一或類似之記號或者參照 編號來表示,原則上不作重複說明。 1.對本實㈣態之半導體積體電路裝置之製造方法中的 金凸塊電鍍處理以及對象元件之概要說明(主要為從圖1 圖4) 圖係表示本申凊案發明之一實施形態之半導體積體電 路裝置之製造方法中,金凸塊電鍍處理流程之概要之處理 方框流程圖。圖2係用以對本申請案發明之一實施形態之 半導體積體電路裝置之製造方法中,金凸塊錢處理所使 用之電鍍裝置之問題點進行說明之裝置以及元件示意剖面 圖()係正立狀態之電鑛杯24之剖面目圖2⑼係倒 立狀態(反轉狀態)之電鍍杯24之剖面圖。另一方面,圖 產(^圖2(d)係圖叫之A部分之放大示意剖面圖,係表示 太音犬起之問題之機制的剖面流程圖。根據該等圖式,對 電鍵處理之概要=Γ:Γ之製造方法中的金凸塊 說月。如圖1或圖2所示,首先將被處 135123.doc •16- 200928011 理晶圓1裝載到電鍍杯24中(晶圓裝載步驟71)。此時,成為 晶圓1之元件面la朝下(重力之方向)之狀態。如此操作之原. 因在於’析出物2比較重,故於該位置關係時,析出物2不 會附著於晶圓1之元件面la上’而是乘著從上方周邊向下 方之液流(循環流)迅速地從下方排出。 其次,填充電鍍液21直到電鍍液之上表面接觸到晶圓1 之元件面la之程度’在使電鍍液21循環之狀態下進行搜拌 以使析出物2溶解(杯清洗步驟72)。此處,並未完全填充電 鍍液21、即並未100°/❶填充(導入)之理由為,裝置構造上, 在電鍍液21之上方殘留有氣體層。因此,當電鍍液21之上 方並未殘留有氣艘層之情形時,亦可進行1 〇〇%填充。進 行清洗步驟72之必要理由為’若在析出物2附著於晶圓1之 元件面1 a、尤其是光阻劑膜12之開口部之狀態下進行金凸 塊電極15之電鍍,則電鍍會異常成長,從而出現突起3。 當清洗步驟72結束時,電鍍液之循環暫時停止,於此期間 電鑛杯24反轉(杯反轉步驟74)。電鑛杯24未必需要反轉, 但若在反轉之狀態下以進行電鍍,則因與重力之關係,故 具有使得向晶圓1上附著之氣泡減少之優點。其次,在使 電鑛杯24反轉之狀態下開始進行電鑛液之循環,則電鑛液 21會迅速地幾乎1 〇〇%填充(完全填充)。電鍍液2 1亦未必需 要完全填充,但若完全填充,則具有使氣泡減少之效果。 接著’在保持使電鑛杯24反轉之狀態,一邊使電鑛液21循 環一邊進行電鍍處理(電鍍處理步驟76)。當電鍍處理結束 時,使電鍍杯24再反轉(電鍍杯再反轉步驟77)。在電鍍杯 135123.doc 17 200928011 24再反轉之狀態下,排出電鍍液21。然後,從電鑛杯以中 卸載晶圓1 (晶圓卸載步驟78)。 圖3係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中所用之半導體積體電路裝置(半導體 裝置)之一例之晶片俯視圖。此係液晶顯示裝置即 LCD(LiqUid Crystal Display)驅動器用晶片之一例,於晶片 51上配置有電路區域5 2及其周邊之複數個凸塊電極15。 圖4係表示將本申請案發明之一實施形態之半導體積體 電路裝置之製造方法中所用的半導體積體電路裝置(半導 體裝置)安裝於液晶顯示裝置上之構造之剖面圖。如圖4所 示’在液晶顯示裝置之液晶基板55上設置有複數個 ITO(Indium Tin Oxide,氧化銦錫)電極53等之導電體外部 電極’並經由LCD驅動器用晶片51上之複數個金凸塊電極 15 與各向異性導電膜 54 即 ACF(Anisotropic Conductive
Film,各向異性導電膜)而電性連接。此時,若金凸塊電 極15之厚度存在不均’則一部分電極間連接電阻變高等之 不良情況產生之可能性會較高。 2.對本實施形態之半導體積體電路裝置之製造方法的全 體處理以及對象元件之說明(主要為從圖5至圖12) 其次’根據圖5至圖12,對本申請案發明之一實施形態 之半導體積體電路裝置之製造方法中的凸塊形成處理進行 說明。如圖5所示’在形成有複數個元件或佈線(由氧化矽 膜或各種金屬層而形成)之晶圓1之主面上,形成有例如氮 化梦等(不僅為無機系膜,亦可為有機系膜)之最終鈍化膜 135123.doc -18 - 200928011 61,在與該鋁墊62對應之部分上,設置有墊開口 63。其 次,如圖6所示,藉由濺鍍而依次形成有UBM(Under Bump Metal,凸塊下金屬)膜,例如厚度為175微米左右之鈦膜 64(下層),例如厚度為175微米左右之鈀膜65(上層)(該等 UBM材料僅為例示,並不排除其他相同之材料。例如,把 膜亦可為金膜,但若使用鈀膜,則可靠度會變得更高。另 外’與金相比,鈀之材料價格具有稍便宜之優點)。如圖7 所示,在其上,使用上述塗佈系統以及方法,形成例如厚 度為19至25微米左右(例如20微米)之正型抗蝕劑膜12。此 處所使用之抗蝕液’例如有東京應化工業股份有限公司 (Tokyo Ohka Kogyo Co.,LTD.)製的重氮萘醌酚醛系厚膜用 正型抗蝕劑’產品名稱為「PMER P-LA900PM」等。亦可 使用膜抗蝕劑來代替塗佈系抗蝕劑。如圖8所示,將抗触 劑曝光、顯影,藉此形成開口 66。如圖9所示,於開口 66 中經電鍍而埋入例如厚度為15微米左右之凸塊電極15之金 層。其次,如圖10所示,去除抗蝕劑膜12»最後,如圖11 所示,將金凸塊15作為掩膜,藉由濕式蝕刻將無需之UBM 膜選擇去除。由此,凸塊電極大致完成。 圖12係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法所使用之抗蝕劑塗佈裝置之塗佈部之立 體圖。從喷嘴67滴下之抗蝕液藉由旋轉夾頭41於晶圓1上 之高速旋轉,在特定厚度之抗蝕劑膜12上延展。 3.對本實施形態之半導體積體電路裝置之製造方法中的 金電鍍處理所使用之電鍍裝置之說明(主要為從圖13至圖 135123.doc -19- 200928011 16) 圖13係本申請案發明之一實施形態之半導體積體電路震 置之製造方法t的金凸塊電鍍處理所使用之單片式電鍍裝 置之俯視圖。根據圖13,對裝置内之晶圓〗之移動情況進 行說明。作為此處所使用之裝置,例如,可利用日本電鍍 工程有限公司(Electroplating Engineers 〇f Japan Ud )製的 300φ晶圓用全自動電鍍裝置即。如圖^所 示,電鍍裝置22係300φ晶圓用之裝置,具備放置晶圓收納 容器26即晶圓搬運盒(Foup)之裝載端口 25。藉由搬送機器 人28從設置於裝載端口 25上之晶圓收納容器%令取出被處 理晶圓1。首先將晶圓1在晶圓位置對準部27進行位置對 準,藉由搬送機器人28搬運到清洗部29,在事先處理部31 中利用化學藥品或純水對晶圓丨之元件面u進行濕式清洗 處理然後,藉由搬送機器人28搬運到位於電鑛處理部23 中之複數個電鍍杯24之其中一者上,並裝载於其中。在電 Q 鍍處理結束後,藉由搬送機器人28將晶圓1搬運到清洗及 乾燥部30(濕式清洗乾燥部),並利用化學藥品或純水進行 凊洗等之濕式清洗處理以及旋轉乾燥處理等。在乾燥處理 後’藉由搬送機器人28將晶圓1移送至原來之晶圓收納容 器26或者根據需要而移送至其他之晶圓收納容器中。 圖14係本申請案發明之一實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鍍處理所使用之單片式電鍍裝 置之電鍍槽(為容易觀察内部而將蓋去除)之俯視圖。根據 宁電錄杯24之内部構造進行說明。如圖14所示,電 135123.doc 200928011 ❹
鑛杯24具有電鍍槽38,在電錄槽以之底面上設置有陽極電 極35。該陽極電極35係在母材即鈦圓板上塗佈有氧化銦之 氧化銦電極。該電極與㈣極不同,具有不會附著有金之 優點H不需要先前所必須之定期維護。然而,與金 不會附著於電極上之優點正好相反,具有易產生含金之析 出物之缺,點。SU匕’亦會不使用氧化㈣極而選擇使用始 電極以外之陽極電極之情形。在電鍍槽38之中央部上,設 置有用以攪拌電鍍液21之攪拌器37(攪 控制為在電錢請左右旋轉…鍵槽38之=二皮 電極上,β又置有用以排出淨化氣體或電鍍液之複數個氣體 液體排出口 36(為方便作圖,並未全部顯示在電鍍槽” 之側壁之上部,遍及圓周均等地設置有用以導入淨化氣體 或電鍍液之複數個氣體液體導入口 34(為方便作圖,並未 全部顯示)。在側壁上表面之内侧上,具有用以防止液漏 之彈性體環即唇形密封件33。另一方面’在側壁上表面之 中央部上,設置有用以與晶圓丨電性連接之陰極環電極 32 ° 圖15係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中,金凸塊電鍍處理所使用之單片式電 鑛裝置之陰極電極與晶圓之元件面的導電層之接觸狀態之 放大剖面圖。根據圖15,對於向電鍍杯24中裝載晶圓i之 方法進行詳細說明。如圖15所示,使陰極環電極32接觸到 晶圓1之終端部之鈀層65 ’利用電鍍杯24之蓋42從上向下 按壓晶圓1,由此’唇形密封件33變形,將電鍍槽38密 135123.doc -21 - 200928011 封。 圖16係對本申請案發明之一實施形態之半導體積體電路 裝置之製造方法中的金凸塊電鍍處理所使用之單片式電鍍 裝置之電鍍液等之循環系統進行說明的系統框圖。根據圖 16,對該循環系統進行說明。如圖16所示,從電鍍杯以下 方之排出口所排出之電鍍液21等(化學藥品、電鍍液、氣 體等)進入到容量為200公升左右之槽4〇中。槽4〇與用以去 除異物之過濾器39形成封閉迴路系統,從而使槽4〇内之電 ❹ ㈣21始終保持潔淨之狀態。從-個電㈣巾排出之未溶 解異物被送到其他杯中時可能會產生問題,當必須使此可 能性進一步減小時,只要在各杯與槽4〇之間插入異物去除 過滤器等即可。在槽40中去隊混入氣體以及進行液溫調整 (在約攝氏50度至60度之間進行調整)。之後,電鍍液21等 藉由泵152以及切換電磁閥151,從電鍍杯24上方之導入口 返回到電鍍杯24中。循環時電鍍液之流量平均句杯例如5 ❹ 公升/分鐘左右為適當(此處,將一個電鍍杯之容量設為5公 升)另方面,淨化氣體等之導入係藉由對切換電磁閥 151實施切換而進行。氣體淨化時之氮氣流量平均勻杯例 如5公升/分鐘左右(1個大氣壓下)為適當。以上,對循環狀 1態進行了具體說明,導人或排出情況亦大致相同,根據泵 152之傳送量與排出側之流量控制機構153之調整來進行。 4’對本實施形態之半導體積體電路裝置之製造方法中的 金電鍍處理之詳細說明(主要為從圖17至囷40) 圖17係表不本申請案發明之一實施形態之半導體積體電 135123.doc -22- 200928011 路裝置之製造方法中的金凸塊電鍍處理之全體流程之方框 流程圖。圖18係表示本申請案發明之一實施形態之半導體 積體電路裝置之製造方法中的金凸塊電鍍處理之全體流程 中杯清洗步驟86(圖17)之詳細流程之方框流程圖。圖丨9係 表示本申請案發明之一實施形態之半導體積體電路裝置之 製造方法中的金凸塊電鍍處理之全體流程中事先攪拌步驟 90(圖17)之詳細流程之方框流程圖。圖2〇係表示本申請案 發明之一實施形態之半導體積體電路裝置之製造方法中的 金凸塊電鍍處理之全體流程中電鍍步驟9丨(圖丨7)之詳細流 程之方框流程圖。圖21至圖40係表示與圖17至圖2〇之各步 驟(因重複之要素之關係,亦存在與複數個步驟對應之情 形)對應的電鍍杯24之狀態之剖面圖。根據該等圖,對已 藉由一部分說明了概要的金凸塊電鍍處理之全體流程進行 詳細說明。 如圖17所不,導入到電鍍裝置之複數個晶圓丨(例如亦可 為300φ晶圓、直徑450φ以外之晶圓)在晶圓搬運盒内等待 (晶圓搬運盒内等待步驟81)。之後,讓晶圓丨進行位置對準 (位置對準步驟82),進行晶圓表面處理(晶圓表面處理步驟 83)。接著,如圖21所示,將晶圓!導入到電鑛杯抑(杯内 導入步驟84,圖17)。再者,在電鍍杯24之下端部(底部) 上,設置有用以將來自複數個排出口 36之電鍍液等聚集並 向循環系統傳送之下端排出管44。其次,如圖22所示’,從 上部側面導入口 34(放置在電鍍杯上之晶圓之附近所設置 的電鍵液導人π)開料人電賴(電㈣或清洗液之導入 135123.doc •23- 200928011 步驟85 ’圓17)。進而’如圖23所示,電鑛液以之液面上 升。此時氣體之一部分與電鍍液21之一部分一 &通過下端 排出管44排出。此處,清洗用之化學藥品與電鍍用之電鍍 :使用相同物質。其原因在於,藉此會使得處理穩定 尚,裝置結構變得簡單。然而,只要可溶解含金之析出 物貝!可用作清洗用之化學藥品。因此,作為清洗用之化 學藥品(清洗用化學藥品),若使用電鍍液本身,則可確保 處理穩疋隹’且具有裝置結構亦變得簡單之優點。然而, I據需要’亦可使用改變了 ^干組成之清洗用化學藥品, 以謀求清洗條件之最佳化。 又,此處使用具有較少環境問題之非氰系電鍍液即亞硫 酸金系之電鍍液(主要成分為亞硫酸金鈉、乙二胺、無機 酸鹽 '其他微量添加物之水溶液)作為電鑛液。例如有日 本電鍵工程有限公司製的「Micr〇five Au⑽麵基本液」 等又右對環境進行充分之考慮,當然亦可使用氰系電 鍍液。 p 由此如圖24所示,當電鍍槽38大致被電鍍液21(清洗 、或化學藥)填滿時,維持原樣地成為電鍍液循環狀態 (電鑛液循環子步驟1〇1,圖18),並開始杯清洗步驟以(圖 17)。該電鍍液循環子步驟1〇1起初例如為⑽秒左右,於兩 個週期後,例如達到1秒左右。接著,如圖25所示,在從 上部侧面導入口 34導入電鑛液、且從下端排出管44排出之 循褒狀I、下’藉由攪拌器37之逆時針旋轉來進行電鑛液21 之授拌(逆時針旋轉授拌子步驟1〇2,圖18)。於此時刻未 135123.doc -24- 200928011 施加用以電鍍之電流。攪拌器37之旋轉速度例如為5〇 左右。又’旋轉時間例如為29秒左右。之後,授拌器]?之 逆時針旋轉停止,返回到循環狀態(電鍍液循環子步驟 103)。該時間例如為i秒左右。如圖27所示,授拌器”順 時針旋轉而進行電鍍液2 i之攪拌(順時針旋轉攪拌子步驟 104,圖18)。攪拌器37之旋轉速度例如為5〇 rpm左右。另 外’旋轉時間例如為29秒左右。之後,如圖丨8所示,根據 需要’重複進行從電鍍液循環子步驟1〇1到順時針旋轉擾 拌子步驟104所組成之清洗週期106〇該重複次數通常較理 想的是5次到1〇次左右。於此重複週期之後,如圖“所 示,進入用以使清洗步驟結束之電鍍液循環子步驟1〇5(圖 1 8)。該時間例如為60秒左右。 當杯清洗結束時,電鍍液之循環停止,轉至其次的杯反 轉步驟88(圖17)。即,如圖29所示,杯反轉18〇度(倒立狀 態)。再者’亦可於循環狀態下使杯反轉。然而,裝置構 成可能會變得複雜。在杯反轉之狀態下,如圖3〇所示,從 上部側面導入口 34(如以上所說明’若根據杯之正立、倒 立情形而變更名稱則會混亂,因此關於導入口及排出口, 與重力之方向無關,使杯之打開端為「上方」)導入電鍵 液21,並再次開始電鍍液之循環。此時,杯内部之氣體被 電鍍液21上頂’有秩序地從下端排出管44(係指杯之底 部,由於處於倒立狀態,故通常意義上係指上方)排出(電 鍍液完全填充)’從而氣泡殘留之可能性降低。藉此如 圖30所示,電鍍液21完全填充(100%填充)後,維持原樣地 135123.doc -25- 200928011 進入到用以使電鍍液21充分混合之事先攪拌步驟9〇(圖π) 之電鍍液循環子步驟111(圖19)。此處,用以電鍍之電流尚 未流通。接著,如圖31所示,攪拌器37逆時針旋轉,對電 鍍液21進行攪拌(逆時針旋轉攪拌子步驟112,圖19)。授拌 器37之旋轉速度例如為50 rpm左右。又,旋轉時間例如為 29秒左右。當攪拌器37停止時,如圖32所示,進入到循環 ' 子步驟113(圖19)。該時間例如為1秒左右。其次,如圖33 所不’攪拌器37順時針旋轉,對電鍍液2丨進行攪拌(順時 © 針旋轉攪拌子步驟114,圖19卜攪拌器37之旋轉速度例如 為50 rpm左右。又,旋轉時間例如為29秒左右。之後,當 攪拌器37再次停止時,如圖34所示,進入到電鍍步驟 91(圖17)之循環子步驟121(圖2〇)。該時間例如為】秒左 右。 如圖20所示’電錢步驟91(圖ι7)分為第1階段之低電流 電鍍週期136(例如施加直流電壓5伏特、電流〇2安培)與第 〇 2階段之尚電流電鍍週期137(例如施加直流電壓5伏特、電 机0.7女培)。將此稱為「兩階段電鍍處理」。其原因在於, 右從最初開始迅速地進行高電流電鍍,則可能會產生氣 • ⑨°再者,本實施形態中,係在晶圓面朝上之狀態下進行 . 冑錢處自’因此從最初開始t泡之混入(外部氣泡)就極 ^ 兩階段電鑛處理,亦可降低來自液體内部之氣泡 (内P氣泡)之產生。例如,若共計進行15微米左右之電 鍍、,則較理想的是’在低電流電鍍週期中進行例如〇 5 '米到1微米左右之電鍍。再者,若時間充裕,亦可進一 135123.doc -26 - 200928011 步延長。 繼續循環子步驟121(圖20),如圖31所示,攪拌器37逆 時針旋轉,對電鍍液21進行攪拌(逆時針旋轉攪拌子步驟 122,圖20)。此時施加有低電流之電鍍電流(此處首先施加 電鍍電流)。攪拌器37之旋轉速度例如為12〇 rpm左右。 又,旋轉時間例如為59秒左右。之後,當攪拌器37停止 時,如圖32所示,進入到循環子步驟123(圖2〇)。此時電鍍 電流被切斷。該時間例如為丨秒左右。其次,如圖33所 示,攪拌器3 7順時針旋轉,對電鍍液2〗進行攪拌(順時針 旋轉攪拌子步驟124,圖20)。此時施加有低電流之電鍍電 流》攪拌器37之旋轉速度例如為12〇 rpm左右。又,旋轉 時間例如為59秒左右《如圖2〇所示,該低電流電鍍週期 136可根據需要而重複。重複次數例如2次到6次左右較適 當。 當低電流電鍍週期136結束時,如圖34所示,攪拌器37 再次停止,進入到高電流電鍍週期137(圖2〇)之電鍍液循環 子步驟131(圖20)。此時電鍍電流被切斷。該時間例如為1 秒左右。其次,如圖31所示,攪拌器37逆時針旋轉,對電 鍍液21進行攪拌(逆時針旋轉攪拌子步驟132,圖2〇)。此時 施加有高電流之電鍍電流。攪拌器37之旋轉速度例如為 120 rpm左右。又,旋轉時間例如為59秒左右。之後,當 攪拌器37停止時,如圖32所示,進入到循環子步驟133(圖 20)。此時電鍍電流被切斷。該時間例如為丄秒左右。其 次,如圖33所示,攪拌器37順時針旋轉,對電鍍液21進行 135123.doc -27- 200928011 = =㈣4,_)。料施加有高電 規拜器37之旋轉速度例 右。又,旋轉時間例如為59^ 士 為120 —左 流電鍍週期137根據尊’、7 。如圖20所示,該高電 ❹ 右之厚度重複。若全部電鑛為15微米左 時,若電鑛電流^欠數例如1〇次到15次左右較適當。此 束,如圖34所干1 Y斷、授样器37停止,則電鑛週期結 如為6〇秒左/^ 循環子步驟135(圖2G)。該時間例 調整之_ M於各電鑛週期之最終週期,因電鑛厚度 °之關係,亦可於週期中途結束。 接著’如圖35所示,電鑛液21之循環亦停止。此處,如 =所示’電錢杯Μ再次反轉後返回到正立狀態(杯再反 '驟92 g 17)。之後’如圖37所示電鑛液21從下端 排出管44排出。將杯再反轉而成為正立狀態以進行電鍍 液之排出’其原因在於’從上向下流出電鑛液,因而異物 等不會附著於晶圓上’而是從杯之底部迅速地排出。電鍍 液2丨減少之部分,對應於從上部侧面導入口 34向電鍍槽“ 供給氮氣(電鍍液排出步驟93,圖17卜進而如圖38所示, 從電鑛槽38完全排出電鍍液21。隨後,如圖39所示,從上 部側面導入口 34向電鍍槽38供給氮氣,並從下端排出管44 排出,由此進行將電鍍槽38内部之環境氣體進行置換的氮 淨化步驟94(圖17)。最後,打開電鍍杯24之蓋42,取出晶 圓1(晶圓取出步驟95,圖17)。 5.對其他處理或裝置構成之說明 本實施形態中採用了將電錢杯反轉來進行電鍍之形式之 135123.doc -28- 200928011 裝置’亦可採用不使杯反轉而是保持晶圓面朝下之狀態進 打電鍵之形式。此時,只需跳過圖1之杯反轉步驟74與杯 再反轉步驟77(圖17中,為杯反轉步驟⑽及杯再反轉步驟 92)即’在清洗與正式電鑛步驟中使電鍵杯之姿勢(空 門中之朝肖gp ’晶圓之元件面之朝向)最適合於各個步 驟(其結果為,於該等步驟中,電鑛杯之姿勢不同),由此 可實現高可靠性且平坦性高的凸塊電鑛。電鑛杯之姿勢僅 例不有正立與倒立,當然根據需要,亦可採用稍傾斜之姿 勢。 另外’已對將進行電錄處理之產品晶圓i放置(或裝載) 於電鑛杯24上來進行圖!之杯清洗步驟72之—例進行了說 明’但亦可不放置晶圓1 ’而是僅關閉蓋42,或者放置虛 擬晶圓來代替產品晶圓i而進行杯清洗步驟Μ。不放置產 阳圓1之方法,有時亦存在—優點,即’在此期間可對 產品晶圓進行其他處理等。再者,即便使用產品晶^, 只要充分留意處理順序或時間分料,則可使生產量等實 質上不下降而進行處理。在將產品晶圓1裝載到電錄杯Μ 之狀態下進行清洗,具有處料㈣利之優點。 此外,無需進行圖17之事先㈣步驟9G,此在電錄特性 之穩定化方面有效。 6.總結 、上根據實施形態,以形成金凸塊時之電鍵處理為例 對由本發明者所研製之發明進行了具體說明,當然本發明 、不阳疋於此,在不脫離其主旨之範圍内可進行各種變 135123.doc -29- 200928011 更。 例如,在形成金以外之桿錫凸塊、銀凸塊等時,當然亦 可同樣應用。X’並非限定於形成凸塊,當然在處理材料 時亦可廣泛應用。 又,在本實施形態中,已對在抗蝕劑膜上設置開口、並 對該開口進行電鍍之處理進行了說明,當然亦可如銅鑲嵌 處理(或銀鑲嵌處理)般應用於如下處理:不使用抗蝕劑膜 等’在晶圓之大致整個面上電鍍金屬膜。 進而,在上述實施形態中,主要採用容易確保高平坦性 之杯反轉型(晶圓面朝上型)之電鑛裝置為例進行了具體說 明,當然本發明並非限定於此,在當前廣泛使用的不使杯 反轉之晶圓面朝下型之電鍍裝置中,亦可大致維持原樣地 應用。 【圖式簡單說明】 圖1係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中’金凸塊電鍍處理流程之概要之處理 方框流程圖》 圖2(a)〜圖2(d)係用以對本申請案發明之一實施形態之半 導體積體電路裝置之製造方法中,金凸塊電鍍處理所使用 之電鑛裝置之問題點進行說明之裝置以及元件示意剖面 圖。 圖3係表示本申請案發明之一實施形態之半導體積艎電 路裝置之製造方法中所用的半導體積體電路裝置(半導體 裝置)之一例之晶片俯視圖。 135123.doc 200928011 圖4係表示將本申請案發明之一實施形態之半導體積體 電路裝置之製造方法中所用的半導體積體電路裝置(半導 體裝置)安裝於液晶顯示裝置上之構造之剖面圖。 圖5係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的凸塊形成處理前之元件構造之示意 剖面圖。 圖6係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的UBM(Under Bump Metal)形成步驟 之元件構造之示意剖面圖。 圖7係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的光阻劑塗佈步驟結束後之元件構造 之示意剖面圖。 圖8係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的光阻劑顯影步驟結束後之元件構造 之示意剖面圖。 圖9係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的電鍍步驟結束後之元件構造之示意 剖面圖。 圖10係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的抗蝕劑去除步驟結束後之元件構造 之示意剖面圖。 圖π係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的UBM蝕刻步驟結束後之元件構造之 示意剖面圖。 135123.doc -31· 200928011 圖12係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法所使用的抗蝕劑塗佈裝置之塗佈部之立 體圖。 圖13係本申請案發明之一實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鍍處理所使用之單片式電鍍裝 置之俯視圖。 圖14係本申請案發明之一實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鍍處理所使用之單片式電鍍裝 置之電鍍槽(為容易觀察内部而將蓋去除)之俯視圖。 圖15係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中,金凸塊電鍍處理所使用之單片式電 鐘裝置之陰極電極與晶圓之元件面的導電層之接觸狀態之 放大剖面圖。 圖16係對本申請案發明之一實施形態之半導體積體電路 裝置之製造方法中的金凸塊電鍍處理所使用之單片式電鑛 裝置之電鑛液等之循環系統進行說明的系統框圖。 圖17係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的金凸塊電鍍處理之全體流程之方框 流程圖。 圖18係表示本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的金凸塊電鍍處理之全體流程中杯清 洗步驟之詳細流程之方框流程圖。 圖19係表不本申請案發明之一實施形態之半導體積體電 路裝置之製造方法中的金凸塊電鍍處理之全體流程中事先 135123.doc •32· 200928011 授拌步驟之詳細流程之方框流程圖。 圖20係表示本中請案發明之—實施形態之半導體積體電 路裝置之製造方法中的金凸塊電鑛處理之全體流程中電锻 步驟之詳細流程之方框流程圖。 ®係本中4案發明之—實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鑛處理中晶圓裝载時之電鑛杯 •剖面圖。 圖22係本申請案發明之一實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鍵處理中開始導入用以清洗之 電鍍液時之電鍍杯剖面圖。 圖23係本巾請案發明之—實施形態之半導體積體電路裝 置之製造方法中的金凸塊電錄處理中導入用以清洗之電鑛 液之中途之電錄杯剖面圖。 圖24係本中請案發明之—實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鑛處理中導入用以清洗之電鍵 ❹液結束時之電鍍杯剖面圖。 圖25係本中請案發明之—實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鑛處理中進行用以清洗之逆時 - 針攪拌時之電鍍杯剖面圖。
® 26係本巾請案發明之—實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鑛處理中進行用以清洗之電鑛 液循環時(旋轉切換時)之電鍍杯剖面圖。 X 圖27係本中請案發明之—實施形態之半導體積體電路裝 置之製仏方法中的金凸塊電鑛處理中進行用以清洗之順時 135123.doc •33· 200928011 針攪拌時之電鍍杯剖面圖。 圖係本中μ案發明之—實施形態之半導體積體電路裝 置之製k方法中的金凸塊電錢處理中用以進行清洗之電鍵 液循環時(清洗結束時)之電鍍杯剖面圖。 圖2=本中4案發明之__實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鑛處理中用以進行電鑛(包括 事先擾掉)之電錢杯反轉時之電鍍杯剖面圖。 ®30係本申請案發明之—實施形態之半導體積體電路裝 置之裝U方去中的金凸塊電鑛處理中用以進行電鑛(包括 事先攪拌)之電鍍液完全填充時之電鍍杯剖面圖。 圖31係本申凊案發明之一實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鍍處理中用以進行電鍍(包括 事先攪拌)之逆時針攪拌時之電鍍杯剖面圖。 圖32係本申請案發明之一實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鍍處理中用以進行電鍍(包括 φ 事先授拌)之電錄液循環時(旋轉切換時)之電鑛杯剖面圖。 圖33係本申請案發明之一實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鍵處理中用以進行電鑛(包括 事先擾拌)之順時針授拌時之電鑛杯剖面圖。 . 圖34係本申請案發明之一實施形態之半導體積體電路裝 置之製造方法中的金凸塊電鍍處理中用以進行電鍍(包括 事先攪拌)之電鍍液循環時(電鍍或事先攪拌結束時;)之電鍍 杯剖面圖。 圖3 5係本申請案發明之一實施形態之半導體積體電路裝 135123.doc -34- 200928011 置之製造方法中的金凸塊電錢處理之電錢結束時,電锻液 循環時之電鍍杯剖面圖。 圖係本中清案發明之—實施形態之半導體積體電路裝 製每方法中的金凸塊電鍍處理之電錢結束後,電鍛杯 再反轉時之電锻杯剖面圖。 圖7係本申研案發明之一實施形態之半導體積體電路裝 置之製造方法中的金凸地雷缺金μ .L 凸塊電鍍處理之電鍍結束後,電鍍液 ^出中途之電錄杯剖面圖。 圖8係本申蜎案發明之一實施形態之半導體積體電路裝 製k方法中的金凸塊電鍍處理之電鍛結束後,電锻液 排出中途之電鍍杯剖面圖。 圖係本U案發明之—實施形態之半導體積體電路裝 置之製造方法中的今Λ袖带地占 + 金凸塊電鍍處理之電鍍結束後,氣體淨 化時之電鑛杯剖面圖。 ❹ 置,=本申叫案發明之—實施形態之半導體積體電路裝 製每方法中的金凸塊電鑛處理之電鍛結束後,晶圓卸 戰時之電鑛杯剖面圖。 【主要元件符號說明】 晶圓 U 晶圓之第1主面(元件面) 2 析出物 12 抗蝕劑臈 15 金凸塊電極 電錢液(化學藥品) 135l23.doc -35- 200928011 22 24 38 單片式電 電鍍杯 電鍍槽
135123.doc

Claims (1)

  1. 200928011 十、申請專利範圍: 1. 一種半導體積體電路裝置之製造方法,其包括以下步 驟: Ο)於晶圓之第1主面上,形成具有複數個開口部之抗 蝕劑膜; (b)將具有上述抗蝕劑膜之上述晶圓導入具有電錢杯之 單片式電鍍裝置内; (C)於上述單片式電鍍裝置内,將具有上述抗蝕劑膜之 ® 上述晶圓以上述第1主面與上述電鑛杯之電鍍槽對向之 方式裝載到上述電鑛杯中; (d) 於上述步驟(b)之後’將電鍍液導入上述電鍍槽 内; (e) 於上述步驟(d)之後’在上述電鍍槽内授拌上述電 鍍液; (f) 於上述步驟(c)及(e)之後’於上述電錢槽内,在上 述第1主面之上述複數個開口部上藉由電鑛而形成金凸 塊電極; (g) 於上述步驟(f)之後,將上述晶圓從上述電鍍杯中卸 載; 此處’於上述步驟(e)與上述步驟(f)中,上述電鍍杯之 姿勢不同。 2. 如請求項丨之半導體積體電路裝置之製造方法,其中上 述步驟(d)係在上述步驟(c)之後進行。 3. 如請求項1之半導體積體電路裝置之製造方法,其中上 135123.doc 200928011 述電鑛液為非氰系。 4_如請求項2之半導體積體電路裝置之製造方法,其中上 述步驟(e)之上述電鍍液之攪拌係在將上述晶圓裝載到上 述電鍍杯之狀態下進行。 5. 如請求項4之半導體積體電路裝置之製造方法,其中上 述步驟(d)及(e)係在上述晶圓之上述第丨主面朝下之狀態 下進行。 6. 如請求項5之半導體積體電路裝置之製造方法,其中上 述步驟(e)係在上述電鍍液填滿上述電鍍槽至接觸到上述 晶圓之上述第1主面之程度之狀態下進行。 7. 如請求項1之半導體積體電路裝置之製造方法,其中進 一步包括以下步驟: (h)於上述步驟(c)及(e)之後且上述步驟(f)之前,在上 述電鍍杯採取與上述步驟(f)實質上相同之姿勢之狀態 下,在上述電鍍槽内攪拌上述電鍍液。 8. 如請求項7之半導體積體電路裝置之製造方法,其中於 上述步驟(h)之後,不排出上述電鍍液排出,而進行上述 步驟(f)。 9,如請求項1之半導體積體電路裝置之製造方法,其中上 述步驟(f)係在上述晶圓之上述第1主面朝上之狀熊下進 行。 10.如請求項1之半導體積體電路裝置之製造方法,其中上 述步驟(f)係在上述電鍍液填滿上述電鍍槽之狀態5進 行0 135123.doc 200928011 11. 如請求項1之半導體積體電路裝置之製造方法,其中上 述步驟(f)之電錢係使用以氧化銥為主要成分之陽極電極 進行。 12. 如請求項1之半導體積體電路裝置之製造方法,其中上 述步驟(f)包括以下子步驟: (Π)向上述電鍍槽供給第1電流以執行電鑛; • (f2)於上述子步驟(Π)之後,供給較上述第丨電流更大 之第2電流以執行電鍍。 © 13.如請求項1之半導體積體電路裝置之製造方法,其中上 述步驟(a)之上述抗蝕劑膜之形成係藉由塗佈而進行。 14, 如請求項丨之半導體積體電路裝置之製造方法,其中上 述步驟(e)及(f)係從上述電鍍槽之上述晶圓附近導入上述 電鍍液’同時從上述電鍍槽之底部排出,藉此一邊使電 鍍液循環一邊進行。 15. —種半導體積體電路裝置之製造方法,其包括以下步 驟: ❹ (a)於晶圓之第1主面上,形成具有複數個開口部之抗 钱劑膜; • (b)將具有上述抗蝕劑膜之上述晶圓導入具有電鑛杯之 . 單片式電鍍裝置内; (c) 於上述單片式電錄裝置内’將具有上述抗餘劑膜之 上述晶圓以上述第1主面與上述電鍍杯之電鍍槽對向且 朝下之方式裝載到上述電鍍杯中; (d) 於上述步驟(c)之後,將電鍍液導入上述電鍍槽 135123.doc 200928011 内; (e) 於上述步驟(d)之後,在上述電鍍槽内攪拌上述電 鍍液; (f) 於上述步驟(e)之後,在將上述電鍍杯反轉之狀態 下’於上述電鍍槽内,在上述第1主面之上述複數個開 口部上藉由電鍍而形成金凸塊電極; (g) 於上述步驟(f)之後,在將上述電鍍杯再反轉而還原 之狀態下,從上述電鍍槽中排出上述電鍍液; ❹ 16. 17. ❹ 18. 19. (h) 於上述步驟(g)之後,將上述晶圓從上述電鍍杯中 卸載。 如請求項15之半導體積體電路裝置之製造方法,其中上 述電鍍液之導入係從上述電鍍杯之上述晶圓附近進行, 上述電鑛液之排出係從上述電鍍杯之底部進行。 如請求項15之半導體積體電路裝置之製造方法,其中上 述步驟(e)及(f)係從上述電鍍杯之上述晶圓附近導入上述 電鍍液’同時從上述電鍍杯之底部排出,藉此一邊使電 鍵液循環一邊進行。 如請求項15之半導體積體電路裝置之製造方法,其中進 一步包括以下步驟: ⑴於上述步驟(e)之後且上述步驟⑺之前,在將上述電 鍍杯反轉之狀態下,在上述電鍍槽内攪拌上述電鍍液。 如請求項15之半導體積鱧電路裝置之製造方法,其中上 述步驟⑴之電鑛係使用以氧化銀為主要成分之陽極電極 而進行。 135123.doc 200928011 20.如請求項15之半導體積體電路裝置之製造方法,其中上 述步驟(f)包括以下子步驟: (Π)向上述電鍍槽供給第1電流以執行電鍍; (f2)於上述子步驟(fl)之後,供給較上述第1電流更大 之第2電流以執行電鍍。
    135123.doc
TW097140320A 2007-11-02 2008-10-21 Manufacturing method of semiconductor integrated device TW200928011A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007285969A JP5134339B2 (ja) 2007-11-02 2007-11-02 半導体集積回路装置の製造方法

Publications (1)

Publication Number Publication Date
TW200928011A true TW200928011A (en) 2009-07-01

Family

ID=40588512

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097140320A TW200928011A (en) 2007-11-02 2008-10-21 Manufacturing method of semiconductor integrated device

Country Status (4)

Country Link
US (1) US8029660B2 (zh)
JP (1) JP5134339B2 (zh)
CN (1) CN101425471A (zh)
TW (1) TW200928011A (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5442400B2 (ja) 2009-11-13 2014-03-12 ルネサスエレクトロニクス株式会社 半導体集積回路装置の製造方法
CN101771104B (zh) * 2009-12-30 2011-08-31 中国电子科技集团公司第二研究所 硅太阳能电池片电极电镀喷杯
US9221081B1 (en) 2011-08-01 2015-12-29 Novellus Systems, Inc. Automated cleaning of wafer plating assembly
US9228270B2 (en) 2011-08-15 2016-01-05 Novellus Systems, Inc. Lipseals and contact elements for semiconductor electroplating apparatuses
US10066311B2 (en) 2011-08-15 2018-09-04 Lam Research Corporation Multi-contact lipseals and associated electroplating methods
US9988734B2 (en) 2011-08-15 2018-06-05 Lam Research Corporation Lipseals and contact elements for semiconductor electroplating apparatuses
SG10201608038VA (en) 2012-03-28 2016-11-29 Novellus Systems Inc Methods and apparatuses for cleaning electroplating substrate holders
US9476139B2 (en) 2012-03-30 2016-10-25 Novellus Systems, Inc. Cleaning electroplating substrate holders using reverse current deplating
US9746427B2 (en) 2013-02-15 2017-08-29 Novellus Systems, Inc. Detection of plating on wafer holding apparatus
US10416092B2 (en) 2013-02-15 2019-09-17 Lam Research Corporation Remote detection of plating on wafer holding apparatus
CN103668373B (zh) * 2014-01-03 2016-06-08 深圳顺络电子股份有限公司 旋转电镀机及其自动卸料装置
JP6362337B2 (ja) * 2014-01-21 2018-07-25 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US10053793B2 (en) 2015-07-09 2018-08-21 Lam Research Corporation Integrated elastomeric lipseal and cup bottom for reducing wafer sticking
CN113556882B (zh) * 2020-04-23 2022-08-16 鹏鼎控股(深圳)股份有限公司 透明电路板的制作方法以及透明电路板
CN117791297A (zh) * 2023-12-26 2024-03-29 武汉敏芯半导体股份有限公司 半导体激光器的电极的制备方法及电极

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2935649B2 (ja) 1995-05-18 1999-08-16 株式会社荏原製作所 電気メッキ装置の攪拌方法
US7556722B2 (en) * 1996-11-22 2009-07-07 Metzger Hubert F Electroplating apparatus
JP3513130B2 (ja) * 2001-10-11 2004-03-31 日本エレクトロプレイテイング・エンジニヤース株式会社 メッキ装置及びメッキ方法
US6875333B2 (en) * 2002-02-14 2005-04-05 Electroplating Engineers Of Japan Limited Plating apparatus for wafer
JP4307300B2 (ja) 2004-03-17 2009-08-05 株式会社荏原製作所 微細孔および/または微細溝を有する基材の孔埋めめっき方法
JP2006022379A (ja) 2004-07-08 2006-01-26 Electroplating Eng Of Japan Co 電解めっき装置
KR100819557B1 (ko) * 2006-08-17 2008-04-07 삼성전자주식회사 금속 식각용액, 이를 이용하는 금속 식각방법 및 이를이용하는 반도체 제품의 제조방법

Also Published As

Publication number Publication date
US20090117730A1 (en) 2009-05-07
CN101425471A (zh) 2009-05-06
JP5134339B2 (ja) 2013-01-30
JP2009114476A (ja) 2009-05-28
US8029660B2 (en) 2011-10-04

Similar Documents

Publication Publication Date Title
TW200928011A (en) Manufacturing method of semiconductor integrated device
JP5442400B2 (ja) 半導体集積回路装置の製造方法
TWI474436B (zh) 直通矽穿孔之填充製程
US20060081461A1 (en) Electroless plating apparatus and method
US6341998B1 (en) Integrated circuit (IC) plating deposition system and method
TW565895B (en) Apparatus and method for electroless plating
TW200302295A (en) Electroless deposition apparatus
US20090139870A1 (en) Plating apparatus and plating method
CA2385468C (en) Integrated circuit plating using highly-complexed copper plating baths
US6913680B1 (en) Method of application of electrical biasing to enhance metal deposition
US20040152303A1 (en) Copper bath composition for electroless and/or electrolytic filling of vias and trenches for integrated circuit fabrication
US20060199381A1 (en) Electro-chemical deposition apparatus and method of preventing cavities in an ecd copper film
JP5281831B2 (ja) 導電材料構造体の形成方法
TW544744B (en) Semiconductor device and method for manufacturing the same
JP2005048209A (ja) 無電解メッキ方法、無電解メッキ装置、半導体装置の製造方法及びその製造装置
JP4367587B2 (ja) 洗浄方法
EP1243672A1 (en) Plating device and plating method
TWI265216B (en) Multi-chemistry plating system
JP2013207207A (ja) 基板液処理装置及び基板液処理方法
TW543091B (en) Electroless-plating solution and semiconductor device
TW200906499A (en) Method and apparatus for wafer electroless plating
TWI276151B (en) Method and apparatus for electrochemical plating semiconductor wafers
JP2003147537A (ja) めっき装置及びめっき方法
JP2009054635A (ja) 基板処理装置および基板処理方法
US8206785B2 (en) Cap metal forming method