TW200421226A - Electronic device and fabrication method thereof - Google Patents

Electronic device and fabrication method thereof Download PDF

Info

Publication number
TW200421226A
TW200421226A TW092134226A TW92134226A TW200421226A TW 200421226 A TW200421226 A TW 200421226A TW 092134226 A TW092134226 A TW 092134226A TW 92134226 A TW92134226 A TW 92134226A TW 200421226 A TW200421226 A TW 200421226A
Authority
TW
Taiwan
Prior art keywords
electronic device
semiconductor wafers
scope
semiconductor wafer
patent application
Prior art date
Application number
TW092134226A
Other languages
English (en)
Other versions
TWI245245B (en
Inventor
Akira Nakajima
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW200421226A publication Critical patent/TW200421226A/zh
Application granted granted Critical
Publication of TWI245245B publication Critical patent/TWI245245B/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

200421226 (1) 玖、發明說明 【發明所屬之技術領域】 本發明係關於電子裝置及其製造方法。 【先前技術】 在電激發光顯示器或液晶面板之類的電子裝置中使用 主動矩陣驅動方式時,係於各畫素設置動作元件(發光元 件或者液晶元件),和驅動此用之電路(開關等)。另外 ,藉由薄膜電晶體以構成開關之情形也爲所周知。但是, 薄膜電晶體卻難於獲得如形成在積體電路晶片之電晶體般 的特性。如此,習知上便難於獲得特性優異之電路基板。 【發明內容】 本發明之目的在於提供:具有優異特性之電路基板的 電子裝置及其製造方法。 (1 )關於本發明之電子裝置,係具有:至少一部份 係藉由不重疊排列而相互被固定,能達成不同機能之多數 種類的半導體晶片所構成的電路基板;及 形成在上述電路基板的上方之多數的動作元件。如依 據本發明,藉由半導體晶片以構成電路基板的至少一部份 ,混合搭載有達成不同機能之半導體晶片故,可以獲得具 有優異特性的電路基板之電子裝置。 (2 )在此電子裝置中’ 上述多數種類的半導體晶片係包含:成群之第1半導 -4 - (2) 200421226 體晶片;及成群之第2半導體晶片’ 上述第1半導體晶片係具有驅動上述多數的動作元件 之第1電路, 上述第2半導體晶片係具有控制上述第1電路用的第2 電路。 (3 )於此電子裝置中, 上述第1半導體晶片係排列爲多數行、多數列,
在個別列中另外排列某1個上述第2半導體晶片。 (4)在此電子裝置中., 上述第1半導體晶片之上述第1電路可分別藉由排列爲 相同列之上述第2半導體晶片的上述第2電路所控制。 (5 )在此電子裝置中, 至少其中1個上述第1半導體晶片可具有放大所被輸入 的訊號而予以輸出之緩衝器。 (6 )在此電子裝置中,
在上述電路基板和上述多數的動作元件之間可另外具 有配線層。 (7 )在此電子裝置中, 上述配線層係具有··不相互交叉之多數的第1配線; 及不相互交叉έ多數的第2配線, 上述第1以及第2配線可立體交叉而形成爲格子狀。 (8 )在此電子裝置中, 可在上述第1以及第2配線分別施加在上述第丨半導體 晶片中所使用的電壓中之電位差最大的2個電壓之其中某 (3) 200421226 一電壓。 (9)在此電子裝置中, 上述多數的動作元件係由:配置在個別之上述第1半 導體晶片的外側的第1動作元件;及配置爲與某一個上述 第1半導體晶片重疊之第2動作元件所形成,. 個別之上述第1半導體晶片也可具有:配置在其周緣 部,而與上述第1動作元件電性連接的第1接觸部;及配置 在除了上述周緣部的中央部,而與上述第2動作元件電性 連接之第2接觸部。 (1〇)在此電子裝置中, 個別之上述第2動作元件也可配置爲與某一個之上述 第2接觸部重疊。 (1 1 )在此電子裝置中, 個別之上述動作元件也可具有多數之發光色的發光層 之其中1個。 (12)關於本發明之電子裝置之製造方法,係包含: 不重疊地排列達成不同機能之多數種類的半導體晶片,藉 由樹脂予以相互固定,以構成電路基板的至少一部份,及 在上述電路基板的上方形成多數的動作元件。如依據 本發明,藉由半導體晶片以構成電路基板的至少一部份, 混合搭載有達成不同機能之半導體晶片故,可以獲得具有 優異特性的電路基板之電子裝置。 【實施方式】 ¥
-6- (4) (4)200421226 &下’參考圖面以說明本發明之實施形態。第i圖係 _ M SI於本發明之實施形態的電子裝置圖。電子裝置可爲 ft (例如,顯示面板)等之光電裝置或記憶裝置。 第1圖所示之電子裝置係有機EL(Electroluminescence:電 激發光)裝置(例如,有機EL面板)。電子裝置係具有電 路基板1。 第2A圖係顯示電路基板圖,第2B圖係第2A圖之 IIB_nB線剖面圖。電路基板1的至少其中一部份係藉由多 數的半導體晶片1 0所構成。多數的半導體晶片1 〇係排列爲 不重疊。也可在半導體晶片〗〇的表面形成鈍化膜。多數的 半導體晶片10係相互被固定著。該固定可藉由樹脂(或者 接著劑)爲之。至少在相鄰之半導體晶片1 0間形成固定部 1 4 °固定部1 4可形成爲包圍全部的半導體晶片1 0。固定部 14的表面可與半導體晶片1〇的表面成爲同一平面,也可形 成有段差。固定部1 4也可以絕緣體形成。 多數的半導體晶片1 0也可以多數行多數列(或者矩陣 狀)而排列。半導體晶片1 0也可在形成有與外部電性連接 用之部份(例如,第1〜第4接觸部21〜24 )的面形成鈍化 膜。另外,與外部電性連接用的部份也可全部形成在相同 面。 多數的半導體晶片1 0可分類爲多數的種類,因應種類 而達成不同之機能。多數種類之半導體晶片10可包含:成 群之第1半導體晶片11,和成群之第2半導體晶片1 2。第i 半導體晶片11也可排列爲多數行多數列。可在第1半導體 -7 - (5) (5)200421226 晶片1 1之個別列進而排列某一個第2半導體晶片1 2。 第1半導體晶片1 1也可具有驅動多數的動作元件之第1 電路16 (參考第9圖)。第2半導體晶片12也可具有控制第 1電路16用之第2電路18(參考第9圖)。成列之第1半導體 晶片1 1的第1電路1 6可分別藉由排列於同列之第2半導體晶 片12的第2電路1 8所控制。 第3圖係以第2 A圖所示電路基板之一點虛線所包圍部 份的放大圖。在第3圖顯示第1半導體晶片11。第1半導體 晶片11也可具有配置於其周緣部而與第1動作元件64 (參 考第7圖)電性連接之第1接觸部2 1。第1半導體晶片1 1也 可具有配置在中央部(除了周緣部份)而與第2動作元件 66 (參考第7圖)電性連接之第2接觸部22。第1以及第2接 觸部21、22之至少其中一方可爲接觸孔。 第1半導體晶片11也可另外具有第3以及第4接觸部23 、24之至少其中一者。可在第3以及第4接觸部23、24個別 施加在第I半導體晶片11所使用的電壓中最大電位差的2個 電壓(例如,電源電壓以及接地電壓)之其中一方。第3 以及第4接觸部23、24之至少其中一方也可形成爲比第}以 及第2接觸部21、22大(例如,直徑或者寬度變大)。另 外,第2半導體晶片12也可具有第3以及第4接觸部23、24 〇 如第1圖所示般,電子裝置係具有至少由1層(在本實 施形態中爲多數層)所形成之配線層2。配線層2係形成在 電路基板1上。配線層2係形成在電路基板1和多數的動作 (6) (6)2p0421226 元件50之間。 第4圖〜第5圖係分別由下依序說明配線層的構造圖。 第4圖係顯示配線層的最下層之圖。配線層2的最下層係含 配線圖案3 0。配線圖案3 〇係形成在半導體晶片1 〇 (第1以 及第2半導體晶片1 1、;[ 2 )以及固定部丨4上。配線圖案3 〇 係具有多數的配線3 2。各配線3 2係電性連接於某一第1接 觸部21,延伸至某一第丨動作元件64(參考第7圖)之下方 位置。配線圖案30係具有多數的配線34。配線34係可在成 爲行列之半導體晶片1 0中,於某一列中,電性連接相鄰之 第1半導體晶片11或者第1以及第2半導體晶片11、12。配 線圖案3 0係具有不相互交叉(例如,平行延伸)之多數的 第1配線3 6、3 8。第1配線3 6、3 8可避開半導體晶片1 0 (例 如,第1以及第2半導體晶片11、1 2 )而形成。第1配線36 、3 8也可形成在固定部1 4上。第1配線3 6、3 8係交互配置 (參考第6圖)。第1配線36、38係可介由其他層的配線而 電性連接於第1以及第2半導體晶片1 1、1 2。第1配線3 6、 3 8也可以形成爲具有比其他配線32、34還大的寬度。 如第5圖所示般,在配線圖案30上形成絕緣層40。在 絕緣層40上形成多數的第2配線42、44。第2配線42、44係 形成爲相互不交叉(例如,平行延伸)。第2配線42、44 係交互配置(參考第6圖)。第2配線42、44也可形成爲具 有比其他配線還大的寬度。第2配線42、44也可形成爲通 過半導體晶片1 〇 (例如,第1以及第2半導體晶片1 1、] 2 ) 上。第1以及第2配線36' 38' 42、44也可立體交叉而形成 (7) (7)200421226 爲格子狀(參考第6圖)。 第6圖係說明第1以及第2配線36、38、42 ' 44之連接 狀態圖。在1條第1配線3 6和1條第1配線3 8分別施加例如在 半導體晶片1 〇所使用的電壓中最大電位差的2個電壓(例 如’電源電壓以及接地電壓)之其中一者。另外,多數的 第1配線36係介由第2配線42而相互電性連接。因此,多數 的第1配線36係成爲相同電位。另外,多數的第1配線3 8係 介由第2配線44而相互電性連接。多數的第1配線38係成爲 相同電位。如第5圖所示般,第2配線42、44分別電性連接 於第3以及第4接觸部23、24。另外,第2配線42、44分別 電性連接於第1配線3 6、3 8。 如依據本實施形態,由於具有上述之配線構造故,形 成對於半導體晶片1 0之電壓的多數輸入路徑。因此,可降 低阻抗,可對於任何一個半導體晶片1 0施加均勻的電壓。 如第5圖所示般,在絕緣層40上形成配線46。配線46 可與某一配線3 4電性連接。配線4 6、3 4可行成爲立體交叉 。配線46係在成爲行列之第1半導體晶片1 1中,在某一行 中,電性連接相鄰之第1半導體晶片1 1。 如第1圖所示般,電子裝置係具有多數的動作元件5 0 。動作元件5 0係形成在電路基板1之上方而成。多數的動 作元件5 0係具有多數的發光色(例如,紅、綠、藍)之多 數的發光層52。構成發光層52之材料係爲聚合物系材料或 者低分子系材料或者複合使用兩者之材料的其中一種。發 光層52係藉由通以電流而發光。發光層52可因應發光色, (8) (8)200421226 而發光效率有所不同。 動作元件50也可具有第1以及第2緩衝層54、56之至少 其中一方。第1緩衝層54可爲使對於發光層52之電洞植入 穩定化之電洞植入層,也可具有電洞植入層。第1緩衝層 54也可具有電洞輸送層。電洞輸送層可設置在發光層5 2和 電洞植入層之間。第2緩衝層5 6可爲使對於發光層5 2之電 子植入穩定化之電子植入層,也可具有電子植入層。第2 緩衝層56也可具有電子輸送層。電子輸送層可設置在發光 層5 2和電子植入層之間。相鄰之動作元件5 0係藉由堤5 8而 被區分(電性絕緣)。 電子裝置係具有多數的第1電極60。個別之第1電極60 係用於對某一動作元件50供給電能。第1電極60也可與動 作元件5 0 (例如,第1緩衝層5 4 (例如電洞植入層))接 觸。第1電極60也可與第1配線34電性連接。電子裝置係具 有多數或者1個第2電極62。第2電極62係對於動作元件50 供給電能用。第2電極62也可與動作元件50 (例如,第2緩 衝層5 6 (例如電子植入層))接觸。第2電極62係具有與 第1電極60相面對之部份。第2電極62也可佩至於第1電極 60之上方。 第7圖係說明動作元件之排列圖。多數的動作元件5 0 係由··配置在第1半導體晶片1 1的外側之第1動作元件64, 和與第1半導體晶片11重疊配置之第2動作元件66所形成。 第1動作元件64係與配線32電性連接。第1動作元件64係配 置爲與由第1接觸部2 1延伸出來之配線3 2重疊。第2動作元 -11 - (9) (9)200421226 件6 6係與某一個第2接觸部2 2電性連接。第2動作元件6 6也 可配置爲與某一個第2接觸部22重疊。藉此,可使第2接觸 部2 2和第2動作元件6 6之距離變短,能夠減少壓降。動作 元件5 0的至少其中一部份在因水分或者氧氣等而容易劣化 時,可藉由密封構件84以保護動作元件50。 第8圖以及第9圖係說明關於本實施形態之電子裝置的 動作電路圖。如第8圖所示般,在成群之第1半導體晶片11 之列進而排列1個第2半導體晶片12。藉由1個之第2半導 體晶片1 2,與此同列之第1半導體晶片1 1受到控制,藉由 第1半導體晶片11而驅動動作元件50。第1以及第2半導體 晶片1 1、1 2係由第1配線3 6、3 8而獲得電源。 第9圖係說明第1以及第2半導體晶片之動作電路圖。 第1半導體晶片11係具有第1電路16,第2半導體晶片12係 具有第2電路18。第1以及第2電路16、18之構造(元件的 連接狀態)係如第9圖所示,省略其說明。在本實施形態 中,將第1配線3 8連接於低電位(例如,接地電位),將 第1配線3 6連接於比其高之高電位。在配線(訊號線)3 4 流通電流Idata。電流Idata係因應供給動作元件50之電流 的訊號。在配線(掃描線)34輸入選擇訊號。選擇訊號係 高電位之Η訊號或者低電位之L訊號。 在程式期間,例如對於第1配線36供應電壓 Vdd,對 於配線(訊號線)34流通電流Idata。另外,在程式期間, 對於配線(掃描線)34輸入Η訊號,開關元件70、72變 成導通(ON ),開關元件76變成關閉(OFF )。而且由第 -12- (10) (10)200421226 1配線36通過開關元件74、76而對於配線(訊號線)34流 通電流Idata時,貝(J開關元件74的控制電壓(開關元件74 爲MOS電晶體時,爲閘極電壓)成爲對應電流idata之値 ,因應該控制電壓之電荷則被儲存在電容器7 8中。 在動作期間(例如發光期間),於配線(掃描線)3 4 輸入L訊號,開關元件70、72變成OFF,開關元件76變成 ON。而且,藉由因應在程式期間儲存在電容器7 8之電荷 的控制電壓(開關元件74爲MOS電晶體時,爲閘極電壓 ),開關元件74受到控制(例如,ON ),因應控制電壓 之電流由第1配線36通過開關元件74、76而流經動作元件 50。另外,第1電路16係設置在每一個動作元件50。 也可以至少一個第1半導體晶片1 1具有放大所被輸入 的訊號而予以輸出之緩衝器8 0。例如,在傳送訊號(例如 ,選擇訊號或時脈訊號等)之配線34電性連接緩衝器8〇, 將所放大的輸入訊號進而藉由別的配線3 4而輸出給其他的 第1半導體晶片1 1。如依據此,則可避免訊號的延遲或遲 鈍等之劣化。 在關於本實施形態之電子裝置之製造方法中,係不重 疊地排列達成不同機能之多數種類的半導體晶片1 〇 (例如 ,第1以及第2半導體晶片1 1、1 2 )。將這些半導體晶片i 〇 例如藉由樹脂等予以相互固定,以構成電路基板1的至少 一部份。在電路基板1的上方形成多數的動作元件5 0。 在本實施形態中,雖說明將本發明使用於顯示裝置之 例子,但是,本發明也可以使用在其他的電子裝置。例如 -13- (11) (11)200421226 ’作爲動作元件可排列發光元件以及受光元件而實現平面 型影像感測器(其應用例爲平面型複製裝置)。可由發光 元件交互或者同時發出R、G、B之3原色的光,藉由受光 元件,因應其強度而將各波長之光轉換爲電氣訊號。處理 電氣訊號,可再現原來的影像。或者可以利用 MEMS(Micro Electro Mechanical Systems:微電子電機系 統)技術,將微致動器當成動作元件予以排列。藉此,可 以構成觸控型顯示器、揚聲器、面陣列天線等。 第1 〇圖係顯示作爲具有關於本發明之實施形態的電子 裝置之電子機器之筆記型個人電腦1 000,第11圖係顯示行 動電話2 0 0 0。 本發明並不限定於上述實施形態,可有種種變形之可 能。例如,本發明可包含:與在實施形態說明的構造實質 上相同的構造(例如,機能、方法以及結果爲相同的構造 ’或者目的以及結果爲相同的構造)。另外,本發明包含 置換非在實施形態說明之構造的本質部份之構造。另外, 本發明包含可以達成與實施形態說明之構造相同的作用和 效果之構造,或者達成相同目的之構造。另外,本發明包 含在實施形態說明之構造附加周知技術的構造。 【圖式簡單說明】 第1圖係說明關於本發明之實施形態的電子裝置圖。 弟2A圖係說明電子裝置的電路基板圖’第2B圖係第 2A圖之ΠΒ-ΙΙΒ線剖面圖。 (12)200421226 第3圖係顯示第1半導體晶片以及其周邊部圖。 第4圖係說明配線層圖。 第5圖係說明配線層圖。 第6圖係說明配線層的連接狀態圖。 第7圖係說明動作元件之排列圖。 第8圖係說明電子裝置之動作的電路圖。 第9圖係說明電子裝置之動作的電路圖。
第1 〇圖係顯示關於本發明之實施形態的電子機器圖。 第1 1圖係顯示關於本發明之實施形態的電子機器圖。 [圖號說明] 1 :電路基板 2 :配線層
1 0 :半導體晶片 1 1 :第1半導體晶片 12 :第2半導體晶片 1 6 :第1電路 1 8 :第2電路 2 1 :第1接觸部 22 :第2接觸部 3 6、3 8 :第1配線 42、44 :第2配線 5 0 :動作元件 -15-

Claims (1)

  1. (1) (1)200421226 拾、申請專利範圍 1.一種電子裝置,其特徵爲具有: 至少一部份係藉由不重疊排列而相互被固定,能達成 不同機能之多數種類的半導體晶片所構成的電路基板;及 形成在上述電路基板的上方之多數的動作元件。 2 ·如申請專利範圍第1項記載之電子裝置,其中,上 述多數種類的半導體晶片係包含:成群之第1半導體晶片 :及成群之第2半導體晶片, 上述第1半導體晶片係具有驅動上述多數的動作元件 之第1電路, 上述第2半導體晶片係具有控制上述第丨電路用的第2 電路。 3 ·如申請專利範圍第2項記載之電子裝置,其中,上 述第1半導體晶片係排列爲多數行、多數列, 在個別列中另外排列某1個上述第2半導體晶片。 4 ·如申請專利範圍第3項記載之電子裝置,其中,上 述第1半導體晶片之上述第1電路係分別藉由排列爲相同列 之上述第2半導體晶片的上述第2電路所控制。 5 ·如申請專利範圍第2項至第4項中任一項所記載之電 子裝置,其中,至少其中1個上述第1半導體晶片係具有放 大所被輸入的訊號而予以輸出之緩衝器。 6·如申請專利範圍第1項至第4項中任一項所記載之電 子裝置,其中,在上述電路基板和上述多數的動作元件之 間另外具有配線層。 -16- (2) (2)200421226 7 ·如申請專利範圍第6項記載之電子裝置,其中,上 述配線層係具有:不相互交叉之多數的第1配線;及不相 互交叉之多數的第2配線, 上述第1以及第2配線係立體交叉而形成爲格子狀。 8 ·如申請專利範圍第7項記載之電子裝置,其中,可 在上述第1以及第2配線分別施加在上述第〗半導體晶片中 所使用的電壓中之電位差最大的2個電壓之其中某一電壓 〇 9·如申請專利範圍第1項至第4項中任一項所記載之電 子裝置’其中,上述多數的動作元件係由··配置在個別之 上述第1半導體晶片的外側的第1動作元件;及配置爲與某 一個上述第1半導體晶片重疊之第2動作元件所形成, 個別之上述第1半導體晶片係具有:配置在其周緣部 ,而與上述第1動作元件電性連接的第1接觸部;及配置在 除了上述周緣部的中央部,而與上述第2動作元件電性連 接之第2接觸部。 1 〇 ·如申g靑專利範圍第9項記載之電子裝置,其中,個 別之上述第2動作元件係配置爲與某一個之上述第2接觸部 重疊。 1 1 ·如申請專利範圍第i項至第4項中任一項所記載之 電子裝置,其中,個別之上述動作元件係具有多數之發光 色的發光層之其中1種。 12·—種電子裝置之製造方法,其特徵爲包含: 不重疊地排列達成不同機能之多數種類的半導體晶片 -17- (3) 200421226 ,藉由樹脂予以相互固定,以構成電路基板的至少一部份 ,及 在上述電路基板的上方形成多數的動作元件。 -18-
TW092134226A 2002-12-05 2003-12-04 Electronic device and fabrication method thereof TWI245245B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002353338A JP2004184797A (ja) 2002-12-05 2002-12-05 電子装置及びその製造方法並びに電子機器

Publications (2)

Publication Number Publication Date
TW200421226A true TW200421226A (en) 2004-10-16
TWI245245B TWI245245B (en) 2005-12-11

Family

ID=32754642

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092134226A TWI245245B (en) 2002-12-05 2003-12-04 Electronic device and fabrication method thereof

Country Status (5)

Country Link
US (1) US6967410B2 (zh)
JP (1) JP2004184797A (zh)
KR (1) KR100690569B1 (zh)
CN (1) CN1303688C (zh)
TW (1) TWI245245B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4207683B2 (ja) 2003-06-27 2009-01-14 カシオ計算機株式会社 El表示装置
US8599118B2 (en) * 2011-02-16 2013-12-03 Global Oled Technology Llc Chiplet display with electrode connectors

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2532496B2 (ja) * 1987-08-07 1996-09-11 松下電器産業株式会社 半導体装置の実装方法
JP3123616B2 (ja) * 1991-10-09 2001-01-15 キヤノン株式会社 液晶表示装置の実装方法
DE69325216T2 (de) * 1992-09-08 1999-12-09 Seiko Epson Corp Flüssigkristallanzeigevorrichtung, Vorrichtung und Verfahren zum Montieren von Halbleiterelementen und elektronisches Druckgerät
JP3648741B2 (ja) * 1994-09-16 2005-05-18 セイコーエプソン株式会社 液晶表示装置,その実装構造,及び電子機器
US5841193A (en) * 1996-05-20 1998-11-24 Epic Technologies, Inc. Single chip modules, repairable multichip modules, and methods of fabrication thereof
US6127203A (en) * 1996-08-30 2000-10-03 Drs Technologies, Inc. Thermoplastic mounting of a semiconductor die to a substrate having a mismatched coefficient of thermal expansion
US6525414B2 (en) * 1997-09-16 2003-02-25 Matsushita Electric Industrial Co., Ltd. Semiconductor device including a wiring board and semiconductor elements mounted thereon
JP3406207B2 (ja) * 1997-11-12 2003-05-12 シャープ株式会社 表示用トランジスタアレイパネルの形成方法
JP3398721B2 (ja) * 1999-05-20 2003-04-21 アムコー テクノロジー コリア インコーポレーティド 半導体パッケージ及びその製造方法
JP2001217411A (ja) * 2000-02-04 2001-08-10 Sharp Corp 電子部品およびその製造方法
JP4360015B2 (ja) * 2000-03-17 2009-11-11 セイコーエプソン株式会社 有機el表示体の製造方法、半導体素子の配置方法、半導体装置の製造方法
JP2002244576A (ja) * 2001-02-21 2002-08-30 Sony Corp 表示装置の製造方法、表示装置及び液晶表示装置
JP3840921B2 (ja) * 2001-06-13 2006-11-01 株式会社デンソー プリント基板のおよびその製造方法
JP4120223B2 (ja) * 2002-01-16 2008-07-16 ソニー株式会社 電子部品の製造方法、これを用いた画像表示装置
US6610455B1 (en) * 2002-01-30 2003-08-26 Eastman Kodak Company Making electroluminscent display devices
JP2003248436A (ja) * 2002-02-27 2003-09-05 Ishikawa Seisakusho Ltd 大画面平面ディスプレイ装置並びにその製造方法及び製造装置

Also Published As

Publication number Publication date
JP2004184797A (ja) 2004-07-02
TWI245245B (en) 2005-12-11
KR100690569B1 (ko) 2007-03-09
CN1504978A (zh) 2004-06-16
KR20040049260A (ko) 2004-06-11
US6967410B2 (en) 2005-11-22
US20040150115A1 (en) 2004-08-05
CN1303688C (zh) 2007-03-07

Similar Documents

Publication Publication Date Title
US11665933B2 (en) Power and data routing structures for organic light-emitting diode displays
US9492993B2 (en) Chiplet display with multiple passive-matrix controllers
JP4073107B2 (ja) アクティブ型el表示装置
US7170504B2 (en) Display apparatus where voltage supply region and control circuit therein are stacked
KR101741717B1 (ko) 다수의 패시브-매트릭스 컨트롤러들을 갖는 칩렛 디스플레이
JP2020516947A (ja) Led−oledハイブリッド自己発光ディスプレイ
WO2015151796A1 (ja) 実装基板および電子機器
US11749180B2 (en) Local active matrix architecture
US7119370B2 (en) Electro-optical device, method of manufacturing the same, and electronic instrument
TW201123141A (en) Electroluminescence device
JP2004184531A (ja) マトリクス基板、電子装置、電気光学装置及び電子機器
TWI245245B (en) Electronic device and fabrication method thereof
KR20240018716A (ko) 표시 장치
JP2004272215A (ja) 電気光学装置及びその製造方法並びに電子機器
US8975832B2 (en) Stacked, non-inverted dielectrically isolated, organic light emitting diode display formed on a silicon-on-insulator based substrate and method of same
JP2008152291A (ja) 電気光学装置及び電子機器
US11942034B2 (en) Pixel driver redundancy schemes
CN116234385A (zh) 显示基板及显示装置
CN117795412A (zh) 显示基板及显示装置
CN115206993A (zh) 一种显示装置
JP2004253241A (ja) 電気光学装置及びその製造方法並びに電子機器
JP2008015547A (ja) 電気光学装置及び電子機器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees