TH4674EX - วงจรรักษาเสถียรภาพของความถี่ในระบบดิจิตอลเฟสล็อคลูป - Google Patents
วงจรรักษาเสถียรภาพของความถี่ในระบบดิจิตอลเฟสล็อคลูปInfo
- Publication number
- TH4674EX TH4674EX TH8701000158A TH8701000158A TH4674EX TH 4674E X TH4674E X TH 4674EX TH 8701000158 A TH8701000158 A TH 8701000158A TH 8701000158 A TH8701000158 A TH 8701000158A TH 4674E X TH4674E X TH 4674EX
- Authority
- TH
- Thailand
- Prior art keywords
- signal
- phase
- locked
- digital
- loop
- Prior art date
Links
Abstract
เครื่องรับทีวีแบบดิจิตอลจะประกอบด้วยระบบเฟสล็อคลูปส่วนที่หนึ่งซึ่งจะให้สัญญาณนาฬิกาที่ถูกแซมปลิ้ง(sampling)ซึ่งจะล็อคกับส่วนของสัญญาณซิงค์ของเส้นสแกนตามแนวนอนของสัญยาณประกอบวีดีโอเฟสล็อคลูปแบบดิจิตอลส่วนที่สองจะถูกป้อนสัญญาณนาฬิกาด้วยสัญญาณนาฬิกาซัมปลิ้งและจะให้สัญญาณดิจิตอลที่มีเฟสเครื่องรับทีวีแบบดิจิตอลจะประกอบด้วยระบบเฟสล็อคลูปส่วนที่หนึ่งซึ่งจะให้สัญญาณนาฬิกาที่ถูกแซมปลิ้ง(sampling)ซึ่งจะล็อคกับส่วนของสัญญาณซิงค์ของ เส้นสแกนตามแนวนอนของสัญยาณประกอบวีดีโอเฟสล็อคลูปแบบดิจิตอลส่วนที่สองจะถูกป้อนสัญญาณนาฬิกาด้วยสัญญาณนาฬิกาซัมปลิ้งและจะให้สัญญาณดิจิตอลที่มีเฟสล็อคกับสัญญาณเบิสท์สีสัญญาณดิจิตอลนี้ถูกใช้เป็นเสมือนสัญญาณสับแคร์เรียร์ที่ถูกสร้างขึ้นใหม่เพื่อซิงค์(กำหนดความร้อนกัน)การคีโมดูเลทส่วนของโครมิแนนซ์ของสัญญาณประกอบวีดีโอในสัญญาณความต่างสีIและ(อักษรเคมี)เพื่อชดเชยการเปลี่ยนแปลงความถี่ของสัญญาณซับแคร์เรียร์ที่ถูกสร้างขึ้นใหม่ซึ่งเกิดจากการเปลี่ยน แปลงความถี่ของสัญญาณนาฬิกาที่ล็อคกับเส้นสแกนดิจิตอลเฟสล็อคลูปส่วนที่สามจะให้สัญญาณเอาท์พุทที่มีเฟสล็อคกับเฟสของสัญญาณอ้างอิงที่ได้จากออสซิเลเตอร์ที่ถูกควบคุมด้วยแร่คริสตอลสัญญาณควบคุมจากเฟสล็อคลูปส่วนที่สามจะถูกป้อนไปยังเฟสล็อคลูปส่วนที่สองเพื่อชดเชยการเปลี่ยนแปลงความถี่ของสัญญาณซัมแคร์เรียร์ที่ถูกสร้างขึ้นใหม่ได้อย่างมั่นคงซึ่งการเปลี่ยนแปลงความถี่ดังกล่าวถูกเหนี่ยวนำมาจากสัญญาณนาฬิกา
Claims (1)
1.วงจรที่รวมถึงแหล่งกำเนิดของสัญญาณนาฬิกา,ความถี่ขณะหนึ่งซึ่งเปลี่ยนแปลงไปตามความถี่ของนาฬิกาที่ระบุไว้อย่างแน่นอน,และดิจิตอลซิเลเตอร์ตัวแรกที่ตอบสนองต่อสัญญาณนาฬิกาดังกล่าวและตอบสนองต่อสัญญาณควบคุมความถี่ส่วนที่หนึ่งเพื่อให้ได้สัญญาณเอาท์พุทที่มีความถี่ที่ถูกกำหนดค่าไว้ก่อนซึ่งการเปลี่ยนแปลงความถี่ของสัญญาณนาฬิกาดังกล่าวจะเป็นสาเหตุให้เกิดการเปลี่ยนแปลงความถี่ของสัญญาณเอาท์พุทดังกล่าวที่ตรงกัน,วงจรสำหรับกำจัดการเปลี่ยนแปลงความ ถี่ของสัญญาณเอาท์พุทดังกล่าวประกอบด้วย ส่วนส
Publications (3)
Publication Number | Publication Date |
---|---|
TH4674A TH4674A (th) | 1988-02-01 |
TH4674EX true TH4674EX (th) | 1988-02-01 |
TH4792B TH4792B (th) | 1995-09-14 |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870009555A (ko) | 위상고정루프 안정화 회로 | |
DE3788448D1 (de) | Stabilisierungsschaltung für eine digitale Phasenregelschleife. | |
KR920005502A (ko) | 디지탈 위상 고정루프 | |
FI883670A0 (fi) | Kellosignaalin generointijärjestelmä | |
ES2120877A1 (es) | Circuito y metodo de sincronizacion de fase para un bucle de enganche de fase. | |
KR870011755A (ko) | 위상 고정 루프 시스템 | |
US3578902A (en) | Apparatus for synchronized generation of a signal from a composite color video signal subjected to signal perturbations | |
GB1186907A (en) | Improvements in or relating to Colour Television Receivers | |
TH4674EX (th) | วงจรรักษาเสถียรภาพของความถี่ในระบบดิจิตอลเฟสล็อคลูป | |
JPH0720249B2 (ja) | Pll回路 | |
KR890004218B1 (ko) | 동기형 영상신호 검파회로 | |
TH10393EX (th) | วงจรรักษาเสถียรภาพของความถี่ในระบบเฟสล็อคลูป | |
GB1509958A (en) | Control circuit for controlling the resting frequency of a frequency-modulated colour television sub-carrier | |
KR910006488B1 (ko) | 클럭시그널을 발생시키기 위한 회로배열 | |
MY115925A (en) | Phase lock loop with selectable response | |
US4677459A (en) | Reference signal generator | |
JPH10304392A (ja) | 映像信号処理回路 | |
JP2508863B2 (ja) | ペデスタルクランプ回路 | |
KR830001120B1 (ko) | 텔레비전 수상기 | |
JPH0382291A (ja) | 位相同期装置 | |
JPS63158976A (ja) | 垂直同期信号検出回路 | |
JPS6157126A (ja) | 位相同期原子発振器 | |
JPS62108695A (ja) | カラ−テレビカメラの外部同期結合方式 | |
JPS60142638A (ja) | 同一周波数での信号向け、特に信号復調器向けのデジタル式位相同期装置 | |
JPS6489771A (en) | Channel searching circuit |