SU978356A1 - Redundancy counting device - Google Patents

Redundancy counting device Download PDF

Info

Publication number
SU978356A1
SU978356A1 SU813295415A SU3295415A SU978356A1 SU 978356 A1 SU978356 A1 SU 978356A1 SU 813295415 A SU813295415 A SU 813295415A SU 3295415 A SU3295415 A SU 3295415A SU 978356 A1 SU978356 A1 SU 978356A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
backup
channel
Prior art date
Application number
SU813295415A
Other languages
Russian (ru)
Inventor
Изя Иосифович Нисенбойм
Михаил Иосифович Пархоменко
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU813295415A priority Critical patent/SU978356A1/en
Application granted granted Critical
Publication of SU978356A1 publication Critical patent/SU978356A1/en

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

(5) СЧЕТНОЕ PEv3EPBMPOBAHHOE УСТРОЙСТВО(5) COUNTDOWN PEv3EPBMPOBAHHOE DEVICE

1one

Изобретение относитс  к импульсной технике и может быть использовано в устройствах цифровой и измерительной техники, в частности в устройствах отсчета временных интервалов,The invention relates to a pulse technique and can be used in devices of digital and measuring equipment, in particular in devices for measuring time intervals,

Известно счетное резервированное устройство, содержащее в каждом канале триггерные счетчики и мажоритарные органы, входы которых подключены параллельно выходам счатчиков, пр мые 1ШХОДЫ соединены сj -входами, а инвертированные выходы - с К-входами k -триггеров каждого счетчика lj.A countable redundant device is known, which contains in each channel trigger meters and majority organs, whose inputs are connected in parallel with the outputs of the sychts, direct 1 PASSES connected to the j-inputs, and inverted outputs to the K-inputs of the k-trigger of each counter lj.

Недостаток этого счетного резервированного устройства состоит в том, что при увеличении разр дности резко возрастает объем оборудовани , поскольку число мажоритарнь1х элементов каждого канала равно числу разр дов, а так как веро тность их отказов при этом возрастает, это приводит к снижению надежности.The disadvantage of this countable redundant device is that as the bit increases, the amount of equipment increases dramatically, since the number of major elements of each channel is equal to the number of bits, and since the probability of their failure increases, this leads to a decrease in reliability.

Известно также счетное резервированное устройство, содержаи1ее резервIt is also known countable redundant device, containing a reserve

ные каналы, каждый из которых содержит счетчик, элеглент сравнени  кодов, мажоритарный элемент и коммутирующий элемент, первый и второй входы которого соединены соответственно с входом данного резервного канала и выходом элемента сравнени  кодов, первый вход которого соединен с выходом мажоритарного элемента данного резервного канала, i-и вход мажоритарного Each channel contains a counter, an element comparison comparison code, a major element and a switching element, the first and second inputs of which are connected respectively to the input of this backup channel and the output of the code comparison element, the first input of which is connected to the output of the majority element of this backup channel, i -and input major

10 элемента каждого резервного канала соединен с вторым входом элемента сравнени  кодов 1-го резервного канала , а выход коммутирующего элемента соединен с входом сметчика 2.The 10 elements of each backup channel are connected to the second input of the comparison element codes of the 1st backup channel, and the output of the switching element is connected to the input of the estimator 2.

ЦC

Недостатком описанного счетного резервированного устройства  вл етс  относительно низка  достоверность функционировани .The disadvantage of the countable backup device described is the relatively low reliability of operation.

2020

Цель изобретени  - повышение достоверности функционировани .The purpose of the invention is to increase the reliability of the operation.

Claims (2)

Поставленна  цель достигаетс  тем, что в счетное резервированное устроиство , содержащее резервные каналы , каждый из которых содержит счетчик , элемент сравнени  кодов, мажори тарный элемент и коммутирующий элемент , первый и второй входы которого соединены соответственно с входом данного резервного канала и выходом элемента сравнени  кодов, первый вхо которого соединен с выходом мажорита ного элемента данного резервного канала , i-и вход мажоритарного элемента каждого резервного канала соединен с вторым входом элемента сравнени  кодов i-ro резервного канала, а выход коммутирующего элемента соединен с входом счетчика, введен рас пределитель импульсов, а в каждый ре зервный канал - инвертор и мультиплексор , адресные входы которого соединены с выходами распределител , вход которого соединен с тактовым входом, который соединен с первым дополнительным входом коммутирующего элемента данного резервного канала, второй дополнительный вход которого соединен с выходом инвертора, вход к торого соединен с выходом элемента сравнени  кодов, второй вход которого соединен с выходом мультиплексора , информационные входы которого соединены с выходами счетчика. о На фиг. 1 да.на структурна  электрическа  схема одного канала счетного резервированного устройства; на фиг. 2 временные диаграммы функ ционировани  устройства. Счетное резервированное устройство содержит резервные каналы 1 и распределитель 2 импульсов. Каждый резервный канал содержит коммутирующий элемент 3 инвертор , счетчик 5 мультиплексор 6, мажоритарный элемент 7 и элемент 8 сравнени  кодов. Первый и второй входы коммутирующего элемента 3 соединены соответственно с входом 9 данного резервного канала 1 и выходом элемента 8 сравнени  кодов, первый вход которого соединен с выходом мажоритарного элемента 7 t данного резервного канала 1, i-и вхо мажоритарного элемента 7 каждого резервного канала соединен с вторым выходом элемента сравнени  кодов 1-го резервного канала, а выход коммутирующего элемента 3 соединен с .входом счетчика 5. адресные входы мультиплексора 6 соединены с выхода;ми распределител  2, вход которого соединен с тактовым входом.10, которыи соединен с первым дополнительным входом коммутирующего элемента 3 данного резервного канала, второй дополнительный вход которого соединен с выходом инвертора.4, вход которого соединен с выходом элемента 8 сравнени  кодов, второй вход которого соединен с выходом мультиплексора 6, информационные входы которого соединены с выходами счетчика 5На фиг. 2 представлены сигналы 11 на входе 9 сигналы 12 высокой частоты на входе 10, сигналы 13-15 на выходах счетчика 5 сигналы 16 на входе мультиплексора 6, сигналы 17 на выходе элемента 8 сравнени  кодов, сигналы 18 на выходе коммутирующего элемента, сигналы 1Э на выходе мажоритарного элемента 7, сфазированные сигналы 20-22 на выходе счетчика 5, сигналы 23 на выходе мультиплексора 6 при синхронности функционировани  резервных каналов, сигналы 2i на выходе элемента сравнени  кодов при синхронности функционировани  резервных , каналов, сигналы 25 на выходе коммутирующего элемента 3 при синхронности функционировани  резервных каналов. Устройство работает следующим образом . В исходном состо нии разр ды счет чика 5 могут находитьс  в произвольном состо нии. Предположим, что они наход тс  в нулевом состо нии, за исключением второго разр да в сбившемс  канале, и сравнение начинаетс  не с второго разр да. Тогда на выходе элемента 8 сравнени  кодов присутствует высокий потенциал, который открывает первую И коммутирующего элемента 2ИИЛИ 3. По информации с входа 9 добавл етс  единица в счетчик 5. На выходе распределител  2 импульсов вырабатываетс  сигнал, управл ющий записью содержимого первого разр да счетчика 5 в мультиплексор 6. На выходе элемента 8 сравнени  кодов присутствует одинакова  информаци  -i-ro разр да счетчика 5, поэтому коммутируюи1ий элемент 2И-ИЛ11 3 после записи единит цы в счетчик не MeHnet его информацию. Следующий сигнал с распределител  импульсов 2 управл ет записью следующего разр да счетчика 5 в мультиплексор 6. Процесс повтор етс  до тех пор, пока на выходы мультиплексоров 6 не поступит информаци  о состо ни х вторых разр дов счетчиков 5. В канале 1 59 на выходе мультиплексора b присутствует единичный сигнал, а на выходе мажоритарного элемента 7 - нулевой, т.е. на входах элемента 8 сравнени  кодов по вл етс  противоположный сиг нал, который закрывает первую И и че рез инвертор открывает вторую И коммутируодего элемента 2И-ИЛИ 3. На счетный вход счетчика поступает высо ка  частота, и в счетчик 5 добавл ет с  единица. Процесс .продолжаетс , причем при сравнении сбившихс  разр дов в сбившийс  счетчик 5 добавл етс  единица. Так как процесс сравнени  информации резервных счетчиков .S осуществл етс  на высокой частоте, то восстановлени истинной информации на выходных шинах резко сокращаетс  по сравнению с прототипом, что обеспечивает повышение достоверности функционировани  Формула изобретени  Счетное резервированное устройство , содержа1чее резервные каналы, каждый из которых содержит счетчик, элемент сравнени  кодов, мажоритарный элемент и коммутирущий элемент, первый и второй входы которого соединены соответственно с входом данного резервного канала и выходом эле66 мента сравнени  кодов, первый вход которого соединен с выходом мажоритарного элемента данного резервного канала , i-й вход мажоритарного элемента каждого резервного канала Соединен с вторым входом элемента сравнени  кодов 1-го резервного канала, а выход коммутирук цего элемента соединен с входом счетчика, отличающеес   тем, что, с целью повышени  достоверности Функционировани , в него введен распределитель импульсов, а в ка :{дый рззервный канал - инвертор и мультиплексор, адресные входы которого соединены с выходами распределител , вход которого соединен с тактовым иходом, который соединен с первым дополнительным входом коммутирующего элемента данного резервного канала, второй дополнительный вход которого соединен с выходом инвертора, вход, которого соединен с выходом элемента сравнени  кодов, второй вход которого соединен с выходом мультиплексора, информационные входы которого соединены с выходами счетчика. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N 465738, кл. Н ПЗ К 23/02, 197. The goal is achieved by the fact that a countable backup device containing backup channels, each of which contains a counter, a code comparison element, a major element and a switching element, the first and second inputs of which are connected respectively to the input of this backup channel and the output of the code comparison element, the first input of which is connected to the output of the major element of the given backup channel, i-and the input of the majority element of each backup channel is connected to the second input of the comparison element code the i-ro backup channel and the output of the switching element are connected to the counter input, a pulse distributor is entered, and an inverter and a multiplexer whose address inputs are connected to the outputs of the distributor, whose input is connected to the clock input that is connected to the first additional input of the switching element of this backup channel, the second additional input of which is connected to the output of the inverter, the input of which is connected to the output of the code comparison element, the second input of which is connected to the output m multiplexer data inputs are connected to the counter outputs. o In FIG. 1 yes. On the structural electrical circuit of one channel of the countable backup device; in fig. 2 timing diagrams of the device operation. Countable backup device contains backup channels 1 and the distributor 2 pulses. Each backup channel contains an inverter switching element 3, a counter 5, a multiplexer 6, a major element 7, and a code comparison element 8. The first and second inputs of the switching element 3 are connected respectively to the input 9 of this backup channel 1 and the output of the code comparison element 8, the first input of which is connected to the output of the major element 7 t of this backup channel 1, the i and primary element 7 of each backup channel is connected to the second output of the comparison element codes the 1st backup channel, and the output of the switching element 3 is connected to the input of the counter 5. the address inputs of the multiplexer 6 are connected to the output of the distributor 2, whose input is connected to the cycles Input 10, which is connected to the first additional input of the switching element 3 of this backup channel, the second additional input of which is connected to the output of the inverter. Its input is connected to the output of the code comparison element 8, the second input of which is connected to the output of the multiplexer 6, information inputs which is connected to the outputs of the counter 5H in FIG. 2 shows signals 11 at input 9, signals 12 of high frequency at input 10, signals 13-15 at the outputs of counter 5, signals 16 at the input of multiplexer 6, signals 17 at the output of the code comparison element 8, signals 18 at the output of the switching element, signals 1E at the output majority element 7, phased signals 20-22 at the output of counter 5, signals 23 at the output of multiplexer 6 with synchronization of the backup channels, signals 2i at the output of the code comparison element when synchronizing with the backup, channels, signals 25 at the switch output ruyuschego element 3 functioning synchrony with redundant channels. The device works as follows. In the initial state of the discharge counter 5 can be in an arbitrary state. Suppose they are in the zero state, with the exception of the second bit in the downed channel, and the comparison does not begin with the second bit. Then, at the output of the code comparison element 8, there is a high potential, which opens the first AND of the switching element 2, OR 3. According to the information from input 9, a unit is added to the counter 5. At the output of the pulse distributor 2, a signal is generated that controls the recording of the first discharge of the counter 5 in multiplexer 6. At the output of the code comparison element 8, the same information is displayed by the i-ro bit of counter 5, so the switching element 2I-IL11 3 after recording the single into the counter is not MeHnet its information. The next signal from the pulse distributor 2 controls the recording of the next bit of counter 5 to multiplexer 6. The process is repeated until the outputs of the second bits of counter 5 are received at the outputs of multiplexers 6. In channel 1 59 at the output of the multiplexer b there is a single signal, and the output of the majority element 7 is zero, i.e. At the inputs of the code comparison element 8, an opposite signal appears that closes the first AND, and through the inverter opens the second AND of the element 2I-OR 3. The counting input of the counter receives a high frequency, and adds one to the counter 5. The process continues, and when comparing the bits that have failed, one is added to the downed counter 5. Since the process of comparing information of backup counters .S is carried out at a high frequency, the recovery of true information on output buses is sharply reduced compared to the prototype, which provides an increase in the reliability of operation. Invention Formula Countable backup device containing backup channels, each of which contains a counter, the code comparison element, the majority element and the switching element, the first and second inputs of which are connected respectively to the input of this backup channel and the output of the comparison code element, the first input of which is connected to the output of the major element of this backup channel, the i-th input of the majority element of each backup channel is connected to the second input of the comparison element of the 1st backup channel, and the output of the switching element is connected to the input counter, characterized in that, in order to increase the reliability of the Functioning, a pulse distributor is entered into it, and in ka: {dyzdzervny channel - an inverter and multiplexer, whose address inputs are connected to the outputs p distributor, whose input is connected to a clock input, which is connected to the first additional input of the switching element of this backup channel, the second additional input is connected to the output of the inverter, the input that is connected to the output of the code comparison element, the second input of which is connected to the output of the multiplexer, information inputs which is connected to the outputs of the counter. Sources of information taken into account in the examination 1. The author's certificate of the USSR N 465738, cl. H PZ K 23/02, 197. 2.Авторское свидетельство СССР fP 29536, кл. Н 03 К 23/00, 1973 (прототип).2. USSR author's certificate fP 29536, cl. H 03 K 23/00, 1973 (prototype). // /2// / 2 lif 15 lif 15 16.sixteen. 1717
SU813295415A 1981-06-03 1981-06-03 Redundancy counting device SU978356A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813295415A SU978356A1 (en) 1981-06-03 1981-06-03 Redundancy counting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813295415A SU978356A1 (en) 1981-06-03 1981-06-03 Redundancy counting device

Publications (1)

Publication Number Publication Date
SU978356A1 true SU978356A1 (en) 1982-11-30

Family

ID=20960784

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813295415A SU978356A1 (en) 1981-06-03 1981-06-03 Redundancy counting device

Country Status (1)

Country Link
SU (1) SU978356A1 (en)

Similar Documents

Publication Publication Date Title
SU978356A1 (en) Redundancy counting device
SU1012252A1 (en) Device for forming random and pseudo-random numbers
SU726532A1 (en) Three-channel majority redundancy device
SU1471310A2 (en) Backed-up frequency divider
SU930685A1 (en) Counting device
KR920007076B1 (en) Apparatus for protecting pcm decoders synchronization
SU640344A1 (en) Pseudorandom pulse train generator
SU984090A1 (en) Redundancy pulse counter
SU919066A1 (en) Follow-up digital frequency multiplier
SU798920A2 (en) Indication device
SU888125A1 (en) Device for correcting failure codes in circular distributor
SU928685A1 (en) Redundancy device
SU847322A1 (en) Three-channel majority device
SU839060A1 (en) Redundancy logic device
SU1401462A1 (en) Device for checking logic units
SU836645A1 (en) Pulse counting device
SU427480A1 (en) RESERVED IMPULSE COUNTER
SU750742A1 (en) Controllable pulse repetition frequency divider
SU1180833A1 (en) Multiscale digital chronometer system
SU1278850A1 (en) Device for checking m-sequence generator
SU1010717A1 (en) Pseudorandom train generator
SU1541763A1 (en) Switchboard for switching stanby generators
SU797075A1 (en) Redundancy pulse counter
SU1034013A1 (en) Multi-channel device for measuring time intervals in non-periodic pulse trains
SU1541586A1 (en) Timer