SU962956A1 - Устройство дл перезапуска вычислительного комплекса при обнаружении сбо - Google Patents
Устройство дл перезапуска вычислительного комплекса при обнаружении сбо Download PDFInfo
- Publication number
- SU962956A1 SU962956A1 SU802941035A SU2941035A SU962956A1 SU 962956 A1 SU962956 A1 SU 962956A1 SU 802941035 A SU802941035 A SU 802941035A SU 2941035 A SU2941035 A SU 2941035A SU 962956 A1 SU962956 A1 SU 962956A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- group
- outputs
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Description
Изобретение относитс к вычислительной технике,и может быть использовано в многомашинных системах дл осуществлен 1 автоматического запуска и перезапуска вычислительного комплекса.
Известно устройство повторного запуска ЭВМ, содержащее три управл ющих триггера, блок управлени состо нием первого и второго управл ющих триггеров по заданной программе , блок повторного запуска ЭВМ без возвращени ЭВМ в исходное состо ние , блок возвращени ЭВМ в исходное состо ние перед повторным запускам, блок взведени третьего управл ющего триггера после повторного запуска ЭВМ, блок детектировани временного останова ЭВМ fl.
Однако известное устройство невозможно использовать в многомашинных системах, необходимо иметь заданную программу дл управлени устройством , нет обратной св зи с ЭВМ, что пр.иводит к тому, что невозможно оценить осуществлен повторный запуск ЭВМ или нет, не предусмотрена возможность осуществлени автоматической реконфигурации системы, а также возможность автоматического обновлени
исходной информации с внешнего носител .
Известна система обработки данных , автоматически возобновл юща работу вход щих в нее ЭВМ после сбо котора включает в себ несколько ЭВП, периферийные устройства, блок, обнаруживающий сбой в ЭВМ, блок управл ющий возобновлением работы ЭВМ. V Система позвол ет, обнаружив сбой в работе ЭВМ, произвести останов ЭВМ, стирание содержимого пам ти, загрузку nporpaMNSJ и возобновление работы ЭВМ 2.
Однако в данной системе дл автоматического возобновлени работы вход щих в нее ЭВМ необходимо, чтобы после сбо осталась работоспособной одна или несколько ЭВМ. В случае сбо все вход щих в систему ЭВМ автоматическое возобновление работы невозможно. Данна система не позвол ет также осуществить автоматическую реконфигурацию системы, что также понижает надежность работы системы.
Наиболее близким техническим решением к изобретению вл етс устройство автоматического перезапуска програмуы, содержащее два процессоpa , блок св зи между процессорами программную пам ть, два триггера ра решени выполнени программы, два блока контрол времени, два триггера детектировани переполнени блоков контрол времени, два триггера автоматического запуска программы, блок автоматического программного пуска 3. Недостатком указанного устройств . вл етс невозможность осуществлени перезапуска программы при сбое сраз fe двух процессорах, не предусмотрен автоматическое обновление исходной информации с внешнего носител , так же не может быть осуществлен выбор этого внешнего носител . Не предусмотрена возможность осуществлени автоматической реконфигурации систе Цель изобретени - повышение надежности вычислительного комплекса. Поставленна цель достигаетс тем, что в устройство дл перезапус ка вычислительного комплекса, содержащее первый счетчик времени, тр гер запуска, генератор импульсов и блок управлени , причем выход генератора импульсов соединен со счетны входом первого счетчика времени, вы ход которого соединен с,единичным входом триггера запуска, группа выходов блока управлени вл етс гру , пой управл ющих выходов устройства, введены второй счетчик времени, гру па формирователей импульсов, первый второй и третий элементы И, первый и второй элементы ИЛИ, первый, второй и третий формирователи импульсо и триггер , причем первый и второй входы ожидани устройства соединены соответственно с входами первого и второго формирователей импульсов, выходы которых соединены соответственно с единичным и нулевы входами триггера ожидани и первым и вторым входами первого элемента ИЛИ, выход первого элемента ИЛИ сое динен с первым входом первого элемента И, выход которого соединен- с первым входом второго элемента ИЛИ и установочным входом первого счетчика времени, вход начальной установки устройства соединен с вторым входом второго.элемента ИЛИ, выход которого соединен с нулевым входом Триггера запуска и с установочным входом блока управлени , единичный выход триггера запуска соединен с первыми входами второго и третьего элементов И , выходы которых вл ютс индикационными выходами устройства , нулевой выход триггера запуска соединен с входом третьего формировател импульсов, выход которого соединен с первым входом бло ка управлени , управл к ций выход блока управлени соединен с вторнлм входом первого элемента И, нулевой и единичный выходы триггера останова соединены с вторыми входами соответственно второго и третьего элементов И, группа входов окончани операций запуска устройства соединена с входами группы соответствующих формирователей импульсов, группы, выходы которых соединены с группой входов блока управлени , тактовый выход блока управлени соединен со счетным входом второго счетчика времени , выход которого соединен с вторым входом блока управлени . Блок управлени содержит группу элементов И-ИЛИ, первый и второй счетчики, первый и второй дешифраторы , первую и вторую группы элементов И, первый, второй и третий элементы ИЛИ, элемент ИЛИ-НЕ причем выходы элементов И-ИЛИ и первый выход первого дешифратора образуют группу управл ющих выходов блока, выходы каждого элеме.1та И-ИЛИ группы соединены с первыми входами соответствующих элементов И первой группы , выход каждого из которых соединен с соответствующим входом группы входов первого элемента ИЛИ, выход первого элемента ИЛИ соединен со счетным входом первого счетчика и с первым входом второго элемента ИЛИ, выход которого соединен с установочным входом второго счетчика, вход начальной установки блока соединен с .вторым входом второго элемента ИЛИ и с установочным входом первого счетчика, выходы которого соединены с входами первого дешифратора , каждый выход которого, кроме первого, соединен с вторым входом соответствующего элемента И первой группы, второй, третий и четвертый выходы первого дешифратора соединены соответственно с первыми, вторыми и третьими входами каждого элемента И-ИЛИ группы, группа входов окончани операций блока соединена с первыми входами элементов И второй группы , выходы которых соединены с группой входов третьего элемента ИЛИ, первый вход блока соединен с входом третьего элемента ИЛИ, выход которого соединен со счетным входом второго счетчика и с тактовым ВЕЯХОДОМ блока, выходы второго счетчика соединены с входами второго дешифратора, каждый выход которого соединен с вторым входом соответствующего элемента И второй группы и с соответствующим входом элемента ИЛИ-НЕ, первый выход второго дешифратора соединен с четвертым , п тым и шестым входами первого элемента И-ИЛИ группы, второй выход второго дешифратора соединен с четвертым , п тым и шестым входами второго элемента И-ИЛИ группы, третий выход второго дешифратора соединен с четвертым , п тым и шестым входами третьего элемента И-НЕ группы, выход элемента ИЛИ-НЕ вл етс управл ющим выходом блока, второй вход блока соединен с входом первого элемента ИЛИ. На фиг.1 представлена функциональ на схема устройства дл перезапуска вычислительного комплекса; на фиг.2то же, блока управлени J на фиг.З то же, формировател импульсов. Устройство дл перезапуска вычислительного комплекса (фиг.1) содержит первый счетчик 1 времени, триггер 2 запуска, генератор 3 импульсо блок 4 управлени , второй счетчик 5 времени, группу формирователей 6 импульсов , первый элемент И 7, второй элемент И 8, третий элемент И 9, первый элемент ИЛИ 10, второй элемент ИЛИ 11, первый формирователь 12импульсов, второй форглирователь 13импульсов, третий формирователь 14импульсов и триггер 15 останова. Блок 4 управлени (фиг.2) содержит группу элементов И-ИЛИ 16, первы счетчик 17, второй счетчик 18, первый дешифратор 19, второй дешифратор 20., первую./группу элементов И 21, вторую группу элементов И 22, первый- элемент ИЛИ 23, второй элемент ИЛИ 24, третий элемент ИЛИ 25 и элемент ИЛИ-НЕ 26. /Формирователь импульсов, один из примеров выполнени которого пред ставлен на фиг.З, содержит элемент И-НЕ 27, элемент НЕ 28 и элемент 29 задержки. Устройство работает следукадим образом . При включении устройства на вход начальной установки второгр элемента ИЛИ 11 поступает импульс, устанавлива1рвдий триггер 2 запуска в О, и привод щий в исходное состо ние блок 4 управлени . В исходном состо нии на управл ющем выходе блока 4 управлени присутствует уровень логической 1, а на других выходах - логические О. При работе ЭНИ состо ни процессора Ожидание и Счет смен ют друг друга во времени, причём состо нию процессора Ожидание соот ветствует уровень логической 1, а состо нию процессора Счет соответствует уровень логического О. Сигналы Ожидание-Счет от первого и второго процессоров поступают соответственно на вход первого фоЕ 1ировател 12 импульсов и вход второго формировател 13 импульсов, каждый из которых формирует короткий импульс из заднего фронта входного сигнала Ожидание. Сигналы с выходов формирователей 12 и 13 импульсов поступают соответственно на вход установки в 1 и триггера 15 освход установки в танова. D случае останова одной из ЭВМ на входе соответствующего формировател импульсов будет посто нно присутствовать уровень логической 1, соответствующий состо нию процессора Ожидание, а триггер 15 останова установитс в.состо ние, определ ющее последнюю из остановившихс ЭВМ. При работающих ЭВМ (или хот бы на одной из них) сигналы с выходов формирователей 12 и 13 импульсов логически складываютс на первом элементе ИЛИ 10 и при условии разрешающего потенциала на втором входе первого элемента И 7 посто нно обнул ют первый счётчик 1 времени . На счетный вход первого счетчика 1 времени поступает последовательность импульсов от генератора 3 импульсов . При останове двух ЭВМ первый счетчик 1 времени перестает обнул тьс и при переполнении устанавливает триггер 2 запуска в 1. Выходы элементов И 8 и 9 определ ют последнюю остановившуюс ЭВМ. Третий формирователь 14 импульсов формирует из заднего фронта сигнгша с нулевого выхода триггера 2 запуска импульс и подает его на первый вход блока 4 управлени . На соответствующем управл ющем выходе из группы управл ющих выходов блока 4 управлени по витс управл ющий сигнал в ответ,на который ЭВМ выполн ет первую операцию запуска из первой подпрограммы. Одновременно на управл ющем выходе блока 4 управлени выдаетс сигнал/ запрещающий обнуление первого счетчика 1 времени на врем выполнени операции запуска, поскольку процессор может мен ть свое состо ние. На тактовый выход блока 4 управлени вьадаетс сигнал, запускающий второй счетчик 5 времени. В случае нормального завершени первой операции запуска из. первой подпрограммы ЭВМ выдает сигнал, который постугГает на вход соответствующего формировател 6 импульсов, с выхода его поступает на соответствующий вход окончани операций блока 4 управлени и переключает блок 4 управлени таким образом , что на следующем управл ющем выходе из группы управл ющих выходов блока 4 управлени по вл етс управл ющий сигнал, в ответ на который ЭВМ выполн ет вторую операцию запуска из первой подпрограммы и т.д. до окончани последней операции запуска первой подпрограммы. В случае запуска какой-либо операции из выполн емой подпрограммы и ее незавершени второй счетчик 5 времетни выдает сигнал, который переключает блок 4 управлени таким образом , что начинает выполн тьс последовательность операций запуска следующей по пор дку подпрограммы, т.е. на выходе блока 4 управлени по вл етс последовательность управл ющих сигналов, в ответ на которые ЭВМ будет производить последовательность операций запуска следук дей по пор дку подпрограммы и т.д. Так продолжаетс до тех пор, jiOKaустройство не осуществит :запуск вычислительного комплекса с помощью операций запуска какой-либо подпрограммы. Блок 4 управлени позвол ет осуществить несколько вариантов запуска вычислительного комплекса. Каждый вариант запуска определ етс соответствующей подпрограммой с вход щими в нее операци ми. Запуск вычислительного комплекса начинает осуществл тьс с подпрограммы , охватывающей минимальное количество ресурсов. В случае невозможности запуска вычислительного ко1 тлекса по первой подпрограмме (т.е. невыполнени какойлибо операции, вход щей в состав данной подпрограммы). Блок 4 управлени переключаетс на выполнение следующей по пор дку подпрограммы, охватывающей большее количество ресурсов . В последующих подпрограммах включены ог1ерации запуска, осуществл ющие автоматическую реконфигура-. цию системы, перепись исходной информации с различных внешних носителей информации. Если ни одна подпрограмма запуска не осуществилась, блок 4 управлени выдает управл ющий сиг|нал , сообщающий о том, что -автоматический запуск вычислительного комплекса невозможен.
В блоке 4 управлени (фиг.2) первый счетчик 17 и первый дешифратор 19 определ ют выполн емую подпрограмму , второй счетчик 18 и второй дешифратор 20 определ ют выполн емую операцию из выполн емой .подпрограммы . Если Е какой-либо подпрограмме не должны выполн тьс некоторые операции , тоосоответствующие входы элементов И-ИЛИ 16 соедин ютс с корпусом. При включении устройства на вход начальной установки блока 4 управлени поступает импульс, который устанавливает в О счетчики 17 и 18, привед в исходное состо ние блок 4 управлени . В этом состо нии на управл ющем выходе блока 4 управлени присутствует уровень логической l, а на всех других выходах - уровень логического О. Поступающий на первый вход блока 4 управлени импульс через третий элемен ИЛИ 25 записывает единицу во второй счетчик 18 и выдаётс на тактовый выход , начина счет времени, отпущенного на выполнение данной операции. Второй дешифратор 20 в зависимости от числа, записанного во второй счетчик 18, выдает кодовую комбинацию ка элементы И-ИЛИ 16, и на одном из выходов группы управл ющих выходов блока 4 управлени по вл етс
управл ющий сигнал, осуществл ющий запуск первой операции первой подпрограммы . При нормальном завершении данной операции на соответствующий вход окончани операции блока 4 упрал ни поступает импульс, который открывает соответствующий элемент И 22 и, пройд элемент ИЛИ 25, добавл ет единицу в счетчик 18. Дешифратор 20 выдает следующую кодовуюкомбинацию на элементы И-ИЛИ 16, и на другом выходе из группы у правл ющих выходов блока 4 управлени по вл етс управл ющий сигнал, осуществл ющий выполнение следующей по пор дку операции из первой подпрограммы. Аналогично выполн ютс последующие операции первой подпрограммы. Если после выдачи последнего управл ющего сигнала из первой подпрограммы не произошло запуска вычислительного комплекса, то этот управл к ций сигнал открывает соответствующий элемент И 21 и через элемент ИЛИ 23 добавл ет единицу в счетчик 17 и на выходе дешифратора 19 по вл етс кодова комбинаци , определ юща следующую по пор дку подпрограмму и начинают выполн тьс операции следующей подпрограммы. Если кака либо операци выполн емой подпрограммы нормально не завершилась, то последующа операци данной подпрограммы не начинаетс , а сигнал с первого входа блока 4 управлени через элемент ИЛИ 23 добавл ет в счетчик 17 единицу и начинают выполн тьс операции следующей по пор дку подпрограммы . После завершени каждой пoдпpoгpaм Iы производитс установка в О счетчика 18. После завершени какой-либо подпрограммы запуска и запуска вычислительного комплекса блок 4 управлени приводитс в исходное состо ние сигналом, поступающим на вход начальной установки блока 4 управлени . ..
Claims (2)
- Таким образом, предлагаемое устройство позвол ет осуществить автоматический запуск вычислительного комплекса при сбое всех ЭВМ, вход щих в состав вычислительного комплекса. Устройство осуществл ет автс и атическую перепись исходной информации с различных внешних носителей информации , а также позвол ет производить автоматическую конфигурацию вычислительной системы, что позвол ет осуществить автоматический запуск вычислительного комплекса при отказе части устройства, вход щи в состав вычислительного комплек- . са, а также при частичной потере исходной информации в оперативном запоминающем устройстве или на внаиних носител х. Формула изобретени 1. Устройство дл перезапуска вычислительного комплекса при обнаруже нии сбо , содержащее первый счетчик времени, триггер запуска, генератор импульсов и блок управлени , причем выход генератора импульсов соединен со счетным входом первого счетчика времени, выход которого соединен с единичным входом триггера запуска, группа выходов блока управлени вл етс группой управл ющих выходов устройства, отличающеес тем, что, с целью повышени надежнос ти, в устройство введены второй счет чик времени, группа формирователей импульсов, первый, второй и третий элементы И, первый и второй элементы ИЛИ, первый,ивторой и третий формирователи импульсов и триггер останова , причем первый и второй входы ожидани устройства соединены соответственно с входами первого и второго формирователей импульсов, выходы которых соединены соответственно с единичным и нулевым входами тригге ра ожидани и первым и вторым входам первого элемента ИЛИ, выход первого элемента ИЛИ соединен с первым входом первого элемента К выход которо госоединен с первым входом BTOpoto элемента ИЛИ, и установочным входом первого счетчика времени, вход начал ной установки устройства соединен с вторым входом второго элемента ИЛИ, выход которого соединен с нулевым входом триггера згшуска, и с установочным входом блока управлени , единичный выход триггера запуска соединен с первыми входами второго и третьего элементов И, выходы которых вл ютс индикационньоми выходами уст ройства, нулевой выход триггера заnycKai соединен с входом третьего фор мировател импульсов, выход которого соединен с первым входом блока управ лени , управл ющий выход блока управлени соединен с вторалм входом первого элемента И, нулевой и единич ный выходы триггера останова соедине ны с вторыми входами соответственно второго и третьего элементов И, груп па входов окончаний операций запуска устройства соединена с входами соответствующих формирователей импульсов группы, выходы которых соединены с группой входов блока управлени , тактовый выход блока управлени соединен с счетным входом второго счетчика времени, выход которого соединен с вторым входом блока управлени .
- 2. Устройство по П.1, отличающеес тем, что блок управлени содержит группу элементов ИИЛИ , первый и второй счетчики, первый и второй дешифраторы, первую -и вторую группы элементов И, первый, второй и третий элементы ИЛИ, элемент ИЛИ-НЕ, причем выходы элементов И-ИЛИ и первый выход первого дешифратора образуют группу управл ющих выходов блока и соединены с первыми входами соответствующих элементов И первой ;Группы, выходы которых соединены с соответствующим входом группы входов первого элемента ИЛИ, выход первого элемента ИЛИ соединен со счетным входом первого счетчика и с первым входом второго элемента ИЛИ, выход которого соединен с установочным входом второго счетчика, вход начальной установки блока соединен с вторым входом второго элемента ИЛИ и устано (вочннм входом первого счетчика, информационные выходы которого соединены с входами первого дешифратора,кажднй выход которого, кроме первого, соединен с вторым-входом соответствующего элемента И первой группы, с первыми входами каждого элемента И-ИЛИ группы, группа входов окончаний операций блока соединена с первыми входами элементов И второй группы, выходы которых соединены с группой входов третьего элемента ИЛИ, первый вход блока соединен с входом третьего элемента ИЛИ, выход которого соединен с счетным входом второго счетчика и с тактовым выходом блока, информационные выходы второго счетчика соединены с входами второго дешифратора , каждый выход которого соединен с вторым входом соответствующего элемента И-ИЛИ группы, с вторым входом соответствующего элемента И второй группы и с соответствукицим входом элемента ИЛИ-НЕ, выход которого вл етс управл ющим выходом блока управлени , второй вход блока соединен с входом первого элемента ИЛИ. Источники информации, прин тые во внимание при экспертизе 1.За вка Японии № 53-42651, кл. G 06 F 11/00, 1978, 2,За вка Японии 53-46579, кл. G 06 F 11/00, 1978 (прототип).Фиг.1Фиг.З
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802941035A SU962956A1 (ru) | 1980-06-16 | 1980-06-16 | Устройство дл перезапуска вычислительного комплекса при обнаружении сбо |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802941035A SU962956A1 (ru) | 1980-06-16 | 1980-06-16 | Устройство дл перезапуска вычислительного комплекса при обнаружении сбо |
Publications (1)
Publication Number | Publication Date |
---|---|
SU962956A1 true SU962956A1 (ru) | 1982-09-30 |
Family
ID=20902274
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802941035A SU962956A1 (ru) | 1980-06-16 | 1980-06-16 | Устройство дл перезапуска вычислительного комплекса при обнаружении сбо |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU962956A1 (ru) |
-
1980
- 1980-06-16 SU SU802941035A patent/SU962956A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4566111A (en) | Watchdog timer | |
US4979143A (en) | Recovery from power-down mode | |
KR100238917B1 (ko) | 마이크로프로세서장치 및 그 동작 관리 방법 | |
JPS5968004A (ja) | 車載用コンピユ−タのフエイルセ−フ方法 | |
CA1236583A (en) | Device for improving detection of unoperational states in non-attended driven processor | |
US4839895A (en) | Early failure detection system for multiprocessor system | |
SU962956A1 (ru) | Устройство дл перезапуска вычислительного комплекса при обнаружении сбо | |
EP0423773A2 (en) | Emergency resumption processing apparatus for an information processing system | |
JP2001318807A (ja) | タスク切り替え制御方法及び装置 | |
JPH0320776B2 (ru) | ||
SU1200292A1 (ru) | Резервированное вычислительное устройство | |
SU1365082A1 (ru) | Микропрограммное устройство управлени с контролем | |
RU1815644C (ru) | Устройство дл контрол хода программы управл ющей вычислительной машины | |
SU1035596A2 (ru) | Устройство дл сопр жени двух вычислительных машин | |
JPS60140440A (ja) | 中央処理装置 | |
JPS6239792B2 (ru) | ||
JPS5936786B2 (ja) | 計質機制御の故障検出装置 | |
JPS6313559Y2 (ru) | ||
SU903851A1 (ru) | Устройство дл сопр жени | |
JPS6072040A (ja) | プログラムの実行時間監視方式 | |
JPH05151027A (ja) | ウオツチドツグタイマ | |
RU1820391C (ru) | Многопроцессорна вычислительна система | |
SU1583920A1 (ru) | Система дл управлени технологическими процессами | |
SU1337901A1 (ru) | Устройство дл контрол хода программы и перезапуска ЭВМ | |
SU1425607A1 (ru) | Устройство дл программного управлени |