SU960816A1 - Устройство дл микропрограммного управлени - Google Patents
Устройство дл микропрограммного управлени Download PDFInfo
- Publication number
- SU960816A1 SU960816A1 SU762318786A SU2318786A SU960816A1 SU 960816 A1 SU960816 A1 SU 960816A1 SU 762318786 A SU762318786 A SU 762318786A SU 2318786 A SU2318786 A SU 2318786A SU 960816 A1 SU960816 A1 SU 960816A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- address
- code
- registers
- return
- Prior art date
Links
Landscapes
- Executing Machine-Instructions (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ МИКРОПРОГРАММНОГО УПРАВЛЕНИЯ
Изобретение относитс к вычислительной технике и может быть использовано при разработке электронных вычислительных машин, в частности микро-ЭВМ.
Известно устройство, содержащее пам ть, блок управлени , регистр адреса микрокоманд, регистр микрокоманд TI.
Недостатком известного устройст .ва вл етс низкое быстродействие.
Наиболее близким к изобретению по технической сущности вл етс устройство, содержащее регистр номера текущей страницы, регистр номера текущего пол , соединенные с регистрами юмеров страницы возврата и пол возврата, пам ть микрокоманд и пам ть адресов микрокоманд, соединенные с узлом формировани адреса , блоком управлени регистрами номеров текущей страницы и текущего пол , триггер, соединенный с блоком управлени и генератором, счетчик адреса, соединенный с регистрами номера текущей страницы и текущего пол 2.
Недостатками известного устройства вл ютс избыток оборудовани при осуществлении возврата на основную ветвь программы и низкое быстродействие .
Цель изобретени - упрощение устройства и повышение его быстродейст-.
ВИЯ.
Поставленна цель достигаетс тем, что в устройство дл микропрограммного управлени , содержащее пам ть адресов микрокоманд, выход которой соеto динен с входом блока местного управлени и первыми входами регистра номера текущей страницы и регистра номера текущего пол , вторые входы которых соединены соответственно с выхо15 дами регистра номера страницы возврата и регистра номера пол возврата, первые- входы которых и первый вход узла формировани адреса соединены с входом устройства, выход узла фор20 мировани адреса и первый выход регистра номера текущей страницы соединены с входами пам ти микрокоманд и пам ти сщресов микрокоманд, вторые входы регистра номера страницы воз25 врата и регистра номера пол возврата соединены соответственно с вторым выходом регистра номера текущей страницы и выходом регистра номера текущего пол , которьШ также соединен
Claims (1)
- 30 о вторым входом узла формировани адреса, триггер, входы которого сое с выходом генератора и первы выходом блока местного управлени / введены регистр номера чейки, элементы ИЛИ, И, причем выходы генерат ра и триггера соединены через элеме И с первыми входами первого и второ элементов ИЛИ, вторые входы которых соединены соответственно с-вторым и третьим выходами блока местного управлени , выходы первого и второг . элементов ИЛИ соединены с третьими входами соответственно регистра номера текущей страницы и регистра но мера текущего пол , входы регистра номера чейки соединены, с выходом пам ти адресов микрокоманд и четвер тым выходом блока местного управлени , выход регистра номера чейки соединен с третьим входом узла формировани адреса. На чертеже приведена блок-схема устройства. Устройство содержит генератор 1, узел 2 формировани адреса, регистр 3номера текущей страницы, регистр 4номера текущего лол , регистр 5 номера чейки, регистр ,6 номера стр ницы возврата, регистр., 7 номера пол возврата, блок 8 управлени , пам ть 9 микрокоманд, пам ть 10 адресов микрокоманд, элементы ИЛИ 11 и 12, элемент И 13, триггер 14. Устройство работает сладукидим об разом. В соответствии с адресом, поступающим из пам ти 10, считываетс код очередной микрокоманды, который состоит из операционной и адресной частей. Код операционной части, сос то щий в общем случае из нескольких полей, подаетс в функциональные/ например, арифметико-логические устройства, где он расшифровываетс в сигналы микроопераций, в соответствии с которь1ми выполн ютс необходимые преобразовани информации. Код адресной части микрокоманды поступает в регистры 4 и 5 - при работе в текущей странице микропрограммы либо в регистр 3 - при переходе в другую страницу, служебг ные коды воспринимаютс и отрабатываютс блоком 8. Указание дл при ма tf тот или иной из перечисленных, узлфв содержитс в специальном поле код4 адресной части, определ ющем тип мйк|Ьокоманды. В соответствии с кодом типа микрокоманды блок 8 вырабатывает соответствующие сигналы , управл ющие приемом адресной части микрокоманды с помощью элемен тов ИЛИ 11 и 12 и другими режимами работы устройства. Если код типа микрокоманды указывает на выполнение безусловного перехода, то код адреса следующей микрокоманды составл етс из еледующих частей: кода номера страницы , расположенного в регистре 3 (старша часть:-кода адреса) V кодов номера пол и номера чейки, наход щикс в регистрах 4 и 5 (младша часть кода адреса) . В каждом последующем цикле при этом коды с регистров 4 и 5 передаютс без изменени через узел 2, общий код адреса подаетс в пам ти 9 и 10, производитс выборка очередной микрокоманды , и дальнейша работа устройства происходит так, как было описано вьиае. При переходе микропрограммы в другую страницу мен етс содержимое регистра 3. Если код типа микрокоманды указывает на выполнение условного перехода , блок 8 вырабатывает управл ющие сигналы, разрешающие прием из . одного или нескольких функциональных устройств в узел 2 кода условного перехода, который измен ет младшую часть кода адреса, поступающую в узел 2 из регистров 4 и 5. Это изменение может выполн тьс по любому известному закону (например путем склеивани кода условного перехода и лaдшeй части кода адреса) . Сформированный адрес аналогично описанному вьщаетс в пам ти 9 и 10. Если код типа микрокоманды указывает на выполнение безусловного перехода с возвратом, например при уходе на микроподпрограмму, устройство работает следующим образом. . Коды номера текущей страницы и номера текущего пол передаютс из регистров 3 и 4 соответственно в регистры 6 и 7. Затем как и при безусловном переходе выполн етс переход к первой микрокоманде микропйдпрограммы всегда вл етс микрокоманда возврата. При поступлении кода микрокоманды возврата в блок 8 последний устанавливает в 1 триггер 14, выход которого разрешает прохож-. дение тактирующего сигнала, поступающего с выхода генератора 1, через элемент И .13 и элементы и 12. В результате содержимое регистров б и 7 передаетс соответственно в ре гистры 3 и 4, а содержимое регистра 5 сохран етс . Микропрограмма ожет оканчиватьс микрокомандами вЪзврата с различными адресами номера чейки (содержимое регистра 5). албор микрокоманды возврата с тем или иным адресом осуществл етс микропрограммистом на стадии написани микропрограмм. Таким образом, в зависимости от содержимого регистра 5 возврат может осуществл тьс в различные точки основной микропрограммы, что повышает быстродействие устройства. Формула изобретени Устройство дл микропрограммного управлени , содержащее пам ть адресов
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762318786A SU960816A1 (ru) | 1976-01-30 | 1976-01-30 | Устройство дл микропрограммного управлени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762318786A SU960816A1 (ru) | 1976-01-30 | 1976-01-30 | Устройство дл микропрограммного управлени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU960816A1 true SU960816A1 (ru) | 1982-09-23 |
Family
ID=20647052
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762318786A SU960816A1 (ru) | 1976-01-30 | 1976-01-30 | Устройство дл микропрограммного управлени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU960816A1 (ru) |
-
1976
- 1976-01-30 SU SU762318786A patent/SU960816A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4168523A (en) | Data processor utilizing a two level microaddressing controller | |
US3990054A (en) | Microprogram organization techniques | |
GB1426748A (en) | Small micro-programme data processing system employing multi- syllable micro instructions | |
GB1528332A (en) | Central processing unit employing microprogrammable control in a data processing system | |
US4087857A (en) | ROM-initializing apparatus | |
KR840005575A (ko) | 비동기 버스 멀티프로세서(multiprocessor:다중처리장치) 시스템 | |
SU960816A1 (ru) | Устройство дл микропрограммного управлени | |
GB1405322A (en) | Data processing systems | |
SU934473A1 (ru) | Микропрограммное устройство управлени | |
SU943734A1 (ru) | Микропроцессор | |
SU830382A1 (ru) | Микропрограммное устройствоупРАВлЕНи | |
SU802963A1 (ru) | Микропрограммное устройство управле-Ни | |
SU1262516A1 (ru) | Микропрограммное устройство управлени | |
SU773624A1 (ru) | Процессор с микропрограммным управлением и динамическим ветвлением | |
SU849223A1 (ru) | Процессор с динамическим микро-пРОгРАММНыМ упРАВлЕНиЕМ | |
SU771665A1 (ru) | Устройство дл сравнени чисел | |
SU456271A1 (ru) | Микропрограммное устройство управлени | |
SU1188734A1 (ru) | Устройство микропрограммного управлени | |
SU1156071A1 (ru) | Микропрограммное устройство управлени | |
SU463970A1 (ru) | Микропрограммное устройство управлени | |
SU1273939A1 (ru) | Микропроцессор | |
SU1084793A1 (ru) | Микропрограммное устройство управлени | |
SU960815A1 (ru) | Устройство микропрограммного управлени | |
SU883904A1 (ru) | Устройство управлени последовательностью команд | |
SU746516A1 (ru) | Микропрограммное устройство управлени |