SU959090A1 - Устройство дл моделировани сетевых графов - Google Patents

Устройство дл моделировани сетевых графов Download PDF

Info

Publication number
SU959090A1
SU959090A1 SU813243208A SU3243208A SU959090A1 SU 959090 A1 SU959090 A1 SU 959090A1 SU 813243208 A SU813243208 A SU 813243208A SU 3243208 A SU3243208 A SU 3243208A SU 959090 A1 SU959090 A1 SU 959090A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
group
output
inputs
counter
Prior art date
Application number
SU813243208A
Other languages
English (en)
Inventor
Виктор Алексеевич Титов
Original Assignee
Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им.Ф.Э.Дзержинского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им.Ф.Э.Дзержинского filed Critical Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им.Ф.Э.Дзержинского
Priority to SU813243208A priority Critical patent/SU959090A1/ru
Application granted granted Critical
Publication of SU959090A1 publication Critical patent/SU959090A1/ru

Links

Description

(54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ СЕТЕВЫХ
ГРАФОВ

Claims (2)

  1. Изобретение относитс  к области вычислительной техники и может быть использовано при исследовании сетевых графов, а также при организации вычислительного процесса в диспетчерах управл ющих многомашинных вычислительных систем при решении информационно-св занного пакета задач управлени  объектом или процессом. . Известно устройство дл  опредёлени  максимальных путей в графах, содержащее триггеры по числу строк и столбцов матрИ ной модели, генератор тактовых импульсов, элемент ИЛИ, пер вый элемент И, по чис;лу столбцов мат ричной модели сети первые элемёнтй И счетчики весов вершин триггеры уп равлени , вторые элементы И, регистрирующие счётчики, по числу строк матричной модели сети элементы ИЛЙ-Н выходы которых подсоединены к управл ющим входам одноименных первых , элементов И, выходы которых соединены с входами одноименных счетчиков весов вершин, выходы которых подсоединены к установочным входам триг геров одноименных столбцов и к входа одноименных триггеров управлени , вы ходы которых соединены с управл ющими входами одноименных вторых элемен тов и и с входами элемента ИЛИ, вы-. ход которого подсоединен к первому входу первого элемента.И, выход которого соединен, с информационными входами первых и вторьах элементов И,выход генератора.тактовых импульсов подсоединен к второму входу первого элемента И l. Наиболее близким техническим решением к изобретению  вл етс  устройство дл  определени  максимальных путей в графах, содержащее триггеры,. группу элементов ИЛИ-НЕ, первую группу элементов И, группу счетчиков веса вершины, группу триггеров равлени , вторую группу элементов И, элемент ИЛИ, первый элемент И, генератор тактовых импульсов, второй элемент И, блок выбора кода максимального числа, дополнительный счетчик , дешифратор, элементы И, третью группу элементов И, группу элементов ИЛИ, группу регистрирующих триггеров и четвертую группу элементов И Недостатком известных устройств  вл етс  невозможность определени  числа выход щих дуг дл  каждой вершины моделируемого графа. Цель изобретени  - расширение функциональных., возможностей устройства за счет определени  числа выход  . тих- дуг дл  каждой вершины моделиру мого графа. Указанна  цель достигаетс  тем, что в устройство дл  моделировани  сетевых графов, содержащее матрицу формирователей дуг, в каждом формир вателе дуг матрицы выход триггера соединен с управл ющим входом элеме та И, выходы элементов И одноименной строки матрицы подключены к входам элементов ИЛИ первой группы, группу элементов И, первый и второй элемен ты.И, выход первого элемента И соединен с информационными входами элементов И группы, выход каждого элемента И группы подключен к входу соответствующего регистрирующего счетчика первой группы, первый счетчик, генератор тактовых импульсов , выход которого соединены с информациейными входами первого и второго элементов И, выхол второго элемента И подключен к входу второго счетчика, первый выход которого соединен со входом дешифратора, введены группа схем сравнени , триггер, втора  группа регистрирующих счетчиков втора  группа элементов ИЛИ, выходы которых подключены к управл ющим входам соответствующих элементов И группы, выход первого счетчика соеди нен с первыми входами схем сравнени  группы, выхрдьй которых подключены к входам триггеров соответствующей строки матрицы формирователей дуг, выходы триггеров каждого столбца мат рицы формирователей дуг соедине - ка со входами соответствующего элемента ИЛИ второй группы, выходы регистрирующих счетчиков первой группы под ключены ко вторым входам соответствующих схем сравнени  группы, выход первого элемента И соединен с входом первого счетчика, второй выход второ го счетчика подключен к входу триггера , выходы которого соединены с управл ющими входами первого и второ го элементов И, выходы дешифратора подключены к ивформадионнь входам элементов И формирователей дуг матрицы , выходы элементов ИЛИ первой группы соединены со входами регистри рующих счетчиков второй группы . На чертеже приведена структурна  схема устройства. Устройство дл  моделировани  сете ВЕлх-графов содержит матрицу 1 формирователей дуг в составе триггеров 2 и элементов И 3, по числу столбцов .матрлцы вторую группу г лёментов ИЛИ 4|,42, .. . ,4ц, где п - максимальное число вершин в графе, группу элементов И Sj, , Sj.,. ., 5,, первую группу регистрирующих счетчиков б , б, ., . 6 группу схем сравнени  7 ,7г,,..7ц, -вторую группу элементов ИЛИ 8 , 8yj,.. . , 8,, вторую группу регистрирую щих счетчиков 9 , 9, , , . , ,Э , первый счетчик 10, .первый элемент И 11, ге-; нератор тактовых импульсов 12, триггер 13, второй элемент И 14, второй счетчик 15, дешифратор 1б, вход 17, выход 18. Устройство работает следующим образом . Первоначально в триггеры 2 матрицы 1 заноситс  информаци  о топологии моделируемого графа сети. При этом триггеры 2 формирователей дугi моделирующих ветви графа, устанавливаютс  в единичное состо ние. Соответствующий триггер 2 формирователей дуг определ етс  пересечением строки с номером, равным номеру начального узла моделируемой ветви, и столица с номером, равным номеру ее конечного узла. После занесени  исходной информации на выходах элементов ИЛИ 4, объедин ющих выходы триггеров 2 формирователей дуг в столбцах, соответствующих начальным узлам моделируемого графа,.будут низкие потенциалы , так как в однонаправленном графе без циклов и петель начальные узлы не содержат вход щих ветвей, и триггеры формирователей дуг, наход щихс , в этом столбце, наход тс  в. ну левом состо нии. Регистрирующие счетчики В и 9, а также счетчики 10 и 15 числа импульсов в исходном состо нии сброшены в нулевое состо ние. Определение числа дуг, исход щих из данной вершины, осуществл етс  ; после записи информации (при наличии входного сигнала на входе 17). Так. как триггер 13 находитс  в нулевом состо нии, то на его нулевом выходе высокий потенциал, поэтому счетные импульсы с выхода генератора 12 через открытьай элемент И 14 поступают на вход счетчика 15, выход которого подключен к входу дешифратора 16, на.выходе которого поочередно возбуждаютс  выходные шины. Кажда  выходна  шина дешифратор1а 16 подключена к первым входам элементов И 3 одноименного столбца матрицы. Поэтому с приходом первого импульса на вход счетчика 15 возбуждаетс  перва  выходна  шина дешифратора 16 и через элементы ИЛИ 8 импульсы напр жени  поступают на входы счетчиков 9, соответствующих тем вершинам, дл  которых имеетс  дуга в первую вершину, и т.д. дл  всех вершин моделируемого графа. Сигнал переполнени  счетчика 15 с его второго выхода свидетельствует о завершении этапа определени  числа дуг из данной вершины (дл  всех вершин) и поступает на вход триггера 13, который перебрасываетс  в единичное состо ние, после чего с выхода генератора 12 прекращаетс  подача счетных импульсов на вход счетчика 15 и начинаетс  поступление счетных импульсов через элемент И 11 на входы элементов И 5 и вход счетчика 10 этап распределени  вершин графа по рангам. При этом импульсы не проход т через элементы И 5 на счетчики 6 тех столбцов., все триггеры 2. которых наход тс  в нулевом состо нии. Далее содержимое счетчиков 6 поступ ет на первые входы одноименных схем сравнени  7 соответствующего столбца а на другие входы этих схем поступает информаци  с выхода счетчика 10. При несовпадении показаний счетчиков 6 и 10 схемы 7 вырабатывают импульс, который сбрасывает в нулевое состо ние триггера 2 формирователей дуг стройи с номером, равным номеру столб ца, в схеме сравнени  которого не произошло сравнение. После этого с выхода: генератора 1:2 через элемент И U.1 поступает очередной импульс на элементов И 5 и счетчика 10. Вычислительный процесс продолжаетс  до тех пор, пока ПРОИСХОДИТ сравнение в схемах 7 и на выходе 18 счетчика 10 по вл етс  сигнал переполнени . Это свидетельствует о том, что все .вершины моделируемого графа распределены по рангам. Максимальное число последовательных шагов при работе устройства не превышает 2п где п - число вершин в мод;елируемом графе. Число импульсов, зафиксирован ное на . счетчиках 6,, соответствует МО меру ранга дл  каждой вераины. Таким образом, благодар  введению в устройство новых элементов и св зей расшир ютс  его функциональные возможности (оперативное определение числа дуг, исход щих из данной верии НЫ). :; Формула изобретени  Устройство дл  моделировани  сете вых.графов, содержащее матрицу форми рователей дуг, в каждом формировател уг матрицы выход триггера соединен С управл ющим входом элемента И, выходы 1 элементов И одноименной строки матрицы формирователей дуг подключены к входам элементов ИЛИ первой группы, группу :Элемен ов И, первый и второй элементы И, выход первого элемента И соединен с информационными входами элементов И группы, выход каждого элемента И группы подключен к входу соответствующего регистрирующего счетчика первой группы, первый счетчик, генератор тактовых импульсов, выход которого соединен с информационными входами первого и второго элементов И, выход второго элемента И подключен к входу второго счетчика, первый выход которого соединен со входом дешифратора, отличающеес  тем, что, с целью расширени  функциональных возможностей за счет определени  числа дуг, исход щих из каждой вершины графа , в него введены группа схем сравнени , триггер, втора  группа регистрирующих счетчиков, втора  группа элементов ИЛИ, выходы которых подключены к управл ющим входам соответствующих элементов И группы, выход первого счетчика соединен с первыми входами схем сравнени  группы, выходы которых подключены к входам триггеров соответствующей строки матрицы формирователей дуг, выходы триггеров каждого столбца матрицы формировател  дуг соединены со входами соответствующего элемента ИЛИ второй группы, выходы регистрирующих счетчиков первой группы подключены ко вторым входам соответствующих схем сравнени  группы , выход первого элемента И соединен с входом первого счетчика, второй выход второго счетчика подключен к входу триггера, выходы которого соединены с управл ющими входами первого и второго элементов И, выходы дешифратора подключены к информацион-j ным входам элементов И формировател  дуг матрицы, выходы элементов ИЛИ первой группы соединены со входами регистрирующих счетчиков второй группы. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР по за вке № 2861750/18-24, кл. G 06 F 15/20, 1980.
  2. 2.Авторское свидетельство СССР по за вке № 3007322/18-24, кл. G 06 F 15/20, 1980 (прототип).
SU813243208A 1981-02-02 1981-02-02 Устройство дл моделировани сетевых графов SU959090A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813243208A SU959090A1 (ru) 1981-02-02 1981-02-02 Устройство дл моделировани сетевых графов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813243208A SU959090A1 (ru) 1981-02-02 1981-02-02 Устройство дл моделировани сетевых графов

Publications (1)

Publication Number Publication Date
SU959090A1 true SU959090A1 (ru) 1982-09-15

Family

ID=20941333

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813243208A SU959090A1 (ru) 1981-02-02 1981-02-02 Устройство дл моделировани сетевых графов

Country Status (1)

Country Link
SU (1) SU959090A1 (ru)

Similar Documents

Publication Publication Date Title
SU959090A1 (ru) Устройство дл моделировани сетевых графов
SU744592A2 (ru) Устройство дл определени максимальных величин путей в графах
SU798854A1 (ru) Устройство дл моделировани сетевыхгРАфОВ
SU1070560A1 (ru) Устройство дл моделировани сетевых графов
SU1001101A1 (ru) Устройство дл распределени заданий процессорам
SU640314A1 (ru) Устройство дл определени экстремальных путей в графах
SU940164A1 (ru) Устройство дл распределени заданий процессорам
SU1298743A1 (ru) Генератор случайного процесса
SU1376096A2 (ru) Устройство дл моделировани сетевых графов
SU716043A1 (ru) Устройство дл моделировани сетевых графов
SU886006A1 (ru) Устройство дл определени минимальных путей в графах
SU1376097A1 (ru) Устройство дл моделировани сетевых графов
SU491132A1 (ru) Устройство дл определени максимальных величин путей в графах
SU1203534A1 (ru) Устройство дл моделировани сетевых графов
SU888134A1 (ru) Устройство дл определени минимальных сечений графа
SU521569A1 (ru) Устройство дл моделировани очереди
SU708356A1 (ru) Устройство дл статистического моделировани процессов выполнени системы работ
SU1129617A1 (ru) Устройство дл моделировани экстремальных путей на графе
SU468251A1 (ru) Устройство дл моделировани потока ошибок в дискретных каналах св зи
SU744620A1 (ru) Устройство дл решени задачи о минимальном потоке
SU807341A1 (ru) Устройство дл моделировани ВЕРО ТНОСТНОгО гРАфА
SU1075268A1 (ru) Устройство дл моделировани сетевых графов
SU805349A1 (ru) Функциональный преобразователь
SU1285487A1 (ru) Устройство дл определени максимальных путей в графах
SU732898A1 (ru) Устройство дл моделировани графов