SU938412A1 - Counter control device - Google Patents

Counter control device Download PDF

Info

Publication number
SU938412A1
SU938412A1 SU803007219A SU3007219A SU938412A1 SU 938412 A1 SU938412 A1 SU 938412A1 SU 803007219 A SU803007219 A SU 803007219A SU 3007219 A SU3007219 A SU 3007219A SU 938412 A1 SU938412 A1 SU 938412A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counting
inputs
outputs
Prior art date
Application number
SU803007219A
Other languages
Russian (ru)
Inventor
Василий Васильевич Кисленко
Original Assignee
Барнаульский шинный завод
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Барнаульский шинный завод filed Critical Барнаульский шинный завод
Priority to SU803007219A priority Critical patent/SU938412A1/en
Application granted granted Critical
Publication of SU938412A1 publication Critical patent/SU938412A1/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

( УСТРОЙСТВО УПРАВЛЕНИЯ СЧЕТЧИКОМ(COUNTER CONTROL DEVICE

Изобретение относитс  к автоматике и может найти применение в устрой ствах дл  многократного отсчета заданного количества импульсов. Известно устройство, содержащее входную шину, N счетных декад, элемент И и N переключателей с двум  группами контактов рТ. Недостатком устройства  вл етс  то, что при смене коэффициента пересчета возможны сбои устройства. Известно также устройство управл емого делител частоты,содержащее входную шину, N счетных разр дов, шины управлени , триггер, элемент И элемент ИЛИ и группу элементов И, первые входы и выходы которых соединены соответственно с шинами управлени  и с входами элемента ИЛИ, выход которого соединен с установки в единицу триггера, инверсный выход которого соединен с входами сброса счетных разр дов, счетный первый вход которого соединен с вход ной шиной и с первым входом элемента И, второй вход и выход которого соединены соответственно с пр мым выходом и счетным входом триггера| 21. Недостатком известного устройства  вл етс  то, что при непрерывной последовательности импульсов на входе устройства отсутствие элементов синхронизации при управлении коэффициентом пересчета в некоторых случа х приводит к ошибочным ситуаци м по результатам счета. При необходимости коррекции заданного коэффициента пересчета величина и знак ее выражаютс  в не вной форме. В случае необходимости защиты номинального значени  коэффициента пересчета от разглашени  требуетс  прин тие дополнительных мер. Цель изобретени  - расширение функциональных возможностей. Дл  достижени  поставленной цели в устройство управлени  счетчиком, содержащее входную шину, N счетных разр дов, шины управлени , первый триггер, первый элемент ИЛИ и группу элементов И, первые входы и выходы которых соединены соответственно с шинами управлени  и с входа ми первого элемента ИЛИ, выход торого соединен с входом установки в единицу первого триггера, пр мой выход которого соединен с входами сброса счетных разр дов, счетный вход первого из которых соединен с входной шиной, введены второй элемент ИЛИ, два элемента И, элемент И-НЕ, элемент НЕ, второй и третий триггеры, п переключателей с двум  группами контактов каждый, два резистора , дополнительный переключате шины потенциалов логических нул  и единицы и п элементов И-ИЛИ, выход первого элемента ИЛИ соединен с сче ным входом второго триггера, пр мой выход которого соединен с первыми входами первого и второго элементов И и с первым входом элемента И-НЕ, выход которого соединен с входом ус тановки в единицу третьего триггера и с входом элемента НЕ, выход которого соединен с входом установки в нуль третьего триггера, пр мой и ин версный выходы которого соединены с ответственно с первыми входами первых и вторых структур И элементов И-ИЛИ, выход каждого из которых сое динен с счетным входом следующего счетного разр да, а вторые входы пе вой и рторой структур И соединены с ответственно с старшим и младшим вы ходами предыдущего счетного разр да второй вход элемента И-НЕ соединен через первый резистор с шиной потен циала логической единицы, с вторым входом первого элемента И и с первым ёУходом дополнительного переключател , вход которого соединен с шиной потенциала логического нул , вторбй выход дополнительного переключател  соединен через второй резистор с шиной потенциала логическо единицы и соединен с вторым входом второго элемента И, выход которого соединен с первым входом второго эл мента ИЛИ, второй вход которого сое динен с выходом первого элемента И, а выход второго элемента ИЛИ,  вл ющийс  выходом устройства по пересчетному импульсу, .соединен с дополнительным входом первого элемента ИЛИ, третьи входы первого и второго элементов И соединены с одним из выходов последнего счетного разр да, к счетному входу которого подключен выход элемента И-ИЛИ, выходы, начина  с младшего, каждого счетного разр да из количества п.соединены с неподвижными KOHTaKtaMH, начина  с первого, первой группы соответствующего переключател , первый непод-вижный контакт второй группы каждого переключател  соединен с младшим выходом соответствующего счетного разр да, неподвижные контакты, начина  с второго, второй группы каждого , переключател  соединены с выходами , намина  с старшего, соответствующего счетного разр да, подвижные контакты первой и второй групп каждого переключател  соединены с дополнительными входами соответственно второго и первого элементов И, дополнительные входы каждого элемента И из группы элементов И соединены с соответствующими выходами счетных разр дов , вход установки в ноль первого триггера соединен с входной шиной. На чертеже приведена функциональна  схема устройства управлени  трехдекадным счетчиком. Устройство содержит сметные декады 1-3, выходы 1.,10 счетной декады 1, выходы 2.1-2.10 счетной декады 2, выходы 3.1-3.10 счетной декады 3, элементы И-ИЛИ k и 5,элементы И 6.1-6.3, шины 7.1-7.3 управлени , элементы ИЛИ 8 и 9, элементы И 10 и 11, элемент И-НЕ 12, элемент НЕ 13, триггеры k-l6f переключатель 17, шины 18 и 19 соответственно потенциалов логического нул  и единицы, резисторы 20 и 21, переключатель 22 с группами контактов 22.1 и 22.2, переключатель 23 с группами 23.1 и 23.2 и входна  шина 2. Входна  шина 24 соединена с счетным входом счетной декады 1 и с входом установки в нуль, триггера 15, пр мой выход которого соединен с входами установки в нуль счетный декад 1-3, а единичный установочный вход которого соединен с информационным входом счетного триггера14 и с выходом элемента ИЛИ 8, входы которого соединены с выходами элементов И 6.1-6.3 и с выходом элемента ИЛИ 9, входы которого соединены с выходами элементов И 10 и 11, первые входы которых соединены с пр мым выходом триггера I и с первым входом элейента И-НЕ 12 второй вход которого соединен с вторым входом элемента И 10, с первым выходом переключател  1 и через резистор 20 соединен с шиной 19 потенциала логической еди ницы, котора  через резистор 21 соединена с вторым входом элемента И 11 и с вторым выходом переключател  17, вход которого соединен с шиИой 18 потенциала логического нул  выход элемента И-НЕ 12 соединен с входом установки в единицу триггера 16 и с входом элемента НЕ 13, выход которого соединен с входом установки в нуль триггера 16, пр мой выход которого соединен с первыми входами первых структур И элементов И-ИЛИ и 5 выходы которых соединены соответственно с счетными входами счетных декад 2 и 3, первые входы вторых струк тур И элементов И-ИЛИ и 5 соединены с выходами 1.10 и 2.10 соответственно , вторые входы вторых структур элементов И-ИЛИ k, 5 .соединены с выходами 1.1 и 2.1 соответственно счет ных декад 1 и 2, выход 3.2 счетной декады 3 соединен с третьими входами элементов И 10 и 11, четвертый и п тый входы элемента И 11 соединены с подвижными контактами групп 23.1 и 22.1 переключателей 23 и 22, неподви ные контакты групп 22.2 и 23.2 перек чателей 22 и 23 начина  с первого jo последний соединены соответстIjpeHHo с выходами 1.1-1.10 счетной ||екады 1 и с выходами 2.1-2.10 счет|«ой декады 2, неподвижные контакты fpynn 22.2 переключател  22, начи||а  с первого по последний соединены соответственно с выходами 1.1, 1.10-. 1.2счетной декады 1, выходы 2.1, 1.10-2.2 счетной декады 2 соединен (ш соответственно с неподвижными кон тактами, начина  с первого по. пос11едний , группы 23.2 переключател  23 подвижные контакты группы 22.2 переключател  22 и группы переключател  23 соединены с п тым и четвертым входами элемента И 10,первые три входа каждого из элементов И 6.1 6.3соединены с соответствующим одни из выходов счетных декад 1-3, четвер тые входы элементов И 6.1-6.3 соединены соответственно с шинами 7.1 7.3 управлени  коэффициентами пересчета .. 26 При подаче на шины 7.1-7.3 потенциала лбгического нул  предлагаемое устройство управлени  счетчиком не оказывает вли ни  на работу последнего и он функционирует как счетчикиндикатор количества поступивших на шину 2 импульсов. Установка в нулевое состо ние всех счетных декад в этом режиме производитс  путем подачи импульса напр жени  логической единицы на дополнительный единичный установочный вход триггера 15 ( на чертеже не показан). Элементы устройства управлени  счетчиком взаимодействуют следующим образом. в исходном состо нии на входах и выходах элементов установлены следующие уровни напр жений, входна  шина 2k счетчика и счетные входы каждой из счетных декад - нулевой, выходы 1.1, 2.1 и 3.1 счетных декад 1-3 - единичный, выходы 1.2-1.10, 2.2-2.10 и 3.2-3.10 счетных декад - нулевой, выходы.элементов И-ИЛИ U S - нулевой, выходы элементов И 6.1-6.3 - нулевой, выход элемента ИЛИ 8 - нулевой, пр мой выход триггера - нулевой, пр мой выход триггера 15 - нулевой, выход элемента И-НЕ .12 - единичный, выход элемента НЕ 13 - нулевой, пр мой выг ход триггера 16 - единичный инверсный выходтриггера 16 - нулевой, выходы элементов И 10 и 11 - нулевой, выход элемента ИЛИ 9 - нулевой. Обусловлено также, что состо ние выходов счетных декад 1-3 измен етс  в моменты окончани  воздействи  положительного импульса на счетном входе соответствующей декады и в момент по влени  напр жени  единичного уровн  на входах установки в нуль счетных декад. При подаче на одну из шин 7.1-7.3 потенциала логической единицы счетные декады 1-3 считают входные импульсы , поступающие по шине 2 и при совпадении единичных уровней напр жени  на вход соответствующего элемента 6.1-6.3 на его выходе по вл етс  единичный потенциал, который вызовет по вление единичного потенциала на информационном входе триггера 14 и на входе установки в единицу триггера 15. Состо ние триггера It не измен етс , а на пр мом выходе триггера 15 по вл етс  единичный потенциал,, кото рый поступа  на входы сброса счет ных декад 1-3, устанавливает их в исходное состо ние. На выходе элемен тов И 6.1-6.3 устанавливаетс  нулевой потенциал, который через посредство элемента ИЛИ 8 устанавливает триггер 14 в единичное состо ние. Показанное на чертеже положение переключател  i приводит к блокировке элементов И iO и И-НЕ 12, поэтому состо ние их выходов и выходов элемента НЕ 13 и триггера 16 не измен етс . При поступлении следующего импуль са по шине 2 триггер 15 устанавливаетс  в нулевое состо ние и на выходе 1.2 счетной декады 1 по вл етс  единичный потенциал в момент окончани  этого импульса. Счет импуль™ сов продолжаетс  до момента по влени единичных потенциалов на всех входах элементов И И, который однозначно св зан с состо нием выхода Z,3 счетной декады 3 и с положением подвижны контактов групп 22.1 и 23.1 переключателей 22 и 23. Единичный потенциал последовательно по вл  сь на вы ходах элементов И 11, ИЛИ 9, ИЛИ 8, ycfaнaвливaeт триггер 15 в единичное состо ние происходит сброс в исход ное состо ние сметных декад 1-3 что приводит к по влению потенциалов ло гического нул  на выходах элементов И 11, ИЛИ 9, ИЛИ 8.и триггера 1. При поступлении переднего фронта следующего импульса по шине 24 триггер 15 устанавливаетс  в нулевое состо ние и цикл работы устройства повтор етс . Таким образом, за цикл работы устройства на его вход поступает (N-100) -ь(1 OO-hO,., ,99) импульсов, причем импульсов поступает в первом полуцикле работы, а 1004-0.0.99 импуль сов - во втором. При положении переключател  Г/, противоположном изображенному на чертеже , в первом полуцикле устройство функционирует аналогично описанному. При отсчете импульсов, по™ ступивших по шине 24 единичный потенциал на выходе триггера 14 приводит к по влению нулевого потенциала на выходе элемента И-НЕ 12 и единичного потенциала на выходе элемента НЕ 13, который устанавливает триггер 1б в нулевое состо ние. По .окончании очередного входного импуль са по шине 24 на выходах 1.2, 2.2 и 3.2,соответствугощих счетных декад 1 3/по вл ютс  единичные потенциалы . Счетные декады 1,22 в этом случае функционируют в режиме вычитани . Одновременное по вление единичных потенциалов на подвижных контактах групп 22,2 и 23,2 переключателей 22 и 23 приводит к последовательному по влению единичных потенциалов на выходах элементов И 10, ИЛИ 9, ИЛИ 8 и пр мой выходе триггера 15. После сброса счетных декад 1-3 в исходное состо ние на выходах элементов И 10, ИЛК 9, ИЛИ 8/пр мом выходе триггера 14 и инверсном выходе триггера 1б по вл ютс  нулевые потенциалы. При поступлении переднего фронта следующего импульса по шине 24 триггер 15 установитс  в нулевое состо ние и устройстйо будет продолжать отсчет входных импульсов в следующем цикле. Таким образом, за цикл работы устройства при указанном положении переключател  17 на его вход поступит ()-f-{lOO-0,..,99) импульсов, причем , как и в предыдущем случае, N-100 импульсов поступает в первом полуцикле , а 100-0,,.,99 импульсов - во втором. Итак, предлагаемое устройство при управлении трехдекадным счетчиком позвол ет получить коэффициенты пересчета в диапазоне от J до 1098 с предоставлением возможности исключени  веро тных ошибок при коммутировании шин управлени , так как коммутаци  цепей переключателей 17, 22 и 23 в первом полуцикле работь1° и коммутаци  шин 7.1-7.3 во втором полуцикле не создают помехоаых ситуаций дл  всех элементов устройства. формула изобретени  Устройство управлени  счетчиком, содержащее входную шину, N счетных разр дов, шины управлени , первый триггер, первый элемент ИЛИ и группу элементов И, первые входы и выходы которых соединены соответственно с шинами управлени  и с входами первого элемента ИЛИ, выход которого соединен с входом установки в единицу первого триггера, пр мой выход которого соединен с входами сброса счетных разр дов, счетный вход первого из которых соединен с входной шиной, отличающеес  тем, что, с целью расширени  функциональных возможностей, в него введены второй элемент ИЛИ, два элемента И, элемент И-НЕ, элемент НЕ, второй и третий триггеры, п переключателей с двум  группами контактов каждый, два резистора, дополнительный переключатель , шины потенциалов логических нул  и единицы и п элементов И-ИЛИ, выход первого элемента ИЛИ соединен со счетным входом второго триггера, пр мой выход которого соединен с первыми входами первого и второго элементов И с первым входом элемента И-НЕ, выход которого соединен с входом установки в единицу третьего триггера и с входом элемента НЕ, выход которого соединен с входом установки в Куль третьего три гера, пр мой и инверсный выходы которого соединены соответственно с первыми входами первых и вторых стру тур И элементов И-ИЛИ, выход каждого из которых соединен с счетным входом следующего счетного разр да, а вторые входы первого и второй структур И соединены соответственно с ста шим и младшим выходами предыдущего счетного разр даf второй вход элемента И-НЕ соединен через первый резистор с шиной потенциала логической единицы, с вторым входом первого элемента И и с первым выходом дополнительного переключател , вход которого соединен с шиной потенциала логического нул , второй выход допол нительного переключател  соединен через второй-резистор с шиной потенциала логической единицы и соединен 9 210 с вторым входом второго элемента И, выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом первого элемента И, а выход второго элемента ИЛИ,  вл ющийс  выходом устройства по пересчетнону импульсу, соединен с дополнительным входом первого элемента ИЛИ, третьи входы первого и второго элементов И соединены с одним из выходов последнего счетного разр да, к счетному входу которого подключен выход элемента И-ИЛИ, выходы, начина  с младшего, каждого счетного разр да из количества п соединены с неподвижными контактами, начина  с первого первой группы соответствующего переключател , первый неподвижный контакт второй группы каждого переключател  соединен с младшим выходом соответствующего счет, ного разр да, неподвижные контакты, начина  с второго, второй группы каждого переключател  соединены с выходами , начина  с старшего соответ- . ствующего счетного разр да подвижные контакты первой и второй групп каждого переключател  соединены с дополнительными входами соответственно второго и первого элементов И, дополнительные входы каждого элемента И из группы элементов И соединены с соответствующими выходами счетных разр дов, вход установки в нуль первого триггера соединен с входной шиной . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР f 2б59 6, кл. И03 К 21/36, 1971. 2. Авторскоесвидетельство СССР № SSJSSS, кл. И03 К 21/36, 1976 ( прототип).The invention relates to automation and can be used in devices for multiple counting of a given number of pulses. A device containing an input bus, N counting decades, an And element and N switches with two groups of pT contacts is known. The disadvantage of the device is that the device may malfunction when changing the conversion factor. It is also known a controlled frequency splitter device containing an input bus, N counter bits, control buses, a trigger, an AND element and a group of AND elements, the first inputs and outputs of which are connected respectively to the control buses and to the inputs of the OR element whose output is connected from the installation into the trigger unit, the inverse output of which is connected to the reset inputs of the counting bits, the counting first input of which is connected to the input bus and to the first input of the element I, the second input and output of which are connected respectively to the straight line th output and counting trigger input | 21. A disadvantage of the known device is that with a continuous sequence of pulses at the input of the device, the absence of synchronization elements in controlling the conversion factor in some cases leads to erroneous situations on the counting results. If it is necessary to correct a given conversion factor, its magnitude and sign are expressed in a non-explicit form. If it is necessary to protect the nominal value of the conversion factor from disclosure, additional measures are required. The purpose of the invention is to expand the functionality. To achieve this goal, a meter control device containing an input bus, N count bits, control buses, the first trigger, the first OR element and the AND element group, the first inputs and outputs of which are connected respectively to the control buses and to the inputs of the first OR element, the output of which is connected to the installation input into the unit of the first trigger, the direct output of which is connected to the reset inputs of the counting bits, the counting input of the first of which is connected to the input bus, the second element OR, two elements AND, the AND element are entered -NO, the element is NOT, the second and third triggers, n switches with two groups of contacts each, two resistors, an additional switch of the potential bus of logical zero and one and n AND-OR elements, the output of the first element OR is connected to the counting input of the second trigger, my output of which is connected to the first inputs of the first and second elements AND; and to the first input of the NAND element, the output of which is connected to the installation of the unit to the unit of the third trigger and to the input of the element NOT, the output of which is connected to the input of the setting to zero of the third trigger a, the direct and inverse outputs of which are connected with responsibly the first inputs of the first and second structures AND AND-elements, the output of each of which is connected to the counting input of the next countable digit, and the second inputs of the first and third structures AND are connected to Responsibly with the higher and lower outputs of the previous counting bit, the second input of the NAND element is connected via the first resistor to the potential potential bus of the logical unit, to the second input of the first And element, and to the first Exit of the additional switch, whose input is connected to the bus potential of the logical zero, the second output of the additional switch is connected via a second resistor to the potential bus logical unit and connected to the second input of the second element AND, the output of which is connected to the first input of the second element OR, the second input of which is connected to the output of the first element AND the output of the second element OR, which is the output of the device by a recalculating pulse, is connected to the auxiliary input of the first element OR, the third inputs of the first and second elements AND are connected to one of the outputs of the last account of a discharge, to the counting input of which the output of the AND-OR element is connected, the outputs, starting with the youngest, each counting discharge, from the number of parts connected to fixed KOHTaKtaMH, starting with the first, first group of the corresponding switch, the first immobile contact of the second group each switch is connected to the lower output of the corresponding counting bit, fixed contacts, starting with the second, second group of each, the switch is connected to the outputs, from the older, corresponding to the corresponding discharge digit, moving contact first and second switch groups each coupled to additional inputs respectively the second and first AND gates, additional inputs of each AND gate of the group of AND gates connected to respective outputs countable bits, a zero setting input of the first flip-flop is connected to the input bus. The drawing shows a functional diagram of a control device of a three-decade counter. The device contains estimated decade 1-3, outputs 1., 10 counting decade 1, outputs 2.1-2.10 counting decade 2, outputs 3.1-3.10 counting decade 3, elements AND-OR k and 5, elements AND 6.1-6.3, tires 7.1- 7.3 controls, elements OR 8 and 9, elements AND 10 and 11, element I-NE 12, element NOT 13, triggers k-l6f switch 17, buses 18 and 19, respectively, of the potentials of a logical zero and one, resistors 20 and 21, switch 22 with groups of contacts 22.1 and 22.2, switch 23 with groups 23.1 and 23.2 and input bus 2. Input bus 24 is connected to the counting input of the counting decade 1 and to the setup input to zero, trigger Era 15, the direct output of which is connected to the inputs of a zero-decade setting of 1-3, and a single installation input of which is connected to the information input of the counting trigger14 and to the output of the OR element 8, whose inputs are connected to the outputs of the AND 6.1-6.3 elements and the element OR 9, the inputs of which are connected to the outputs of the elements 10 and 11, the first inputs of which are connected to the direct output of the trigger I and the first input of the element AND-12 12 whose second input is connected to the second input of the element 10, to the first output of the switch 1 and through the resistor 20 connect N with the bus 19 of the potential logic potential, which through a resistor 21 is connected to the second input of the element 11 and to the second output of the switch 17, the input of which is connected to the potential potential 18 of logical zero and the output of the element AND NOT 12 is connected to the input of the unit to the trigger 16 and with the input of the element HE 13, the output of which is connected to the input of the zero setting of the trigger 16, the direct output of which is connected to the first inputs of the first AND AND OR structures and the 5 outputs of which are connected respectively to the counting inputs of counting decades 2 and 3, the first inputs Tue The structures AND of the AND-OR and 5 elements are connected to the outputs 1.10 and 2.10, respectively, the second inputs of the second structures of the AND-OR elements k, 5 are connected to the outputs 1.1 and 2.1, respectively of the counting decades 1 and 2, the output 3.2 of the counting decade 3 are connected With the third inputs of elements And 10 and 11, the fourth and fifth inputs of the element 11 are connected to the moving contacts of groups 23.1 and 22.1 of switches 23 and 22, the non-contact contacts of groups 22.2 and 23.2 of switches 22 and 23, starting from the first jo, the last connected respectively IjpeHHo with outputs 1.1-1.10 counting || Decade 1 and with outputs 2.1-2.10 the account | "oh decade 2, The fixed contacts fpynn 22.2 of the switch 22, start with the first to last, respectively, connected to the outputs 1.1, 1.10-. 1.2 counting decade 1, outputs 2.1, 1.10-2.2 counting decade 2 is connected (w respectively with fixed contacts, starting from the first to the last 11, groups 23.2 of the switch 23, the moving contacts of the group 22.2 of the switch 22 and groups of the switch 23 are connected with the fifth and fourth the inputs of the element And 10, the first three inputs of each of the elements And 6.1 6.3 are connected to the corresponding one of the outputs of the counting decades 1-3, the fourth entrances of the elements And 6.1 6.1.3 are connected respectively to the tires 7.1 7.3 controlling conversion factors .. 26 When fed to the tires 7.1-7.3 lbgi potential With the zero zero, the proposed meter control device does not affect the operation of the latter and it functions as a counter indicator of the number of pulses received on the bus 2. In the zero state, all the counting decades in this mode are performed by applying a voltage pulse of the logical unit to the additional single setup trigger input 15 (not shown). The elements of the meter control device interact as follows. In the initial state, the following voltage levels are set at the inputs and outputs of the elements, the input bus 2k of the counter and the counting inputs of each of the counting decades are zero, the outputs 1.1, 2.1 and 3.1 of the counting decades 1-3 are single, outputs 1.2-1.10, 2.2- 2.10 and 3.2-3.10 counting decades are zero, the outputs of the AND-OR elements of the elements are zero, the outputs of the elements 6.1-6.3 are zero, the output of the element OR 8 is zero, the direct output of the trigger is zero, the direct output of the trigger 15 is zero , the output of the AND-NOT .12 element is single, the output of the NOT 13 element is zero, the forward gain of the trigger 16 is the unit inverse output ggera 16 - zero, the outputs of AND gates 10 and 11 - zero output of OR element 9 - zero. It is also stipulated that the state of the outputs of the counting decades 1-3 varies at the instants of the end of the effect of the positive pulse on the counting input of the corresponding decade and at the time of the occurrence of a unit level voltage at the inputs of the installation to zero counting decades. When a logical unit is applied to one of the buses 7.1–7.3, the decade 1–3 counts the input pulses coming along bus 2 and if the unit voltage levels coincide with the input of the corresponding element 6.1–6.3, a single potential appears at its output, which will cause the appearance of a single potential at the information input of the trigger 14 and at the input of the installation to the unit of the trigger 15. The state of the trigger It does not change, and at the direct output of the trigger 15 there is a single potential that is received at the reset inputs of the counting decades 1 -3, setting casts them to their original state. At the output of the elements And 6.1-6.3, a zero potential is established, which, via the element OR 8, sets the trigger 14 to one state. The position of switch i shown in the drawing leads to blocking of AND iO and NAND 12 elements, therefore the state of their outputs and outputs of the HE element 13 and the trigger 16 does not change. When the next pulse arrives on bus 2, trigger 15 is set to the zero state and at output 1.2 of the counting decade 1 a single potential appears at the moment of the end of this pulse. The pulse counting lasts until the occurrence of unit potentials at all inputs of the AND elements, which is unambiguously related to the output state Z, 3 counting decade 3 and the position of the moving contacts of groups 22.1 and 23.1 of switches 22 and 23. entered at the outputs of the elements 11, or 9, or 8, ycfands the trigger 15 into a single state, the estimated decades of 1-3 are reset to the initial state, which leads to the appearance of logical zero potentials at the outputs of the elements 11, or 9, OR 8. and trigger 1. When entering ne ednego edge of the next pulse via the bus 24, a trigger 15 is set to the zero state and the cycle is repeated operation of the device. Thus, during the operation cycle of the device, its input receives (N-100) - (1 OO-hO,., 99) pulses, with the pulses arriving in the first half-cycle of operation, and 1004-0.0.99 pulses in the second . When the position of the switch G / opposite to that shown in the drawing, in the first half-cycle, the device functions in the same way as described. When counting pulses, treading along the bus 24, the unit potential at the output of the trigger 14 leads to the appearance of a zero potential at the output of the AND-NO element 12 and a single potential at the output of the HE element 13, which sets the trigger 1b to the zero state. At the end of the next input pulse, bus potentials 24, at outputs 1.2, 2.2, and 3.2, corresponding to the counting decades 1 3 /, have unit potentials. Counting decades 1,22 in this case function in the subtraction mode. The simultaneous occurrence of single potentials at the moving contacts of groups 22.2 and 23.2 of switches 22 and 23 leads to the sequential appearance of single potentials at the outputs of the AND 10, OR 9, OR 8 elements and the direct output of the trigger 15. After resetting the counting decades 1 -3, zero potentials appear in the initial state at the outputs of the elements And 10, SLC 9, OR 8 / direct output of the trigger 14 and inverse output of the trigger 1b. When the leading edge of the next pulse enters the bus 24, the trigger 15 is set to the zero state and the device will continue to count the input pulses in the next cycle. Thus, for the cycle of operation of the device at the indicated position of the switch 17, its input will receive () -f- {lOO-0, .., 99) pulses, and, as in the previous case, N-100 pulses come in the first half-cycle, and 100-0 ,,., 99 pulses - in the second. Thus, the proposed device, when controlling a three-decade counter, allows obtaining conversion factors in the range from J to 1098, with the possibility of eliminating possible errors when switching control buses, since the switching of switch chains 17, 22 and 23 in the first half-cycle of 1 ° and switching of buses 7.1 -7.3 in the second half-cycle do not create interference situations for all elements of the device. Claims of the invention A meter control device comprising an input bus, N counter bits, control buses, a first trigger, a first OR element and a group of AND elements, the first inputs and outputs of which are connected respectively to the control buses and to the inputs of the first OR element whose output is connected to the installation input into the unit of the first trigger, the direct output of which is connected to the reset inputs of the counting bits, the counting input of the first of which is connected to the input bus, characterized in that, in order to expand the functional, the second element, two AND elements, the NAND element, the NOT element, the second and third triggers, n switches with two groups of contacts each, two resistors, an additional switch, logical potential buses of zero and one and n elements AND - OR, the output of the first element OR is connected to the counting input of the second trigger, the direct output of which is connected to the first inputs of the first and second elements AND to the first input of the NAND element, the output of which is connected to the installation input to the unit of the third trigger and to the input of the element NOT The output of which is connected to the input of the installation in Kul of the third is three heras, the direct and inverse outputs of which are connected respectively to the first inputs of the first and second structures of AND-OR elements, the output of each of which is connected to the counting input of the next countable bit, and the second the inputs of the first and second structures AND are connected respectively to the senior and junior outputs of the previous counting bit; the second input of the I-NE element is connected via the first resistor to the bus potential of the logical unit, to the second input of the first And element and to the first the output of the additional switch, the input of which is connected to the potential zero logic bus, the second output of the additional switch is connected via the second resistor to the potential one potential bus and connected 9 210 to the second input of the second element AND whose output is connected to the first input of the second element OR, the second the input of which is connected to the output of the first element AND, and the output of the second element OR, which is the output of the device according to the recalculated pulse, is connected to the additional input of the first element OR, the third input the first and second elements And are connected to one of the outputs of the last counting bit, the counting input of which is connected to the output of the element AND-OR, the outputs, starting with the youngest, each counting digit of the number n are connected to fixed contacts, starting with the first first group of the corresponding the switch, the first fixed contact of the second group of each switch is connected to the lower output of the corresponding account, the fixed contacts, starting from the second, second group of each switch are connected to the output Dami, starting with the eldest respectively. the movable contacts of the first and second groups of each switch are connected to the additional inputs of the second and first elements AND, additional inputs of each element AND of the group of elements AND are connected to the corresponding outputs of the counting bits, the input setting to the zero of the first trigger is connected to the input bus . Sources of information taken into account in the examination 1. USSR Author's Certificate f 2b59 6, cl. I03 K 21/36, 1971. 2. USSR authorship certificate No. SSJSSS, cl. I03 K 21/36, 1976 (prototype).

Claims (1)

формула изобретенияClaim Устройство управления счетчиком, содержащее входную шину, N счетных разрядов, шины управления, первый триггер, первый элемент ИЛИ и группу элементов И, первые входы и выходы которых соединены соответственно с шинами управления и с входами первого элемента ИЛИ, выход которого соединен с входом установки в единицу первого триггера, прямой выход ко9 торого соединен с входами сброса счетных разрядов, счетный вход первого из которых соединен с входной шиной, отличающееся тем,* что, с целью расширения функциональ- 5 ных возможностей, в него введены второй элемент ИЛИ, два элемента И, элемент И-НЕ, элемент НЕ, второй и третий триггеры, η переключателей с двумя группами контактов каждый, ,0 два резистора, дополнительный переключатель, шины потенциалов логических нуля и единицы и η элементов И-ИЛИ, выход первого элемента ИЛИ соединен со счетным входом второго ,5 триггера, прямой выход которого соединен с первыми входами первого и второго элементов И с первым входом элемента И-НЕ, выход которого соединен с входом установки в единицу 20 третьего триггера и с входом элемента НЕ, выход которого соединен с входом установки в нуль третьего триггера, прямой и инверсный выходы которого соединены соответственно с 25 первыми входами первых и вторых структур И элементов И-ИЛИ, выход каждого из которых соединен с счетным входом следующего счетного разряда, а вторые входы первого и второй струк- зо тур И соединены соответственно с старшим и младшим выходами предыдущего счетного разряда, второй вход элемента И-НЕ соединен через первый резистор с шиной потенциала логичес- 35 кой единицы, с вторым входом первого элемента И и с первым выходом дополнительного переключателя, вход которого соединен с шиной потенциала логического нуля, второй выход допол-до нительного переключателя соединен через второй -резистор с шиной потенциала логической единицы и соединен с вторым входом второго элемента И, выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом первого элемента И, а выход второго элемента ИЛИ, являющийся выходом устройства по пересчетному импульсу, соединен с дополнительным входом первого элемента ИЛИ, третьи входы первого и второго элементов И соединены с одним из выходов последнего счетного разряда, к счетному входу которого подключен выход элемента И-ИЛИ, выходы, начиная с младшего, каждого счетного разряда из количества η соединены с неподвижными контактами, начиная с первого первой группы соответствующего переключателя, первый неподвижный контакт второй группы каждого переключателя соединен с младшим выходом соответствующего счет, ного разряда, неподвижные контакты, начиная с второго, второй группы каждого переключателя соединены с выходами, начиная с старшего соответ- . ствующего счетного разряда, подвижные контакты первой и второй групп каждого переключателя соединены с дополнительными входами соответственно второго и первого элементов И, дополнительные входы каждого элемента И из группы элементов И соединены с соответствующими выходами счетных разрядов, вход установки в нуль первого триггера соединен с входной шиной.A counter control device comprising an input bus, N counting bits, a control bus, a first trigger, a first OR element, and a group of AND elements, the first inputs and outputs of which are connected to the control buses and inputs of the first OR element, the output of which is connected to the installation input in the unit of the first trigger, the direct output of which is connected to the inputs for resetting the counting bits, the counting input of the first of which is connected to the input bus, characterized in that * that, in order to expand its functional capabilities, 5 a second OR gate, two AND gates, an AND-NO element HE, the second and third flip-flops, η switch with two contact groups each, 0 two resistors, an additional switch, potential bus logic zero and one and η AND-OR the output of the first OR element is connected to the counting input of the second , 5 trigger, the direct output of which is connected to the first inputs of the first and second elements AND to the first input of the AND-NOT element, the output of which is connected to the unit input to unit 20 of the third trigger and to the input of the element NOT, whose output It is connected to the zero input of the third trigger, the direct and inverse outputs of which are connected respectively to the 25 first inputs of the first and second structures AND AND-OR elements, the output of each of which is connected to the counting input of the next counting discharge, and the second inputs of the first and second structure AND circuits are connected, respectively, with the highest and lowest outputs of the previous counting discharge, the second input of the AND gate is connected through the first resistor to the potential bus of a logical unit, with the second input of the first AND element and with the first output to an auxiliary switch, the input of which is connected to the logical zero potential bus, the second output of the additional switch is connected through the second resistor to the logical unit potential bus and connected to the second input of the second AND element, the output of which is connected to the first input of the second OR element, the second input which is connected to the output of the first AND element, and the output of the second OR element, which is the output of the device by the conversion pulse, is connected to the additional input of the first OR element, the third inputs of the first and T of the other AND elements are connected to one of the outputs of the last counting discharge, to the counting input of which the output of the AND-OR element is connected, the outputs, starting from the lowest, of each counting discharge from the number η, are connected to the fixed contacts, starting from the first first group of the corresponding switch, the first fixed the contact of the second group of each switch is connected to the lowest output of the corresponding counting discharge; fixed contacts, starting from the second, second group of each switch are connected to the outputs, starting from Tarsch correspond. of the current counting discharge, the movable contacts of the first and second groups of each switch are connected to additional inputs of the second and first elements And, respectively, the additional inputs of each element And from the group of elements And are connected to the corresponding outputs of the counting bits, the zero input of the first trigger is connected to the input bus.
SU803007219A 1980-11-19 1980-11-19 Counter control device SU938412A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803007219A SU938412A1 (en) 1980-11-19 1980-11-19 Counter control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803007219A SU938412A1 (en) 1980-11-19 1980-11-19 Counter control device

Publications (1)

Publication Number Publication Date
SU938412A1 true SU938412A1 (en) 1982-06-23

Family

ID=20927166

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803007219A SU938412A1 (en) 1980-11-19 1980-11-19 Counter control device

Country Status (1)

Country Link
SU (1) SU938412A1 (en)

Similar Documents

Publication Publication Date Title
SU938412A1 (en) Counter control device
SU540269A1 (en) Digital integrator with control
SU1200274A2 (en) Information input device
SU892739A1 (en) Reversible counter
SU834918A1 (en) Sensory change-over switch
SU921094A1 (en) Decimal counter
SU1478316A1 (en) Digital pulse-width modulator
SU917343A1 (en) Distributor
SU886235A1 (en) Digital code-to-relative pulse duration converter
SU653747A2 (en) Binary counter
SU587628A1 (en) Pulse repetition frequency divider
SU1640822A1 (en) Frequency-to-code converter
SU1001423A1 (en) Device for multimode control of three-phase stepping motor
SU783996A1 (en) Frequency divider with variable division coefficient
RU2040855C1 (en) Binary counter
SU1026316A1 (en) Gray-code pulse counter
SU892734A1 (en) Reversible absolute value counter
SU612414A1 (en) Frequency divider
SU1096633A2 (en) Information input device
SU635485A1 (en) Binary number comparing arrangement
SU907809A1 (en) Device for monitoring operation of synchronous automatic machine
SU1057937A1 (en) Information input device
SU832715A1 (en) Pulse monitoring device
SU1115041A1 (en) Information input device
SU1647881A2 (en) Digital pulse-width modulator