(54) ФОРМИРОВАТЕЛЬ ТРЕУГОЛЬНОГО НАПРЯЖЕНИЯ(54) TRIANGLE VOLTAGE FORMER
Изобретение относитс к ийотульсн технике и может быть использовано, например, в формировател х дискрет: но временных интервалов. Известен формирователь напр жени треугольной формы, содержащий такто вый генератор, счетчик, декодирующи элемент, дискриминатор, формировате дискретизирующего импульса,формиров тель выборочного отсчета, фиксатор Недостатком устройства вл етс несимметричность выходного напр жени треугольной формы. Наиболее близким техническим ре-шением к данному изобретению вл етс формирователь треугольного напр жени , содержащий счетчик импуль сов, вход которого подключен к шине входа, все выходы счетчика, кроме выхода старшего разр да, подключены ко входам KOMT/iyTaTopa, выходы которого подключены соответственно ко входам цифро-аналогового преобразовател , кроме входа младшего разр да выход которого подключен к шине выхода устройства, триггер управлени включенный между одним из выходов счетчика импульсов и управл ющим вхо дом коммутатора 23. Недостатком устройства вл етс несимметричность формируемого сигнала . . Цель изобретени - повышение симметричности формируемого сигнала. Поставленна цель достигаетс тем, что в формирователе треугольного напр жени , содержащем счетчик импульсов , вход которого подключен к входной шине-устройства, а выходы всех, кроме старшего, разр дов подключены ко входам коммутатора, выходы которого подключены соответственно ко входам, кроме входа младшего разр да, цифро-аналогового преобразовател , выход которого подключен к выходной шине устройства, выход старшего разр да счетчика импульсов подключен к управл ющему входу коммутатора и ко входу младшего разр да цифро-аналогового преобразовател . На чертеже приведена структурна схема устройства. Устройство содержит счетчик 1 импульсов , коммутатор 2, цифро-аналоговый преобразователь 3. Устройство работает следующим образом. Импульсы с тактовой частотой fg поступают на вход счетчика 1 импульсов , имеющего п двоичных разр дов, причем первые п-1 разр ды его испол зуютс дл формировани напр жени треугольной формы, а п-ый разр д дл управлени работой Коммутатора который осуществл ет синхронное ийвертирование кода Z п-1 разр дов счетчика 1 при. его переполнении. С выхода коммутатора 2 пр мой код Z или обратный код Z поступает на вход цифро-аналогового преобразовател 3 Таким образом, при переходе от кода 2 к коду Z в выходных цеп х коммутатора 2 происходит изменение знака приращени напр жени .выходного сигнала,формируемого на выходе цифроансшогового преобразовател 3.Высока симметри сформированного сигнала на выходе цифро-аналогового преобразовател 3 обеспечиваетс благодар прохождению счетчиком 1 одних и тех же позиций как на участке с л нейно нарастающим напр жением, так и на участке с линейно убывающим напр жением. Дл формировани каждо зерка.пьно отраженной ступеньки на участке линейного нарастани и убывани , (напр жени используютс одни и те же элементы тракта прохождени сигнала. При этомвыходное напр жен треугольной формы имеет уплощенную вершину с длительностью, равной дву тактам входных импульсов. Соединив выход старшего разр да счетчика 1 с входной шиной младшего разр да циф7 / / fThe invention relates to a pulse technique and can be used, for example, in discrete patterns: but time slots. A triangular voltage shaper is known that contains a clock oscillator, a counter, a decoding element, a discriminator, a sampling pulse form, a selective reference former, and a latch. The disadvantage of this device is the asymmetry of the triangular output voltage. The closest technical solution to this invention is a triangular voltage driver containing a pulse counter, the input of which is connected to the input bus, all outputs of the counter, except the output of the higher discharge, are connected to the inputs of KOMT / iyTaTopa, the outputs of which are connected respectively to the inputs of the digital-analog converter, except for the low-end input, the output of which is connected to the device output bus, the control trigger is connected between one of the outputs of the pulse counter and the control input of the switch 23. N affluence device is formed by the signal asymmetry. . The purpose of the invention is to increase the symmetry of the formed signal. The goal is achieved by the fact that in a triangular voltage driver containing a pulse counter, the input of which is connected to the input bus device, and the outputs of all but the higher bits are connected to the inputs of the switch, the outputs of which are connected respectively to the inputs other than the lowest level yes, a digital-to-analog converter whose output is connected to the output bus of the device, an output of the higher bit of the pulse counter is connected to the control input of the switch and to the input of the lower order digital-to-analog of the transducer. The drawing shows a block diagram of the device. The device contains a pulse counter 1, a switch 2, a digital-to-analog converter 3. The device operates as follows. Pulses with a clock frequency fg are fed to the input of pulse counter 1, which has n binary bits, the first n-1 bits of it are used to form a triangular voltage, and the n-th bit to control the operation of the Switch that performs synchronous inverting Code Z p-1 bits of counter 1 at. its overflow. From the output of switch 2, the forward code Z or the reverse code Z is fed to the input of the digital-analog converter 3 Thus, when switching from code 2 to code Z, the output circuit of switch 2 changes the sign of the output voltage increment digital signal converter 3. The symmetry of the generated signal at the output of digital-analog converter 3 is highly symmetric due to the passage of the same positions by the counter 1 both in the section with a linearly increasing voltage and in the section with It is a decreasing voltage. To form each mirror of the reflected steps in the linear increase and decrease, (the voltages use the same elements of the signal path. In this case, the triangular output voltage has a flattened peak with a duration equal to two clock pulses of the input pulses. yes counter 1 with input bus of lower bit digit 7 // f