SU1182657A1 - Polyphase pulse-width modulator - Google Patents

Polyphase pulse-width modulator Download PDF

Info

Publication number
SU1182657A1
SU1182657A1 SU833538384A SU3538384A SU1182657A1 SU 1182657 A1 SU1182657 A1 SU 1182657A1 SU 833538384 A SU833538384 A SU 833538384A SU 3538384 A SU3538384 A SU 3538384A SU 1182657 A1 SU1182657 A1 SU 1182657A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
inputs
counter
output
pulse
Prior art date
Application number
SU833538384A
Other languages
Russian (ru)
Inventor
Shamil V Urmancheev
Elena V Belenkaya
Yurij A Belenkij
Original Assignee
Shamil V Urmancheev
Elena V Belenkaya
Yurij A Belenkij
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shamil V Urmancheev, Elena V Belenkaya, Yurij A Belenkij filed Critical Shamil V Urmancheev
Priority to SU833538384A priority Critical patent/SU1182657A1/en
Application granted granted Critical
Publication of SU1182657A1 publication Critical patent/SU1182657A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и многофазных источниках питания.The invention relates to a pulse technique and can be used in automation devices and multiphase power sources.

Цель изобретения - расширение $The purpose of the invention is the expansion of $

функциональных возможностей широтноимпульсного модулятора путем формирования И сдвинутых друг относитель' но друга широтно-модулированных последовательностей импульсов. 10the functionality of the pulse-width modulator by the formation of And shifted relative to each other but of the other pulse-width modulated sequences of pulses. ten

На чертеже представлена блок-схема многофазного широтно-импульсного модулятора.The drawing shows a block diagram of a multi-phase pulse-width modulator.

Модулятор содержит генератор 1 импульсов, счетчик 2, регистр 3, де- 15 шифратор 4', блок 5 сравнения кодов, счетчик 6, дешифратор 7, триггеры 8, 9, 10, ...,и+7, причем выход генератора 1 импульсов соединен со счетными входами счетчиков 2 и 6, 20The modulator contains a generator of 1 pulses, a counter 2, a register 3, a de-15 encoder 4 ', a block 5 of code comparison, a counter 6, a decoder 7, triggers 8, 9, 10, ..., and + 7, and the output of the generator 1 pulses connected to the counting inputs of counters 2 and 6, 20

выходы которых соединены соответственно с входами дешифраторов 4 и 7, выходы дешифратора 4 соединены соответственно с 8-входами триггеров 18, 9, ..., И+7, а выходы дешифрато- 25 ра 7 соединены соответственно с Квходами этих же триггеров, выходы которых соединены с выходными шинами, к установочному входу счетчика 6 подключен выход блока 5 сравнения 30 кодов, первые входы которого соединены с выходами счетчика 2, а вторые входы - с выходами регистра 3, входы которого соединены с входными шинами. 35the outputs of which are connected respectively to the inputs of the decoders 4 and 7, the outputs of the decoder 4 are connected respectively to the 8 inputs of the flip-flops 18, 9, ..., And + 7, and the outputs of the decoder 25 7 are connected respectively to the Quads of the same triggers, the outputs of which connected to the output buses; the installation input of the counter 6 is connected to the output of the comparison unit 5 30 codes, the first inputs of which are connected to the outputs of the counter 2, and the second inputs - to the outputs of the register 3, whose inputs are connected to the input buses. 35

Разрядность счетчика и регистра определяется разрядностью входного двоичного кода. Дешифраторы имеют число выходов, равное требуемому числу фаз модулятора, причем при 40 циклической работе счетчиков эти выходы возбуждаются последовательно с равными интервалами, причем длительность импульсов на выходе дешифраторов равна одному периоду сигнала Т2 генератора 1 импульсов.The bit width of the counter and register is determined by the bit width of the input binary code. Decoders have a number of outputs equal to the required number of phases of the modulator, and at 40 cyclic counters, these outputs are triggered sequentially at equal intervals, and the duration of the pulses at the output of the decoders is one period of the signal T 2 of the generator 1 pulses.

Многофазный широтно-импульсный модулятор работает следующим образом.Multiphase pulse-width modulator operates as follows.

В регистр 3.заносится число В. Счетчики 2 и 6 циклически изменяют свое состояние от 0 до Ν, соответствующего их максимальной емкости.The number 3 is entered into the register 3. The counters 2 and 6 cyclically change their state from 0 to Ν, corresponding to their maximum capacity.

Пусть в некоторый момент времени счетчик 2 имеет нулевое состояние.Let at some point in time counter 2 has a zero state.

По истечении времени В«Т2 на выходе счетчика 2 устанавливается число В и на выходе блока 5 сравнения кодов появляется импульс, который сбрасывает счетчик 6 в нулевое состояние. Таким образом, нулевые и прочие равные состояния первого и второго счетчиков, а следовательно, и выходные импульсы на одноименных выходах дешифраторов 4 и 7 соответственно будут сдвинуты на Β·Τ2. Так как выходы дешифратора 4 подключены к 8-входам триггеров, а выходы дешифратора 7 к К-входам триггеров, на выходах триггеров сформируются импульсы длительностью В Т2, сдвинутые друг относительно друга на время Т , гдеAfter the time B "T 2 has expired, the number B is set at the output of counter 2 and a pulse appears at the output of the code comparison block 5, which resets the counter 6 to the zero state. Thus, zero and other equal states of the first and second counters, and hence the output pulses at the same outputs of the decoders 4 and 7, respectively, will be shifted by Β · Τ 2 . Since the outputs of the decoder 4 are connected to the 8 inputs of the flip-flops, and the outputs of the decoder 7 to the K-inputs of the flip-flops, the outputs of the flip-flops will generate pulses of duration T 2 , shifted relative to each other at time T, where

ηη

Т - период сигналов на старшем разряде счетчика, а η - количество фаз.T is the period of the signals at the highest digit of the counter, and η is the number of phases.

Введение в широтно-импульсный модулятор второго счетчика, двух дешиф раторов и п-1 триггеров позволило получать одновременно η сдвинутых широтно-модулированных импульсных последовательностей с минимальными аппаратурными затратами, что особенно важно при использовании модулятора в многофазных импульсных стабилизаторах напряжения с цифровым управлением.The introduction of a second counter, two decoders, and p-1 triggers into a pulse-width modulator made it possible to simultaneously obtain η shifted width-modulated pulse sequences with minimal hardware costs, which is especially important when using a modulator in digital control with multiphase voltage regulators.

11826571182657

Claims (1)

МНОГОФАЗНЫЙ ШИРОТНО-ИМПУЛЬСНЫЙ МОДУЛЯТОР, содержащий генератор импульсов, выход которого соединенMULTI-PHASE WIDE-PULSE MODULATOR, containing a pulse generator, the output of which is connected со счетным входом первого счетчика, выходы которого соединены с первыми входами блока сравнения кодов, вторые входы которого соединены с выходами регистра, входы которого соединены с входными шинами, и триггер, отличающийся тем,. что, с целью расширения функциональных возможностей, в него дополнительно введены второй счетчик, первый и второй дешифраторы и ^Г-1 триггеров, причем выходы первого и второго счетчиков соединены соответственно с входами первого и второго дешифраторов, выходы первого из которых соединены соответственно с 8-входами триггеров, а выходы второго - соответственно с^К-входами триггеров, выходы которых соединены с выходными шинами, а выход блока сравнения кодов соединен с установочным входом второго счетчика, счетный вход которого соединен с выходом генератора импульсов.with the counting input of the first counter, the outputs of which are connected to the first inputs of the code comparison unit, the second inputs of which are connected to the outputs of the register, the inputs of which are connected to the input buses, and a trigger, characterized in that. that, in order to expand the functionality, the second counter, the first and second decoders and ^ G-1 triggers are additionally introduced, the outputs of the first and second counters are connected respectively to the inputs of the first and second decoders, the outputs of the first of which are connected respectively to 8- the trigger inputs, and the second outputs, respectively, with the ^ K-inputs of the triggers, whose outputs are connected to the output buses, and the output of the code comparison unit is connected to the installation input of the second counter, the counting input of which is connected to the output pulse generator. 1 1182657 21 1182657 2
SU833538384A 1983-01-11 1983-01-11 Polyphase pulse-width modulator SU1182657A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833538384A SU1182657A1 (en) 1983-01-11 1983-01-11 Polyphase pulse-width modulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833538384A SU1182657A1 (en) 1983-01-11 1983-01-11 Polyphase pulse-width modulator

Publications (1)

Publication Number Publication Date
SU1182657A1 true SU1182657A1 (en) 1985-09-30

Family

ID=21044858

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833538384A SU1182657A1 (en) 1983-01-11 1983-01-11 Polyphase pulse-width modulator

Country Status (1)

Country Link
SU (1) SU1182657A1 (en)

Similar Documents

Publication Publication Date Title
SU1182657A1 (en) Polyphase pulse-width modulator
RU2019907C1 (en) Programmable pulse generator
SU1487154A1 (en) Code sequence generator
SU665276A1 (en) Digital meter of phase-manipulated oscillation period
SU1172004A1 (en) Controlled frequency divider
SU790099A1 (en) Digital pulse repetition frequency multiplier
SU1102009A1 (en) Control device for transistor bridge inverter
SU1056422A1 (en) Control device for two-phase asynchronous motor
SU1319268A1 (en) Switching device with setting order of switching
SU902248A1 (en) Device for conversion of time interval to code
SU1159157A1 (en) Generator of pulses with increased duration
SU450155A1 (en) Digital generator
SU1522411A1 (en) Binary-to-binary-decimal code converter
SU630627A1 (en) Binary ten-digit- to-binary-decimal number converter
SU1272342A1 (en) Device for calculating value of exponent of exponential function
SU1647890A1 (en) Decimal counter
SU1075431A1 (en) Device for phasing binary signals
SU913406A1 (en) Function generator
SU450162A1 (en) Tunable phase-pulse multi-stable element
SU1751845A1 (en) Pulse-width modulator
SU1529402A1 (en) Digital frequency synthesizer
SU928622A1 (en) Triangular voltage shaper
SU1457160A1 (en) Variable frequency divider
SU1387178A1 (en) Random process generator
SU1223329A1 (en) Frequency multiplier