SU924893A1 - Устройство цикловой синхронизации - Google Patents

Устройство цикловой синхронизации Download PDF

Info

Publication number
SU924893A1
SU924893A1 SU802980634A SU2980634A SU924893A1 SU 924893 A1 SU924893 A1 SU 924893A1 SU 802980634 A SU802980634 A SU 802980634A SU 2980634 A SU2980634 A SU 2980634A SU 924893 A1 SU924893 A1 SU 924893A1
Authority
SU
USSR - Soviet Union
Prior art keywords
clock frequency
block
counter
output
reception
Prior art date
Application number
SU802980634A
Other languages
English (en)
Inventor
Иван Иванович Воронцов
Original Assignee
Предприятие П/Я М-5209
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5209 filed Critical Предприятие П/Я М-5209
Priority to SU802980634A priority Critical patent/SU924893A1/ru
Application granted granted Critical
Publication of SU924893A1 publication Critical patent/SU924893A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

(54) УСТРОЙСТВО ЦИКЛОВОЙ. СИНХРОНИЗАЦИИ
Изобретение относитс  к технике св зи и предназначено дл  использовани  в синхронных системах св зи с импулъсно-ко- довой модул цией.
Известно устройство цикловой синхронизации , содержащее счетчик .тактовой частоты передачи, последовательно соединенные входной и промежуточный регистры сдвига и декодер циклового синхросигнала , а также последовательно соединенные блок вьаделени  тактовой частоты приема, причем второй выход блока выделени  тактовой частоты приема соединен со счетным входом счетчика тактовой частоты приема tl
Однако известное устройство имеет большое врем  восстановлени  синхронизма по циклам.
Цель изобретени  - сокрашенне времени восстановлени  синхронизации по циклам.
Дл  достижени  указанной цели в устройство цикловой синхронизации, содержащее счетчик тактовой частоты передачи , последовательно соединенные входной регистр сдвига, промежуточный регистр сдвига и декодер циклового синхросигнала , а также последовательно соединенные блок вьщелени  тактовой частоты приема, решающий блок и счетчик тактовой частоты приема, причем второйвыход блока выделени  тактовой частоты приема соединен со счетным входом счетчика тактовой частоты приема, до10 полнительно введен формирователь временного интервала ожидани  синхросигнала , содержащий последовательно соединенные блок пам ти, блок сравнени  и элемент И, причем выход счетчика так15 товой частоты передачи подключен к второму входу блока сравнени , выход диЕОдера синхросигнала подключен к второму входу элемента И, выход которого- соединен с вторым входом ре20 шающего блока.
На фиг. 1 представлена структурна  схемаГ устройства цикловой синхронвзаюга; на. фиг. 2 - временные диаграммы, по сн ющие его работу.
Устройство цикловой синхронизации содержит блок 1 выделени  тактовой частоты, решающий блок 2, счетчик 3 гактсвой частоты приема, формирователь 4 временного интервала ожидани  синхросигнала, содержаний блок 5 пам ти , блок 6 сравнени  и элемент И 7, рчетчик 8 тактовой частоты передачи, входной, регистр 9 сдвига, промежуточный регистр 10 сдвига и декодер 11 пиклового синхросигнала, а также оперативный запоминающий блок 12, блок 13 цифрового преобразовани , формирователь
14линейного сигнала, приемна  часть
15и передающа  часть 16 удаленной цифровой системы св зи (ЦПС).
Устройство работает следующим образом .
Принимаема  импульсна  последовательность поступает на входной регистр 9 сдвига и с него в параллельном коде через промежуточный регистр 10 сдвига следует на декодер 11 циклового синхросигнала . Кажда  комбинаци  символов, аналогична  синхронизирующей, вызывает по вление на выходе декодера 11 циклового синхросигнала короткого импульса (фиг. 2 а ) длительностью равного периоду тактовой частоты приема, который далее поступает на один из входов элемента И 7, на другой вход которого с выхода блока 6 сравнени  подаютс  импульсы (фиг, 26), определ ющие временной, интервал ожидани  синхросигнала . Формирование импульсов (фиг. 25), определ ющих временной интервал ожидани  синхросигнала, осуществл етс  блоком 6 сравнени  в течение тех периодов тактовой частоты передачи, пока содержание всех разр дов двоичного кода числа, формируемого счетчиком 8 тактовой частоты передачи на последних выходах и представленных на временных диаграммах (фиг. 26,t,d), совпадает с кодовым к-разр дным словом, записан- ным в блоке 5 пам ти и представленном на временных диаграммах (фиг. 26 ,% , З
Содержание кодового слова блока 5 пам ти при этом соответствует числу N, равному отношению длины линии св зи к длине волны тактового сигнала. Вс кий раз, когда короткий импульс с выхода декодера 11 циклового синхросигнала (фиг. 2а) совпадает с сигналом (фиг. 25 на выходе элемента И 7 по вл етс  ко .роткий импульс (фиг. 2а), поступающий
на решающий блок 2. Если система передачи находитс  в Состо нии синхронизма, то сигнал с выхода решающего блока 2 на счетчик 3 тактовой частоты приема 5 не поступает и счетчик 3 тактовой частоты приема производит равномерный счет числа импульсов, поступивших с блока 1 выделени  тактовой частоты приема, работающего от. принимаемой
0 импульсной последовательности.
При отсутствии синхронизма в гI подр д следующих циклах ( г 1 - коэффициент накоплени  в накопителе по выходу из синхронизма) рещающий блок 2 перехо5 дит в состо ние, когда первый же короткий импульс с выхода элемента И 7 (фиг. 2и) через решающий блок 2 поступает на счетчик 3 тактовой частоты приема и принудительно устанавливает
0 его в нулевое состо ние, после чего равномерный счет импульсов тактовой частоты приема продолжаетс . Если ложна  синхрогруппа сформируетс  на одних и тех же позици х в цикле приема более
5 чем г1 раза подр д ( г - коэффициент накоплени  в накопителе по входу в синхронизм ), то следующий короткий импульс (фиг. 2и ) снова принудительно установит счетчик 3, тактовой частоты
0 приема в нулевое состо ние. I
Таким образом, положительный эффект
от использовани  устройства цикловой синхронизации заключаетс  в сокращении времени восстановлени  синхронизма по циклам, за счет введени  ограниченного по отношению к длине цикла интервала ожидани  приема синхросигнала, как при использовании всей кодовой группы, так
и части ее символов. 0

Claims (1)

1. Цифровые системы передачи. Под ред. В. Д. Романова. М., Св зь, 1979, с. 1О1-103, рис. 11.1 (прототип ) .
А
&Jп , п
л
Л
/
г
ж
По/юженив cuHXpocuSffO a
ImtL
uA
фиг.:
SU802980634A 1980-09-05 1980-09-05 Устройство цикловой синхронизации SU924893A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802980634A SU924893A1 (ru) 1980-09-05 1980-09-05 Устройство цикловой синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802980634A SU924893A1 (ru) 1980-09-05 1980-09-05 Устройство цикловой синхронизации

Publications (1)

Publication Number Publication Date
SU924893A1 true SU924893A1 (ru) 1982-04-30

Family

ID=20917220

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802980634A SU924893A1 (ru) 1980-09-05 1980-09-05 Устройство цикловой синхронизации

Country Status (1)

Country Link
SU (1) SU924893A1 (ru)

Similar Documents

Publication Publication Date Title
GB1053189A (ru)
SU924893A1 (ru) Устройство цикловой синхронизации
US4771421A (en) Apparatus for receiving high-speed data in packet form
SU1679644A1 (ru) Система для передачи и приема дискретной информации
SU1728975A1 (ru) Устройство выбора каналов
SU1068927A1 (ru) Устройство дл ввода информации
SU1597890A1 (ru) Способ приема управл ющих сигналов
SU1598191A1 (ru) Устройство дл приема биимпульсных сигналов
SU1713104A1 (ru) Преобразователь двоичного кода в число-импульсный код
SU1376244A1 (ru) Преобразователь последовательного кода в параллельный
SU1580581A1 (ru) Система передачи двоичной информации
SU1688401A1 (ru) Цифровой фазоразностный демодул тор
SU944135A1 (ru) Устройство синхронизации по циклам
SU1169173A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
SU1172053A1 (ru) Устройство синхронизации по циклам
SU491220A1 (ru) Устройство дл выделени рекуррентного синхросигнала
SU1531225A1 (ru) Преобразователь последовательного кода в параллельный
SU1751797A1 (ru) Устройство дл приема информации
SU1298930A1 (ru) Устройство дл контрол дискретного канала
SU1741270A1 (ru) Преобразователь кода системы счислени с одним основанием в код системы счислени с другим основанием
SU1145357A1 (ru) Устройство дл передачи телеметрической информации
SU1464292A2 (ru) Преобразователь последовательного кода в параллельный
SU1251152A1 (ru) Система дл передачи хронометрической информации
SU578670A1 (ru) Приемное устройство цикловой синхронизации